--- /srv/rebuilderd/tmp/rebuilderd6fMImz/inputs/coop-computing-tools_7.14.5-1+b2_arm64.deb +++ /srv/rebuilderd/tmp/rebuilderd6fMImz/out/coop-computing-tools_7.14.5-1+b2_arm64.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2025-03-15 11:52:49.000000 debian-binary │ --rw-r--r-- 0 0 0 5704 2025-03-15 11:52:49.000000 control.tar.xz │ --rw-r--r-- 0 0 0 1171444 2025-03-15 11:52:49.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 5696 2025-03-15 11:52:49.000000 control.tar.xz │ +-rw-r--r-- 0 0 0 1173092 2025-03-15 11:52:49.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── file list │ │ │ @@ -1,11 +1,11 @@ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2025-03-15 11:52:49.000000 ./ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2025-03-15 11:52:49.000000 ./etc/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2025-03-15 11:52:49.000000 ./etc/cctools/ │ │ │ --rw-r--r-- 0 root (0) root (0) 7464 2025-03-15 11:52:49.000000 ./etc/cctools/config.mk │ │ │ +-rw-r--r-- 0 root (0) root (0) 7442 2025-03-15 11:52:49.000000 ./etc/cctools/config.mk │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2025-03-15 11:52:49.000000 ./usr/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2025-03-15 11:52:49.000000 ./usr/bin/ │ │ │ -rwxr-xr-x 0 root (0) root (0) 201296 2025-03-15 11:52:49.000000 ./usr/bin/catalog_query │ │ │ -rwxr-xr-x 0 root (0) root (0) 267408 2025-03-15 11:52:49.000000 ./usr/bin/catalog_server │ │ │ -rwxr-xr-x 0 root (0) root (0) 266912 2025-03-15 11:52:49.000000 ./usr/bin/catalog_update │ │ │ -rwxr-xr-x 0 root (0) root (0) 394 2025-03-15 11:52:49.000000 ./usr/bin/cctools_gpu_autodetect │ │ │ -rwxr-xr-x 0 root (0) root (0) 338712 2025-03-15 11:52:49.000000 ./usr/bin/chirp │ │ ├── ./etc/cctools/config.mk │ │ │ @@ -1,21 +1,21 @@ │ │ │ -# Generated at Sat Mar 15 11:53:53 UTC 2025 by sbuild@sbuild │ │ │ +# Generated at Mon Jul 28 23:34:57 UTC 2025 by sbuild@sbuild │ │ │ │ │ │ CCTOOLS_HOME=/build/reproducible-path/cctools-7.14.5 │ │ │ CCTOOLS_INSTALL_DIR=/usr │ │ │ │ │ │ CCTOOLS_OPSYS=LINUX │ │ │ │ │ │ CCTOOLS_LINUX_NATIVE_X86_64=no │ │ │ │ │ │ CCTOOLS_PACKAGES= dttools batch_job taskvine grow makeflow work_queue ftp_lite resource_monitor chirp deltadb doc poncho │ │ │ │ │ │ CCTOOLS_CC=gcc │ │ │ │ │ │ -CCTOOLS_BASE_CCFLAGS=-g -O2 -Werror=implicit-function-declaration -ffile-prefix-map=/build/reproducible-path/cctools-7.14.5=. -fstack-protector-strong -fstack-clash-protection -Wformat -Werror=format-security -mbranch-protection=standard -I /usr/include/python3.13 -DNDEBUG -Wno-unused-result -D__EXTENSIONS__ -D_LARGEFILE64_SOURCE -D__LARGE64_FILES -Wall -Wextra -Wno-unused-result -fPIC -Wno-unused-parameter -Wno-unknown-pragmas -Wno-deprecated-declarations -Wno-unused-const-variable -DHAS_LIBREADLINE -DHAS_TLS_method -DHAS_OPENSSL -DHAS_OPENSSL_PKEYUTL -DHAS_PPOLL -DHAVE_GMTIME_R -DHAVE_FDATASYNC -DHAS_ISNAN -DHAVE_ISNAN -DSQLITE_HAVE_ISNAN -DHAVE_LOCALTIME_R -DHAS_OPENAT -DHAS_PREAD -DUSE_PREAD -DUSE_PREAD64 -DHAS_PWRITE -DUSE_PWRITE -DUSE_PWRITE64 -DHAS_STATX -DHAVE_STRCHRNUL -DHAS_STRSIGNAL -DHAS_USLEEP -DHAVE_USLEEP -DHAS_UTIME -DHAVE_UTIME -DHAS_UTIMENSAT -DHAS_SYS_XATTR_H -DHAS_IFADDRS -DHAS_INTTYPES_H -DHAVE_INTTYPES_H -DHAS_STDINT_H -DHAVE_STDINT_H -DHAS_SYS_STATFS_H -DHAS_SYS_STATVFS_H -DHAS_SYS_VFS_H -DBUILD_DATE='"2018-12-25"' -DBUILD_HOST='"debian"' -DBUILD_USER='"debian"' -DCCTOOLS_COMMIT='""' -DCCTOOLS_CONFIGURE_ARGUMENTS='"--with-globus-path=/usr --prefix=/usr --with-golang-path=/usr --with-krb5-path=/usr --with-readline-path=/usr --with-mpi-path=/usr --with-fuse-path=/usr --with-zlib-path=/usr --with-python3-path /usr/bin/python3 --with-python2-path no --without-system-parrot --build-date Sat Mar 15 11:52:49 UTC 2025"' -DCCTOOLS_CPU_ARM64 -DCCTOOLS_CVMFS_BUILD_FLAGS='" "' -DCCTOOLS_OPSYS_LINUX -DCCTOOLS_RELEASE_DATE='"Sat Mar 15 11:52:49 UTC 2025"' -DCCTOOLS_SOURCE='"FINAL"' -DCCTOOLS_SYSTEM_INFORMATION='"Debian build of cctools"' -DCCTOOLS_VERSION='"7.14.5 FINAL"' -DCCTOOLS_VERSION_MAJOR=7 -DCCTOOLS_VERSION_MICRO=5 -DCCTOOLS_VERSION_MINOR=14 -DINSTALL_PATH='"/usr"' -D_GNU_SOURCE -D_REENTRANT -g3 -O0 -ggdb3 │ │ │ +CCTOOLS_BASE_CCFLAGS=-g -O2 -Werror=implicit-function-declaration -ffile-prefix-map=/build/reproducible-path/cctools-7.14.5=. -fstack-protector-strong -fstack-clash-protection -Wformat -Werror=format-security -mbranch-protection=standard -I /usr/include/python3.13 -DNDEBUG -Wno-unused-result -D__EXTENSIONS__ -D_LARGEFILE64_SOURCE -D__LARGE64_FILES -Wall -Wextra -Wno-unused-result -fPIC -Wno-unused-parameter -Wno-unknown-pragmas -Wno-deprecated-declarations -Wno-unused-const-variable -DHAS_LIBREADLINE -DHAS_TLS_method -DHAS_OPENSSL -DHAS_PPOLL -DHAVE_GMTIME_R -DHAVE_FDATASYNC -DHAS_ISNAN -DHAVE_ISNAN -DSQLITE_HAVE_ISNAN -DHAVE_LOCALTIME_R -DHAS_OPENAT -DHAS_PREAD -DUSE_PREAD -DUSE_PREAD64 -DHAS_PWRITE -DUSE_PWRITE -DUSE_PWRITE64 -DHAS_STATX -DHAVE_STRCHRNUL -DHAS_STRSIGNAL -DHAS_USLEEP -DHAVE_USLEEP -DHAS_UTIME -DHAVE_UTIME -DHAS_UTIMENSAT -DHAS_SYS_XATTR_H -DHAS_IFADDRS -DHAS_INTTYPES_H -DHAVE_INTTYPES_H -DHAS_STDINT_H -DHAVE_STDINT_H -DHAS_SYS_STATFS_H -DHAS_SYS_STATVFS_H -DHAS_SYS_VFS_H -DBUILD_DATE='"2018-12-25"' -DBUILD_HOST='"debian"' -DBUILD_USER='"debian"' -DCCTOOLS_COMMIT='""' -DCCTOOLS_CONFIGURE_ARGUMENTS='"--with-globus-path=/usr --prefix=/usr --with-golang-path=/usr --with-krb5-path=/usr --with-readline-path=/usr --with-mpi-path=/usr --with-fuse-path=/usr --with-zlib-path=/usr --with-python3-path /usr/bin/python3 --with-python2-path no --without-system-parrot --build-date Sat Mar 15 11:52:49 UTC 2025"' -DCCTOOLS_CPU_ARM64 -DCCTOOLS_CVMFS_BUILD_FLAGS='" "' -DCCTOOLS_OPSYS_LINUX -DCCTOOLS_RELEASE_DATE='"Sat Mar 15 11:52:49 UTC 2025"' -DCCTOOLS_SOURCE='"FINAL"' -DCCTOOLS_SYSTEM_INFORMATION='"Debian build of cctools"' -DCCTOOLS_VERSION='"7.14.5 FINAL"' -DCCTOOLS_VERSION_MAJOR=7 -DCCTOOLS_VERSION_MICRO=5 -DCCTOOLS_VERSION_MINOR=14 -DINSTALL_PATH='"/usr"' -D_GNU_SOURCE -D_REENTRANT -g3 -O0 -ggdb3 │ │ │ │ │ │ CCTOOLS_INTERNAL_CCFLAGS= -DCCTOOLS_WITH_CHIRP -I /build/reproducible-path/cctools-7.14.5/dttools/src -I /build/reproducible-path/cctools-7.14.5/batch_job/src -I /build/reproducible-path/cctools-7.14.5/taskvine/src -I /build/reproducible-path/cctools-7.14.5/grow/src -I /build/reproducible-path/cctools-7.14.5/makeflow/src -I /build/reproducible-path/cctools-7.14.5/work_queue/src -I /build/reproducible-path/cctools-7.14.5/ftp_lite/src -I /build/reproducible-path/cctools-7.14.5/resource_monitor/src -I /build/reproducible-path/cctools-7.14.5/chirp/src -I /build/reproducible-path/cctools-7.14.5/deltadb/src -I /build/reproducible-path/cctools-7.14.5/poncho/src -I /build/reproducible-path/cctools-7.14.5/taskvine/src/manager ${CCTOOLS_BASE_CCFLAGS} -std=c99 │ │ │ │ │ │ CCTOOLS_CCFLAGS=-I${CCTOOLS_INSTALL_DIR}/include/cctools ${CCTOOLS_BASE_CCFLAGS} -std=c99 │ │ │ │ │ │ CCTOOLS_CXX=g++ │ │ ├── ./usr/bin/catalog_query │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,12 +1,12 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.property │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_PROPERTY_TYPE_0 Properties: AArch64 feature: BTI, PAC │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 2a4aecd3c55f0b6b2ed4eb63bc090f85c76a2136 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: ef06d5b2336401b250778ddc4605097e276dfce7 │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.7.0 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ -j!6/lib/ld-linux-aarch64.so.1 │ │ │ │ +/lib/ld-linux-aarch64.so.1 │ │ │ │ _ITM_deregisterTMCloneTable │ │ │ │ __gmon_start__ │ │ │ │ _ITM_registerTMCloneTable │ │ │ │ SSL_get_error │ │ │ │ SSL_CTX_free │ │ │ │ SSL_read │ │ │ │ SSL_CTX_use_PrivateKey_file │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debugaltlink {} │ │ │ │ @@ -1,9 +1,9 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debugaltlink': │ │ │ │ 0x00000000 2f757372 2f6c6962 2f646562 75672f2e /usr/lib/debug/. │ │ │ │ 0x00000010 64777a2f 61617263 6836342d 6c696e75 dwz/aarch64-linu │ │ │ │ 0x00000020 782d676e 752f636f 6f702d63 6f6d7075 x-gnu/coop-compu │ │ │ │ 0x00000030 74696e67 2d746f6f 6c732e64 65627567 ting-tools.debug │ │ │ │ - 0x00000040 00f66cf8 630223ae 18d208fe fcf07c50 ..l.c.#.......|P │ │ │ │ - 0x00000050 7bedcb61 dd {..a. │ │ │ │ + 0x00000040 00c84103 f28f2082 54181018 85551b57 ..A... .T....U.W │ │ │ │ + 0x00000050 4e3b7b89 6c N;{.l │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 34616563 64336335 35663062 36623265 4aecd3c55f0b6b2e │ │ │ │ - 0x00000010 64346562 36336263 30393066 38356337 d4eb63bc090f85c7 │ │ │ │ - 0x00000020 36613231 33362e64 65627567 00000000 6a2136.debug.... │ │ │ │ - 0x00000030 21bdd8a5 !... │ │ │ │ + 0x00000000 30366435 62323333 36343031 62323530 06d5b2336401b250 │ │ │ │ + 0x00000010 37373864 64633436 30353039 37653237 778ddc4605097e27 │ │ │ │ + 0x00000020 36646663 65372e64 65627567 00000000 6dfce7.debug.... │ │ │ │ + 0x00000030 5a4467f8 ZDg. │ │ ├── ./usr/bin/catalog_server │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,12 +1,12 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.property │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_PROPERTY_TYPE_0 Properties: AArch64 feature: BTI, PAC │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 9fe122aa334098a0ed23ab01768a598350772608 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 910e41f7c05e7e5540ec00686054c1e498c2703a │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.7.0 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ -/lib/ld-linux-aarch64.so.1 │ │ │ │ +p:/lib/ld-linux-aarch64.so.1 │ │ │ │ _ITM_deregisterTMCloneTable │ │ │ │ __gmon_start__ │ │ │ │ _ITM_registerTMCloneTable │ │ │ │ SSL_get_error │ │ │ │ SSL_CTX_free │ │ │ │ SSL_read │ │ │ │ SSL_CTX_use_PrivateKey_file │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debugaltlink {} │ │ │ │ @@ -1,9 +1,9 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debugaltlink': │ │ │ │ 0x00000000 2f757372 2f6c6962 2f646562 75672f2e /usr/lib/debug/. │ │ │ │ 0x00000010 64777a2f 61617263 6836342d 6c696e75 dwz/aarch64-linu │ │ │ │ 0x00000020 782d676e 752f636f 6f702d63 6f6d7075 x-gnu/coop-compu │ │ │ │ 0x00000030 74696e67 2d746f6f 6c732e64 65627567 ting-tools.debug │ │ │ │ - 0x00000040 00f66cf8 630223ae 18d208fe fcf07c50 ..l.c.#.......|P │ │ │ │ - 0x00000050 7bedcb61 dd {..a. │ │ │ │ + 0x00000040 00c84103 f28f2082 54181018 85551b57 ..A... .T....U.W │ │ │ │ + 0x00000050 4e3b7b89 6c N;{.l │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 65313232 61613333 34303938 61306564 e122aa334098a0ed │ │ │ │ - 0x00000010 32336162 30313736 38613539 38333530 23ab01768a598350 │ │ │ │ - 0x00000020 37373236 30382e64 65627567 00000000 772608.debug.... │ │ │ │ - 0x00000030 2742a49d 'B.. │ │ │ │ + 0x00000000 30653431 66376330 35653765 35353430 0e41f7c05e7e5540 │ │ │ │ + 0x00000010 65633030 36383630 35346331 65343938 ec00686054c1e498 │ │ │ │ + 0x00000020 63323730 33612e64 65627567 00000000 c2703a.debug.... │ │ │ │ + 0x00000030 29c0981f )... │ │ ├── ./usr/bin/catalog_update │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,12 +1,12 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.property │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_PROPERTY_TYPE_0 Properties: AArch64 feature: BTI, PAC │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: f33c9251f10d35c3cb307ea969e0a8b965440d5f │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 74ecf2f4d6b1bb3cf14304f7b6593d07078402b0 │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.7.0 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ -_/lib/ld-linux-aarch64.so.1 │ │ │ │ +/lib/ld-linux-aarch64.so.1 │ │ │ │ _ITM_deregisterTMCloneTable │ │ │ │ __gmon_start__ │ │ │ │ _ITM_registerTMCloneTable │ │ │ │ SSL_get_error │ │ │ │ SSL_CTX_free │ │ │ │ SSL_read │ │ │ │ SSL_CTX_use_PrivateKey_file │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debugaltlink {} │ │ │ │ @@ -1,9 +1,9 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debugaltlink': │ │ │ │ 0x00000000 2f757372 2f6c6962 2f646562 75672f2e /usr/lib/debug/. │ │ │ │ 0x00000010 64777a2f 61617263 6836342d 6c696e75 dwz/aarch64-linu │ │ │ │ 0x00000020 782d676e 752f636f 6f702d63 6f6d7075 x-gnu/coop-compu │ │ │ │ 0x00000030 74696e67 2d746f6f 6c732e64 65627567 ting-tools.debug │ │ │ │ - 0x00000040 00f66cf8 630223ae 18d208fe fcf07c50 ..l.c.#.......|P │ │ │ │ - 0x00000050 7bedcb61 dd {..a. │ │ │ │ + 0x00000040 00c84103 f28f2082 54181018 85551b57 ..A... .T....U.W │ │ │ │ + 0x00000050 4e3b7b89 6c N;{.l │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 33633932 35316631 30643335 63336362 3c9251f10d35c3cb │ │ │ │ - 0x00000010 33303765 61393639 65306138 62393635 307ea969e0a8b965 │ │ │ │ - 0x00000020 34343064 35662e64 65627567 00000000 440d5f.debug.... │ │ │ │ - 0x00000030 fa68c4d6 .h.. │ │ │ │ + 0x00000000 65636632 66346436 62316262 33636631 ecf2f4d6b1bb3cf1 │ │ │ │ + 0x00000010 34333034 66376236 35393364 30373037 4304f7b6593d0707 │ │ │ │ + 0x00000020 38343032 62302e64 65627567 00000000 8402b0.debug.... │ │ │ │ + 0x00000030 ee4831ce .H1. │ │ ├── ./usr/bin/chirp │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -4,22 +4,22 @@ │ │ │ │ There are 12 program headers, starting at offset 64 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ PHDR 0x000040 0x0000000000000040 0x0000000000000040 0x0002a0 0x0002a0 R 0x8 │ │ │ │ INTERP 0x000324 0x0000000000000324 0x0000000000000324 0x00001b 0x00001b R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux-aarch64.so.1] │ │ │ │ - LOAD 0x000000 0x0000000000000000 0x0000000000000000 0x0438c4 0x0438c4 R E 0x10000 │ │ │ │ + LOAD 0x000000 0x0000000000000000 0x0000000000000000 0x0448ac 0x0448ac R E 0x10000 │ │ │ │ LOAD 0x04fb50 0x000000000005fb50 0x000000000005fb50 0x002690 0x007448 RW 0x10000 │ │ │ │ DYNAMIC 0x04fc80 0x000000000005fc80 0x000000000005fc80 0x0002a0 0x0002a0 RW 0x8 │ │ │ │ NOTE 0x0002e0 0x00000000000002e0 0x00000000000002e0 0x000020 0x000020 R 0x8 │ │ │ │ NOTE 0x000300 0x0000000000000300 0x0000000000000300 0x000024 0x000024 R 0x4 │ │ │ │ - NOTE 0x0438a4 0x00000000000438a4 0x00000000000438a4 0x000020 0x000020 R 0x4 │ │ │ │ + NOTE 0x04488c 0x000000000004488c 0x000000000004488c 0x000020 0x000020 R 0x4 │ │ │ │ GNU_PROPERTY 0x0002e0 0x00000000000002e0 0x00000000000002e0 0x000020 0x000020 R 0x8 │ │ │ │ - GNU_EH_FRAME 0x03c34c 0x000000000003c34c 0x000000000003c34c 0x00150c 0x00150c R 0x4 │ │ │ │ + GNU_EH_FRAME 0x03d334 0x000000000003d334 0x000000000003d334 0x00150c 0x00150c R 0x4 │ │ │ │ GNU_STACK 0x000000 0x0000000000000000 0x0000000000000000 0x000000 0x000000 RW 0x10 │ │ │ │ GNU_RELRO 0x04fb50 0x000000000005fb50 0x000000000005fb50 0x0004b0 0x0004b0 R 0x1 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 │ │ │ │ 01 .interp │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -11,20 +11,20 @@ │ │ │ │ [ 6] .dynstr STRTAB 00000000000016d8 0016d8 0008a5 00 A 0 0 1 │ │ │ │ [ 7] .gnu.version VERSYM 0000000000001f7e 001f7e 00019c 02 A 5 0 2 │ │ │ │ [ 8] .gnu.version_r VERNEED 0000000000002120 002120 000120 00 A 6 7 8 │ │ │ │ [ 9] .rela.dyn RELA 0000000000002240 002240 0019e0 18 A 5 0 8 │ │ │ │ [10] .rela.plt RELA 0000000000003c20 003c20 001188 18 AI 5 24 8 │ │ │ │ [11] .init PROGBITS 0000000000004da8 004da8 00001c 00 AX 0 0 4 │ │ │ │ [12] .plt PROGBITS 0000000000004dd0 004dd0 0011a8 00 AX 0 0 16 │ │ │ │ - [13] .text PROGBITS 0000000000005f80 005f80 03142c 00 AX 0 0 64 │ │ │ │ - [14] .fini PROGBITS 00000000000373ac 0373ac 000018 00 AX 0 0 4 │ │ │ │ - [15] .rodata PROGBITS 00000000000373c8 0373c8 004f84 00 A 0 0 8 │ │ │ │ - [16] .eh_frame_hdr PROGBITS 000000000003c34c 03c34c 00150c 00 A 0 0 4 │ │ │ │ - [17] .eh_frame PROGBITS 000000000003d858 03d858 00604c 00 A 0 0 8 │ │ │ │ - [18] .note.ABI-tag NOTE 00000000000438a4 0438a4 000020 00 A 0 0 4 │ │ │ │ + [13] .text PROGBITS 0000000000005f80 005f80 032424 00 AX 0 0 64 │ │ │ │ + [14] .fini PROGBITS 00000000000383a4 0383a4 000018 00 AX 0 0 4 │ │ │ │ + [15] .rodata PROGBITS 00000000000383c0 0383c0 004f74 00 A 0 0 8 │ │ │ │ + [16] .eh_frame_hdr PROGBITS 000000000003d334 03d334 00150c 00 A 0 0 4 │ │ │ │ + [17] .eh_frame PROGBITS 000000000003e840 03e840 00604c 00 A 0 0 8 │ │ │ │ + [18] .note.ABI-tag NOTE 000000000004488c 04488c 000020 00 A 0 0 4 │ │ │ │ [19] .init_array INIT_ARRAY 000000000005fb50 04fb50 000008 08 WA 0 0 8 │ │ │ │ [20] .fini_array FINI_ARRAY 000000000005fb58 04fb58 000008 08 WA 0 0 8 │ │ │ │ [21] .data.rel.ro PROGBITS 000000000005fb60 04fb60 000120 00 WA 0 0 8 │ │ │ │ [22] .dynamic DYNAMIC 000000000005fc80 04fc80 0002a0 10 WA 6 0 8 │ │ │ │ [23] .got PROGBITS 000000000005ff20 04ff20 0000c8 08 WA 0 0 8 │ │ │ │ [24] .got.plt PROGBITS 000000000005ffe8 04ffe8 0005f0 08 WA 0 0 8 │ │ │ │ [25] .data PROGBITS 00000000000605d8 0505d8 001c08 00 WA 0 0 8 │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -197,13 +197,13 @@ │ │ │ │ 193: 0000000000000000 0 FUNC GLOBAL DEFAULT UND fseek@GLIBC_2.17 (2) │ │ │ │ 194: 0000000000000000 0 FUNC GLOBAL DEFAULT UND printf@GLIBC_2.17 (2) │ │ │ │ 195: 0000000000000000 0 FUNC GLOBAL DEFAULT UND rmdir@GLIBC_2.17 (2) │ │ │ │ 196: 0000000000000000 0 OBJECT GLOBAL DEFAULT UND globus_i_gsi_gss_assist_module │ │ │ │ 197: 0000000000000000 0 FUNC GLOBAL DEFAULT UND __isoc23_strtol@GLIBC_2.38 (6) │ │ │ │ 198: 000000000006215c 4 OBJECT GLOBAL DEFAULT 25 optopt │ │ │ │ 199: 0000000000062158 4 OBJECT GLOBAL DEFAULT 25 opterr │ │ │ │ - 200: 000000000002831c 64 FUNC GLOBAL DEFAULT 13 getopt │ │ │ │ - 201: 000000000002835c 72 FUNC GLOBAL DEFAULT 13 getopt_long │ │ │ │ - 202: 0000000000034e00 284 FUNC GLOBAL DEFAULT 13 strsep │ │ │ │ + 200: 0000000000028310 64 FUNC GLOBAL DEFAULT 13 getopt │ │ │ │ + 201: 0000000000028350 72 FUNC GLOBAL DEFAULT 13 getopt_long │ │ │ │ + 202: 0000000000035df8 284 FUNC GLOBAL DEFAULT 13 strsep │ │ │ │ 203: 0000000000062154 4 OBJECT GLOBAL DEFAULT 25 optind │ │ │ │ 204: 0000000000066400 8 OBJECT GLOBAL DEFAULT 26 optarg │ │ │ │ - 205: 00000000000283a4 72 FUNC GLOBAL DEFAULT 13 getopt_long_only │ │ │ │ + 205: 0000000000028398 72 FUNC GLOBAL DEFAULT 13 getopt_long_only │ │ │ ├── readelf --wide --relocs {} │ │ │ │ @@ -1,274 +1,274 @@ │ │ │ │ │ │ │ │ Relocation section '.rela.dyn' at offset 0x2240 contains 276 entries: │ │ │ │ Offset Info Type Symbol's Value Symbol's Name + Addend │ │ │ │ 000000000005fb50 0000000000000403 R_AARCH64_RELATIVE 60a0 │ │ │ │ 000000000005fb58 0000000000000403 R_AARCH64_RELATIVE 604c │ │ │ │ -000000000005fb60 0000000000000403 R_AARCH64_RELATIVE 38438 │ │ │ │ -000000000005fb80 0000000000000403 R_AARCH64_RELATIVE 37448 │ │ │ │ -000000000005fba0 0000000000000403 R_AARCH64_RELATIVE 38440 │ │ │ │ -000000000005fbc0 0000000000000403 R_AARCH64_RELATIVE 38450 │ │ │ │ -000000000005fbe0 0000000000000403 R_AARCH64_RELATIVE 38458 │ │ │ │ -000000000005fc00 0000000000000403 R_AARCH64_RELATIVE 37890 │ │ │ │ -000000000005fc20 0000000000000403 R_AARCH64_RELATIVE 38460 │ │ │ │ -000000000005fc40 0000000000000403 R_AARCH64_RELATIVE 374c0 │ │ │ │ +000000000005fb60 0000000000000403 R_AARCH64_RELATIVE 39430 │ │ │ │ +000000000005fb80 0000000000000403 R_AARCH64_RELATIVE 38440 │ │ │ │ +000000000005fba0 0000000000000403 R_AARCH64_RELATIVE 39438 │ │ │ │ +000000000005fbc0 0000000000000403 R_AARCH64_RELATIVE 39448 │ │ │ │ +000000000005fbe0 0000000000000403 R_AARCH64_RELATIVE 39450 │ │ │ │ +000000000005fc00 0000000000000403 R_AARCH64_RELATIVE 38888 │ │ │ │ +000000000005fc20 0000000000000403 R_AARCH64_RELATIVE 39458 │ │ │ │ +000000000005fc40 0000000000000403 R_AARCH64_RELATIVE 384b8 │ │ │ │ 000000000005ff28 0000000000000403 R_AARCH64_RELATIVE 62158 │ │ │ │ -000000000005ff30 0000000000000403 R_AARCH64_RELATIVE 25ab0 │ │ │ │ -000000000005ff40 0000000000000403 R_AARCH64_RELATIVE 29878 │ │ │ │ +000000000005ff30 0000000000000403 R_AARCH64_RELATIVE 25aa4 │ │ │ │ +000000000005ff40 0000000000000403 R_AARCH64_RELATIVE 2986c │ │ │ │ 000000000005ff48 0000000000000403 R_AARCH64_RELATIVE 6215c │ │ │ │ 000000000005ff50 0000000000000403 R_AARCH64_RELATIVE a8e4 │ │ │ │ 000000000005ff70 0000000000000403 R_AARCH64_RELATIVE 62154 │ │ │ │ 000000000005ff80 0000000000000403 R_AARCH64_RELATIVE 66400 │ │ │ │ 000000000005ff88 0000000000000403 R_AARCH64_RELATIVE 621e8 │ │ │ │ -000000000005ffa0 0000000000000403 R_AARCH64_RELATIVE 25df0 │ │ │ │ +000000000005ffa0 0000000000000403 R_AARCH64_RELATIVE 25de4 │ │ │ │ 000000000005ffa8 0000000000000403 R_AARCH64_RELATIVE 64248 │ │ │ │ -000000000005ffb0 0000000000000403 R_AARCH64_RELATIVE 25e2c │ │ │ │ +000000000005ffb0 0000000000000403 R_AARCH64_RELATIVE 25e20 │ │ │ │ 000000000005ffc0 0000000000000403 R_AARCH64_RELATIVE 63200 │ │ │ │ 00000000000605e0 0000000000000403 R_AARCH64_RELATIVE 605e0 │ │ │ │ -00000000000605f0 0000000000000403 R_AARCH64_RELATIVE 373d0 │ │ │ │ -0000000000060608 0000000000000403 R_AARCH64_RELATIVE 373d8 │ │ │ │ +00000000000605f0 0000000000000403 R_AARCH64_RELATIVE 383c8 │ │ │ │ +0000000000060608 0000000000000403 R_AARCH64_RELATIVE 383d0 │ │ │ │ 0000000000060610 0000000000000403 R_AARCH64_RELATIVE 8f6c │ │ │ │ -0000000000060618 0000000000000403 R_AARCH64_RELATIVE 373e0 │ │ │ │ -0000000000060630 0000000000000403 R_AARCH64_RELATIVE 373e8 │ │ │ │ +0000000000060618 0000000000000403 R_AARCH64_RELATIVE 383d8 │ │ │ │ +0000000000060630 0000000000000403 R_AARCH64_RELATIVE 383e0 │ │ │ │ 0000000000060638 0000000000000403 R_AARCH64_RELATIVE 6438 │ │ │ │ -0000000000060640 0000000000000403 R_AARCH64_RELATIVE 37408 │ │ │ │ -0000000000060658 0000000000000403 R_AARCH64_RELATIVE 37410 │ │ │ │ +0000000000060640 0000000000000403 R_AARCH64_RELATIVE 38400 │ │ │ │ +0000000000060658 0000000000000403 R_AARCH64_RELATIVE 38408 │ │ │ │ 0000000000060660 0000000000000403 R_AARCH64_RELATIVE 656c │ │ │ │ -0000000000060668 0000000000000403 R_AARCH64_RELATIVE 37420 │ │ │ │ -0000000000060680 0000000000000403 R_AARCH64_RELATIVE 37428 │ │ │ │ +0000000000060668 0000000000000403 R_AARCH64_RELATIVE 38418 │ │ │ │ +0000000000060680 0000000000000403 R_AARCH64_RELATIVE 38420 │ │ │ │ 0000000000060688 0000000000000403 R_AARCH64_RELATIVE 88b8 │ │ │ │ -0000000000060690 0000000000000403 R_AARCH64_RELATIVE 37438 │ │ │ │ -00000000000606a8 0000000000000403 R_AARCH64_RELATIVE 37440 │ │ │ │ +0000000000060690 0000000000000403 R_AARCH64_RELATIVE 38430 │ │ │ │ +00000000000606a8 0000000000000403 R_AARCH64_RELATIVE 38438 │ │ │ │ 00000000000606b0 0000000000000403 R_AARCH64_RELATIVE 61b8 │ │ │ │ -00000000000606b8 0000000000000403 R_AARCH64_RELATIVE 37448 │ │ │ │ -00000000000606d0 0000000000000403 R_AARCH64_RELATIVE 37450 │ │ │ │ +00000000000606b8 0000000000000403 R_AARCH64_RELATIVE 38440 │ │ │ │ +00000000000606d0 0000000000000403 R_AARCH64_RELATIVE 38448 │ │ │ │ 00000000000606d8 0000000000000403 R_AARCH64_RELATIVE 8988 │ │ │ │ -00000000000606e0 0000000000000403 R_AARCH64_RELATIVE 37460 │ │ │ │ -00000000000606f8 0000000000000403 R_AARCH64_RELATIVE 37468 │ │ │ │ +00000000000606e0 0000000000000403 R_AARCH64_RELATIVE 38458 │ │ │ │ +00000000000606f8 0000000000000403 R_AARCH64_RELATIVE 38460 │ │ │ │ 0000000000060700 0000000000000403 R_AARCH64_RELATIVE 85fc │ │ │ │ -0000000000060708 0000000000000403 R_AARCH64_RELATIVE 37478 │ │ │ │ -0000000000060720 0000000000000403 R_AARCH64_RELATIVE 37440 │ │ │ │ +0000000000060708 0000000000000403 R_AARCH64_RELATIVE 38470 │ │ │ │ +0000000000060720 0000000000000403 R_AARCH64_RELATIVE 38438 │ │ │ │ 0000000000060728 0000000000000403 R_AARCH64_RELATIVE 92c0 │ │ │ │ -0000000000060730 0000000000000403 R_AARCH64_RELATIVE 37480 │ │ │ │ -0000000000060748 0000000000000403 R_AARCH64_RELATIVE 37488 │ │ │ │ +0000000000060730 0000000000000403 R_AARCH64_RELATIVE 38478 │ │ │ │ +0000000000060748 0000000000000403 R_AARCH64_RELATIVE 38480 │ │ │ │ 0000000000060750 0000000000000403 R_AARCH64_RELATIVE 676c │ │ │ │ -0000000000060758 0000000000000403 R_AARCH64_RELATIVE 374a8 │ │ │ │ -0000000000060770 0000000000000403 R_AARCH64_RELATIVE 374b0 │ │ │ │ +0000000000060758 0000000000000403 R_AARCH64_RELATIVE 384a0 │ │ │ │ +0000000000060770 0000000000000403 R_AARCH64_RELATIVE 384a8 │ │ │ │ 0000000000060778 0000000000000403 R_AARCH64_RELATIVE 79e4 │ │ │ │ -0000000000060780 0000000000000403 R_AARCH64_RELATIVE 374c0 │ │ │ │ -0000000000060798 0000000000000403 R_AARCH64_RELATIVE 37440 │ │ │ │ +0000000000060780 0000000000000403 R_AARCH64_RELATIVE 384b8 │ │ │ │ +0000000000060798 0000000000000403 R_AARCH64_RELATIVE 38438 │ │ │ │ 00000000000607a0 0000000000000403 R_AARCH64_RELATIVE 92dc │ │ │ │ -00000000000607a8 0000000000000403 R_AARCH64_RELATIVE 374c8 │ │ │ │ -00000000000607c0 0000000000000403 R_AARCH64_RELATIVE 374d0 │ │ │ │ +00000000000607a8 0000000000000403 R_AARCH64_RELATIVE 384c0 │ │ │ │ +00000000000607c0 0000000000000403 R_AARCH64_RELATIVE 384c8 │ │ │ │ 00000000000607c8 0000000000000403 R_AARCH64_RELATIVE 6664 │ │ │ │ -00000000000607d0 0000000000000403 R_AARCH64_RELATIVE 374e0 │ │ │ │ -00000000000607e8 0000000000000403 R_AARCH64_RELATIVE 374b0 │ │ │ │ +00000000000607d0 0000000000000403 R_AARCH64_RELATIVE 384d8 │ │ │ │ +00000000000607e8 0000000000000403 R_AARCH64_RELATIVE 384a8 │ │ │ │ 00000000000607f0 0000000000000403 R_AARCH64_RELATIVE 79e4 │ │ │ │ -00000000000607f8 0000000000000403 R_AARCH64_RELATIVE 374e8 │ │ │ │ -0000000000060810 0000000000000403 R_AARCH64_RELATIVE 374b0 │ │ │ │ +00000000000607f8 0000000000000403 R_AARCH64_RELATIVE 384e0 │ │ │ │ +0000000000060810 0000000000000403 R_AARCH64_RELATIVE 384a8 │ │ │ │ 0000000000060818 0000000000000403 R_AARCH64_RELATIVE 8e74 │ │ │ │ -0000000000060820 0000000000000403 R_AARCH64_RELATIVE 374f8 │ │ │ │ -0000000000060838 0000000000000403 R_AARCH64_RELATIVE 37440 │ │ │ │ +0000000000060820 0000000000000403 R_AARCH64_RELATIVE 384f0 │ │ │ │ +0000000000060838 0000000000000403 R_AARCH64_RELATIVE 38438 │ │ │ │ 0000000000060840 0000000000000403 R_AARCH64_RELATIVE 673c │ │ │ │ -0000000000060848 0000000000000403 R_AARCH64_RELATIVE 37500 │ │ │ │ -0000000000060860 0000000000000403 R_AARCH64_RELATIVE 37508 │ │ │ │ +0000000000060848 0000000000000403 R_AARCH64_RELATIVE 384f8 │ │ │ │ +0000000000060860 0000000000000403 R_AARCH64_RELATIVE 38500 │ │ │ │ 0000000000060868 0000000000000403 R_AARCH64_RELATIVE 7ac0 │ │ │ │ -0000000000060870 0000000000000403 R_AARCH64_RELATIVE 37520 │ │ │ │ -0000000000060888 0000000000000403 R_AARCH64_RELATIVE 37528 │ │ │ │ +0000000000060870 0000000000000403 R_AARCH64_RELATIVE 38518 │ │ │ │ +0000000000060888 0000000000000403 R_AARCH64_RELATIVE 38520 │ │ │ │ 0000000000060890 0000000000000403 R_AARCH64_RELATIVE 7f38 │ │ │ │ -0000000000060898 0000000000000403 R_AARCH64_RELATIVE 37540 │ │ │ │ -00000000000608b0 0000000000000403 R_AARCH64_RELATIVE 37548 │ │ │ │ +0000000000060898 0000000000000403 R_AARCH64_RELATIVE 38538 │ │ │ │ +00000000000608b0 0000000000000403 R_AARCH64_RELATIVE 38540 │ │ │ │ 00000000000608b8 0000000000000403 R_AARCH64_RELATIVE 9638 │ │ │ │ -00000000000608c0 0000000000000403 R_AARCH64_RELATIVE 37550 │ │ │ │ -00000000000608d8 0000000000000403 R_AARCH64_RELATIVE 37560 │ │ │ │ +00000000000608c0 0000000000000403 R_AARCH64_RELATIVE 38548 │ │ │ │ +00000000000608d8 0000000000000403 R_AARCH64_RELATIVE 38558 │ │ │ │ 00000000000608e0 0000000000000403 R_AARCH64_RELATIVE 977c │ │ │ │ -00000000000608e8 0000000000000403 R_AARCH64_RELATIVE 37588 │ │ │ │ -0000000000060900 0000000000000403 R_AARCH64_RELATIVE 37598 │ │ │ │ +00000000000608e8 0000000000000403 R_AARCH64_RELATIVE 38580 │ │ │ │ +0000000000060900 0000000000000403 R_AARCH64_RELATIVE 38590 │ │ │ │ 0000000000060908 0000000000000403 R_AARCH64_RELATIVE 9a18 │ │ │ │ -0000000000060910 0000000000000403 R_AARCH64_RELATIVE 375a0 │ │ │ │ -0000000000060928 0000000000000403 R_AARCH64_RELATIVE 37598 │ │ │ │ +0000000000060910 0000000000000403 R_AARCH64_RELATIVE 38598 │ │ │ │ +0000000000060928 0000000000000403 R_AARCH64_RELATIVE 38590 │ │ │ │ 0000000000060930 0000000000000403 R_AARCH64_RELATIVE 98a4 │ │ │ │ -0000000000060938 0000000000000403 R_AARCH64_RELATIVE 375b0 │ │ │ │ -0000000000060950 0000000000000403 R_AARCH64_RELATIVE 375b8 │ │ │ │ +0000000000060938 0000000000000403 R_AARCH64_RELATIVE 385a8 │ │ │ │ +0000000000060950 0000000000000403 R_AARCH64_RELATIVE 385b0 │ │ │ │ 0000000000060958 0000000000000403 R_AARCH64_RELATIVE 8be0 │ │ │ │ -0000000000060960 0000000000000403 R_AARCH64_RELATIVE 375d0 │ │ │ │ -0000000000060978 0000000000000403 R_AARCH64_RELATIVE 37598 │ │ │ │ +0000000000060960 0000000000000403 R_AARCH64_RELATIVE 385c8 │ │ │ │ +0000000000060978 0000000000000403 R_AARCH64_RELATIVE 38590 │ │ │ │ 0000000000060980 0000000000000403 R_AARCH64_RELATIVE 8d00 │ │ │ │ -0000000000060988 0000000000000403 R_AARCH64_RELATIVE 375d8 │ │ │ │ -00000000000609a0 0000000000000403 R_AARCH64_RELATIVE 375e0 │ │ │ │ +0000000000060988 0000000000000403 R_AARCH64_RELATIVE 385d0 │ │ │ │ +00000000000609a0 0000000000000403 R_AARCH64_RELATIVE 385d8 │ │ │ │ 00000000000609a8 0000000000000403 R_AARCH64_RELATIVE 9580 │ │ │ │ -00000000000609b0 0000000000000403 R_AARCH64_RELATIVE 375f0 │ │ │ │ -00000000000609c8 0000000000000403 R_AARCH64_RELATIVE 375f8 │ │ │ │ +00000000000609b0 0000000000000403 R_AARCH64_RELATIVE 385e8 │ │ │ │ +00000000000609c8 0000000000000403 R_AARCH64_RELATIVE 385f0 │ │ │ │ 00000000000609d0 0000000000000403 R_AARCH64_RELATIVE 82bc │ │ │ │ -00000000000609d8 0000000000000403 R_AARCH64_RELATIVE 37608 │ │ │ │ -00000000000609f0 0000000000000403 R_AARCH64_RELATIVE 37610 │ │ │ │ +00000000000609d8 0000000000000403 R_AARCH64_RELATIVE 38600 │ │ │ │ +00000000000609f0 0000000000000403 R_AARCH64_RELATIVE 38608 │ │ │ │ 00000000000609f8 0000000000000403 R_AARCH64_RELATIVE 87fc │ │ │ │ -0000000000060a00 0000000000000403 R_AARCH64_RELATIVE 37628 │ │ │ │ -0000000000060a18 0000000000000403 R_AARCH64_RELATIVE 37630 │ │ │ │ +0000000000060a00 0000000000000403 R_AARCH64_RELATIVE 38620 │ │ │ │ +0000000000060a18 0000000000000403 R_AARCH64_RELATIVE 38628 │ │ │ │ 0000000000060a20 0000000000000403 R_AARCH64_RELATIVE 61ec │ │ │ │ -0000000000060a28 0000000000000403 R_AARCH64_RELATIVE 37638 │ │ │ │ -0000000000060a40 0000000000000403 R_AARCH64_RELATIVE 37640 │ │ │ │ +0000000000060a28 0000000000000403 R_AARCH64_RELATIVE 38630 │ │ │ │ +0000000000060a40 0000000000000403 R_AARCH64_RELATIVE 38638 │ │ │ │ 0000000000060a48 0000000000000403 R_AARCH64_RELATIVE 692c │ │ │ │ -0000000000060a50 0000000000000403 R_AARCH64_RELATIVE 37660 │ │ │ │ -0000000000060a68 0000000000000403 R_AARCH64_RELATIVE 37440 │ │ │ │ +0000000000060a50 0000000000000403 R_AARCH64_RELATIVE 38658 │ │ │ │ +0000000000060a68 0000000000000403 R_AARCH64_RELATIVE 38438 │ │ │ │ 0000000000060a70 0000000000000403 R_AARCH64_RELATIVE 670c │ │ │ │ -0000000000060a78 0000000000000403 R_AARCH64_RELATIVE 37668 │ │ │ │ -0000000000060a90 0000000000000403 R_AARCH64_RELATIVE 37440 │ │ │ │ +0000000000060a78 0000000000000403 R_AARCH64_RELATIVE 38660 │ │ │ │ +0000000000060a90 0000000000000403 R_AARCH64_RELATIVE 38438 │ │ │ │ 0000000000060a98 0000000000000403 R_AARCH64_RELATIVE 92c0 │ │ │ │ -0000000000060aa0 0000000000000403 R_AARCH64_RELATIVE 37670 │ │ │ │ -0000000000060ab8 0000000000000403 R_AARCH64_RELATIVE 37450 │ │ │ │ +0000000000060aa0 0000000000000403 R_AARCH64_RELATIVE 38668 │ │ │ │ +0000000000060ab8 0000000000000403 R_AARCH64_RELATIVE 38448 │ │ │ │ 0000000000060ac0 0000000000000403 R_AARCH64_RELATIVE 8a1c │ │ │ │ -0000000000060ac8 0000000000000403 R_AARCH64_RELATIVE 37680 │ │ │ │ -0000000000060ae0 0000000000000403 R_AARCH64_RELATIVE 37690 │ │ │ │ +0000000000060ac8 0000000000000403 R_AARCH64_RELATIVE 38678 │ │ │ │ +0000000000060ae0 0000000000000403 R_AARCH64_RELATIVE 38688 │ │ │ │ 0000000000060ae8 0000000000000403 R_AARCH64_RELATIVE 78f0 │ │ │ │ -0000000000060af0 0000000000000403 R_AARCH64_RELATIVE 376a8 │ │ │ │ -0000000000060b08 0000000000000403 R_AARCH64_RELATIVE 376b0 │ │ │ │ +0000000000060af0 0000000000000403 R_AARCH64_RELATIVE 386a0 │ │ │ │ +0000000000060b08 0000000000000403 R_AARCH64_RELATIVE 386a8 │ │ │ │ 0000000000060b10 0000000000000403 R_AARCH64_RELATIVE 817c │ │ │ │ -0000000000060b18 0000000000000403 R_AARCH64_RELATIVE 376b8 │ │ │ │ -0000000000060b30 0000000000000403 R_AARCH64_RELATIVE 376c0 │ │ │ │ +0000000000060b18 0000000000000403 R_AARCH64_RELATIVE 386b0 │ │ │ │ +0000000000060b30 0000000000000403 R_AARCH64_RELATIVE 386b8 │ │ │ │ 0000000000060b38 0000000000000403 R_AARCH64_RELATIVE 821c │ │ │ │ -0000000000060b40 0000000000000403 R_AARCH64_RELATIVE 376c8 │ │ │ │ -0000000000060b58 0000000000000403 R_AARCH64_RELATIVE 376d0 │ │ │ │ +0000000000060b40 0000000000000403 R_AARCH64_RELATIVE 386c0 │ │ │ │ +0000000000060b58 0000000000000403 R_AARCH64_RELATIVE 386c8 │ │ │ │ 0000000000060b60 0000000000000403 R_AARCH64_RELATIVE 9b54 │ │ │ │ -0000000000060b68 0000000000000403 R_AARCH64_RELATIVE 376f0 │ │ │ │ -0000000000060b80 0000000000000403 R_AARCH64_RELATIVE 376f8 │ │ │ │ +0000000000060b68 0000000000000403 R_AARCH64_RELATIVE 386e8 │ │ │ │ +0000000000060b80 0000000000000403 R_AARCH64_RELATIVE 386f0 │ │ │ │ 0000000000060b88 0000000000000403 R_AARCH64_RELATIVE 7824 │ │ │ │ -0000000000060b90 0000000000000403 R_AARCH64_RELATIVE 37718 │ │ │ │ -0000000000060ba8 0000000000000403 R_AARCH64_RELATIVE 37720 │ │ │ │ +0000000000060b90 0000000000000403 R_AARCH64_RELATIVE 38710 │ │ │ │ +0000000000060ba8 0000000000000403 R_AARCH64_RELATIVE 38718 │ │ │ │ 0000000000060bb0 0000000000000403 R_AARCH64_RELATIVE 8dbc │ │ │ │ -0000000000060bb8 0000000000000403 R_AARCH64_RELATIVE 37730 │ │ │ │ -0000000000060bd0 0000000000000403 R_AARCH64_RELATIVE 376b0 │ │ │ │ +0000000000060bb8 0000000000000403 R_AARCH64_RELATIVE 38728 │ │ │ │ +0000000000060bd0 0000000000000403 R_AARCH64_RELATIVE 386a8 │ │ │ │ 0000000000060bd8 0000000000000403 R_AARCH64_RELATIVE 8418 │ │ │ │ -0000000000060be0 0000000000000403 R_AARCH64_RELATIVE 37738 │ │ │ │ -0000000000060bf8 0000000000000403 R_AARCH64_RELATIVE 37748 │ │ │ │ +0000000000060be0 0000000000000403 R_AARCH64_RELATIVE 38730 │ │ │ │ +0000000000060bf8 0000000000000403 R_AARCH64_RELATIVE 38740 │ │ │ │ 0000000000060c00 0000000000000403 R_AARCH64_RELATIVE 93cc │ │ │ │ -0000000000060c08 0000000000000403 R_AARCH64_RELATIVE 37768 │ │ │ │ -0000000000060c20 0000000000000403 R_AARCH64_RELATIVE 37778 │ │ │ │ +0000000000060c08 0000000000000403 R_AARCH64_RELATIVE 38760 │ │ │ │ +0000000000060c20 0000000000000403 R_AARCH64_RELATIVE 38770 │ │ │ │ 0000000000060c28 0000000000000403 R_AARCH64_RELATIVE 6c38 │ │ │ │ -0000000000060c30 0000000000000403 R_AARCH64_RELATIVE 377f8 │ │ │ │ -0000000000060c48 0000000000000403 R_AARCH64_RELATIVE 37808 │ │ │ │ +0000000000060c30 0000000000000403 R_AARCH64_RELATIVE 387f0 │ │ │ │ +0000000000060c48 0000000000000403 R_AARCH64_RELATIVE 38800 │ │ │ │ 0000000000060c50 0000000000000403 R_AARCH64_RELATIVE 73fc │ │ │ │ -0000000000060c58 0000000000000403 R_AARCH64_RELATIVE 37810 │ │ │ │ -0000000000060c70 0000000000000403 R_AARCH64_RELATIVE 37808 │ │ │ │ +0000000000060c58 0000000000000403 R_AARCH64_RELATIVE 38808 │ │ │ │ +0000000000060c70 0000000000000403 R_AARCH64_RELATIVE 38800 │ │ │ │ 0000000000060c78 0000000000000403 R_AARCH64_RELATIVE 7580 │ │ │ │ -0000000000060c80 0000000000000403 R_AARCH64_RELATIVE 37820 │ │ │ │ -0000000000060c98 0000000000000403 R_AARCH64_RELATIVE 37808 │ │ │ │ +0000000000060c80 0000000000000403 R_AARCH64_RELATIVE 38818 │ │ │ │ +0000000000060c98 0000000000000403 R_AARCH64_RELATIVE 38800 │ │ │ │ 0000000000060ca0 0000000000000403 R_AARCH64_RELATIVE 7444 │ │ │ │ -0000000000060ca8 0000000000000403 R_AARCH64_RELATIVE 37830 │ │ │ │ -0000000000060cc0 0000000000000403 R_AARCH64_RELATIVE 37840 │ │ │ │ +0000000000060ca8 0000000000000403 R_AARCH64_RELATIVE 38828 │ │ │ │ +0000000000060cc0 0000000000000403 R_AARCH64_RELATIVE 38838 │ │ │ │ 0000000000060cc8 0000000000000403 R_AARCH64_RELATIVE 775c │ │ │ │ -0000000000060cd0 0000000000000403 R_AARCH64_RELATIVE 37860 │ │ │ │ -0000000000060ce8 0000000000000403 R_AARCH64_RELATIVE 37870 │ │ │ │ +0000000000060cd0 0000000000000403 R_AARCH64_RELATIVE 38858 │ │ │ │ +0000000000060ce8 0000000000000403 R_AARCH64_RELATIVE 38868 │ │ │ │ 0000000000060cf0 0000000000000403 R_AARCH64_RELATIVE 7318 │ │ │ │ -0000000000060cf8 0000000000000403 R_AARCH64_RELATIVE 37890 │ │ │ │ -0000000000060d10 0000000000000403 R_AARCH64_RELATIVE 37898 │ │ │ │ +0000000000060cf8 0000000000000403 R_AARCH64_RELATIVE 38888 │ │ │ │ +0000000000060d10 0000000000000403 R_AARCH64_RELATIVE 38890 │ │ │ │ 0000000000060d18 0000000000000403 R_AARCH64_RELATIVE 9250 │ │ │ │ -0000000000060d20 0000000000000403 R_AARCH64_RELATIVE 378a8 │ │ │ │ -0000000000060d38 0000000000000403 R_AARCH64_RELATIVE 37440 │ │ │ │ +0000000000060d20 0000000000000403 R_AARCH64_RELATIVE 388a0 │ │ │ │ +0000000000060d38 0000000000000403 R_AARCH64_RELATIVE 38438 │ │ │ │ 0000000000060d40 0000000000000403 R_AARCH64_RELATIVE 8a64 │ │ │ │ -0000000000060d48 0000000000000403 R_AARCH64_RELATIVE 378b0 │ │ │ │ -0000000000060d60 0000000000000403 R_AARCH64_RELATIVE 378c0 │ │ │ │ +0000000000060d48 0000000000000403 R_AARCH64_RELATIVE 388a8 │ │ │ │ +0000000000060d60 0000000000000403 R_AARCH64_RELATIVE 388b8 │ │ │ │ 0000000000060d68 0000000000000403 R_AARCH64_RELATIVE 8b1c │ │ │ │ -0000000000060d70 0000000000000403 R_AARCH64_RELATIVE 378d0 │ │ │ │ -0000000000060d88 0000000000000403 R_AARCH64_RELATIVE 378e0 │ │ │ │ +0000000000060d70 0000000000000403 R_AARCH64_RELATIVE 388c8 │ │ │ │ +0000000000060d88 0000000000000403 R_AARCH64_RELATIVE 388d8 │ │ │ │ 0000000000060d90 0000000000000403 R_AARCH64_RELATIVE 9d68 │ │ │ │ -0000000000060d98 0000000000000403 R_AARCH64_RELATIVE 378f8 │ │ │ │ -0000000000060db0 0000000000000403 R_AARCH64_RELATIVE 376b0 │ │ │ │ +0000000000060d98 0000000000000403 R_AARCH64_RELATIVE 388f0 │ │ │ │ +0000000000060db0 0000000000000403 R_AARCH64_RELATIVE 386a8 │ │ │ │ 0000000000060db8 0000000000000403 R_AARCH64_RELATIVE 9e80 │ │ │ │ -0000000000060dc0 0000000000000403 R_AARCH64_RELATIVE 37908 │ │ │ │ -0000000000060dd8 0000000000000403 R_AARCH64_RELATIVE 37918 │ │ │ │ +0000000000060dc0 0000000000000403 R_AARCH64_RELATIVE 38900 │ │ │ │ +0000000000060dd8 0000000000000403 R_AARCH64_RELATIVE 38910 │ │ │ │ 0000000000060de0 0000000000000403 R_AARCH64_RELATIVE 9fbc │ │ │ │ -0000000000060de8 0000000000000403 R_AARCH64_RELATIVE 37938 │ │ │ │ -0000000000060e00 0000000000000403 R_AARCH64_RELATIVE 37948 │ │ │ │ +0000000000060de8 0000000000000403 R_AARCH64_RELATIVE 38930 │ │ │ │ +0000000000060e00 0000000000000403 R_AARCH64_RELATIVE 38940 │ │ │ │ 0000000000060e08 0000000000000403 R_AARCH64_RELATIVE a11c │ │ │ │ -0000000000060e10 0000000000000403 R_AARCH64_RELATIVE 37950 │ │ │ │ -0000000000060e28 0000000000000403 R_AARCH64_RELATIVE 37960 │ │ │ │ +0000000000060e10 0000000000000403 R_AARCH64_RELATIVE 38948 │ │ │ │ +0000000000060e28 0000000000000403 R_AARCH64_RELATIVE 38958 │ │ │ │ 0000000000060e30 0000000000000403 R_AARCH64_RELATIVE a1f8 │ │ │ │ -0000000000060e38 0000000000000403 R_AARCH64_RELATIVE 37968 │ │ │ │ -0000000000060e50 0000000000000403 R_AARCH64_RELATIVE 37960 │ │ │ │ +0000000000060e38 0000000000000403 R_AARCH64_RELATIVE 38960 │ │ │ │ +0000000000060e50 0000000000000403 R_AARCH64_RELATIVE 38958 │ │ │ │ 0000000000060e58 0000000000000403 R_AARCH64_RELATIVE a248 │ │ │ │ -0000000000060e60 0000000000000403 R_AARCH64_RELATIVE 37978 │ │ │ │ -0000000000060e78 0000000000000403 R_AARCH64_RELATIVE 37960 │ │ │ │ +0000000000060e60 0000000000000403 R_AARCH64_RELATIVE 38970 │ │ │ │ +0000000000060e78 0000000000000403 R_AARCH64_RELATIVE 38958 │ │ │ │ 0000000000060e80 0000000000000403 R_AARCH64_RELATIVE a298 │ │ │ │ -0000000000060e88 0000000000000403 R_AARCH64_RELATIVE 37988 │ │ │ │ -0000000000060ea0 0000000000000403 R_AARCH64_RELATIVE 37998 │ │ │ │ +0000000000060e88 0000000000000403 R_AARCH64_RELATIVE 38980 │ │ │ │ +0000000000060ea0 0000000000000403 R_AARCH64_RELATIVE 38990 │ │ │ │ 0000000000060ea8 0000000000000403 R_AARCH64_RELATIVE a374 │ │ │ │ -0000000000060eb0 0000000000000403 R_AARCH64_RELATIVE 379a8 │ │ │ │ -0000000000060ec8 0000000000000403 R_AARCH64_RELATIVE 37960 │ │ │ │ +0000000000060eb0 0000000000000403 R_AARCH64_RELATIVE 389a0 │ │ │ │ +0000000000060ec8 0000000000000403 R_AARCH64_RELATIVE 38958 │ │ │ │ 0000000000060ed0 0000000000000403 R_AARCH64_RELATIVE a4a0 │ │ │ │ -0000000000061da8 0000000000000403 R_AARCH64_RELATIVE 25df0 │ │ │ │ -0000000000061db0 0000000000000403 R_AARCH64_RELATIVE 3b2a8 │ │ │ │ -0000000000061dc0 0000000000000403 R_AARCH64_RELATIVE 3b2b0 │ │ │ │ -0000000000061dd0 0000000000000403 R_AARCH64_RELATIVE 3b2b8 │ │ │ │ -0000000000061de0 0000000000000403 R_AARCH64_RELATIVE 3b2c0 │ │ │ │ -0000000000061df0 0000000000000403 R_AARCH64_RELATIVE 3b2c8 │ │ │ │ -0000000000061e00 0000000000000403 R_AARCH64_RELATIVE 3b2d0 │ │ │ │ -0000000000061e10 0000000000000403 R_AARCH64_RELATIVE 3b2d8 │ │ │ │ -0000000000061e20 0000000000000403 R_AARCH64_RELATIVE 3b2e0 │ │ │ │ -0000000000061e30 0000000000000403 R_AARCH64_RELATIVE 3b2e8 │ │ │ │ -0000000000061e40 0000000000000403 R_AARCH64_RELATIVE 3b2f0 │ │ │ │ -0000000000061e50 0000000000000403 R_AARCH64_RELATIVE 3b2f8 │ │ │ │ -0000000000061e60 0000000000000403 R_AARCH64_RELATIVE 3b300 │ │ │ │ -0000000000061e70 0000000000000403 R_AARCH64_RELATIVE 3b308 │ │ │ │ -0000000000061e80 0000000000000403 R_AARCH64_RELATIVE 3b310 │ │ │ │ -0000000000061e90 0000000000000403 R_AARCH64_RELATIVE 3b318 │ │ │ │ -0000000000061ea0 0000000000000403 R_AARCH64_RELATIVE 3b320 │ │ │ │ -0000000000061eb0 0000000000000403 R_AARCH64_RELATIVE 3b328 │ │ │ │ -0000000000061ec0 0000000000000403 R_AARCH64_RELATIVE 3b330 │ │ │ │ -0000000000061ed0 0000000000000403 R_AARCH64_RELATIVE 3b338 │ │ │ │ -0000000000061ee0 0000000000000403 R_AARCH64_RELATIVE 3b340 │ │ │ │ -0000000000061ef0 0000000000000403 R_AARCH64_RELATIVE 3b348 │ │ │ │ -0000000000061f00 0000000000000403 R_AARCH64_RELATIVE 3b350 │ │ │ │ -0000000000061f10 0000000000000403 R_AARCH64_RELATIVE 3b358 │ │ │ │ -0000000000061f20 0000000000000403 R_AARCH64_RELATIVE 3b360 │ │ │ │ -0000000000061f30 0000000000000403 R_AARCH64_RELATIVE 3b368 │ │ │ │ -0000000000061f40 0000000000000403 R_AARCH64_RELATIVE 3b370 │ │ │ │ -0000000000061f50 0000000000000403 R_AARCH64_RELATIVE 3b378 │ │ │ │ -0000000000061f60 0000000000000403 R_AARCH64_RELATIVE 3b380 │ │ │ │ -0000000000061f70 0000000000000403 R_AARCH64_RELATIVE 3b388 │ │ │ │ -0000000000061f80 0000000000000403 R_AARCH64_RELATIVE 3b390 │ │ │ │ -0000000000061f90 0000000000000403 R_AARCH64_RELATIVE 3b398 │ │ │ │ -0000000000061fa0 0000000000000403 R_AARCH64_RELATIVE 3b3a0 │ │ │ │ -0000000000061fb0 0000000000000403 R_AARCH64_RELATIVE 3b3a8 │ │ │ │ -0000000000061fc0 0000000000000403 R_AARCH64_RELATIVE 3b3b0 │ │ │ │ -0000000000061fd0 0000000000000403 R_AARCH64_RELATIVE 3b3b8 │ │ │ │ -0000000000061fe0 0000000000000403 R_AARCH64_RELATIVE 3b3c0 │ │ │ │ -0000000000061ff0 0000000000000403 R_AARCH64_RELATIVE 3b3c8 │ │ │ │ -0000000000062000 0000000000000403 R_AARCH64_RELATIVE 3b3d0 │ │ │ │ -0000000000062010 0000000000000403 R_AARCH64_RELATIVE 3b3d8 │ │ │ │ -0000000000062020 0000000000000403 R_AARCH64_RELATIVE 3b3e0 │ │ │ │ -0000000000062030 0000000000000403 R_AARCH64_RELATIVE 3b3f0 │ │ │ │ -0000000000062040 0000000000000403 R_AARCH64_RELATIVE 3b400 │ │ │ │ -0000000000062050 0000000000000403 R_AARCH64_RELATIVE 3b410 │ │ │ │ -0000000000062060 0000000000000403 R_AARCH64_RELATIVE 3b420 │ │ │ │ -0000000000062070 0000000000000403 R_AARCH64_RELATIVE 3b430 │ │ │ │ -0000000000062080 0000000000000403 R_AARCH64_RELATIVE 3b440 │ │ │ │ -0000000000062090 0000000000000403 R_AARCH64_RELATIVE 3b450 │ │ │ │ -00000000000620a0 0000000000000403 R_AARCH64_RELATIVE 3b3e0 │ │ │ │ -00000000000620b0 0000000000000403 R_AARCH64_RELATIVE 3b458 │ │ │ │ -00000000000620c0 0000000000000403 R_AARCH64_RELATIVE 3b460 │ │ │ │ -00000000000620d0 0000000000000403 R_AARCH64_RELATIVE 3b468 │ │ │ │ -00000000000620e0 0000000000000403 R_AARCH64_RELATIVE 3b470 │ │ │ │ -00000000000620f0 0000000000000403 R_AARCH64_RELATIVE 3b478 │ │ │ │ -0000000000062100 0000000000000403 R_AARCH64_RELATIVE 3b480 │ │ │ │ -0000000000062110 0000000000000403 R_AARCH64_RELATIVE 3b488 │ │ │ │ -0000000000062120 0000000000000403 R_AARCH64_RELATIVE 3b498 │ │ │ │ -0000000000062130 0000000000000403 R_AARCH64_RELATIVE 3b4a0 │ │ │ │ -0000000000062168 0000000000000403 R_AARCH64_RELATIVE 3c0b8 │ │ │ │ -0000000000062170 0000000000000403 R_AARCH64_RELATIVE 3c0c0 │ │ │ │ -0000000000062178 0000000000000403 R_AARCH64_RELATIVE 3c0c8 │ │ │ │ -0000000000062180 0000000000000403 R_AARCH64_RELATIVE 3c0d0 │ │ │ │ -0000000000062188 0000000000000403 R_AARCH64_RELATIVE 3c0d8 │ │ │ │ -0000000000062190 0000000000000403 R_AARCH64_RELATIVE 3c0e0 │ │ │ │ -0000000000062198 0000000000000403 R_AARCH64_RELATIVE 3c0e8 │ │ │ │ -00000000000621a0 0000000000000403 R_AARCH64_RELATIVE 3c0f0 │ │ │ │ -00000000000621a8 0000000000000403 R_AARCH64_RELATIVE 3c0f8 │ │ │ │ -00000000000621b0 0000000000000403 R_AARCH64_RELATIVE 3c100 │ │ │ │ -00000000000621b8 0000000000000403 R_AARCH64_RELATIVE 3c108 │ │ │ │ -00000000000621c0 0000000000000403 R_AARCH64_RELATIVE 3c110 │ │ │ │ +0000000000061da8 0000000000000403 R_AARCH64_RELATIVE 25de4 │ │ │ │ +0000000000061db0 0000000000000403 R_AARCH64_RELATIVE 3c290 │ │ │ │ +0000000000061dc0 0000000000000403 R_AARCH64_RELATIVE 3c298 │ │ │ │ +0000000000061dd0 0000000000000403 R_AARCH64_RELATIVE 3c2a0 │ │ │ │ +0000000000061de0 0000000000000403 R_AARCH64_RELATIVE 3c2a8 │ │ │ │ +0000000000061df0 0000000000000403 R_AARCH64_RELATIVE 3c2b0 │ │ │ │ +0000000000061e00 0000000000000403 R_AARCH64_RELATIVE 3c2b8 │ │ │ │ +0000000000061e10 0000000000000403 R_AARCH64_RELATIVE 3c2c0 │ │ │ │ +0000000000061e20 0000000000000403 R_AARCH64_RELATIVE 3c2c8 │ │ │ │ +0000000000061e30 0000000000000403 R_AARCH64_RELATIVE 3c2d0 │ │ │ │ +0000000000061e40 0000000000000403 R_AARCH64_RELATIVE 3c2d8 │ │ │ │ +0000000000061e50 0000000000000403 R_AARCH64_RELATIVE 3c2e0 │ │ │ │ +0000000000061e60 0000000000000403 R_AARCH64_RELATIVE 3c2e8 │ │ │ │ +0000000000061e70 0000000000000403 R_AARCH64_RELATIVE 3c2f0 │ │ │ │ +0000000000061e80 0000000000000403 R_AARCH64_RELATIVE 3c2f8 │ │ │ │ +0000000000061e90 0000000000000403 R_AARCH64_RELATIVE 3c300 │ │ │ │ +0000000000061ea0 0000000000000403 R_AARCH64_RELATIVE 3c308 │ │ │ │ +0000000000061eb0 0000000000000403 R_AARCH64_RELATIVE 3c310 │ │ │ │ +0000000000061ec0 0000000000000403 R_AARCH64_RELATIVE 3c318 │ │ │ │ +0000000000061ed0 0000000000000403 R_AARCH64_RELATIVE 3c320 │ │ │ │ +0000000000061ee0 0000000000000403 R_AARCH64_RELATIVE 3c328 │ │ │ │ +0000000000061ef0 0000000000000403 R_AARCH64_RELATIVE 3c330 │ │ │ │ +0000000000061f00 0000000000000403 R_AARCH64_RELATIVE 3c338 │ │ │ │ +0000000000061f10 0000000000000403 R_AARCH64_RELATIVE 3c340 │ │ │ │ +0000000000061f20 0000000000000403 R_AARCH64_RELATIVE 3c348 │ │ │ │ +0000000000061f30 0000000000000403 R_AARCH64_RELATIVE 3c350 │ │ │ │ +0000000000061f40 0000000000000403 R_AARCH64_RELATIVE 3c358 │ │ │ │ +0000000000061f50 0000000000000403 R_AARCH64_RELATIVE 3c360 │ │ │ │ +0000000000061f60 0000000000000403 R_AARCH64_RELATIVE 3c368 │ │ │ │ +0000000000061f70 0000000000000403 R_AARCH64_RELATIVE 3c370 │ │ │ │ +0000000000061f80 0000000000000403 R_AARCH64_RELATIVE 3c378 │ │ │ │ +0000000000061f90 0000000000000403 R_AARCH64_RELATIVE 3c380 │ │ │ │ +0000000000061fa0 0000000000000403 R_AARCH64_RELATIVE 3c388 │ │ │ │ +0000000000061fb0 0000000000000403 R_AARCH64_RELATIVE 3c390 │ │ │ │ +0000000000061fc0 0000000000000403 R_AARCH64_RELATIVE 3c398 │ │ │ │ +0000000000061fd0 0000000000000403 R_AARCH64_RELATIVE 3c3a0 │ │ │ │ +0000000000061fe0 0000000000000403 R_AARCH64_RELATIVE 3c3a8 │ │ │ │ +0000000000061ff0 0000000000000403 R_AARCH64_RELATIVE 3c3b0 │ │ │ │ +0000000000062000 0000000000000403 R_AARCH64_RELATIVE 3c3b8 │ │ │ │ +0000000000062010 0000000000000403 R_AARCH64_RELATIVE 3c3c0 │ │ │ │ +0000000000062020 0000000000000403 R_AARCH64_RELATIVE 3c3c8 │ │ │ │ +0000000000062030 0000000000000403 R_AARCH64_RELATIVE 3c3d8 │ │ │ │ +0000000000062040 0000000000000403 R_AARCH64_RELATIVE 3c3e8 │ │ │ │ +0000000000062050 0000000000000403 R_AARCH64_RELATIVE 3c3f8 │ │ │ │ +0000000000062060 0000000000000403 R_AARCH64_RELATIVE 3c408 │ │ │ │ +0000000000062070 0000000000000403 R_AARCH64_RELATIVE 3c418 │ │ │ │ +0000000000062080 0000000000000403 R_AARCH64_RELATIVE 3c428 │ │ │ │ +0000000000062090 0000000000000403 R_AARCH64_RELATIVE 3c438 │ │ │ │ +00000000000620a0 0000000000000403 R_AARCH64_RELATIVE 3c3c8 │ │ │ │ +00000000000620b0 0000000000000403 R_AARCH64_RELATIVE 3c440 │ │ │ │ +00000000000620c0 0000000000000403 R_AARCH64_RELATIVE 3c448 │ │ │ │ +00000000000620d0 0000000000000403 R_AARCH64_RELATIVE 3c450 │ │ │ │ +00000000000620e0 0000000000000403 R_AARCH64_RELATIVE 3c458 │ │ │ │ +00000000000620f0 0000000000000403 R_AARCH64_RELATIVE 3c460 │ │ │ │ +0000000000062100 0000000000000403 R_AARCH64_RELATIVE 3c468 │ │ │ │ +0000000000062110 0000000000000403 R_AARCH64_RELATIVE 3c470 │ │ │ │ +0000000000062120 0000000000000403 R_AARCH64_RELATIVE 3c480 │ │ │ │ +0000000000062130 0000000000000403 R_AARCH64_RELATIVE 3c488 │ │ │ │ +0000000000062168 0000000000000403 R_AARCH64_RELATIVE 3d0a0 │ │ │ │ +0000000000062170 0000000000000403 R_AARCH64_RELATIVE 3d0a8 │ │ │ │ +0000000000062178 0000000000000403 R_AARCH64_RELATIVE 3d0b0 │ │ │ │ +0000000000062180 0000000000000403 R_AARCH64_RELATIVE 3d0b8 │ │ │ │ +0000000000062188 0000000000000403 R_AARCH64_RELATIVE 3d0c0 │ │ │ │ +0000000000062190 0000000000000403 R_AARCH64_RELATIVE 3d0c8 │ │ │ │ +0000000000062198 0000000000000403 R_AARCH64_RELATIVE 3d0d0 │ │ │ │ +00000000000621a0 0000000000000403 R_AARCH64_RELATIVE 3d0d8 │ │ │ │ +00000000000621a8 0000000000000403 R_AARCH64_RELATIVE 3d0e0 │ │ │ │ +00000000000621b0 0000000000000403 R_AARCH64_RELATIVE 3d0e8 │ │ │ │ +00000000000621b8 0000000000000403 R_AARCH64_RELATIVE 3d0f0 │ │ │ │ +00000000000621c0 0000000000000403 R_AARCH64_RELATIVE 3d0f8 │ │ │ │ 000000000005ff38 0000002b00000401 R_AARCH64_GLOB_DAT 0000000000000000 __stack_chk_guard@GLIBC_2.17 + 0 │ │ │ │ 000000000005ff58 0000002f00000401 R_AARCH64_GLOB_DAT 0000000000000000 isspace@GLIBC_2.17 + 0 │ │ │ │ 000000000005ff60 0000003400000401 R_AARCH64_GLOB_DAT 0000000000000000 free@GLIBC_2.17 + 0 │ │ │ │ 000000000005ff68 0000003d00000401 R_AARCH64_GLOB_DAT 0000000000000000 __cxa_finalize@GLIBC_2.17 + 0 │ │ │ │ 000000000005ff78 0000006b00000401 R_AARCH64_GLOB_DAT 0000000000000000 stdout@GLIBC_2.17 + 0 │ │ │ │ 000000000005ff90 0000009300000401 R_AARCH64_GLOB_DAT 0000000000000000 strcmp@GLIBC_2.17 + 0 │ │ │ │ 000000000005ff98 0000009b00000401 R_AARCH64_GLOB_DAT 0000000000000000 in6addr_any@GLIBC_2.17 + 0 │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -10,15 +10,15 @@ │ │ │ │ 0x0000000000000001 (NEEDED) Shared library: [libhistory.so.8] │ │ │ │ 0x0000000000000001 (NEEDED) Shared library: [libssl.so.3] │ │ │ │ 0x0000000000000001 (NEEDED) Shared library: [libcrypto.so.3] │ │ │ │ 0x0000000000000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x0000000000000001 (NEEDED) Shared library: [ld-linux-aarch64.so.1] │ │ │ │ 0x0000000000000001 (NEEDED) Shared library: [libm.so.6] │ │ │ │ 0x000000000000000c (INIT) 0x4da8 │ │ │ │ - 0x000000000000000d (FINI) 0x373ac │ │ │ │ + 0x000000000000000d (FINI) 0x383a4 │ │ │ │ 0x0000000000000019 (INIT_ARRAY) 0x5fb50 │ │ │ │ 0x000000000000001b (INIT_ARRAYSZ) 8 (bytes) │ │ │ │ 0x000000000000001a (FINI_ARRAY) 0x5fb58 │ │ │ │ 0x000000000000001c (FINI_ARRAYSZ) 8 (bytes) │ │ │ │ 0x000000006ffffef5 (GNU_HASH) 0x340 │ │ │ │ 0x0000000000000005 (STRTAB) 0x16d8 │ │ │ │ 0x0000000000000006 (SYMTAB) 0x388 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,12 +1,12 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.property │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_PROPERTY_TYPE_0 Properties: AArch64 feature: BTI, PAC │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 31f696fad431a7752bebb9e87e90bfc61bf57190 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 05e7f27b0d02c28714583227b8fdbb0605c249f4 │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.7.0 │ │ │ ├── readelf --wide --debug-dump=frames {} │ │ │ │ @@ -1,687 +1,687 @@ │ │ │ │ Contents of the .eh_frame_hdr section: │ │ │ │ │ │ │ │ Version: 1 │ │ │ │ Pointer Encoding Format: 0x1b (sdata4, pcrel) │ │ │ │ Count Encoding Format: 0x3 (udata4, absolute) │ │ │ │ Table Encoding Format: 0x3b (sdata4, datarel) │ │ │ │ - Start of frame section: 0x1508 (offset: 0x3d858) │ │ │ │ + Start of frame section: 0x1508 (offset: 0x3e840) │ │ │ │ Entries in search table: 0x2a0 │ │ │ │ - 0xfffffffffffc9c34 (offset: 0x5f80) -> 0x1520 fde=[ 14] │ │ │ │ - 0xfffffffffffc9c94 (offset: 0x5fe0) -> 0x1534 fde=[ 28] │ │ │ │ - 0xfffffffffffc9cc4 (offset: 0x6010) -> 0x1548 fde=[ 3c] │ │ │ │ - 0xfffffffffffc9d00 (offset: 0x604c) -> 0x155c fde=[ 50] │ │ │ │ - 0xfffffffffffc9d54 (offset: 0x60a0) -> 0x1584 fde=[ 78] │ │ │ │ - 0xfffffffffffc9d5c (offset: 0x60a8) -> 0x159c fde=[ 90] │ │ │ │ - 0xfffffffffffc9e6c (offset: 0x61b8) -> 0x15c0 fde=[ b4] │ │ │ │ - 0xfffffffffffc9ea0 (offset: 0x61ec) -> 0x15d8 fde=[ cc] │ │ │ │ - 0xfffffffffffc9f7c (offset: 0x62c8) -> 0x15fc fde=[ f0] │ │ │ │ - 0xfffffffffffca034 (offset: 0x6380) -> 0x1624 fde=[ 118] │ │ │ │ - 0xfffffffffffca0ec (offset: 0x6438) -> 0x164c fde=[ 140] │ │ │ │ - 0xfffffffffffca220 (offset: 0x656c) -> 0x1678 fde=[ 16c] │ │ │ │ - 0xfffffffffffca318 (offset: 0x6664) -> 0x16a0 fde=[ 194] │ │ │ │ - 0xfffffffffffca3c0 (offset: 0x670c) -> 0x16c8 fde=[ 1bc] │ │ │ │ - 0xfffffffffffca3f0 (offset: 0x673c) -> 0x16ec fde=[ 1e0] │ │ │ │ - 0xfffffffffffca420 (offset: 0x676c) -> 0x1710 fde=[ 204] │ │ │ │ - 0xfffffffffffca5e0 (offset: 0x692c) -> 0x173c fde=[ 230] │ │ │ │ - 0xfffffffffffca7a0 (offset: 0x6aec) -> 0x1768 fde=[ 25c] │ │ │ │ - 0xfffffffffffca8ec (offset: 0x6c38) -> 0x178c fde=[ 280] │ │ │ │ - 0xfffffffffffcafcc (offset: 0x7318) -> 0x17b8 fde=[ 2ac] │ │ │ │ - 0xfffffffffffcb0b0 (offset: 0x73fc) -> 0x17e0 fde=[ 2d4] │ │ │ │ - 0xfffffffffffcb0f8 (offset: 0x7444) -> 0x1804 fde=[ 2f8] │ │ │ │ - 0xfffffffffffcb234 (offset: 0x7580) -> 0x1828 fde=[ 31c] │ │ │ │ - 0xfffffffffffcb410 (offset: 0x775c) -> 0x1854 fde=[ 348] │ │ │ │ - 0xfffffffffffcb4d8 (offset: 0x7824) -> 0x187c fde=[ 370] │ │ │ │ - 0xfffffffffffcb5a4 (offset: 0x78f0) -> 0x18a4 fde=[ 398] │ │ │ │ - 0xfffffffffffcb660 (offset: 0x79ac) -> 0x18cc fde=[ 3c0] │ │ │ │ - 0xfffffffffffcb698 (offset: 0x79e4) -> 0x18f0 fde=[ 3e4] │ │ │ │ - 0xfffffffffffcb774 (offset: 0x7ac0) -> 0x1918 fde=[ 40c] │ │ │ │ - 0xfffffffffffcb8d4 (offset: 0x7c20) -> 0x1944 fde=[ 438] │ │ │ │ - 0xfffffffffffcbb98 (offset: 0x7ee4) -> 0x1970 fde=[ 464] │ │ │ │ - 0xfffffffffffcbbec (offset: 0x7f38) -> 0x1994 fde=[ 488] │ │ │ │ - 0xfffffffffffcbe30 (offset: 0x817c) -> 0x19c0 fde=[ 4b4] │ │ │ │ - 0xfffffffffffcbed0 (offset: 0x821c) -> 0x19e8 fde=[ 4dc] │ │ │ │ - 0xfffffffffffcbf70 (offset: 0x82bc) -> 0x1a10 fde=[ 504] │ │ │ │ - 0xfffffffffffcc0cc (offset: 0x8418) -> 0x1a3c fde=[ 530] │ │ │ │ - 0xfffffffffffcc2b0 (offset: 0x85fc) -> 0x1a68 fde=[ 55c] │ │ │ │ - 0xfffffffffffcc4b0 (offset: 0x87fc) -> 0x1a8c fde=[ 580] │ │ │ │ - 0xfffffffffffcc56c (offset: 0x88b8) -> 0x1ab4 fde=[ 5a8] │ │ │ │ - 0xfffffffffffcc63c (offset: 0x8988) -> 0x1adc fde=[ 5d0] │ │ │ │ - 0xfffffffffffcc6d0 (offset: 0x8a1c) -> 0x1b00 fde=[ 5f4] │ │ │ │ - 0xfffffffffffcc718 (offset: 0x8a64) -> 0x1b24 fde=[ 618] │ │ │ │ - 0xfffffffffffcc7d0 (offset: 0x8b1c) -> 0x1b4c fde=[ 640] │ │ │ │ - 0xfffffffffffcc894 (offset: 0x8be0) -> 0x1b74 fde=[ 668] │ │ │ │ - 0xfffffffffffcc9b4 (offset: 0x8d00) -> 0x1ba0 fde=[ 694] │ │ │ │ - 0xfffffffffffcca70 (offset: 0x8dbc) -> 0x1bc4 fde=[ 6b8] │ │ │ │ - 0xfffffffffffccb28 (offset: 0x8e74) -> 0x1bec fde=[ 6e0] │ │ │ │ - 0xfffffffffffccc20 (offset: 0x8f6c) -> 0x1c14 fde=[ 708] │ │ │ │ - 0xfffffffffffccf04 (offset: 0x9250) -> 0x1c40 fde=[ 734] │ │ │ │ - 0xfffffffffffccf74 (offset: 0x92c0) -> 0x1c64 fde=[ 758] │ │ │ │ - 0xfffffffffffccf90 (offset: 0x92dc) -> 0x1c80 fde=[ 774] │ │ │ │ - 0xfffffffffffcd080 (offset: 0x93cc) -> 0x1ca4 fde=[ 798] │ │ │ │ - 0xfffffffffffcd234 (offset: 0x9580) -> 0x1cd0 fde=[ 7c4] │ │ │ │ - 0xfffffffffffcd2ec (offset: 0x9638) -> 0x1cf8 fde=[ 7ec] │ │ │ │ - 0xfffffffffffcd430 (offset: 0x977c) -> 0x1d24 fde=[ 818] │ │ │ │ - 0xfffffffffffcd558 (offset: 0x98a4) -> 0x1d54 fde=[ 848] │ │ │ │ - 0xfffffffffffcd6cc (offset: 0x9a18) -> 0x1d80 fde=[ 874] │ │ │ │ - 0xfffffffffffcd770 (offset: 0x9abc) -> 0x1da8 fde=[ 89c] │ │ │ │ - 0xfffffffffffcd808 (offset: 0x9b54) -> 0x1dc0 fde=[ 8b4] │ │ │ │ - 0xfffffffffffcda1c (offset: 0x9d68) -> 0x1dec fde=[ 8e0] │ │ │ │ - 0xfffffffffffcdb34 (offset: 0x9e80) -> 0x1e20 fde=[ 914] │ │ │ │ - 0xfffffffffffcdc70 (offset: 0x9fbc) -> 0x1e54 fde=[ 948] │ │ │ │ - 0xfffffffffffcddd0 (offset: 0xa11c) -> 0x1e84 fde=[ 978] │ │ │ │ - 0xfffffffffffcdeac (offset: 0xa1f8) -> 0x1ea8 fde=[ 99c] │ │ │ │ - 0xfffffffffffcdefc (offset: 0xa248) -> 0x1ecc fde=[ 9c0] │ │ │ │ - 0xfffffffffffcdf4c (offset: 0xa298) -> 0x1ef0 fde=[ 9e4] │ │ │ │ - 0xfffffffffffce028 (offset: 0xa374) -> 0x1f14 fde=[ a08] │ │ │ │ - 0xfffffffffffce154 (offset: 0xa4a0) -> 0x1f38 fde=[ a2c] │ │ │ │ - 0xfffffffffffce1a4 (offset: 0xa4f0) -> 0x1f5c fde=[ a50] │ │ │ │ - 0xfffffffffffce414 (offset: 0xa760) -> 0x1f88 fde=[ a7c] │ │ │ │ - 0xfffffffffffce598 (offset: 0xa8e4) -> 0x1fac fde=[ aa0] │ │ │ │ - 0xfffffffffffcecf0 (offset: 0xb03c) -> 0x1fdc fde=[ ad0] │ │ │ │ - 0xfffffffffffced28 (offset: 0xb074) -> 0x2000 fde=[ af4] │ │ │ │ - 0xfffffffffffcef44 (offset: 0xb290) -> 0x202c fde=[ b20] │ │ │ │ - 0xfffffffffffcf01c (offset: 0xb368) -> 0x2054 fde=[ b48] │ │ │ │ - 0xfffffffffffcf120 (offset: 0xb46c) -> 0x2078 fde=[ b6c] │ │ │ │ - 0xfffffffffffcf25c (offset: 0xb5a8) -> 0x209c fde=[ b90] │ │ │ │ - 0xfffffffffffcf4b8 (offset: 0xb804) -> 0x20c8 fde=[ bbc] │ │ │ │ - 0xfffffffffffcf598 (offset: 0xb8e4) -> 0x20f0 fde=[ be4] │ │ │ │ - 0xfffffffffffcf654 (offset: 0xb9a0) -> 0x2114 fde=[ c08] │ │ │ │ - 0xfffffffffffcf7ec (offset: 0xbb38) -> 0x2148 fde=[ c3c] │ │ │ │ - 0xfffffffffffcfa38 (offset: 0xbd84) -> 0x216c fde=[ c60] │ │ │ │ - 0xfffffffffffcfa50 (offset: 0xbd9c) -> 0x2180 fde=[ c74] │ │ │ │ - 0xfffffffffffcfa7c (offset: 0xbdc8) -> 0x2198 fde=[ c8c] │ │ │ │ - 0xfffffffffffcfbbc (offset: 0xbf08) -> 0x21bc fde=[ cb0] │ │ │ │ - 0xfffffffffffcfe68 (offset: 0xc1b4) -> 0x21e0 fde=[ cd4] │ │ │ │ - 0xfffffffffffcfeb4 (offset: 0xc200) -> 0x2204 fde=[ cf8] │ │ │ │ - 0xfffffffffffd0170 (offset: 0xc4bc) -> 0x2228 fde=[ d1c] │ │ │ │ - 0xfffffffffffd0214 (offset: 0xc560) -> 0x224c fde=[ d40] │ │ │ │ - 0xfffffffffffd043c (offset: 0xc788) -> 0x2274 fde=[ d68] │ │ │ │ - 0xfffffffffffd060c (offset: 0xc958) -> 0x2298 fde=[ d8c] │ │ │ │ - 0xfffffffffffd06e0 (offset: 0xca2c) -> 0x22bc fde=[ db0] │ │ │ │ - 0xfffffffffffd0908 (offset: 0xcc54) -> 0x22e4 fde=[ dd8] │ │ │ │ - 0xfffffffffffd0ad0 (offset: 0xce1c) -> 0x2308 fde=[ dfc] │ │ │ │ - 0xfffffffffffd0ba4 (offset: 0xcef0) -> 0x232c fde=[ e20] │ │ │ │ - 0xfffffffffffd0de8 (offset: 0xd134) -> 0x2354 fde=[ e48] │ │ │ │ - 0xfffffffffffd102c (offset: 0xd378) -> 0x237c fde=[ e70] │ │ │ │ - 0xfffffffffffd1250 (offset: 0xd59c) -> 0x23a4 fde=[ e98] │ │ │ │ - 0xfffffffffffd1474 (offset: 0xd7c0) -> 0x23cc fde=[ ec0] │ │ │ │ - 0xfffffffffffd16a0 (offset: 0xd9ec) -> 0x23f4 fde=[ ee8] │ │ │ │ - 0xfffffffffffd18c4 (offset: 0xdc10) -> 0x241c fde=[ f10] │ │ │ │ - 0xfffffffffffd1ae8 (offset: 0xde34) -> 0x2444 fde=[ f38] │ │ │ │ - 0xfffffffffffd1b78 (offset: 0xdec4) -> 0x2468 fde=[ f5c] │ │ │ │ - 0xfffffffffffd1d94 (offset: 0xe0e0) -> 0x2490 fde=[ f84] │ │ │ │ - 0xfffffffffffd1f80 (offset: 0xe2cc) -> 0x24b4 fde=[ fa8] │ │ │ │ - 0xfffffffffffd2174 (offset: 0xe4c0) -> 0x24d8 fde=[ fcc] │ │ │ │ - 0xfffffffffffd23bc (offset: 0xe708) -> 0x24fc fde=[ ff0] │ │ │ │ - 0xfffffffffffd25a8 (offset: 0xe8f4) -> 0x2520 fde=[ 1014] │ │ │ │ - 0xfffffffffffd27e4 (offset: 0xeb30) -> 0x2544 fde=[ 1038] │ │ │ │ - 0xfffffffffffd29e0 (offset: 0xed2c) -> 0x2568 fde=[ 105c] │ │ │ │ - 0xfffffffffffd2bd4 (offset: 0xef20) -> 0x258c fde=[ 1080] │ │ │ │ - 0xfffffffffffd2dc8 (offset: 0xf114) -> 0x25b0 fde=[ 10a4] │ │ │ │ - 0xfffffffffffd2fbc (offset: 0xf308) -> 0x25d4 fde=[ 10c8] │ │ │ │ - 0xfffffffffffd31a8 (offset: 0xf4f4) -> 0x25f8 fde=[ 10ec] │ │ │ │ - 0xfffffffffffd339c (offset: 0xf6e8) -> 0x261c fde=[ 1110] │ │ │ │ - 0xfffffffffffd3580 (offset: 0xf8cc) -> 0x2640 fde=[ 1134] │ │ │ │ - 0xfffffffffffd376c (offset: 0xfab8) -> 0x2664 fde=[ 1158] │ │ │ │ - 0xfffffffffffd3970 (offset: 0xfcbc) -> 0x2688 fde=[ 117c] │ │ │ │ - 0xfffffffffffd3b64 (offset: 0xfeb0) -> 0x26ac fde=[ 11a0] │ │ │ │ - 0xfffffffffffd3d58 (offset: 0x100a4) -> 0x26d0 fde=[ 11c4] │ │ │ │ - 0xfffffffffffd3f44 (offset: 0x10290) -> 0x26f4 fde=[ 11e8] │ │ │ │ - 0xfffffffffffd4138 (offset: 0x10484) -> 0x2718 fde=[ 120c] │ │ │ │ - 0xfffffffffffd431c (offset: 0x10668) -> 0x273c fde=[ 1230] │ │ │ │ - 0xfffffffffffd4508 (offset: 0x10854) -> 0x2760 fde=[ 1254] │ │ │ │ - 0xfffffffffffd46f4 (offset: 0x10a40) -> 0x2784 fde=[ 1278] │ │ │ │ - 0xfffffffffffd48e0 (offset: 0x10c2c) -> 0x27a8 fde=[ 129c] │ │ │ │ - 0xfffffffffffd4ad4 (offset: 0x10e20) -> 0x27cc fde=[ 12c0] │ │ │ │ - 0xfffffffffffd4cc0 (offset: 0x1100c) -> 0x27f0 fde=[ 12e4] │ │ │ │ - 0xfffffffffffd4db4 (offset: 0x11100) -> 0x2818 fde=[ 130c] │ │ │ │ - 0xfffffffffffd4f98 (offset: 0x112e4) -> 0x283c fde=[ 1330] │ │ │ │ - 0xfffffffffffd517c (offset: 0x114c8) -> 0x2860 fde=[ 1354] │ │ │ │ - 0xfffffffffffd5368 (offset: 0x116b4) -> 0x2884 fde=[ 1378] │ │ │ │ - 0xfffffffffffd5554 (offset: 0x118a0) -> 0x28a8 fde=[ 139c] │ │ │ │ - 0xfffffffffffd5740 (offset: 0x11a8c) -> 0x28cc fde=[ 13c0] │ │ │ │ - 0xfffffffffffd592c (offset: 0x11c78) -> 0x28f0 fde=[ 13e4] │ │ │ │ - 0xfffffffffffd5b18 (offset: 0x11e64) -> 0x2914 fde=[ 1408] │ │ │ │ - 0xfffffffffffd5d0c (offset: 0x12058) -> 0x2938 fde=[ 142c] │ │ │ │ - 0xfffffffffffd5f00 (offset: 0x1224c) -> 0x295c fde=[ 1450] │ │ │ │ - 0xfffffffffffd60ec (offset: 0x12438) -> 0x2980 fde=[ 1474] │ │ │ │ - 0xfffffffffffd62e0 (offset: 0x1262c) -> 0x29a4 fde=[ 1498] │ │ │ │ - 0xfffffffffffd64d4 (offset: 0x12820) -> 0x29c8 fde=[ 14bc] │ │ │ │ - 0xfffffffffffd66c0 (offset: 0x12a0c) -> 0x29ec fde=[ 14e0] │ │ │ │ - 0xfffffffffffd68d4 (offset: 0x12c20) -> 0x2a10 fde=[ 1504] │ │ │ │ - 0xfffffffffffd6ad0 (offset: 0x12e1c) -> 0x2a34 fde=[ 1528] │ │ │ │ - 0xfffffffffffd6d04 (offset: 0x13050) -> 0x2a5c fde=[ 1550] │ │ │ │ - 0xfffffffffffd6f00 (offset: 0x1324c) -> 0x2a80 fde=[ 1574] │ │ │ │ - 0xfffffffffffd70f4 (offset: 0x13440) -> 0x2aa4 fde=[ 1598] │ │ │ │ - 0xfffffffffffd7320 (offset: 0x1366c) -> 0x2acc fde=[ 15c0] │ │ │ │ - 0xfffffffffffd7514 (offset: 0x13860) -> 0x2af0 fde=[ 15e4] │ │ │ │ - 0xfffffffffffd7718 (offset: 0x13a64) -> 0x2b14 fde=[ 1608] │ │ │ │ - 0xfffffffffffd7954 (offset: 0x13ca0) -> 0x2b3c fde=[ 1630] │ │ │ │ - 0xfffffffffffd7b58 (offset: 0x13ea4) -> 0x2b60 fde=[ 1654] │ │ │ │ - 0xfffffffffffd7d44 (offset: 0x14090) -> 0x2b84 fde=[ 1678] │ │ │ │ - 0xfffffffffffd7f68 (offset: 0x142b4) -> 0x2bac fde=[ 16a0] │ │ │ │ - 0xfffffffffffd8154 (offset: 0x144a0) -> 0x2bd0 fde=[ 16c4] │ │ │ │ - 0xfffffffffffd8348 (offset: 0x14694) -> 0x2bf4 fde=[ 16e8] │ │ │ │ - 0xfffffffffffd8534 (offset: 0x14880) -> 0x2c18 fde=[ 170c] │ │ │ │ - 0xfffffffffffd8720 (offset: 0x14a6c) -> 0x2c3c fde=[ 1730] │ │ │ │ - 0xfffffffffffd8914 (offset: 0x14c60) -> 0x2c60 fde=[ 1754] │ │ │ │ - 0xfffffffffffd8b10 (offset: 0x14e5c) -> 0x2c84 fde=[ 1778] │ │ │ │ - 0xfffffffffffd8cfc (offset: 0x15048) -> 0x2ca8 fde=[ 179c] │ │ │ │ - 0xfffffffffffd8ee0 (offset: 0x1522c) -> 0x2ccc fde=[ 17c0] │ │ │ │ - 0xfffffffffffd90d4 (offset: 0x15420) -> 0x2cf0 fde=[ 17e4] │ │ │ │ - 0xfffffffffffd92c0 (offset: 0x1560c) -> 0x2d14 fde=[ 1808] │ │ │ │ - 0xfffffffffffd94b4 (offset: 0x15800) -> 0x2d38 fde=[ 182c] │ │ │ │ - 0xfffffffffffd96a8 (offset: 0x159f4) -> 0x2d5c fde=[ 1850] │ │ │ │ - 0xfffffffffffd98a4 (offset: 0x15bf0) -> 0x2d80 fde=[ 1874] │ │ │ │ - 0xfffffffffffd990c (offset: 0x15c58) -> 0x2da4 fde=[ 1898] │ │ │ │ - 0xfffffffffffd99f0 (offset: 0x15d3c) -> 0x2dc8 fde=[ 18bc] │ │ │ │ - 0xfffffffffffd9a88 (offset: 0x15dd4) -> 0x2dec fde=[ 18e0] │ │ │ │ - 0xfffffffffffd9ae0 (offset: 0x15e2c) -> 0x2e04 fde=[ 18f8] │ │ │ │ - 0xfffffffffffd9b64 (offset: 0x15eb0) -> 0x2e28 fde=[ 191c] │ │ │ │ - 0xfffffffffffda108 (offset: 0x16454) -> 0x2e4c fde=[ 1940] │ │ │ │ - 0xfffffffffffda23c (offset: 0x16588) -> 0x2e70 fde=[ 1964] │ │ │ │ - 0xfffffffffffda2e8 (offset: 0x16634) -> 0x2e94 fde=[ 1988] │ │ │ │ - 0xfffffffffffda4cc (offset: 0x16818) -> 0x2eb8 fde=[ 19ac] │ │ │ │ - 0xfffffffffffda534 (offset: 0x16880) -> 0x2edc fde=[ 19d0] │ │ │ │ - 0xfffffffffffda7ec (offset: 0x16b38) -> 0x2f08 fde=[ 19fc] │ │ │ │ - 0xfffffffffffda944 (offset: 0x16c90) -> 0x2f34 fde=[ 1a28] │ │ │ │ - 0xfffffffffffdaaa4 (offset: 0x16df0) -> 0x2f60 fde=[ 1a54] │ │ │ │ - 0xfffffffffffdac3c (offset: 0x16f88) -> 0x2f90 fde=[ 1a84] │ │ │ │ - 0xfffffffffffdad38 (offset: 0x17084) -> 0x2fb4 fde=[ 1aa8] │ │ │ │ - 0xfffffffffffdae50 (offset: 0x1719c) -> 0x2fd8 fde=[ 1acc] │ │ │ │ - 0xfffffffffffdb028 (offset: 0x17374) -> 0x3004 fde=[ 1af8] │ │ │ │ - 0xfffffffffffdb228 (offset: 0x17574) -> 0x3028 fde=[ 1b1c] │ │ │ │ - 0xfffffffffffdb25c (offset: 0x175a8) -> 0x304c fde=[ 1b40] │ │ │ │ - 0xfffffffffffdb27c (offset: 0x175c8) -> 0x3064 fde=[ 1b58] │ │ │ │ - 0xfffffffffffdb2b8 (offset: 0x17604) -> 0x3088 fde=[ 1b7c] │ │ │ │ - 0xfffffffffffdb2fc (offset: 0x17648) -> 0x30ac fde=[ 1ba0] │ │ │ │ - 0xfffffffffffdb44c (offset: 0x17798) -> 0x30d8 fde=[ 1bcc] │ │ │ │ - 0xfffffffffffdb4cc (offset: 0x17818) -> 0x30fc fde=[ 1bf0] │ │ │ │ - 0xfffffffffffdb56c (offset: 0x178b8) -> 0x3124 fde=[ 1c18] │ │ │ │ - 0xfffffffffffdb5f8 (offset: 0x17944) -> 0x3148 fde=[ 1c3c] │ │ │ │ - 0xfffffffffffdb678 (offset: 0x179c4) -> 0x316c fde=[ 1c60] │ │ │ │ - 0xfffffffffffdb718 (offset: 0x17a64) -> 0x3194 fde=[ 1c88] │ │ │ │ - 0xfffffffffffdb7a4 (offset: 0x17af0) -> 0x31b8 fde=[ 1cac] │ │ │ │ - 0xfffffffffffdb9ec (offset: 0x17d38) -> 0x31e4 fde=[ 1cd8] │ │ │ │ - 0xfffffffffffdba2c (offset: 0x17d78) -> 0x3208 fde=[ 1cfc] │ │ │ │ - 0xfffffffffffdbe20 (offset: 0x1816c) -> 0x3238 fde=[ 1d2c] │ │ │ │ - 0xfffffffffffdc070 (offset: 0x183bc) -> 0x3264 fde=[ 1d58] │ │ │ │ - 0xfffffffffffdc134 (offset: 0x18480) -> 0x328c fde=[ 1d80] │ │ │ │ - 0xfffffffffffdc60c (offset: 0x18958) -> 0x32bc fde=[ 1db0] │ │ │ │ - 0xfffffffffffdc87c (offset: 0x18bc8) -> 0x32e8 fde=[ 1ddc] │ │ │ │ - 0xfffffffffffdc9f4 (offset: 0x18d40) -> 0x3314 fde=[ 1e08] │ │ │ │ - 0xfffffffffffdcaa4 (offset: 0x18df0) -> 0x333c fde=[ 1e30] │ │ │ │ - 0xfffffffffffdcb4c (offset: 0x18e98) -> 0x3364 fde=[ 1e58] │ │ │ │ - 0xfffffffffffdcc18 (offset: 0x18f64) -> 0x338c fde=[ 1e80] │ │ │ │ - 0xfffffffffffdcea0 (offset: 0x191ec) -> 0x33b8 fde=[ 1eac] │ │ │ │ - 0xfffffffffffdcedc (offset: 0x19228) -> 0x33dc fde=[ 1ed0] │ │ │ │ - 0xfffffffffffdcf2c (offset: 0x19278) -> 0x3400 fde=[ 1ef4] │ │ │ │ - 0xfffffffffffdcfc0 (offset: 0x1930c) -> 0x3424 fde=[ 1f18] │ │ │ │ - 0xfffffffffffdd040 (offset: 0x1938c) -> 0x3448 fde=[ 1f3c] │ │ │ │ - 0xfffffffffffdd0a0 (offset: 0x193ec) -> 0x346c fde=[ 1f60] │ │ │ │ - 0xfffffffffffdd13c (offset: 0x19488) -> 0x3490 fde=[ 1f84] │ │ │ │ - 0xfffffffffffdd1d4 (offset: 0x19520) -> 0x34b4 fde=[ 1fa8] │ │ │ │ - 0xfffffffffffdd2d4 (offset: 0x19620) -> 0x34dc fde=[ 1fd0] │ │ │ │ - 0xfffffffffffdd460 (offset: 0x197ac) -> 0x3508 fde=[ 1ffc] │ │ │ │ - 0xfffffffffffdd570 (offset: 0x198bc) -> 0x3530 fde=[ 2024] │ │ │ │ - 0xfffffffffffdd678 (offset: 0x199c4) -> 0x3558 fde=[ 204c] │ │ │ │ - 0xfffffffffffdd72c (offset: 0x19a78) -> 0x357c fde=[ 2070] │ │ │ │ - 0xfffffffffffdd7d8 (offset: 0x19b24) -> 0x35a0 fde=[ 2094] │ │ │ │ - 0xfffffffffffdd8ac (offset: 0x19bf8) -> 0x35c4 fde=[ 20b8] │ │ │ │ - 0xfffffffffffdd8e8 (offset: 0x19c34) -> 0x35e8 fde=[ 20dc] │ │ │ │ - 0xfffffffffffdd968 (offset: 0x19cb4) -> 0x360c fde=[ 2100] │ │ │ │ - 0xfffffffffffdda4c (offset: 0x19d98) -> 0x3630 fde=[ 2124] │ │ │ │ - 0xfffffffffffdda90 (offset: 0x19ddc) -> 0x3654 fde=[ 2148] │ │ │ │ - 0xfffffffffffddb28 (offset: 0x19e74) -> 0x3678 fde=[ 216c] │ │ │ │ - 0xfffffffffffddc4c (offset: 0x19f98) -> 0x36a4 fde=[ 2198] │ │ │ │ - 0xfffffffffffddd70 (offset: 0x1a0bc) -> 0x36d0 fde=[ 21c4] │ │ │ │ - 0xfffffffffffdde0c (offset: 0x1a158) -> 0x36f8 fde=[ 21ec] │ │ │ │ - 0xfffffffffffdde50 (offset: 0x1a19c) -> 0x371c fde=[ 2210] │ │ │ │ - 0xfffffffffffddeec (offset: 0x1a238) -> 0x3744 fde=[ 2238] │ │ │ │ - 0xfffffffffffddf30 (offset: 0x1a27c) -> 0x3768 fde=[ 225c] │ │ │ │ - 0xfffffffffffddffc (offset: 0x1a348) -> 0x3790 fde=[ 2284] │ │ │ │ - 0xfffffffffffde040 (offset: 0x1a38c) -> 0x37b4 fde=[ 22a8] │ │ │ │ - 0xfffffffffffde08c (offset: 0x1a3d8) -> 0x37d8 fde=[ 22cc] │ │ │ │ - 0xfffffffffffde0d0 (offset: 0x1a41c) -> 0x37fc fde=[ 22f0] │ │ │ │ - 0xfffffffffffde110 (offset: 0x1a45c) -> 0x3820 fde=[ 2314] │ │ │ │ - 0xfffffffffffde170 (offset: 0x1a4bc) -> 0x3844 fde=[ 2338] │ │ │ │ - 0xfffffffffffde1d8 (offset: 0x1a524) -> 0x3868 fde=[ 235c] │ │ │ │ - 0xfffffffffffde2a8 (offset: 0x1a5f4) -> 0x3890 fde=[ 2384] │ │ │ │ - 0xfffffffffffde378 (offset: 0x1a6c4) -> 0x38b8 fde=[ 23ac] │ │ │ │ - 0xfffffffffffde3e0 (offset: 0x1a72c) -> 0x38dc fde=[ 23d0] │ │ │ │ - 0xfffffffffffde4ac (offset: 0x1a7f8) -> 0x3904 fde=[ 23f8] │ │ │ │ - 0xfffffffffffde54c (offset: 0x1a898) -> 0x392c fde=[ 2420] │ │ │ │ - 0xfffffffffffde610 (offset: 0x1a95c) -> 0x3954 fde=[ 2448] │ │ │ │ - 0xfffffffffffde6d4 (offset: 0x1aa20) -> 0x397c fde=[ 2470] │ │ │ │ - 0xfffffffffffde7b8 (offset: 0x1ab04) -> 0x39a4 fde=[ 2498] │ │ │ │ - 0xfffffffffffde7f4 (offset: 0x1ab40) -> 0x39c8 fde=[ 24bc] │ │ │ │ - 0xfffffffffffde824 (offset: 0x1ab70) -> 0x39ec fde=[ 24e0] │ │ │ │ - 0xfffffffffffde87c (offset: 0x1abc8) -> 0x3a10 fde=[ 2504] │ │ │ │ - 0xfffffffffffde924 (offset: 0x1ac70) -> 0x3a38 fde=[ 252c] │ │ │ │ - 0xfffffffffffde9c4 (offset: 0x1ad10) -> 0x3a60 fde=[ 2554] │ │ │ │ - 0xfffffffffffdea64 (offset: 0x1adb0) -> 0x3a88 fde=[ 257c] │ │ │ │ - 0xfffffffffffdeb0c (offset: 0x1ae58) -> 0x3ab0 fde=[ 25a4] │ │ │ │ - 0xfffffffffffdebbc (offset: 0x1af08) -> 0x3ad8 fde=[ 25cc] │ │ │ │ - 0xfffffffffffdec64 (offset: 0x1afb0) -> 0x3b00 fde=[ 25f4] │ │ │ │ - 0xfffffffffffded0c (offset: 0x1b058) -> 0x3b28 fde=[ 261c] │ │ │ │ - 0xfffffffffffdedbc (offset: 0x1b108) -> 0x3b50 fde=[ 2644] │ │ │ │ - 0xfffffffffffdee6c (offset: 0x1b1b8) -> 0x3b78 fde=[ 266c] │ │ │ │ - 0xfffffffffffdef90 (offset: 0x1b2dc) -> 0x3ba4 fde=[ 2698] │ │ │ │ - 0xfffffffffffdefd4 (offset: 0x1b320) -> 0x3bc8 fde=[ 26bc] │ │ │ │ - 0xfffffffffffdf07c (offset: 0x1b3c8) -> 0x3bf0 fde=[ 26e4] │ │ │ │ - 0xfffffffffffdf0d0 (offset: 0x1b41c) -> 0x3c14 fde=[ 2708] │ │ │ │ - 0xfffffffffffdf284 (offset: 0x1b5d0) -> 0x3c40 fde=[ 2734] │ │ │ │ - 0xfffffffffffdf334 (offset: 0x1b680) -> 0x3c68 fde=[ 275c] │ │ │ │ - 0xfffffffffffdf458 (offset: 0x1b7a4) -> 0x3c94 fde=[ 2788] │ │ │ │ - 0xfffffffffffdf604 (offset: 0x1b950) -> 0x3cc0 fde=[ 27b4] │ │ │ │ - 0xfffffffffffdf6d4 (offset: 0x1ba20) -> 0x3ce4 fde=[ 27d8] │ │ │ │ - 0xfffffffffffdf7a8 (offset: 0x1baf4) -> 0x3d08 fde=[ 27fc] │ │ │ │ - 0xfffffffffffdf984 (offset: 0x1bcd0) -> 0x3d2c fde=[ 2820] │ │ │ │ - 0xfffffffffffdf9b8 (offset: 0x1bd04) -> 0x3d50 fde=[ 2844] │ │ │ │ - 0xfffffffffffdfb2c (offset: 0x1be78) -> 0x3d7c fde=[ 2870] │ │ │ │ - 0xfffffffffffdfc3c (offset: 0x1bf88) -> 0x3da0 fde=[ 2894] │ │ │ │ - 0xfffffffffffdfdb0 (offset: 0x1c0fc) -> 0x3dcc fde=[ 28c0] │ │ │ │ - 0xfffffffffffdff00 (offset: 0x1c24c) -> 0x3df8 fde=[ 28ec] │ │ │ │ - 0xfffffffffffdffec (offset: 0x1c338) -> 0x3e1c fde=[ 2910] │ │ │ │ - 0xfffffffffffe013c (offset: 0x1c488) -> 0x3e48 fde=[ 293c] │ │ │ │ - 0xfffffffffffe02a4 (offset: 0x1c5f0) -> 0x3e74 fde=[ 2968] │ │ │ │ - 0xfffffffffffe03a8 (offset: 0x1c6f4) -> 0x3e98 fde=[ 298c] │ │ │ │ - 0xfffffffffffe0510 (offset: 0x1c85c) -> 0x3ec4 fde=[ 29b8] │ │ │ │ - 0xfffffffffffe05e8 (offset: 0x1c934) -> 0x3eec fde=[ 29e0] │ │ │ │ - 0xfffffffffffe065c (offset: 0x1c9a8) -> 0x3f10 fde=[ 2a04] │ │ │ │ - 0xfffffffffffe0734 (offset: 0x1ca80) -> 0x3f38 fde=[ 2a2c] │ │ │ │ - 0xfffffffffffe0838 (offset: 0x1cb84) -> 0x3f5c fde=[ 2a50] │ │ │ │ - 0xfffffffffffe0874 (offset: 0x1cbc0) -> 0x3f80 fde=[ 2a74] │ │ │ │ - 0xfffffffffffe08b0 (offset: 0x1cbfc) -> 0x3fa4 fde=[ 2a98] │ │ │ │ - 0xfffffffffffe09dc (offset: 0x1cd28) -> 0x3fc8 fde=[ 2abc] │ │ │ │ - 0xfffffffffffe0b10 (offset: 0x1ce5c) -> 0x3fec fde=[ 2ae0] │ │ │ │ - 0xfffffffffffe0b4c (offset: 0x1ce98) -> 0x4014 fde=[ 2b08] │ │ │ │ - 0xfffffffffffe150c (offset: 0x1d858) -> 0x4048 fde=[ 2b3c] │ │ │ │ - 0xfffffffffffe184c (offset: 0x1db98) -> 0x4070 fde=[ 2b64] │ │ │ │ - 0xfffffffffffe1868 (offset: 0x1dbb4) -> 0x4088 fde=[ 2b7c] │ │ │ │ - 0xfffffffffffe1884 (offset: 0x1dbd0) -> 0x40a0 fde=[ 2b94] │ │ │ │ - 0xfffffffffffe18a0 (offset: 0x1dbec) -> 0x40b8 fde=[ 2bac] │ │ │ │ - 0xfffffffffffe18bc (offset: 0x1dc08) -> 0x40d0 fde=[ 2bc4] │ │ │ │ - 0xfffffffffffe18d8 (offset: 0x1dc24) -> 0x40e8 fde=[ 2bdc] │ │ │ │ - 0xfffffffffffe1994 (offset: 0x1dce0) -> 0x410c fde=[ 2c00] │ │ │ │ - 0xfffffffffffe1a50 (offset: 0x1dd9c) -> 0x4130 fde=[ 2c24] │ │ │ │ - 0xfffffffffffe1afc (offset: 0x1de48) -> 0x4154 fde=[ 2c48] │ │ │ │ - 0xfffffffffffe1bb8 (offset: 0x1df04) -> 0x4178 fde=[ 2c6c] │ │ │ │ - 0xfffffffffffe1da4 (offset: 0x1e0f0) -> 0x419c fde=[ 2c90] │ │ │ │ - 0xfffffffffffe1f90 (offset: 0x1e2dc) -> 0x41c0 fde=[ 2cb4] │ │ │ │ - 0xfffffffffffe2100 (offset: 0x1e44c) -> 0x41e4 fde=[ 2cd8] │ │ │ │ - 0xfffffffffffe2270 (offset: 0x1e5bc) -> 0x4208 fde=[ 2cfc] │ │ │ │ - 0xfffffffffffe2670 (offset: 0x1e9bc) -> 0x422c fde=[ 2d20] │ │ │ │ - 0xfffffffffffe272c (offset: 0x1ea78) -> 0x4250 fde=[ 2d44] │ │ │ │ - 0xfffffffffffe27b8 (offset: 0x1eb04) -> 0x4274 fde=[ 2d68] │ │ │ │ - 0xfffffffffffe2954 (offset: 0x1eca0) -> 0x429c fde=[ 2d90] │ │ │ │ - 0xfffffffffffe2a90 (offset: 0x1eddc) -> 0x42c0 fde=[ 2db4] │ │ │ │ - 0xfffffffffffe2b34 (offset: 0x1ee80) -> 0x42e4 fde=[ 2dd8] │ │ │ │ - 0xfffffffffffe2ca0 (offset: 0x1efec) -> 0x4310 fde=[ 2e04] │ │ │ │ - 0xfffffffffffe3298 (offset: 0x1f5e4) -> 0x433c fde=[ 2e30] │ │ │ │ - 0xfffffffffffe3364 (offset: 0x1f6b0) -> 0x4360 fde=[ 2e54] │ │ │ │ - 0xfffffffffffe33c4 (offset: 0x1f710) -> 0x4384 fde=[ 2e78] │ │ │ │ - 0xfffffffffffe3450 (offset: 0x1f79c) -> 0x43a8 fde=[ 2e9c] │ │ │ │ - 0xfffffffffffe3538 (offset: 0x1f884) -> 0x43cc fde=[ 2ec0] │ │ │ │ - 0xfffffffffffe3620 (offset: 0x1f96c) -> 0x43f0 fde=[ 2ee4] │ │ │ │ - 0xfffffffffffe36b8 (offset: 0x1fa04) -> 0x4414 fde=[ 2f08] │ │ │ │ - 0xfffffffffffe379c (offset: 0x1fae8) -> 0x4438 fde=[ 2f2c] │ │ │ │ - 0xfffffffffffe39d4 (offset: 0x1fd20) -> 0x445c fde=[ 2f50] │ │ │ │ - 0xfffffffffffe3a80 (offset: 0x1fdcc) -> 0x4480 fde=[ 2f74] │ │ │ │ - 0xfffffffffffe3adc (offset: 0x1fe28) -> 0x4498 fde=[ 2f8c] │ │ │ │ - 0xfffffffffffe3bb4 (offset: 0x1ff00) -> 0x44bc fde=[ 2fb0] │ │ │ │ - 0xfffffffffffe3c34 (offset: 0x1ff80) -> 0x44e4 fde=[ 2fd8] │ │ │ │ - 0xfffffffffffe3ca0 (offset: 0x1ffec) -> 0x4508 fde=[ 2ffc] │ │ │ │ - 0xfffffffffffe3d48 (offset: 0x20094) -> 0x452c fde=[ 3020] │ │ │ │ - 0xfffffffffffe4278 (offset: 0x205c4) -> 0x4558 fde=[ 304c] │ │ │ │ - 0xfffffffffffe4524 (offset: 0x20870) -> 0x4584 fde=[ 3078] │ │ │ │ - 0xfffffffffffe46e4 (offset: 0x20a30) -> 0x45b0 fde=[ 30a4] │ │ │ │ - 0xfffffffffffe47bc (offset: 0x20b08) -> 0x45d4 fde=[ 30c8] │ │ │ │ - 0xfffffffffffe4828 (offset: 0x20b74) -> 0x45f8 fde=[ 30ec] │ │ │ │ - 0xfffffffffffe48c4 (offset: 0x20c10) -> 0x461c fde=[ 3110] │ │ │ │ - 0xfffffffffffe48fc (offset: 0x20c48) -> 0x4640 fde=[ 3134] │ │ │ │ - 0xfffffffffffe495c (offset: 0x20ca8) -> 0x4664 fde=[ 3158] │ │ │ │ - 0xfffffffffffe4a48 (offset: 0x20d94) -> 0x4688 fde=[ 317c] │ │ │ │ - 0xfffffffffffe4a98 (offset: 0x20de4) -> 0x46b4 fde=[ 31a8] │ │ │ │ - 0xfffffffffffe4bc4 (offset: 0x20f10) -> 0x46e0 fde=[ 31d4] │ │ │ │ - 0xfffffffffffe4c44 (offset: 0x20f90) -> 0x4704 fde=[ 31f8] │ │ │ │ - 0xfffffffffffe4f18 (offset: 0x21264) -> 0x4728 fde=[ 321c] │ │ │ │ - 0xfffffffffffe51b4 (offset: 0x21500) -> 0x474c fde=[ 3240] │ │ │ │ - 0xfffffffffffe51dc (offset: 0x21528) -> 0x4764 fde=[ 3258] │ │ │ │ - 0xfffffffffffe51fc (offset: 0x21548) -> 0x4778 fde=[ 326c] │ │ │ │ - 0xfffffffffffe5240 (offset: 0x2158c) -> 0x479c fde=[ 3290] │ │ │ │ - 0xfffffffffffe5394 (offset: 0x216e0) -> 0x47c8 fde=[ 32bc] │ │ │ │ - 0xfffffffffffe54d4 (offset: 0x21820) -> 0x47ec fde=[ 32e0] │ │ │ │ - 0xfffffffffffe5518 (offset: 0x21864) -> 0x4814 fde=[ 3308] │ │ │ │ - 0xfffffffffffe5544 (offset: 0x21890) -> 0x483c fde=[ 3330] │ │ │ │ - 0xfffffffffffe612c (offset: 0x22478) -> 0x4874 fde=[ 3368] │ │ │ │ - 0xfffffffffffe61d8 (offset: 0x22524) -> 0x4898 fde=[ 338c] │ │ │ │ - 0xfffffffffffe65a8 (offset: 0x228f4) -> 0x48c4 fde=[ 33b8] │ │ │ │ - 0xfffffffffffe6734 (offset: 0x22a80) -> 0x48f0 fde=[ 33e4] │ │ │ │ - 0xfffffffffffe67a0 (offset: 0x22aec) -> 0x4914 fde=[ 3408] │ │ │ │ - 0xfffffffffffe67c8 (offset: 0x22b14) -> 0x492c fde=[ 3420] │ │ │ │ - 0xfffffffffffe69b8 (offset: 0x22d04) -> 0x4954 fde=[ 3448] │ │ │ │ - 0xfffffffffffe69e8 (offset: 0x22d34) -> 0x4978 fde=[ 346c] │ │ │ │ - 0xfffffffffffe6a18 (offset: 0x22d64) -> 0x499c fde=[ 3490] │ │ │ │ - 0xfffffffffffe6a40 (offset: 0x22d8c) -> 0x49b4 fde=[ 34a8] │ │ │ │ - 0xfffffffffffe6cf4 (offset: 0x23040) -> 0x49e0 fde=[ 34d4] │ │ │ │ - 0xfffffffffffe6dc8 (offset: 0x23114) -> 0x4a08 fde=[ 34fc] │ │ │ │ - 0xfffffffffffe6ea4 (offset: 0x231f0) -> 0x4a2c fde=[ 3520] │ │ │ │ - 0xfffffffffffe715c (offset: 0x234a8) -> 0x4a58 fde=[ 354c] │ │ │ │ - 0xfffffffffffe71a0 (offset: 0x234ec) -> 0x4a7c fde=[ 3570] │ │ │ │ - 0xfffffffffffe7508 (offset: 0x23854) -> 0x4aa0 fde=[ 3594] │ │ │ │ - 0xfffffffffffe78c4 (offset: 0x23c10) -> 0x4ac4 fde=[ 35b8] │ │ │ │ - 0xfffffffffffe794c (offset: 0x23c98) -> 0x4ae8 fde=[ 35dc] │ │ │ │ - 0xfffffffffffe79d8 (offset: 0x23d24) -> 0x4b00 fde=[ 35f4] │ │ │ │ - 0xfffffffffffe7a00 (offset: 0x23d4c) -> 0x4b18 fde=[ 360c] │ │ │ │ - 0xfffffffffffe7a28 (offset: 0x23d74) -> 0x4b30 fde=[ 3624] │ │ │ │ - 0xfffffffffffe7a84 (offset: 0x23dd0) -> 0x4b54 fde=[ 3648] │ │ │ │ - 0xfffffffffffe7b48 (offset: 0x23e94) -> 0x4b78 fde=[ 366c] │ │ │ │ - 0xfffffffffffe7dc4 (offset: 0x24110) -> 0x4b9c fde=[ 3690] │ │ │ │ - 0xfffffffffffe801c (offset: 0x24368) -> 0x4bc4 fde=[ 36b8] │ │ │ │ - 0xfffffffffffe8114 (offset: 0x24460) -> 0x4be8 fde=[ 36dc] │ │ │ │ - 0xfffffffffffe81c4 (offset: 0x24510) -> 0x4c0c fde=[ 3700] │ │ │ │ - 0xfffffffffffe8210 (offset: 0x2455c) -> 0x4c24 fde=[ 3718] │ │ │ │ - 0xfffffffffffe8238 (offset: 0x24584) -> 0x4c3c fde=[ 3730] │ │ │ │ - 0xfffffffffffe8278 (offset: 0x245c4) -> 0x4c54 fde=[ 3748] │ │ │ │ - 0xfffffffffffe8360 (offset: 0x246ac) -> 0x4c7c fde=[ 3770] │ │ │ │ - 0xfffffffffffe8400 (offset: 0x2474c) -> 0x4ca0 fde=[ 3794] │ │ │ │ - 0xfffffffffffe8430 (offset: 0x2477c) -> 0x4cc4 fde=[ 37b8] │ │ │ │ - 0xfffffffffffe84e0 (offset: 0x2482c) -> 0x4ce8 fde=[ 37dc] │ │ │ │ - 0xfffffffffffe8604 (offset: 0x24950) -> 0x4d0c fde=[ 3800] │ │ │ │ - 0xfffffffffffe86bc (offset: 0x24a08) -> 0x4d30 fde=[ 3824] │ │ │ │ - 0xfffffffffffe8758 (offset: 0x24aa4) -> 0x4d54 fde=[ 3848] │ │ │ │ - 0xfffffffffffe87cc (offset: 0x24b18) -> 0x4d6c fde=[ 3860] │ │ │ │ - 0xfffffffffffe8838 (offset: 0x24b84) -> 0x4d84 fde=[ 3878] │ │ │ │ - 0xfffffffffffe8ba8 (offset: 0x24ef4) -> 0x4dc0 fde=[ 38b4] │ │ │ │ - 0xfffffffffffe8cc8 (offset: 0x25014) -> 0x4de4 fde=[ 38d8] │ │ │ │ - 0xfffffffffffe8d58 (offset: 0x250a4) -> 0x4e0c fde=[ 3900] │ │ │ │ - 0xfffffffffffe8e64 (offset: 0x251b0) -> 0x4e30 fde=[ 3924] │ │ │ │ - 0xfffffffffffe8f70 (offset: 0x252bc) -> 0x4e54 fde=[ 3948] │ │ │ │ - 0xfffffffffffe9078 (offset: 0x253c4) -> 0x4e70 fde=[ 3964] │ │ │ │ - 0xfffffffffffe90d4 (offset: 0x25420) -> 0x4e94 fde=[ 3988] │ │ │ │ - 0xfffffffffffe9180 (offset: 0x254cc) -> 0x4eb8 fde=[ 39ac] │ │ │ │ - 0xfffffffffffe91f0 (offset: 0x2553c) -> 0x4ee0 fde=[ 39d4] │ │ │ │ - 0xfffffffffffe9240 (offset: 0x2558c) -> 0x4f04 fde=[ 39f8] │ │ │ │ - 0xfffffffffffe9268 (offset: 0x255b4) -> 0x4f28 fde=[ 3a1c] │ │ │ │ - 0xfffffffffffe9290 (offset: 0x255dc) -> 0x4f40 fde=[ 3a34] │ │ │ │ - 0xfffffffffffe92c0 (offset: 0x2560c) -> 0x4f58 fde=[ 3a4c] │ │ │ │ - 0xfffffffffffe92e8 (offset: 0x25634) -> 0x4f70 fde=[ 3a64] │ │ │ │ - 0xfffffffffffe9310 (offset: 0x2565c) -> 0x4f94 fde=[ 3a88] │ │ │ │ - 0xfffffffffffe9354 (offset: 0x256a0) -> 0x4fb8 fde=[ 3aac] │ │ │ │ - 0xfffffffffffe9374 (offset: 0x256c0) -> 0x4fdc fde=[ 3ad0] │ │ │ │ - 0xfffffffffffe9764 (offset: 0x25ab0) -> 0x5008 fde=[ 3afc] │ │ │ │ - 0xfffffffffffe992c (offset: 0x25c78) -> 0x5034 fde=[ 3b28] │ │ │ │ - 0xfffffffffffe9960 (offset: 0x25cac) -> 0x5058 fde=[ 3b4c] │ │ │ │ - 0xfffffffffffe9988 (offset: 0x25cd4) -> 0x5070 fde=[ 3b64] │ │ │ │ - 0xfffffffffffe9a54 (offset: 0x25da0) -> 0x5098 fde=[ 3b8c] │ │ │ │ - 0xfffffffffffe9aa4 (offset: 0x25df0) -> 0x50bc fde=[ 3bb0] │ │ │ │ - 0xfffffffffffe9ae0 (offset: 0x25e2c) -> 0x50e0 fde=[ 3bd4] │ │ │ │ - 0xfffffffffffe9b1c (offset: 0x25e68) -> 0x5104 fde=[ 3bf8] │ │ │ │ - 0xfffffffffffe9be8 (offset: 0x25f34) -> 0x5128 fde=[ 3c1c] │ │ │ │ - 0xfffffffffffe9c84 (offset: 0x25fd0) -> 0x514c fde=[ 3c40] │ │ │ │ - 0xfffffffffffe9d58 (offset: 0x260a4) -> 0x5170 fde=[ 3c64] │ │ │ │ - 0xfffffffffffe9e2c (offset: 0x26178) -> 0x5194 fde=[ 3c88] │ │ │ │ - 0xfffffffffffe9f3c (offset: 0x26288) -> 0x51b8 fde=[ 3cac] │ │ │ │ - 0xfffffffffffea1ac (offset: 0x264f8) -> 0x51e4 fde=[ 3cd8] │ │ │ │ - 0xfffffffffffea2b4 (offset: 0x26600) -> 0x520c fde=[ 3d00] │ │ │ │ - 0xfffffffffffea370 (offset: 0x266bc) -> 0x5230 fde=[ 3d24] │ │ │ │ - 0xfffffffffffea42c (offset: 0x26778) -> 0x5254 fde=[ 3d48] │ │ │ │ - 0xfffffffffffea500 (offset: 0x2684c) -> 0x5278 fde=[ 3d6c] │ │ │ │ - 0xfffffffffffea5d4 (offset: 0x26920) -> 0x529c fde=[ 3d90] │ │ │ │ - 0xfffffffffffea6a8 (offset: 0x269f4) -> 0x52c0 fde=[ 3db4] │ │ │ │ - 0xfffffffffffea77c (offset: 0x26ac8) -> 0x52e4 fde=[ 3dd8] │ │ │ │ - 0xfffffffffffea840 (offset: 0x26b8c) -> 0x5308 fde=[ 3dfc] │ │ │ │ - 0xfffffffffffea904 (offset: 0x26c50) -> 0x532c fde=[ 3e20] │ │ │ │ - 0xfffffffffffeab44 (offset: 0x26e90) -> 0x5348 fde=[ 3e3c] │ │ │ │ - 0xfffffffffffeac38 (offset: 0x26f84) -> 0x536c fde=[ 3e60] │ │ │ │ - 0xfffffffffffebefc (offset: 0x28248) -> 0x5394 fde=[ 3e88] │ │ │ │ - 0xfffffffffffebfd0 (offset: 0x2831c) -> 0x53b8 fde=[ 3eac] │ │ │ │ - 0xfffffffffffec010 (offset: 0x2835c) -> 0x53dc fde=[ 3ed0] │ │ │ │ - 0xfffffffffffec058 (offset: 0x283a4) -> 0x5400 fde=[ 3ef4] │ │ │ │ - 0xfffffffffffec0a0 (offset: 0x283ec) -> 0x5424 fde=[ 3f18] │ │ │ │ - 0xfffffffffffec12c (offset: 0x28478) -> 0x5448 fde=[ 3f3c] │ │ │ │ - 0xfffffffffffec17c (offset: 0x284c8) -> 0x546c fde=[ 3f60] │ │ │ │ - 0xfffffffffffec240 (offset: 0x2858c) -> 0x5490 fde=[ 3f84] │ │ │ │ - 0xfffffffffffec2d4 (offset: 0x28620) -> 0x54b8 fde=[ 3fac] │ │ │ │ - 0xfffffffffffec37c (offset: 0x286c8) -> 0x54e0 fde=[ 3fd4] │ │ │ │ - 0xfffffffffffec3a8 (offset: 0x286f4) -> 0x5504 fde=[ 3ff8] │ │ │ │ - 0xfffffffffffec488 (offset: 0x287d4) -> 0x552c fde=[ 4020] │ │ │ │ - 0xfffffffffffec550 (offset: 0x2889c) -> 0x5550 fde=[ 4044] │ │ │ │ - 0xfffffffffffec650 (offset: 0x2899c) -> 0x5574 fde=[ 4068] │ │ │ │ - 0xfffffffffffec690 (offset: 0x289dc) -> 0x5598 fde=[ 408c] │ │ │ │ - 0xfffffffffffec75c (offset: 0x28aa8) -> 0x55bc fde=[ 40b0] │ │ │ │ - 0xfffffffffffec778 (offset: 0x28ac4) -> 0x55d4 fde=[ 40c8] │ │ │ │ - 0xfffffffffffec930 (offset: 0x28c7c) -> 0x55f8 fde=[ 40ec] │ │ │ │ - 0xfffffffffffecaec (offset: 0x28e38) -> 0x561c fde=[ 4110] │ │ │ │ - 0xfffffffffffecc34 (offset: 0x28f80) -> 0x5640 fde=[ 4134] │ │ │ │ - 0xfffffffffffecd48 (offset: 0x29094) -> 0x5664 fde=[ 4158] │ │ │ │ - 0xfffffffffffecde0 (offset: 0x2912c) -> 0x567c fde=[ 4170] │ │ │ │ - 0xfffffffffffecee8 (offset: 0x29234) -> 0x5694 fde=[ 4188] │ │ │ │ - 0xfffffffffffed054 (offset: 0x293a0) -> 0x56b8 fde=[ 41ac] │ │ │ │ - 0xfffffffffffed1b8 (offset: 0x29504) -> 0x56d0 fde=[ 41c4] │ │ │ │ - 0xfffffffffffed52c (offset: 0x29878) -> 0x56f8 fde=[ 41ec] │ │ │ │ - 0xfffffffffffed560 (offset: 0x298ac) -> 0x571c fde=[ 4210] │ │ │ │ - 0xfffffffffffed59c (offset: 0x298e8) -> 0x5734 fde=[ 4228] │ │ │ │ - 0xfffffffffffed65c (offset: 0x299a8) -> 0x5758 fde=[ 424c] │ │ │ │ - 0xfffffffffffed748 (offset: 0x29a94) -> 0x577c fde=[ 4270] │ │ │ │ - 0xfffffffffffed760 (offset: 0x29aac) -> 0x5794 fde=[ 4288] │ │ │ │ - 0xfffffffffffed78c (offset: 0x29ad8) -> 0x57b8 fde=[ 42ac] │ │ │ │ - 0xfffffffffffed860 (offset: 0x29bac) -> 0x57dc fde=[ 42d0] │ │ │ │ - 0xfffffffffffed900 (offset: 0x29c4c) -> 0x5800 fde=[ 42f4] │ │ │ │ - 0xfffffffffffed928 (offset: 0x29c74) -> 0x5818 fde=[ 430c] │ │ │ │ - 0xfffffffffffed990 (offset: 0x29cdc) -> 0x5830 fde=[ 4324] │ │ │ │ - 0xfffffffffffedbd4 (offset: 0x29f20) -> 0x5854 fde=[ 4348] │ │ │ │ - 0xfffffffffffedcbc (offset: 0x2a008) -> 0x5878 fde=[ 436c] │ │ │ │ - 0xfffffffffffedd50 (offset: 0x2a09c) -> 0x589c fde=[ 4390] │ │ │ │ - 0xfffffffffffede04 (offset: 0x2a150) -> 0x58c0 fde=[ 43b4] │ │ │ │ - 0xfffffffffffeded8 (offset: 0x2a224) -> 0x58e4 fde=[ 43d8] │ │ │ │ - 0xfffffffffffedfa8 (offset: 0x2a2f4) -> 0x5908 fde=[ 43fc] │ │ │ │ - 0xfffffffffffee010 (offset: 0x2a35c) -> 0x592c fde=[ 4420] │ │ │ │ - 0xfffffffffffee06c (offset: 0x2a3b8) -> 0x5950 fde=[ 4444] │ │ │ │ - 0xfffffffffffee108 (offset: 0x2a454) -> 0x5974 fde=[ 4468] │ │ │ │ - 0xfffffffffffee138 (offset: 0x2a484) -> 0x5998 fde=[ 448c] │ │ │ │ - 0xfffffffffffee160 (offset: 0x2a4ac) -> 0x59bc fde=[ 44b0] │ │ │ │ - 0xfffffffffffee1c0 (offset: 0x2a50c) -> 0x59e0 fde=[ 44d4] │ │ │ │ - 0xfffffffffffee25c (offset: 0x2a5a8) -> 0x5a04 fde=[ 44f8] │ │ │ │ - 0xfffffffffffee358 (offset: 0x2a6a4) -> 0x5a28 fde=[ 451c] │ │ │ │ - 0xfffffffffffee388 (offset: 0x2a6d4) -> 0x5a4c fde=[ 4540] │ │ │ │ - 0xfffffffffffee6b4 (offset: 0x2aa00) -> 0x5a70 fde=[ 4564] │ │ │ │ - 0xfffffffffffee85c (offset: 0x2aba8) -> 0x5a94 fde=[ 4588] │ │ │ │ - 0xfffffffffffeea18 (offset: 0x2ad64) -> 0x5ab8 fde=[ 45ac] │ │ │ │ - 0xfffffffffffeebb4 (offset: 0x2af00) -> 0x5adc fde=[ 45d0] │ │ │ │ - 0xfffffffffffeeec8 (offset: 0x2b214) -> 0x5b00 fde=[ 45f4] │ │ │ │ - 0xfffffffffffeefac (offset: 0x2b2f8) -> 0x5b24 fde=[ 4618] │ │ │ │ - 0xfffffffffffef090 (offset: 0x2b3dc) -> 0x5b48 fde=[ 463c] │ │ │ │ - 0xfffffffffffef1a4 (offset: 0x2b4f0) -> 0x5b6c fde=[ 4660] │ │ │ │ - 0xfffffffffffef3c0 (offset: 0x2b70c) -> 0x5b90 fde=[ 4684] │ │ │ │ - 0xfffffffffffef598 (offset: 0x2b8e4) -> 0x5bb4 fde=[ 46a8] │ │ │ │ - 0xfffffffffffef6a0 (offset: 0x2b9ec) -> 0x5bd8 fde=[ 46cc] │ │ │ │ - 0xfffffffffffef7e8 (offset: 0x2bb34) -> 0x5bfc fde=[ 46f0] │ │ │ │ - 0xfffffffffffef8a0 (offset: 0x2bbec) -> 0x5c20 fde=[ 4714] │ │ │ │ - 0xfffffffffffef904 (offset: 0x2bc50) -> 0x5c44 fde=[ 4738] │ │ │ │ - 0xfffffffffffefa00 (offset: 0x2bd4c) -> 0x5c6c fde=[ 4760] │ │ │ │ - 0xfffffffffffefab8 (offset: 0x2be04) -> 0x5c94 fde=[ 4788] │ │ │ │ - 0xfffffffffffefbb4 (offset: 0x2bf00) -> 0x5cb8 fde=[ 47ac] │ │ │ │ - 0xfffffffffffefd50 (offset: 0x2c09c) -> 0x5cdc fde=[ 47d0] │ │ │ │ - 0xfffffffffffefd84 (offset: 0x2c0d0) -> 0x5d00 fde=[ 47f4] │ │ │ │ - 0xfffffffffffefda0 (offset: 0x2c0ec) -> 0x5d18 fde=[ 480c] │ │ │ │ - 0xfffffffffffefdcc (offset: 0x2c118) -> 0x5d30 fde=[ 4824] │ │ │ │ - 0xfffffffffffefef0 (offset: 0x2c23c) -> 0x5d54 fde=[ 4848] │ │ │ │ - 0xffffffffffff0014 (offset: 0x2c360) -> 0x5d78 fde=[ 486c] │ │ │ │ - 0xffffffffffff0140 (offset: 0x2c48c) -> 0x5dac fde=[ 48a0] │ │ │ │ - 0xffffffffffff0278 (offset: 0x2c5c4) -> 0x5de0 fde=[ 48d4] │ │ │ │ - 0xffffffffffff03b0 (offset: 0x2c6fc) -> 0x5e14 fde=[ 4908] │ │ │ │ - 0xffffffffffff04e8 (offset: 0x2c834) -> 0x5e48 fde=[ 493c] │ │ │ │ - 0xffffffffffff0610 (offset: 0x2c95c) -> 0x5e7c fde=[ 4970] │ │ │ │ - 0xffffffffffff070c (offset: 0x2ca58) -> 0x5eb0 fde=[ 49a4] │ │ │ │ - 0xffffffffffff07fc (offset: 0x2cb48) -> 0x5ed4 fde=[ 49c8] │ │ │ │ - 0xffffffffffff0854 (offset: 0x2cba0) -> 0x5eec fde=[ 49e0] │ │ │ │ - 0xffffffffffff08c4 (offset: 0x2cc10) -> 0x5f04 fde=[ 49f8] │ │ │ │ - 0xffffffffffff0aa0 (offset: 0x2cdec) -> 0x5f2c fde=[ 4a20] │ │ │ │ - 0xffffffffffff0b1c (offset: 0x2ce68) -> 0x5f54 fde=[ 4a48] │ │ │ │ - 0xffffffffffff0b50 (offset: 0x2ce9c) -> 0x5f70 fde=[ 4a64] │ │ │ │ - 0xffffffffffff0b8c (offset: 0x2ced8) -> 0x5f88 fde=[ 4a7c] │ │ │ │ - 0xffffffffffff0bc8 (offset: 0x2cf14) -> 0x5fa0 fde=[ 4a94] │ │ │ │ - 0xffffffffffff0c04 (offset: 0x2cf50) -> 0x5fb8 fde=[ 4aac] │ │ │ │ - 0xffffffffffff0ce4 (offset: 0x2d030) -> 0x5fdc fde=[ 4ad0] │ │ │ │ - 0xffffffffffff0d34 (offset: 0x2d080) -> 0x6000 fde=[ 4af4] │ │ │ │ - 0xffffffffffff0d50 (offset: 0x2d09c) -> 0x6018 fde=[ 4b0c] │ │ │ │ - 0xffffffffffff0dc8 (offset: 0x2d114) -> 0x603c fde=[ 4b30] │ │ │ │ - 0xffffffffffff0e1c (offset: 0x2d168) -> 0x6060 fde=[ 4b54] │ │ │ │ - 0xffffffffffff0e50 (offset: 0x2d19c) -> 0x6084 fde=[ 4b78] │ │ │ │ - 0xffffffffffff0e8c (offset: 0x2d1d8) -> 0x60a8 fde=[ 4b9c] │ │ │ │ - 0xffffffffffff0ef4 (offset: 0x2d240) -> 0x60c0 fde=[ 4bb4] │ │ │ │ - 0xffffffffffff0f58 (offset: 0x2d2a4) -> 0x60d8 fde=[ 4bcc] │ │ │ │ - 0xffffffffffff0fa4 (offset: 0x2d2f0) -> 0x60fc fde=[ 4bf0] │ │ │ │ - 0xffffffffffff1048 (offset: 0x2d394) -> 0x6120 fde=[ 4c14] │ │ │ │ - 0xffffffffffff10ec (offset: 0x2d438) -> 0x6144 fde=[ 4c38] │ │ │ │ - 0xffffffffffff11ac (offset: 0x2d4f8) -> 0x615c fde=[ 4c50] │ │ │ │ - 0xffffffffffff1348 (offset: 0x2d694) -> 0x6180 fde=[ 4c74] │ │ │ │ - 0xffffffffffff13bc (offset: 0x2d708) -> 0x6198 fde=[ 4c8c] │ │ │ │ - 0xffffffffffff1504 (offset: 0x2d850) -> 0x61bc fde=[ 4cb0] │ │ │ │ - 0xffffffffffff1528 (offset: 0x2d874) -> 0x61e0 fde=[ 4cd4] │ │ │ │ - 0xffffffffffff1668 (offset: 0x2d9b4) -> 0x6204 fde=[ 4cf8] │ │ │ │ - 0xffffffffffff17dc (offset: 0x2db28) -> 0x6228 fde=[ 4d1c] │ │ │ │ - 0xffffffffffff1858 (offset: 0x2dba4) -> 0x624c fde=[ 4d40] │ │ │ │ - 0xffffffffffff1888 (offset: 0x2dbd4) -> 0x6270 fde=[ 4d64] │ │ │ │ - 0xffffffffffff18e4 (offset: 0x2dc30) -> 0x6294 fde=[ 4d88] │ │ │ │ - 0xffffffffffff1934 (offset: 0x2dc80) -> 0x62b8 fde=[ 4dac] │ │ │ │ - 0xffffffffffff1978 (offset: 0x2dcc4) -> 0x62dc fde=[ 4dd0] │ │ │ │ - 0xffffffffffff1a2c (offset: 0x2dd78) -> 0x6300 fde=[ 4df4] │ │ │ │ - 0xffffffffffff1ae0 (offset: 0x2de2c) -> 0x6324 fde=[ 4e18] │ │ │ │ - 0xffffffffffff1b98 (offset: 0x2dee4) -> 0x633c fde=[ 4e30] │ │ │ │ - 0xffffffffffff1c44 (offset: 0x2df90) -> 0x6360 fde=[ 4e54] │ │ │ │ - 0xffffffffffff1cf0 (offset: 0x2e03c) -> 0x6384 fde=[ 4e78] │ │ │ │ - 0xffffffffffff1d7c (offset: 0x2e0c8) -> 0x63a8 fde=[ 4e9c] │ │ │ │ - 0xffffffffffff1e70 (offset: 0x2e1bc) -> 0x63cc fde=[ 4ec0] │ │ │ │ - 0xffffffffffff1f50 (offset: 0x2e29c) -> 0x63f0 fde=[ 4ee4] │ │ │ │ - 0xffffffffffff2030 (offset: 0x2e37c) -> 0x6414 fde=[ 4f08] │ │ │ │ - 0xffffffffffff2110 (offset: 0x2e45c) -> 0x6438 fde=[ 4f2c] │ │ │ │ - 0xffffffffffff2140 (offset: 0x2e48c) -> 0x645c fde=[ 4f50] │ │ │ │ - 0xffffffffffff21c4 (offset: 0x2e510) -> 0x6480 fde=[ 4f74] │ │ │ │ - 0xffffffffffff22a0 (offset: 0x2e5ec) -> 0x64a4 fde=[ 4f98] │ │ │ │ - 0xffffffffffff23d8 (offset: 0x2e724) -> 0x64c8 fde=[ 4fbc] │ │ │ │ - 0xffffffffffff24ec (offset: 0x2e838) -> 0x64f4 fde=[ 4fe8] │ │ │ │ - 0xffffffffffff255c (offset: 0x2e8a8) -> 0x650c fde=[ 5000] │ │ │ │ - 0xffffffffffff266c (offset: 0x2e9b8) -> 0x6524 fde=[ 5018] │ │ │ │ - 0xffffffffffff2740 (offset: 0x2ea8c) -> 0x653c fde=[ 5030] │ │ │ │ - 0xffffffffffff3e24 (offset: 0x30170) -> 0x6564 fde=[ 5058] │ │ │ │ - 0xffffffffffff3fb0 (offset: 0x302fc) -> 0x6588 fde=[ 507c] │ │ │ │ - 0xffffffffffff40b4 (offset: 0x30400) -> 0x65ac fde=[ 50a0] │ │ │ │ - 0xffffffffffff4140 (offset: 0x3048c) -> 0x65d0 fde=[ 50c4] │ │ │ │ - 0xffffffffffff42d8 (offset: 0x30624) -> 0x65f4 fde=[ 50e8] │ │ │ │ - 0xffffffffffff4364 (offset: 0x306b0) -> 0x6618 fde=[ 510c] │ │ │ │ - 0xffffffffffff4400 (offset: 0x3074c) -> 0x663c fde=[ 5130] │ │ │ │ - 0xffffffffffff456c (offset: 0x308b8) -> 0x6660 fde=[ 5154] │ │ │ │ - 0xffffffffffff4628 (offset: 0x30974) -> 0x6684 fde=[ 5178] │ │ │ │ - 0xffffffffffff468c (offset: 0x309d8) -> 0x66a8 fde=[ 519c] │ │ │ │ - 0xffffffffffff493c (offset: 0x30c88) -> 0x66cc fde=[ 51c0] │ │ │ │ - 0xffffffffffff49f4 (offset: 0x30d40) -> 0x66f0 fde=[ 51e4] │ │ │ │ - 0xffffffffffff4c44 (offset: 0x30f90) -> 0x671c fde=[ 5210] │ │ │ │ - 0xffffffffffff4ce8 (offset: 0x31034) -> 0x6740 fde=[ 5234] │ │ │ │ - 0xffffffffffff4d58 (offset: 0x310a4) -> 0x6764 fde=[ 5258] │ │ │ │ - 0xffffffffffff4e44 (offset: 0x31190) -> 0x677c fde=[ 5270] │ │ │ │ - 0xffffffffffff4f50 (offset: 0x3129c) -> 0x6794 fde=[ 5288] │ │ │ │ - 0xffffffffffff51e0 (offset: 0x3152c) -> 0x67bc fde=[ 52b0] │ │ │ │ - 0xffffffffffff52c0 (offset: 0x3160c) -> 0x67e4 fde=[ 52d8] │ │ │ │ - 0xffffffffffff5454 (offset: 0x317a0) -> 0x6810 fde=[ 5304] │ │ │ │ - 0xffffffffffff5520 (offset: 0x3186c) -> 0x6834 fde=[ 5328] │ │ │ │ - 0xffffffffffff56b8 (offset: 0x31a04) -> 0x6858 fde=[ 534c] │ │ │ │ - 0xffffffffffff5714 (offset: 0x31a60) -> 0x687c fde=[ 5370] │ │ │ │ - 0xffffffffffff587c (offset: 0x31bc8) -> 0x68a8 fde=[ 539c] │ │ │ │ - 0xffffffffffff5a30 (offset: 0x31d7c) -> 0x68d0 fde=[ 53c4] │ │ │ │ - 0xffffffffffff5ae0 (offset: 0x31e2c) -> 0x68f4 fde=[ 53e8] │ │ │ │ - 0xffffffffffff5bf8 (offset: 0x31f44) -> 0x6918 fde=[ 540c] │ │ │ │ - 0xffffffffffff5c54 (offset: 0x31fa0) -> 0x693c fde=[ 5430] │ │ │ │ - 0xffffffffffff5dac (offset: 0x320f8) -> 0x6964 fde=[ 5458] │ │ │ │ - 0xffffffffffff5dc8 (offset: 0x32114) -> 0x6988 fde=[ 547c] │ │ │ │ - 0xffffffffffff5dec (offset: 0x32138) -> 0x69ac fde=[ 54a0] │ │ │ │ - 0xffffffffffff5eb0 (offset: 0x321fc) -> 0x69d0 fde=[ 54c4] │ │ │ │ - 0xffffffffffff5f2c (offset: 0x32278) -> 0x69f4 fde=[ 54e8] │ │ │ │ - 0xffffffffffff6460 (offset: 0x327ac) -> 0x6a10 fde=[ 5504] │ │ │ │ - 0xffffffffffff6f1c (offset: 0x33268) -> 0x6a4c fde=[ 5540] │ │ │ │ - 0xffffffffffff6fcc (offset: 0x33318) -> 0x6a70 fde=[ 5564] │ │ │ │ - 0xffffffffffff7004 (offset: 0x33350) -> 0x6a94 fde=[ 5588] │ │ │ │ - 0xffffffffffff70e0 (offset: 0x3342c) -> 0x6ab8 fde=[ 55ac] │ │ │ │ - 0xffffffffffff7108 (offset: 0x33454) -> 0x6adc fde=[ 55d0] │ │ │ │ - 0xffffffffffff7154 (offset: 0x334a0) -> 0x6b00 fde=[ 55f4] │ │ │ │ - 0xffffffffffff72bc (offset: 0x33608) -> 0x6b24 fde=[ 5618] │ │ │ │ - 0xffffffffffff72f8 (offset: 0x33644) -> 0x6b48 fde=[ 563c] │ │ │ │ - 0xffffffffffff7454 (offset: 0x337a0) -> 0x6b74 fde=[ 5668] │ │ │ │ - 0xffffffffffff752c (offset: 0x33878) -> 0x6b98 fde=[ 568c] │ │ │ │ - 0xffffffffffff768c (offset: 0x339d8) -> 0x6bc4 fde=[ 56b8] │ │ │ │ - 0xffffffffffff77f8 (offset: 0x33b44) -> 0x6bf0 fde=[ 56e4] │ │ │ │ - 0xffffffffffff78b4 (offset: 0x33c00) -> 0x6c08 fde=[ 56fc] │ │ │ │ - 0xffffffffffff79b4 (offset: 0x33d00) -> 0x6c2c fde=[ 5720] │ │ │ │ - 0xffffffffffff7a98 (offset: 0x33de4) -> 0x6c50 fde=[ 5744] │ │ │ │ - 0xffffffffffff7b8c (offset: 0x33ed8) -> 0x6c78 fde=[ 576c] │ │ │ │ - 0xffffffffffff7c0c (offset: 0x33f58) -> 0x6c9c fde=[ 5790] │ │ │ │ - 0xffffffffffff7c68 (offset: 0x33fb4) -> 0x6cc0 fde=[ 57b4] │ │ │ │ - 0xffffffffffff7d64 (offset: 0x340b0) -> 0x6ce4 fde=[ 57d8] │ │ │ │ - 0xffffffffffff7e9c (offset: 0x341e8) -> 0x6d08 fde=[ 57fc] │ │ │ │ - 0xffffffffffff7fd0 (offset: 0x3431c) -> 0x6d2c fde=[ 5820] │ │ │ │ - 0xffffffffffff8140 (offset: 0x3448c) -> 0x6d50 fde=[ 5844] │ │ │ │ - 0xffffffffffff8428 (offset: 0x34774) -> 0x6d78 fde=[ 586c] │ │ │ │ - 0xffffffffffff8500 (offset: 0x3484c) -> 0x6d9c fde=[ 5890] │ │ │ │ - 0xffffffffffff85f0 (offset: 0x3493c) -> 0x6dc0 fde=[ 58b4] │ │ │ │ - 0xffffffffffff8694 (offset: 0x349e0) -> 0x6de4 fde=[ 58d8] │ │ │ │ - 0xffffffffffff8978 (offset: 0x34cc4) -> 0x6e0c fde=[ 5900] │ │ │ │ - 0xffffffffffff89fc (offset: 0x34d48) -> 0x6e30 fde=[ 5924] │ │ │ │ - 0xffffffffffff8ab4 (offset: 0x34e00) -> 0x6e54 fde=[ 5948] │ │ │ │ - 0xffffffffffff8bd0 (offset: 0x34f1c) -> 0x6e78 fde=[ 596c] │ │ │ │ - 0xffffffffffff8c90 (offset: 0x34fdc) -> 0x6e9c fde=[ 5990] │ │ │ │ - 0xffffffffffff8dd0 (offset: 0x3511c) -> 0x6ec0 fde=[ 59b4] │ │ │ │ - 0xffffffffffff8df4 (offset: 0x35140) -> 0x6ee4 fde=[ 59d8] │ │ │ │ - 0xffffffffffff8e50 (offset: 0x3519c) -> 0x6f08 fde=[ 59fc] │ │ │ │ - 0xffffffffffff8eac (offset: 0x351f8) -> 0x6f2c fde=[ 5a20] │ │ │ │ - 0xffffffffffff8f44 (offset: 0x35290) -> 0x6f50 fde=[ 5a44] │ │ │ │ - 0xffffffffffff8fd8 (offset: 0x35324) -> 0x6f74 fde=[ 5a68] │ │ │ │ - 0xffffffffffff904c (offset: 0x35398) -> 0x6f98 fde=[ 5a8c] │ │ │ │ - 0xffffffffffff91b4 (offset: 0x35500) -> 0x6fb0 fde=[ 5aa4] │ │ │ │ - 0xffffffffffff9340 (offset: 0x3568c) -> 0x6fdc fde=[ 5ad0] │ │ │ │ - 0xffffffffffff93c4 (offset: 0x35710) -> 0x7004 fde=[ 5af8] │ │ │ │ - 0xffffffffffff9444 (offset: 0x35790) -> 0x7028 fde=[ 5b1c] │ │ │ │ - 0xffffffffffff9488 (offset: 0x357d4) -> 0x7040 fde=[ 5b34] │ │ │ │ - 0xffffffffffff95e8 (offset: 0x35934) -> 0x7064 fde=[ 5b58] │ │ │ │ - 0xffffffffffff9774 (offset: 0x35ac0) -> 0x7088 fde=[ 5b7c] │ │ │ │ - 0xffffffffffff989c (offset: 0x35be8) -> 0x70ac fde=[ 5ba0] │ │ │ │ - 0xffffffffffff9934 (offset: 0x35c80) -> 0x70d0 fde=[ 5bc4] │ │ │ │ - 0xffffffffffff9960 (offset: 0x35cac) -> 0x70f4 fde=[ 5be8] │ │ │ │ - 0xffffffffffff9a04 (offset: 0x35d50) -> 0x7118 fde=[ 5c0c] │ │ │ │ - 0xffffffffffff9a84 (offset: 0x35dd0) -> 0x713c fde=[ 5c30] │ │ │ │ - 0xffffffffffff9abc (offset: 0x35e08) -> 0x7160 fde=[ 5c54] │ │ │ │ - 0xffffffffffff9c74 (offset: 0x35fc0) -> 0x7188 fde=[ 5c7c] │ │ │ │ - 0xffffffffffff9cc0 (offset: 0x3600c) -> 0x71ac fde=[ 5ca0] │ │ │ │ - 0xffffffffffff9d44 (offset: 0x36090) -> 0x71d0 fde=[ 5cc4] │ │ │ │ - 0xffffffffffff9dd0 (offset: 0x3611c) -> 0x71f4 fde=[ 5ce8] │ │ │ │ - 0xffffffffffff9ea8 (offset: 0x361f4) -> 0x7218 fde=[ 5d0c] │ │ │ │ - 0xffffffffffff9f70 (offset: 0x362bc) -> 0x723c fde=[ 5d30] │ │ │ │ - 0xffffffffffffa0d4 (offset: 0x36420) -> 0x7260 fde=[ 5d54] │ │ │ │ - 0xffffffffffffa1e4 (offset: 0x36530) -> 0x7284 fde=[ 5d78] │ │ │ │ - 0xffffffffffffa20c (offset: 0x36558) -> 0x72a8 fde=[ 5d9c] │ │ │ │ - 0xffffffffffffa260 (offset: 0x365ac) -> 0x72cc fde=[ 5dc0] │ │ │ │ - 0xffffffffffffa2b4 (offset: 0x36600) -> 0x72f0 fde=[ 5de4] │ │ │ │ - 0xffffffffffffa358 (offset: 0x366a4) -> 0x7314 fde=[ 5e08] │ │ │ │ - 0xffffffffffffa3a4 (offset: 0x366f0) -> 0x7338 fde=[ 5e2c] │ │ │ │ - 0xffffffffffffa3f0 (offset: 0x3673c) -> 0x735c fde=[ 5e50] │ │ │ │ - 0xffffffffffffa448 (offset: 0x36794) -> 0x7380 fde=[ 5e74] │ │ │ │ - 0xffffffffffffa49c (offset: 0x367e8) -> 0x73a4 fde=[ 5e98] │ │ │ │ - 0xffffffffffffa5f0 (offset: 0x3693c) -> 0x73d0 fde=[ 5ec4] │ │ │ │ - 0xffffffffffffa700 (offset: 0x36a4c) -> 0x73f4 fde=[ 5ee8] │ │ │ │ - 0xffffffffffffa744 (offset: 0x36a90) -> 0x741c fde=[ 5f10] │ │ │ │ - 0xffffffffffffa870 (offset: 0x36bbc) -> 0x7440 fde=[ 5f34] │ │ │ │ - 0xffffffffffffa9b8 (offset: 0x36d04) -> 0x7464 fde=[ 5f58] │ │ │ │ - 0xffffffffffffaab4 (offset: 0x36e00) -> 0x747c fde=[ 5f70] │ │ │ │ - 0xfffffffffffface0 (offset: 0x3702c) -> 0x74a0 fde=[ 5f94] │ │ │ │ - 0xffffffffffffaf8c (offset: 0x372d8) -> 0x74c4 fde=[ 5fb8] │ │ │ │ - 0xffffffffffffafac (offset: 0x372f8) -> 0x74e8 fde=[ 5fdc] │ │ │ │ - 0xffffffffffffafe8 (offset: 0x37334) -> 0x750c fde=[ 6000] │ │ │ │ - 0xffffffffffffb020 (offset: 0x3736c) -> 0x7530 fde=[ 6024] │ │ │ │ + 0xfffffffffffc8c4c (offset: 0x5f80) -> 0x1520 fde=[ 14] │ │ │ │ + 0xfffffffffffc8cac (offset: 0x5fe0) -> 0x1534 fde=[ 28] │ │ │ │ + 0xfffffffffffc8cdc (offset: 0x6010) -> 0x1548 fde=[ 3c] │ │ │ │ + 0xfffffffffffc8d18 (offset: 0x604c) -> 0x155c fde=[ 50] │ │ │ │ + 0xfffffffffffc8d6c (offset: 0x60a0) -> 0x1584 fde=[ 78] │ │ │ │ + 0xfffffffffffc8d74 (offset: 0x60a8) -> 0x159c fde=[ 90] │ │ │ │ + 0xfffffffffffc8e84 (offset: 0x61b8) -> 0x15c0 fde=[ b4] │ │ │ │ + 0xfffffffffffc8eb8 (offset: 0x61ec) -> 0x15d8 fde=[ cc] │ │ │ │ + 0xfffffffffffc8f94 (offset: 0x62c8) -> 0x15fc fde=[ f0] │ │ │ │ + 0xfffffffffffc904c (offset: 0x6380) -> 0x1624 fde=[ 118] │ │ │ │ + 0xfffffffffffc9104 (offset: 0x6438) -> 0x164c fde=[ 140] │ │ │ │ + 0xfffffffffffc9238 (offset: 0x656c) -> 0x1678 fde=[ 16c] │ │ │ │ + 0xfffffffffffc9330 (offset: 0x6664) -> 0x16a0 fde=[ 194] │ │ │ │ + 0xfffffffffffc93d8 (offset: 0x670c) -> 0x16c8 fde=[ 1bc] │ │ │ │ + 0xfffffffffffc9408 (offset: 0x673c) -> 0x16ec fde=[ 1e0] │ │ │ │ + 0xfffffffffffc9438 (offset: 0x676c) -> 0x1710 fde=[ 204] │ │ │ │ + 0xfffffffffffc95f8 (offset: 0x692c) -> 0x173c fde=[ 230] │ │ │ │ + 0xfffffffffffc97b8 (offset: 0x6aec) -> 0x1768 fde=[ 25c] │ │ │ │ + 0xfffffffffffc9904 (offset: 0x6c38) -> 0x178c fde=[ 280] │ │ │ │ + 0xfffffffffffc9fe4 (offset: 0x7318) -> 0x17b8 fde=[ 2ac] │ │ │ │ + 0xfffffffffffca0c8 (offset: 0x73fc) -> 0x17e0 fde=[ 2d4] │ │ │ │ + 0xfffffffffffca110 (offset: 0x7444) -> 0x1804 fde=[ 2f8] │ │ │ │ + 0xfffffffffffca24c (offset: 0x7580) -> 0x1828 fde=[ 31c] │ │ │ │ + 0xfffffffffffca428 (offset: 0x775c) -> 0x1854 fde=[ 348] │ │ │ │ + 0xfffffffffffca4f0 (offset: 0x7824) -> 0x187c fde=[ 370] │ │ │ │ + 0xfffffffffffca5bc (offset: 0x78f0) -> 0x18a4 fde=[ 398] │ │ │ │ + 0xfffffffffffca678 (offset: 0x79ac) -> 0x18cc fde=[ 3c0] │ │ │ │ + 0xfffffffffffca6b0 (offset: 0x79e4) -> 0x18f0 fde=[ 3e4] │ │ │ │ + 0xfffffffffffca78c (offset: 0x7ac0) -> 0x1918 fde=[ 40c] │ │ │ │ + 0xfffffffffffca8ec (offset: 0x7c20) -> 0x1944 fde=[ 438] │ │ │ │ + 0xfffffffffffcabb0 (offset: 0x7ee4) -> 0x1970 fde=[ 464] │ │ │ │ + 0xfffffffffffcac04 (offset: 0x7f38) -> 0x1994 fde=[ 488] │ │ │ │ + 0xfffffffffffcae48 (offset: 0x817c) -> 0x19c0 fde=[ 4b4] │ │ │ │ + 0xfffffffffffcaee8 (offset: 0x821c) -> 0x19e8 fde=[ 4dc] │ │ │ │ + 0xfffffffffffcaf88 (offset: 0x82bc) -> 0x1a10 fde=[ 504] │ │ │ │ + 0xfffffffffffcb0e4 (offset: 0x8418) -> 0x1a3c fde=[ 530] │ │ │ │ + 0xfffffffffffcb2c8 (offset: 0x85fc) -> 0x1a68 fde=[ 55c] │ │ │ │ + 0xfffffffffffcb4c8 (offset: 0x87fc) -> 0x1a8c fde=[ 580] │ │ │ │ + 0xfffffffffffcb584 (offset: 0x88b8) -> 0x1ab4 fde=[ 5a8] │ │ │ │ + 0xfffffffffffcb654 (offset: 0x8988) -> 0x1adc fde=[ 5d0] │ │ │ │ + 0xfffffffffffcb6e8 (offset: 0x8a1c) -> 0x1b00 fde=[ 5f4] │ │ │ │ + 0xfffffffffffcb730 (offset: 0x8a64) -> 0x1b24 fde=[ 618] │ │ │ │ + 0xfffffffffffcb7e8 (offset: 0x8b1c) -> 0x1b4c fde=[ 640] │ │ │ │ + 0xfffffffffffcb8ac (offset: 0x8be0) -> 0x1b74 fde=[ 668] │ │ │ │ + 0xfffffffffffcb9cc (offset: 0x8d00) -> 0x1ba0 fde=[ 694] │ │ │ │ + 0xfffffffffffcba88 (offset: 0x8dbc) -> 0x1bc4 fde=[ 6b8] │ │ │ │ + 0xfffffffffffcbb40 (offset: 0x8e74) -> 0x1bec fde=[ 6e0] │ │ │ │ + 0xfffffffffffcbc38 (offset: 0x8f6c) -> 0x1c14 fde=[ 708] │ │ │ │ + 0xfffffffffffcbf1c (offset: 0x9250) -> 0x1c40 fde=[ 734] │ │ │ │ + 0xfffffffffffcbf8c (offset: 0x92c0) -> 0x1c64 fde=[ 758] │ │ │ │ + 0xfffffffffffcbfa8 (offset: 0x92dc) -> 0x1c80 fde=[ 774] │ │ │ │ + 0xfffffffffffcc098 (offset: 0x93cc) -> 0x1ca4 fde=[ 798] │ │ │ │ + 0xfffffffffffcc24c (offset: 0x9580) -> 0x1cd0 fde=[ 7c4] │ │ │ │ + 0xfffffffffffcc304 (offset: 0x9638) -> 0x1cf8 fde=[ 7ec] │ │ │ │ + 0xfffffffffffcc448 (offset: 0x977c) -> 0x1d24 fde=[ 818] │ │ │ │ + 0xfffffffffffcc570 (offset: 0x98a4) -> 0x1d54 fde=[ 848] │ │ │ │ + 0xfffffffffffcc6e4 (offset: 0x9a18) -> 0x1d80 fde=[ 874] │ │ │ │ + 0xfffffffffffcc788 (offset: 0x9abc) -> 0x1da8 fde=[ 89c] │ │ │ │ + 0xfffffffffffcc820 (offset: 0x9b54) -> 0x1dc0 fde=[ 8b4] │ │ │ │ + 0xfffffffffffcca34 (offset: 0x9d68) -> 0x1dec fde=[ 8e0] │ │ │ │ + 0xfffffffffffccb4c (offset: 0x9e80) -> 0x1e20 fde=[ 914] │ │ │ │ + 0xfffffffffffccc88 (offset: 0x9fbc) -> 0x1e54 fde=[ 948] │ │ │ │ + 0xfffffffffffccde8 (offset: 0xa11c) -> 0x1e84 fde=[ 978] │ │ │ │ + 0xfffffffffffccec4 (offset: 0xa1f8) -> 0x1ea8 fde=[ 99c] │ │ │ │ + 0xfffffffffffccf14 (offset: 0xa248) -> 0x1ecc fde=[ 9c0] │ │ │ │ + 0xfffffffffffccf64 (offset: 0xa298) -> 0x1ef0 fde=[ 9e4] │ │ │ │ + 0xfffffffffffcd040 (offset: 0xa374) -> 0x1f14 fde=[ a08] │ │ │ │ + 0xfffffffffffcd16c (offset: 0xa4a0) -> 0x1f38 fde=[ a2c] │ │ │ │ + 0xfffffffffffcd1bc (offset: 0xa4f0) -> 0x1f5c fde=[ a50] │ │ │ │ + 0xfffffffffffcd42c (offset: 0xa760) -> 0x1f88 fde=[ a7c] │ │ │ │ + 0xfffffffffffcd5b0 (offset: 0xa8e4) -> 0x1fac fde=[ aa0] │ │ │ │ + 0xfffffffffffcdd08 (offset: 0xb03c) -> 0x1fdc fde=[ ad0] │ │ │ │ + 0xfffffffffffcdd40 (offset: 0xb074) -> 0x2000 fde=[ af4] │ │ │ │ + 0xfffffffffffcdf5c (offset: 0xb290) -> 0x202c fde=[ b20] │ │ │ │ + 0xfffffffffffce034 (offset: 0xb368) -> 0x2054 fde=[ b48] │ │ │ │ + 0xfffffffffffce138 (offset: 0xb46c) -> 0x2078 fde=[ b6c] │ │ │ │ + 0xfffffffffffce274 (offset: 0xb5a8) -> 0x209c fde=[ b90] │ │ │ │ + 0xfffffffffffce4d0 (offset: 0xb804) -> 0x20c8 fde=[ bbc] │ │ │ │ + 0xfffffffffffce5b0 (offset: 0xb8e4) -> 0x20f0 fde=[ be4] │ │ │ │ + 0xfffffffffffce66c (offset: 0xb9a0) -> 0x2114 fde=[ c08] │ │ │ │ + 0xfffffffffffce804 (offset: 0xbb38) -> 0x2148 fde=[ c3c] │ │ │ │ + 0xfffffffffffcea50 (offset: 0xbd84) -> 0x216c fde=[ c60] │ │ │ │ + 0xfffffffffffcea68 (offset: 0xbd9c) -> 0x2180 fde=[ c74] │ │ │ │ + 0xfffffffffffcea94 (offset: 0xbdc8) -> 0x2198 fde=[ c8c] │ │ │ │ + 0xfffffffffffcebd4 (offset: 0xbf08) -> 0x21bc fde=[ cb0] │ │ │ │ + 0xfffffffffffcee80 (offset: 0xc1b4) -> 0x21e0 fde=[ cd4] │ │ │ │ + 0xfffffffffffceecc (offset: 0xc200) -> 0x2204 fde=[ cf8] │ │ │ │ + 0xfffffffffffcf188 (offset: 0xc4bc) -> 0x2228 fde=[ d1c] │ │ │ │ + 0xfffffffffffcf22c (offset: 0xc560) -> 0x224c fde=[ d40] │ │ │ │ + 0xfffffffffffcf454 (offset: 0xc788) -> 0x2274 fde=[ d68] │ │ │ │ + 0xfffffffffffcf624 (offset: 0xc958) -> 0x2298 fde=[ d8c] │ │ │ │ + 0xfffffffffffcf6f8 (offset: 0xca2c) -> 0x22bc fde=[ db0] │ │ │ │ + 0xfffffffffffcf920 (offset: 0xcc54) -> 0x22e4 fde=[ dd8] │ │ │ │ + 0xfffffffffffcfae8 (offset: 0xce1c) -> 0x2308 fde=[ dfc] │ │ │ │ + 0xfffffffffffcfbbc (offset: 0xcef0) -> 0x232c fde=[ e20] │ │ │ │ + 0xfffffffffffcfe00 (offset: 0xd134) -> 0x2354 fde=[ e48] │ │ │ │ + 0xfffffffffffd0044 (offset: 0xd378) -> 0x237c fde=[ e70] │ │ │ │ + 0xfffffffffffd0268 (offset: 0xd59c) -> 0x23a4 fde=[ e98] │ │ │ │ + 0xfffffffffffd048c (offset: 0xd7c0) -> 0x23cc fde=[ ec0] │ │ │ │ + 0xfffffffffffd06b8 (offset: 0xd9ec) -> 0x23f4 fde=[ ee8] │ │ │ │ + 0xfffffffffffd08dc (offset: 0xdc10) -> 0x241c fde=[ f10] │ │ │ │ + 0xfffffffffffd0b00 (offset: 0xde34) -> 0x2444 fde=[ f38] │ │ │ │ + 0xfffffffffffd0b90 (offset: 0xdec4) -> 0x2468 fde=[ f5c] │ │ │ │ + 0xfffffffffffd0dac (offset: 0xe0e0) -> 0x2490 fde=[ f84] │ │ │ │ + 0xfffffffffffd0f98 (offset: 0xe2cc) -> 0x24b4 fde=[ fa8] │ │ │ │ + 0xfffffffffffd118c (offset: 0xe4c0) -> 0x24d8 fde=[ fcc] │ │ │ │ + 0xfffffffffffd13d4 (offset: 0xe708) -> 0x24fc fde=[ ff0] │ │ │ │ + 0xfffffffffffd15c0 (offset: 0xe8f4) -> 0x2520 fde=[ 1014] │ │ │ │ + 0xfffffffffffd17fc (offset: 0xeb30) -> 0x2544 fde=[ 1038] │ │ │ │ + 0xfffffffffffd19f8 (offset: 0xed2c) -> 0x2568 fde=[ 105c] │ │ │ │ + 0xfffffffffffd1bec (offset: 0xef20) -> 0x258c fde=[ 1080] │ │ │ │ + 0xfffffffffffd1de0 (offset: 0xf114) -> 0x25b0 fde=[ 10a4] │ │ │ │ + 0xfffffffffffd1fd4 (offset: 0xf308) -> 0x25d4 fde=[ 10c8] │ │ │ │ + 0xfffffffffffd21c0 (offset: 0xf4f4) -> 0x25f8 fde=[ 10ec] │ │ │ │ + 0xfffffffffffd23b4 (offset: 0xf6e8) -> 0x261c fde=[ 1110] │ │ │ │ + 0xfffffffffffd2598 (offset: 0xf8cc) -> 0x2640 fde=[ 1134] │ │ │ │ + 0xfffffffffffd2784 (offset: 0xfab8) -> 0x2664 fde=[ 1158] │ │ │ │ + 0xfffffffffffd2988 (offset: 0xfcbc) -> 0x2688 fde=[ 117c] │ │ │ │ + 0xfffffffffffd2b7c (offset: 0xfeb0) -> 0x26ac fde=[ 11a0] │ │ │ │ + 0xfffffffffffd2d70 (offset: 0x100a4) -> 0x26d0 fde=[ 11c4] │ │ │ │ + 0xfffffffffffd2f5c (offset: 0x10290) -> 0x26f4 fde=[ 11e8] │ │ │ │ + 0xfffffffffffd3150 (offset: 0x10484) -> 0x2718 fde=[ 120c] │ │ │ │ + 0xfffffffffffd3334 (offset: 0x10668) -> 0x273c fde=[ 1230] │ │ │ │ + 0xfffffffffffd3520 (offset: 0x10854) -> 0x2760 fde=[ 1254] │ │ │ │ + 0xfffffffffffd370c (offset: 0x10a40) -> 0x2784 fde=[ 1278] │ │ │ │ + 0xfffffffffffd38f8 (offset: 0x10c2c) -> 0x27a8 fde=[ 129c] │ │ │ │ + 0xfffffffffffd3aec (offset: 0x10e20) -> 0x27cc fde=[ 12c0] │ │ │ │ + 0xfffffffffffd3cd8 (offset: 0x1100c) -> 0x27f0 fde=[ 12e4] │ │ │ │ + 0xfffffffffffd3dcc (offset: 0x11100) -> 0x2818 fde=[ 130c] │ │ │ │ + 0xfffffffffffd3fb0 (offset: 0x112e4) -> 0x283c fde=[ 1330] │ │ │ │ + 0xfffffffffffd4194 (offset: 0x114c8) -> 0x2860 fde=[ 1354] │ │ │ │ + 0xfffffffffffd4380 (offset: 0x116b4) -> 0x2884 fde=[ 1378] │ │ │ │ + 0xfffffffffffd456c (offset: 0x118a0) -> 0x28a8 fde=[ 139c] │ │ │ │ + 0xfffffffffffd4758 (offset: 0x11a8c) -> 0x28cc fde=[ 13c0] │ │ │ │ + 0xfffffffffffd4944 (offset: 0x11c78) -> 0x28f0 fde=[ 13e4] │ │ │ │ + 0xfffffffffffd4b30 (offset: 0x11e64) -> 0x2914 fde=[ 1408] │ │ │ │ + 0xfffffffffffd4d24 (offset: 0x12058) -> 0x2938 fde=[ 142c] │ │ │ │ + 0xfffffffffffd4f18 (offset: 0x1224c) -> 0x295c fde=[ 1450] │ │ │ │ + 0xfffffffffffd5104 (offset: 0x12438) -> 0x2980 fde=[ 1474] │ │ │ │ + 0xfffffffffffd52f8 (offset: 0x1262c) -> 0x29a4 fde=[ 1498] │ │ │ │ + 0xfffffffffffd54ec (offset: 0x12820) -> 0x29c8 fde=[ 14bc] │ │ │ │ + 0xfffffffffffd56d8 (offset: 0x12a0c) -> 0x29ec fde=[ 14e0] │ │ │ │ + 0xfffffffffffd58ec (offset: 0x12c20) -> 0x2a10 fde=[ 1504] │ │ │ │ + 0xfffffffffffd5ae8 (offset: 0x12e1c) -> 0x2a34 fde=[ 1528] │ │ │ │ + 0xfffffffffffd5d1c (offset: 0x13050) -> 0x2a5c fde=[ 1550] │ │ │ │ + 0xfffffffffffd5f18 (offset: 0x1324c) -> 0x2a80 fde=[ 1574] │ │ │ │ + 0xfffffffffffd610c (offset: 0x13440) -> 0x2aa4 fde=[ 1598] │ │ │ │ + 0xfffffffffffd6338 (offset: 0x1366c) -> 0x2acc fde=[ 15c0] │ │ │ │ + 0xfffffffffffd652c (offset: 0x13860) -> 0x2af0 fde=[ 15e4] │ │ │ │ + 0xfffffffffffd6730 (offset: 0x13a64) -> 0x2b14 fde=[ 1608] │ │ │ │ + 0xfffffffffffd696c (offset: 0x13ca0) -> 0x2b3c fde=[ 1630] │ │ │ │ + 0xfffffffffffd6b70 (offset: 0x13ea4) -> 0x2b60 fde=[ 1654] │ │ │ │ + 0xfffffffffffd6d5c (offset: 0x14090) -> 0x2b84 fde=[ 1678] │ │ │ │ + 0xfffffffffffd6f80 (offset: 0x142b4) -> 0x2bac fde=[ 16a0] │ │ │ │ + 0xfffffffffffd716c (offset: 0x144a0) -> 0x2bd0 fde=[ 16c4] │ │ │ │ + 0xfffffffffffd7360 (offset: 0x14694) -> 0x2bf4 fde=[ 16e8] │ │ │ │ + 0xfffffffffffd754c (offset: 0x14880) -> 0x2c18 fde=[ 170c] │ │ │ │ + 0xfffffffffffd7738 (offset: 0x14a6c) -> 0x2c3c fde=[ 1730] │ │ │ │ + 0xfffffffffffd792c (offset: 0x14c60) -> 0x2c60 fde=[ 1754] │ │ │ │ + 0xfffffffffffd7b28 (offset: 0x14e5c) -> 0x2c84 fde=[ 1778] │ │ │ │ + 0xfffffffffffd7d14 (offset: 0x15048) -> 0x2ca8 fde=[ 179c] │ │ │ │ + 0xfffffffffffd7ef8 (offset: 0x1522c) -> 0x2ccc fde=[ 17c0] │ │ │ │ + 0xfffffffffffd80ec (offset: 0x15420) -> 0x2cf0 fde=[ 17e4] │ │ │ │ + 0xfffffffffffd82d8 (offset: 0x1560c) -> 0x2d14 fde=[ 1808] │ │ │ │ + 0xfffffffffffd84cc (offset: 0x15800) -> 0x2d38 fde=[ 182c] │ │ │ │ + 0xfffffffffffd86c0 (offset: 0x159f4) -> 0x2d5c fde=[ 1850] │ │ │ │ + 0xfffffffffffd88bc (offset: 0x15bf0) -> 0x2d80 fde=[ 1874] │ │ │ │ + 0xfffffffffffd8924 (offset: 0x15c58) -> 0x2da4 fde=[ 1898] │ │ │ │ + 0xfffffffffffd8a08 (offset: 0x15d3c) -> 0x2dc8 fde=[ 18bc] │ │ │ │ + 0xfffffffffffd8aa0 (offset: 0x15dd4) -> 0x2dec fde=[ 18e0] │ │ │ │ + 0xfffffffffffd8af8 (offset: 0x15e2c) -> 0x2e04 fde=[ 18f8] │ │ │ │ + 0xfffffffffffd8b7c (offset: 0x15eb0) -> 0x2e28 fde=[ 191c] │ │ │ │ + 0xfffffffffffd9120 (offset: 0x16454) -> 0x2e4c fde=[ 1940] │ │ │ │ + 0xfffffffffffd9254 (offset: 0x16588) -> 0x2e70 fde=[ 1964] │ │ │ │ + 0xfffffffffffd9300 (offset: 0x16634) -> 0x2e94 fde=[ 1988] │ │ │ │ + 0xfffffffffffd94e4 (offset: 0x16818) -> 0x2eb8 fde=[ 19ac] │ │ │ │ + 0xfffffffffffd954c (offset: 0x16880) -> 0x2edc fde=[ 19d0] │ │ │ │ + 0xfffffffffffd9804 (offset: 0x16b38) -> 0x2f08 fde=[ 19fc] │ │ │ │ + 0xfffffffffffd995c (offset: 0x16c90) -> 0x2f34 fde=[ 1a28] │ │ │ │ + 0xfffffffffffd9abc (offset: 0x16df0) -> 0x2f60 fde=[ 1a54] │ │ │ │ + 0xfffffffffffd9c54 (offset: 0x16f88) -> 0x2f90 fde=[ 1a84] │ │ │ │ + 0xfffffffffffd9d50 (offset: 0x17084) -> 0x2fb4 fde=[ 1aa8] │ │ │ │ + 0xfffffffffffd9e68 (offset: 0x1719c) -> 0x2fd8 fde=[ 1acc] │ │ │ │ + 0xfffffffffffda040 (offset: 0x17374) -> 0x3004 fde=[ 1af8] │ │ │ │ + 0xfffffffffffda240 (offset: 0x17574) -> 0x3028 fde=[ 1b1c] │ │ │ │ + 0xfffffffffffda274 (offset: 0x175a8) -> 0x304c fde=[ 1b40] │ │ │ │ + 0xfffffffffffda294 (offset: 0x175c8) -> 0x3064 fde=[ 1b58] │ │ │ │ + 0xfffffffffffda2d0 (offset: 0x17604) -> 0x3088 fde=[ 1b7c] │ │ │ │ + 0xfffffffffffda314 (offset: 0x17648) -> 0x30ac fde=[ 1ba0] │ │ │ │ + 0xfffffffffffda464 (offset: 0x17798) -> 0x30d8 fde=[ 1bcc] │ │ │ │ + 0xfffffffffffda4e4 (offset: 0x17818) -> 0x30fc fde=[ 1bf0] │ │ │ │ + 0xfffffffffffda584 (offset: 0x178b8) -> 0x3124 fde=[ 1c18] │ │ │ │ + 0xfffffffffffda610 (offset: 0x17944) -> 0x3148 fde=[ 1c3c] │ │ │ │ + 0xfffffffffffda690 (offset: 0x179c4) -> 0x316c fde=[ 1c60] │ │ │ │ + 0xfffffffffffda730 (offset: 0x17a64) -> 0x3194 fde=[ 1c88] │ │ │ │ + 0xfffffffffffda7bc (offset: 0x17af0) -> 0x31b8 fde=[ 1cac] │ │ │ │ + 0xfffffffffffdaa04 (offset: 0x17d38) -> 0x31e4 fde=[ 1cd8] │ │ │ │ + 0xfffffffffffdaa44 (offset: 0x17d78) -> 0x3208 fde=[ 1cfc] │ │ │ │ + 0xfffffffffffdae38 (offset: 0x1816c) -> 0x3238 fde=[ 1d2c] │ │ │ │ + 0xfffffffffffdb088 (offset: 0x183bc) -> 0x3264 fde=[ 1d58] │ │ │ │ + 0xfffffffffffdb14c (offset: 0x18480) -> 0x328c fde=[ 1d80] │ │ │ │ + 0xfffffffffffdb624 (offset: 0x18958) -> 0x32bc fde=[ 1db0] │ │ │ │ + 0xfffffffffffdb894 (offset: 0x18bc8) -> 0x32e8 fde=[ 1ddc] │ │ │ │ + 0xfffffffffffdba0c (offset: 0x18d40) -> 0x3314 fde=[ 1e08] │ │ │ │ + 0xfffffffffffdbabc (offset: 0x18df0) -> 0x333c fde=[ 1e30] │ │ │ │ + 0xfffffffffffdbb64 (offset: 0x18e98) -> 0x3364 fde=[ 1e58] │ │ │ │ + 0xfffffffffffdbc30 (offset: 0x18f64) -> 0x338c fde=[ 1e80] │ │ │ │ + 0xfffffffffffdbeb8 (offset: 0x191ec) -> 0x33b8 fde=[ 1eac] │ │ │ │ + 0xfffffffffffdbef4 (offset: 0x19228) -> 0x33dc fde=[ 1ed0] │ │ │ │ + 0xfffffffffffdbf44 (offset: 0x19278) -> 0x3400 fde=[ 1ef4] │ │ │ │ + 0xfffffffffffdbfd8 (offset: 0x1930c) -> 0x3424 fde=[ 1f18] │ │ │ │ + 0xfffffffffffdc058 (offset: 0x1938c) -> 0x3448 fde=[ 1f3c] │ │ │ │ + 0xfffffffffffdc0b8 (offset: 0x193ec) -> 0x346c fde=[ 1f60] │ │ │ │ + 0xfffffffffffdc154 (offset: 0x19488) -> 0x3490 fde=[ 1f84] │ │ │ │ + 0xfffffffffffdc1ec (offset: 0x19520) -> 0x34b4 fde=[ 1fa8] │ │ │ │ + 0xfffffffffffdc2ec (offset: 0x19620) -> 0x34dc fde=[ 1fd0] │ │ │ │ + 0xfffffffffffdc478 (offset: 0x197ac) -> 0x3508 fde=[ 1ffc] │ │ │ │ + 0xfffffffffffdc588 (offset: 0x198bc) -> 0x3530 fde=[ 2024] │ │ │ │ + 0xfffffffffffdc690 (offset: 0x199c4) -> 0x3558 fde=[ 204c] │ │ │ │ + 0xfffffffffffdc744 (offset: 0x19a78) -> 0x357c fde=[ 2070] │ │ │ │ + 0xfffffffffffdc7f0 (offset: 0x19b24) -> 0x35a0 fde=[ 2094] │ │ │ │ + 0xfffffffffffdc8c4 (offset: 0x19bf8) -> 0x35c4 fde=[ 20b8] │ │ │ │ + 0xfffffffffffdc900 (offset: 0x19c34) -> 0x35e8 fde=[ 20dc] │ │ │ │ + 0xfffffffffffdc980 (offset: 0x19cb4) -> 0x360c fde=[ 2100] │ │ │ │ + 0xfffffffffffdca64 (offset: 0x19d98) -> 0x3630 fde=[ 2124] │ │ │ │ + 0xfffffffffffdcaa8 (offset: 0x19ddc) -> 0x3654 fde=[ 2148] │ │ │ │ + 0xfffffffffffdcb40 (offset: 0x19e74) -> 0x3678 fde=[ 216c] │ │ │ │ + 0xfffffffffffdcc64 (offset: 0x19f98) -> 0x36a4 fde=[ 2198] │ │ │ │ + 0xfffffffffffdcd88 (offset: 0x1a0bc) -> 0x36d0 fde=[ 21c4] │ │ │ │ + 0xfffffffffffdce24 (offset: 0x1a158) -> 0x36f8 fde=[ 21ec] │ │ │ │ + 0xfffffffffffdce68 (offset: 0x1a19c) -> 0x371c fde=[ 2210] │ │ │ │ + 0xfffffffffffdcf04 (offset: 0x1a238) -> 0x3744 fde=[ 2238] │ │ │ │ + 0xfffffffffffdcf48 (offset: 0x1a27c) -> 0x3768 fde=[ 225c] │ │ │ │ + 0xfffffffffffdd014 (offset: 0x1a348) -> 0x3790 fde=[ 2284] │ │ │ │ + 0xfffffffffffdd058 (offset: 0x1a38c) -> 0x37b4 fde=[ 22a8] │ │ │ │ + 0xfffffffffffdd0a4 (offset: 0x1a3d8) -> 0x37d8 fde=[ 22cc] │ │ │ │ + 0xfffffffffffdd0e8 (offset: 0x1a41c) -> 0x37fc fde=[ 22f0] │ │ │ │ + 0xfffffffffffdd128 (offset: 0x1a45c) -> 0x3820 fde=[ 2314] │ │ │ │ + 0xfffffffffffdd188 (offset: 0x1a4bc) -> 0x3844 fde=[ 2338] │ │ │ │ + 0xfffffffffffdd1f0 (offset: 0x1a524) -> 0x3868 fde=[ 235c] │ │ │ │ + 0xfffffffffffdd2c0 (offset: 0x1a5f4) -> 0x3890 fde=[ 2384] │ │ │ │ + 0xfffffffffffdd390 (offset: 0x1a6c4) -> 0x38b8 fde=[ 23ac] │ │ │ │ + 0xfffffffffffdd3f8 (offset: 0x1a72c) -> 0x38dc fde=[ 23d0] │ │ │ │ + 0xfffffffffffdd4c4 (offset: 0x1a7f8) -> 0x3904 fde=[ 23f8] │ │ │ │ + 0xfffffffffffdd564 (offset: 0x1a898) -> 0x392c fde=[ 2420] │ │ │ │ + 0xfffffffffffdd628 (offset: 0x1a95c) -> 0x3954 fde=[ 2448] │ │ │ │ + 0xfffffffffffdd6ec (offset: 0x1aa20) -> 0x397c fde=[ 2470] │ │ │ │ + 0xfffffffffffdd7d0 (offset: 0x1ab04) -> 0x39a4 fde=[ 2498] │ │ │ │ + 0xfffffffffffdd80c (offset: 0x1ab40) -> 0x39c8 fde=[ 24bc] │ │ │ │ + 0xfffffffffffdd83c (offset: 0x1ab70) -> 0x39ec fde=[ 24e0] │ │ │ │ + 0xfffffffffffdd894 (offset: 0x1abc8) -> 0x3a10 fde=[ 2504] │ │ │ │ + 0xfffffffffffdd93c (offset: 0x1ac70) -> 0x3a38 fde=[ 252c] │ │ │ │ + 0xfffffffffffdd9dc (offset: 0x1ad10) -> 0x3a60 fde=[ 2554] │ │ │ │ + 0xfffffffffffdda7c (offset: 0x1adb0) -> 0x3a88 fde=[ 257c] │ │ │ │ + 0xfffffffffffddb24 (offset: 0x1ae58) -> 0x3ab0 fde=[ 25a4] │ │ │ │ + 0xfffffffffffddbd4 (offset: 0x1af08) -> 0x3ad8 fde=[ 25cc] │ │ │ │ + 0xfffffffffffddc7c (offset: 0x1afb0) -> 0x3b00 fde=[ 25f4] │ │ │ │ + 0xfffffffffffddd24 (offset: 0x1b058) -> 0x3b28 fde=[ 261c] │ │ │ │ + 0xfffffffffffdddd4 (offset: 0x1b108) -> 0x3b50 fde=[ 2644] │ │ │ │ + 0xfffffffffffdde84 (offset: 0x1b1b8) -> 0x3b78 fde=[ 266c] │ │ │ │ + 0xfffffffffffddfa8 (offset: 0x1b2dc) -> 0x3ba4 fde=[ 2698] │ │ │ │ + 0xfffffffffffddfec (offset: 0x1b320) -> 0x3bc8 fde=[ 26bc] │ │ │ │ + 0xfffffffffffde094 (offset: 0x1b3c8) -> 0x3bf0 fde=[ 26e4] │ │ │ │ + 0xfffffffffffde0e8 (offset: 0x1b41c) -> 0x3c14 fde=[ 2708] │ │ │ │ + 0xfffffffffffde29c (offset: 0x1b5d0) -> 0x3c40 fde=[ 2734] │ │ │ │ + 0xfffffffffffde34c (offset: 0x1b680) -> 0x3c68 fde=[ 275c] │ │ │ │ + 0xfffffffffffde470 (offset: 0x1b7a4) -> 0x3c94 fde=[ 2788] │ │ │ │ + 0xfffffffffffde61c (offset: 0x1b950) -> 0x3cc0 fde=[ 27b4] │ │ │ │ + 0xfffffffffffde6ec (offset: 0x1ba20) -> 0x3ce4 fde=[ 27d8] │ │ │ │ + 0xfffffffffffde7c0 (offset: 0x1baf4) -> 0x3d08 fde=[ 27fc] │ │ │ │ + 0xfffffffffffde99c (offset: 0x1bcd0) -> 0x3d2c fde=[ 2820] │ │ │ │ + 0xfffffffffffde9d0 (offset: 0x1bd04) -> 0x3d50 fde=[ 2844] │ │ │ │ + 0xfffffffffffdeb44 (offset: 0x1be78) -> 0x3d7c fde=[ 2870] │ │ │ │ + 0xfffffffffffdec54 (offset: 0x1bf88) -> 0x3da0 fde=[ 2894] │ │ │ │ + 0xfffffffffffdedc8 (offset: 0x1c0fc) -> 0x3dcc fde=[ 28c0] │ │ │ │ + 0xfffffffffffdef18 (offset: 0x1c24c) -> 0x3df8 fde=[ 28ec] │ │ │ │ + 0xfffffffffffdf004 (offset: 0x1c338) -> 0x3e1c fde=[ 2910] │ │ │ │ + 0xfffffffffffdf154 (offset: 0x1c488) -> 0x3e48 fde=[ 293c] │ │ │ │ + 0xfffffffffffdf2bc (offset: 0x1c5f0) -> 0x3e74 fde=[ 2968] │ │ │ │ + 0xfffffffffffdf3c0 (offset: 0x1c6f4) -> 0x3e98 fde=[ 298c] │ │ │ │ + 0xfffffffffffdf528 (offset: 0x1c85c) -> 0x3ec4 fde=[ 29b8] │ │ │ │ + 0xfffffffffffdf600 (offset: 0x1c934) -> 0x3eec fde=[ 29e0] │ │ │ │ + 0xfffffffffffdf674 (offset: 0x1c9a8) -> 0x3f10 fde=[ 2a04] │ │ │ │ + 0xfffffffffffdf74c (offset: 0x1ca80) -> 0x3f38 fde=[ 2a2c] │ │ │ │ + 0xfffffffffffdf850 (offset: 0x1cb84) -> 0x3f5c fde=[ 2a50] │ │ │ │ + 0xfffffffffffdf88c (offset: 0x1cbc0) -> 0x3f80 fde=[ 2a74] │ │ │ │ + 0xfffffffffffdf8c8 (offset: 0x1cbfc) -> 0x3fa4 fde=[ 2a98] │ │ │ │ + 0xfffffffffffdf9f4 (offset: 0x1cd28) -> 0x3fc8 fde=[ 2abc] │ │ │ │ + 0xfffffffffffdfb28 (offset: 0x1ce5c) -> 0x3fec fde=[ 2ae0] │ │ │ │ + 0xfffffffffffdfb64 (offset: 0x1ce98) -> 0x4014 fde=[ 2b08] │ │ │ │ + 0xfffffffffffe0524 (offset: 0x1d858) -> 0x4048 fde=[ 2b3c] │ │ │ │ + 0xfffffffffffe0864 (offset: 0x1db98) -> 0x4070 fde=[ 2b64] │ │ │ │ + 0xfffffffffffe0880 (offset: 0x1dbb4) -> 0x4088 fde=[ 2b7c] │ │ │ │ + 0xfffffffffffe089c (offset: 0x1dbd0) -> 0x40a0 fde=[ 2b94] │ │ │ │ + 0xfffffffffffe08b8 (offset: 0x1dbec) -> 0x40b8 fde=[ 2bac] │ │ │ │ + 0xfffffffffffe08d4 (offset: 0x1dc08) -> 0x40d0 fde=[ 2bc4] │ │ │ │ + 0xfffffffffffe08f0 (offset: 0x1dc24) -> 0x40e8 fde=[ 2bdc] │ │ │ │ + 0xfffffffffffe09ac (offset: 0x1dce0) -> 0x410c fde=[ 2c00] │ │ │ │ + 0xfffffffffffe0a68 (offset: 0x1dd9c) -> 0x4130 fde=[ 2c24] │ │ │ │ + 0xfffffffffffe0b14 (offset: 0x1de48) -> 0x4154 fde=[ 2c48] │ │ │ │ + 0xfffffffffffe0bd0 (offset: 0x1df04) -> 0x4178 fde=[ 2c6c] │ │ │ │ + 0xfffffffffffe0dbc (offset: 0x1e0f0) -> 0x419c fde=[ 2c90] │ │ │ │ + 0xfffffffffffe0fa8 (offset: 0x1e2dc) -> 0x41c0 fde=[ 2cb4] │ │ │ │ + 0xfffffffffffe1118 (offset: 0x1e44c) -> 0x41e4 fde=[ 2cd8] │ │ │ │ + 0xfffffffffffe1288 (offset: 0x1e5bc) -> 0x4208 fde=[ 2cfc] │ │ │ │ + 0xfffffffffffe1688 (offset: 0x1e9bc) -> 0x422c fde=[ 2d20] │ │ │ │ + 0xfffffffffffe1744 (offset: 0x1ea78) -> 0x4250 fde=[ 2d44] │ │ │ │ + 0xfffffffffffe17d0 (offset: 0x1eb04) -> 0x4274 fde=[ 2d68] │ │ │ │ + 0xfffffffffffe196c (offset: 0x1eca0) -> 0x429c fde=[ 2d90] │ │ │ │ + 0xfffffffffffe1aa8 (offset: 0x1eddc) -> 0x42c0 fde=[ 2db4] │ │ │ │ + 0xfffffffffffe1b4c (offset: 0x1ee80) -> 0x42e4 fde=[ 2dd8] │ │ │ │ + 0xfffffffffffe1cb8 (offset: 0x1efec) -> 0x4310 fde=[ 2e04] │ │ │ │ + 0xfffffffffffe22b0 (offset: 0x1f5e4) -> 0x433c fde=[ 2e30] │ │ │ │ + 0xfffffffffffe237c (offset: 0x1f6b0) -> 0x4360 fde=[ 2e54] │ │ │ │ + 0xfffffffffffe23dc (offset: 0x1f710) -> 0x4384 fde=[ 2e78] │ │ │ │ + 0xfffffffffffe2468 (offset: 0x1f79c) -> 0x43a8 fde=[ 2e9c] │ │ │ │ + 0xfffffffffffe2550 (offset: 0x1f884) -> 0x43cc fde=[ 2ec0] │ │ │ │ + 0xfffffffffffe2638 (offset: 0x1f96c) -> 0x43f0 fde=[ 2ee4] │ │ │ │ + 0xfffffffffffe26d0 (offset: 0x1fa04) -> 0x4414 fde=[ 2f08] │ │ │ │ + 0xfffffffffffe27b4 (offset: 0x1fae8) -> 0x4438 fde=[ 2f2c] │ │ │ │ + 0xfffffffffffe29ec (offset: 0x1fd20) -> 0x445c fde=[ 2f50] │ │ │ │ + 0xfffffffffffe2a98 (offset: 0x1fdcc) -> 0x4480 fde=[ 2f74] │ │ │ │ + 0xfffffffffffe2af4 (offset: 0x1fe28) -> 0x4498 fde=[ 2f8c] │ │ │ │ + 0xfffffffffffe2bcc (offset: 0x1ff00) -> 0x44bc fde=[ 2fb0] │ │ │ │ + 0xfffffffffffe2c4c (offset: 0x1ff80) -> 0x44e4 fde=[ 2fd8] │ │ │ │ + 0xfffffffffffe2cb8 (offset: 0x1ffec) -> 0x4508 fde=[ 2ffc] │ │ │ │ + 0xfffffffffffe2d60 (offset: 0x20094) -> 0x452c fde=[ 3020] │ │ │ │ + 0xfffffffffffe3290 (offset: 0x205c4) -> 0x4558 fde=[ 304c] │ │ │ │ + 0xfffffffffffe353c (offset: 0x20870) -> 0x4584 fde=[ 3078] │ │ │ │ + 0xfffffffffffe36fc (offset: 0x20a30) -> 0x45b0 fde=[ 30a4] │ │ │ │ + 0xfffffffffffe37d4 (offset: 0x20b08) -> 0x45d4 fde=[ 30c8] │ │ │ │ + 0xfffffffffffe3840 (offset: 0x20b74) -> 0x45f8 fde=[ 30ec] │ │ │ │ + 0xfffffffffffe38dc (offset: 0x20c10) -> 0x461c fde=[ 3110] │ │ │ │ + 0xfffffffffffe3914 (offset: 0x20c48) -> 0x4640 fde=[ 3134] │ │ │ │ + 0xfffffffffffe3974 (offset: 0x20ca8) -> 0x4664 fde=[ 3158] │ │ │ │ + 0xfffffffffffe3a60 (offset: 0x20d94) -> 0x4688 fde=[ 317c] │ │ │ │ + 0xfffffffffffe3ab0 (offset: 0x20de4) -> 0x46b4 fde=[ 31a8] │ │ │ │ + 0xfffffffffffe3bdc (offset: 0x20f10) -> 0x46e0 fde=[ 31d4] │ │ │ │ + 0xfffffffffffe3c5c (offset: 0x20f90) -> 0x4704 fde=[ 31f8] │ │ │ │ + 0xfffffffffffe3f30 (offset: 0x21264) -> 0x4728 fde=[ 321c] │ │ │ │ + 0xfffffffffffe41cc (offset: 0x21500) -> 0x474c fde=[ 3240] │ │ │ │ + 0xfffffffffffe41f4 (offset: 0x21528) -> 0x4764 fde=[ 3258] │ │ │ │ + 0xfffffffffffe4214 (offset: 0x21548) -> 0x4778 fde=[ 326c] │ │ │ │ + 0xfffffffffffe4258 (offset: 0x2158c) -> 0x479c fde=[ 3290] │ │ │ │ + 0xfffffffffffe43ac (offset: 0x216e0) -> 0x47c8 fde=[ 32bc] │ │ │ │ + 0xfffffffffffe44ec (offset: 0x21820) -> 0x47ec fde=[ 32e0] │ │ │ │ + 0xfffffffffffe4530 (offset: 0x21864) -> 0x4814 fde=[ 3308] │ │ │ │ + 0xfffffffffffe455c (offset: 0x21890) -> 0x483c fde=[ 3330] │ │ │ │ + 0xfffffffffffe5144 (offset: 0x22478) -> 0x4874 fde=[ 3368] │ │ │ │ + 0xfffffffffffe51f0 (offset: 0x22524) -> 0x4898 fde=[ 338c] │ │ │ │ + 0xfffffffffffe55b4 (offset: 0x228e8) -> 0x48c4 fde=[ 33b8] │ │ │ │ + 0xfffffffffffe5740 (offset: 0x22a74) -> 0x48f0 fde=[ 33e4] │ │ │ │ + 0xfffffffffffe57ac (offset: 0x22ae0) -> 0x4914 fde=[ 3408] │ │ │ │ + 0xfffffffffffe57d4 (offset: 0x22b08) -> 0x492c fde=[ 3420] │ │ │ │ + 0xfffffffffffe59c4 (offset: 0x22cf8) -> 0x4954 fde=[ 3448] │ │ │ │ + 0xfffffffffffe59f4 (offset: 0x22d28) -> 0x4978 fde=[ 346c] │ │ │ │ + 0xfffffffffffe5a24 (offset: 0x22d58) -> 0x499c fde=[ 3490] │ │ │ │ + 0xfffffffffffe5a4c (offset: 0x22d80) -> 0x49b4 fde=[ 34a8] │ │ │ │ + 0xfffffffffffe5d00 (offset: 0x23034) -> 0x49e0 fde=[ 34d4] │ │ │ │ + 0xfffffffffffe5dd4 (offset: 0x23108) -> 0x4a08 fde=[ 34fc] │ │ │ │ + 0xfffffffffffe5eb0 (offset: 0x231e4) -> 0x4a2c fde=[ 3520] │ │ │ │ + 0xfffffffffffe6168 (offset: 0x2349c) -> 0x4a58 fde=[ 354c] │ │ │ │ + 0xfffffffffffe61ac (offset: 0x234e0) -> 0x4a7c fde=[ 3570] │ │ │ │ + 0xfffffffffffe6514 (offset: 0x23848) -> 0x4aa0 fde=[ 3594] │ │ │ │ + 0xfffffffffffe68d0 (offset: 0x23c04) -> 0x4ac4 fde=[ 35b8] │ │ │ │ + 0xfffffffffffe6958 (offset: 0x23c8c) -> 0x4ae8 fde=[ 35dc] │ │ │ │ + 0xfffffffffffe69e4 (offset: 0x23d18) -> 0x4b00 fde=[ 35f4] │ │ │ │ + 0xfffffffffffe6a0c (offset: 0x23d40) -> 0x4b18 fde=[ 360c] │ │ │ │ + 0xfffffffffffe6a34 (offset: 0x23d68) -> 0x4b30 fde=[ 3624] │ │ │ │ + 0xfffffffffffe6a90 (offset: 0x23dc4) -> 0x4b54 fde=[ 3648] │ │ │ │ + 0xfffffffffffe6b54 (offset: 0x23e88) -> 0x4b78 fde=[ 366c] │ │ │ │ + 0xfffffffffffe6dd0 (offset: 0x24104) -> 0x4b9c fde=[ 3690] │ │ │ │ + 0xfffffffffffe7028 (offset: 0x2435c) -> 0x4bc4 fde=[ 36b8] │ │ │ │ + 0xfffffffffffe7120 (offset: 0x24454) -> 0x4be8 fde=[ 36dc] │ │ │ │ + 0xfffffffffffe71d0 (offset: 0x24504) -> 0x4c0c fde=[ 3700] │ │ │ │ + 0xfffffffffffe721c (offset: 0x24550) -> 0x4c24 fde=[ 3718] │ │ │ │ + 0xfffffffffffe7244 (offset: 0x24578) -> 0x4c3c fde=[ 3730] │ │ │ │ + 0xfffffffffffe7284 (offset: 0x245b8) -> 0x4c54 fde=[ 3748] │ │ │ │ + 0xfffffffffffe736c (offset: 0x246a0) -> 0x4c7c fde=[ 3770] │ │ │ │ + 0xfffffffffffe740c (offset: 0x24740) -> 0x4ca0 fde=[ 3794] │ │ │ │ + 0xfffffffffffe743c (offset: 0x24770) -> 0x4cc4 fde=[ 37b8] │ │ │ │ + 0xfffffffffffe74ec (offset: 0x24820) -> 0x4ce8 fde=[ 37dc] │ │ │ │ + 0xfffffffffffe7610 (offset: 0x24944) -> 0x4d0c fde=[ 3800] │ │ │ │ + 0xfffffffffffe76c8 (offset: 0x249fc) -> 0x4d30 fde=[ 3824] │ │ │ │ + 0xfffffffffffe7764 (offset: 0x24a98) -> 0x4d54 fde=[ 3848] │ │ │ │ + 0xfffffffffffe77d8 (offset: 0x24b0c) -> 0x4d6c fde=[ 3860] │ │ │ │ + 0xfffffffffffe7844 (offset: 0x24b78) -> 0x4d84 fde=[ 3878] │ │ │ │ + 0xfffffffffffe7bb4 (offset: 0x24ee8) -> 0x4dc0 fde=[ 38b4] │ │ │ │ + 0xfffffffffffe7cd4 (offset: 0x25008) -> 0x4de4 fde=[ 38d8] │ │ │ │ + 0xfffffffffffe7d64 (offset: 0x25098) -> 0x4e0c fde=[ 3900] │ │ │ │ + 0xfffffffffffe7e70 (offset: 0x251a4) -> 0x4e30 fde=[ 3924] │ │ │ │ + 0xfffffffffffe7f7c (offset: 0x252b0) -> 0x4e54 fde=[ 3948] │ │ │ │ + 0xfffffffffffe8084 (offset: 0x253b8) -> 0x4e70 fde=[ 3964] │ │ │ │ + 0xfffffffffffe80e0 (offset: 0x25414) -> 0x4e94 fde=[ 3988] │ │ │ │ + 0xfffffffffffe818c (offset: 0x254c0) -> 0x4eb8 fde=[ 39ac] │ │ │ │ + 0xfffffffffffe81fc (offset: 0x25530) -> 0x4ee0 fde=[ 39d4] │ │ │ │ + 0xfffffffffffe824c (offset: 0x25580) -> 0x4f04 fde=[ 39f8] │ │ │ │ + 0xfffffffffffe8274 (offset: 0x255a8) -> 0x4f28 fde=[ 3a1c] │ │ │ │ + 0xfffffffffffe829c (offset: 0x255d0) -> 0x4f40 fde=[ 3a34] │ │ │ │ + 0xfffffffffffe82cc (offset: 0x25600) -> 0x4f58 fde=[ 3a4c] │ │ │ │ + 0xfffffffffffe82f4 (offset: 0x25628) -> 0x4f70 fde=[ 3a64] │ │ │ │ + 0xfffffffffffe831c (offset: 0x25650) -> 0x4f94 fde=[ 3a88] │ │ │ │ + 0xfffffffffffe8360 (offset: 0x25694) -> 0x4fb8 fde=[ 3aac] │ │ │ │ + 0xfffffffffffe8380 (offset: 0x256b4) -> 0x4fdc fde=[ 3ad0] │ │ │ │ + 0xfffffffffffe8770 (offset: 0x25aa4) -> 0x5008 fde=[ 3afc] │ │ │ │ + 0xfffffffffffe8938 (offset: 0x25c6c) -> 0x5034 fde=[ 3b28] │ │ │ │ + 0xfffffffffffe896c (offset: 0x25ca0) -> 0x5058 fde=[ 3b4c] │ │ │ │ + 0xfffffffffffe8994 (offset: 0x25cc8) -> 0x5070 fde=[ 3b64] │ │ │ │ + 0xfffffffffffe8a60 (offset: 0x25d94) -> 0x5098 fde=[ 3b8c] │ │ │ │ + 0xfffffffffffe8ab0 (offset: 0x25de4) -> 0x50bc fde=[ 3bb0] │ │ │ │ + 0xfffffffffffe8aec (offset: 0x25e20) -> 0x50e0 fde=[ 3bd4] │ │ │ │ + 0xfffffffffffe8b28 (offset: 0x25e5c) -> 0x5104 fde=[ 3bf8] │ │ │ │ + 0xfffffffffffe8bf4 (offset: 0x25f28) -> 0x5128 fde=[ 3c1c] │ │ │ │ + 0xfffffffffffe8c90 (offset: 0x25fc4) -> 0x514c fde=[ 3c40] │ │ │ │ + 0xfffffffffffe8d64 (offset: 0x26098) -> 0x5170 fde=[ 3c64] │ │ │ │ + 0xfffffffffffe8e38 (offset: 0x2616c) -> 0x5194 fde=[ 3c88] │ │ │ │ + 0xfffffffffffe8f48 (offset: 0x2627c) -> 0x51b8 fde=[ 3cac] │ │ │ │ + 0xfffffffffffe91b8 (offset: 0x264ec) -> 0x51e4 fde=[ 3cd8] │ │ │ │ + 0xfffffffffffe92c0 (offset: 0x265f4) -> 0x520c fde=[ 3d00] │ │ │ │ + 0xfffffffffffe937c (offset: 0x266b0) -> 0x5230 fde=[ 3d24] │ │ │ │ + 0xfffffffffffe9438 (offset: 0x2676c) -> 0x5254 fde=[ 3d48] │ │ │ │ + 0xfffffffffffe950c (offset: 0x26840) -> 0x5278 fde=[ 3d6c] │ │ │ │ + 0xfffffffffffe95e0 (offset: 0x26914) -> 0x529c fde=[ 3d90] │ │ │ │ + 0xfffffffffffe96b4 (offset: 0x269e8) -> 0x52c0 fde=[ 3db4] │ │ │ │ + 0xfffffffffffe9788 (offset: 0x26abc) -> 0x52e4 fde=[ 3dd8] │ │ │ │ + 0xfffffffffffe984c (offset: 0x26b80) -> 0x5308 fde=[ 3dfc] │ │ │ │ + 0xfffffffffffe9910 (offset: 0x26c44) -> 0x532c fde=[ 3e20] │ │ │ │ + 0xfffffffffffe9b50 (offset: 0x26e84) -> 0x5348 fde=[ 3e3c] │ │ │ │ + 0xfffffffffffe9c44 (offset: 0x26f78) -> 0x536c fde=[ 3e60] │ │ │ │ + 0xfffffffffffeaf08 (offset: 0x2823c) -> 0x5394 fde=[ 3e88] │ │ │ │ + 0xfffffffffffeafdc (offset: 0x28310) -> 0x53b8 fde=[ 3eac] │ │ │ │ + 0xfffffffffffeb01c (offset: 0x28350) -> 0x53dc fde=[ 3ed0] │ │ │ │ + 0xfffffffffffeb064 (offset: 0x28398) -> 0x5400 fde=[ 3ef4] │ │ │ │ + 0xfffffffffffeb0ac (offset: 0x283e0) -> 0x5424 fde=[ 3f18] │ │ │ │ + 0xfffffffffffeb138 (offset: 0x2846c) -> 0x5448 fde=[ 3f3c] │ │ │ │ + 0xfffffffffffeb188 (offset: 0x284bc) -> 0x546c fde=[ 3f60] │ │ │ │ + 0xfffffffffffeb24c (offset: 0x28580) -> 0x5490 fde=[ 3f84] │ │ │ │ + 0xfffffffffffeb2e0 (offset: 0x28614) -> 0x54b8 fde=[ 3fac] │ │ │ │ + 0xfffffffffffeb388 (offset: 0x286bc) -> 0x54e0 fde=[ 3fd4] │ │ │ │ + 0xfffffffffffeb3b4 (offset: 0x286e8) -> 0x5504 fde=[ 3ff8] │ │ │ │ + 0xfffffffffffeb494 (offset: 0x287c8) -> 0x552c fde=[ 4020] │ │ │ │ + 0xfffffffffffeb55c (offset: 0x28890) -> 0x5550 fde=[ 4044] │ │ │ │ + 0xfffffffffffeb65c (offset: 0x28990) -> 0x5574 fde=[ 4068] │ │ │ │ + 0xfffffffffffeb69c (offset: 0x289d0) -> 0x5598 fde=[ 408c] │ │ │ │ + 0xfffffffffffeb768 (offset: 0x28a9c) -> 0x55bc fde=[ 40b0] │ │ │ │ + 0xfffffffffffeb784 (offset: 0x28ab8) -> 0x55d4 fde=[ 40c8] │ │ │ │ + 0xfffffffffffeb93c (offset: 0x28c70) -> 0x55f8 fde=[ 40ec] │ │ │ │ + 0xfffffffffffebaf8 (offset: 0x28e2c) -> 0x561c fde=[ 4110] │ │ │ │ + 0xfffffffffffebc40 (offset: 0x28f74) -> 0x5640 fde=[ 4134] │ │ │ │ + 0xfffffffffffebd54 (offset: 0x29088) -> 0x5664 fde=[ 4158] │ │ │ │ + 0xfffffffffffebdec (offset: 0x29120) -> 0x567c fde=[ 4170] │ │ │ │ + 0xfffffffffffebef4 (offset: 0x29228) -> 0x5694 fde=[ 4188] │ │ │ │ + 0xfffffffffffec060 (offset: 0x29394) -> 0x56b8 fde=[ 41ac] │ │ │ │ + 0xfffffffffffec1c4 (offset: 0x294f8) -> 0x56d0 fde=[ 41c4] │ │ │ │ + 0xfffffffffffec538 (offset: 0x2986c) -> 0x56f8 fde=[ 41ec] │ │ │ │ + 0xfffffffffffec56c (offset: 0x298a0) -> 0x571c fde=[ 4210] │ │ │ │ + 0xfffffffffffec5a8 (offset: 0x298dc) -> 0x5734 fde=[ 4228] │ │ │ │ + 0xfffffffffffec668 (offset: 0x2999c) -> 0x5758 fde=[ 424c] │ │ │ │ + 0xfffffffffffec754 (offset: 0x29a88) -> 0x577c fde=[ 4270] │ │ │ │ + 0xfffffffffffec76c (offset: 0x29aa0) -> 0x5794 fde=[ 4288] │ │ │ │ + 0xfffffffffffec798 (offset: 0x29acc) -> 0x57b8 fde=[ 42ac] │ │ │ │ + 0xfffffffffffec86c (offset: 0x29ba0) -> 0x57dc fde=[ 42d0] │ │ │ │ + 0xfffffffffffec90c (offset: 0x29c40) -> 0x5800 fde=[ 42f4] │ │ │ │ + 0xfffffffffffec934 (offset: 0x29c68) -> 0x5818 fde=[ 430c] │ │ │ │ + 0xfffffffffffec99c (offset: 0x29cd0) -> 0x5830 fde=[ 4324] │ │ │ │ + 0xfffffffffffecbe0 (offset: 0x29f14) -> 0x5854 fde=[ 4348] │ │ │ │ + 0xfffffffffffeccc8 (offset: 0x29ffc) -> 0x5878 fde=[ 436c] │ │ │ │ + 0xfffffffffffecd5c (offset: 0x2a090) -> 0x589c fde=[ 4390] │ │ │ │ + 0xfffffffffffece10 (offset: 0x2a144) -> 0x58c0 fde=[ 43b4] │ │ │ │ + 0xfffffffffffecee4 (offset: 0x2a218) -> 0x58e4 fde=[ 43d8] │ │ │ │ + 0xfffffffffffecfb4 (offset: 0x2a2e8) -> 0x5908 fde=[ 43fc] │ │ │ │ + 0xfffffffffffed01c (offset: 0x2a350) -> 0x592c fde=[ 4420] │ │ │ │ + 0xfffffffffffed078 (offset: 0x2a3ac) -> 0x5950 fde=[ 4444] │ │ │ │ + 0xfffffffffffed114 (offset: 0x2a448) -> 0x5974 fde=[ 4468] │ │ │ │ + 0xfffffffffffed144 (offset: 0x2a478) -> 0x5998 fde=[ 448c] │ │ │ │ + 0xfffffffffffed16c (offset: 0x2a4a0) -> 0x59bc fde=[ 44b0] │ │ │ │ + 0xfffffffffffed1cc (offset: 0x2a500) -> 0x59e0 fde=[ 44d4] │ │ │ │ + 0xfffffffffffed268 (offset: 0x2a59c) -> 0x5a04 fde=[ 44f8] │ │ │ │ + 0xfffffffffffed364 (offset: 0x2a698) -> 0x5a28 fde=[ 451c] │ │ │ │ + 0xfffffffffffed394 (offset: 0x2a6c8) -> 0x5a4c fde=[ 4540] │ │ │ │ + 0xfffffffffffed6c0 (offset: 0x2a9f4) -> 0x5a70 fde=[ 4564] │ │ │ │ + 0xfffffffffffed868 (offset: 0x2ab9c) -> 0x5a94 fde=[ 4588] │ │ │ │ + 0xfffffffffffeda24 (offset: 0x2ad58) -> 0x5ab8 fde=[ 45ac] │ │ │ │ + 0xfffffffffffedbc0 (offset: 0x2aef4) -> 0x5adc fde=[ 45d0] │ │ │ │ + 0xfffffffffffeded4 (offset: 0x2b208) -> 0x5b00 fde=[ 45f4] │ │ │ │ + 0xfffffffffffedfb8 (offset: 0x2b2ec) -> 0x5b24 fde=[ 4618] │ │ │ │ + 0xfffffffffffee09c (offset: 0x2b3d0) -> 0x5b48 fde=[ 463c] │ │ │ │ + 0xfffffffffffee1b0 (offset: 0x2b4e4) -> 0x5b6c fde=[ 4660] │ │ │ │ + 0xfffffffffffee3cc (offset: 0x2b700) -> 0x5b90 fde=[ 4684] │ │ │ │ + 0xfffffffffffee5a4 (offset: 0x2b8d8) -> 0x5bb4 fde=[ 46a8] │ │ │ │ + 0xfffffffffffee6ac (offset: 0x2b9e0) -> 0x5bd8 fde=[ 46cc] │ │ │ │ + 0xfffffffffffee7f4 (offset: 0x2bb28) -> 0x5bfc fde=[ 46f0] │ │ │ │ + 0xfffffffffffee8ac (offset: 0x2bbe0) -> 0x5c20 fde=[ 4714] │ │ │ │ + 0xfffffffffffee910 (offset: 0x2bc44) -> 0x5c44 fde=[ 4738] │ │ │ │ + 0xfffffffffffeea0c (offset: 0x2bd40) -> 0x5c6c fde=[ 4760] │ │ │ │ + 0xfffffffffffeeac4 (offset: 0x2bdf8) -> 0x5c94 fde=[ 4788] │ │ │ │ + 0xfffffffffffeebc0 (offset: 0x2bef4) -> 0x5cb8 fde=[ 47ac] │ │ │ │ + 0xfffffffffffeed5c (offset: 0x2c090) -> 0x5cdc fde=[ 47d0] │ │ │ │ + 0xfffffffffffeed90 (offset: 0x2c0c4) -> 0x5d00 fde=[ 47f4] │ │ │ │ + 0xfffffffffffeedac (offset: 0x2c0e0) -> 0x5d18 fde=[ 480c] │ │ │ │ + 0xfffffffffffeedd8 (offset: 0x2c10c) -> 0x5d30 fde=[ 4824] │ │ │ │ + 0xfffffffffffeeefc (offset: 0x2c230) -> 0x5d54 fde=[ 4848] │ │ │ │ + 0xfffffffffffef020 (offset: 0x2c354) -> 0x5d78 fde=[ 486c] │ │ │ │ + 0xfffffffffffef14c (offset: 0x2c480) -> 0x5dac fde=[ 48a0] │ │ │ │ + 0xfffffffffffef284 (offset: 0x2c5b8) -> 0x5de0 fde=[ 48d4] │ │ │ │ + 0xfffffffffffef3bc (offset: 0x2c6f0) -> 0x5e14 fde=[ 4908] │ │ │ │ + 0xfffffffffffef4f4 (offset: 0x2c828) -> 0x5e48 fde=[ 493c] │ │ │ │ + 0xfffffffffffef61c (offset: 0x2c950) -> 0x5e7c fde=[ 4970] │ │ │ │ + 0xfffffffffffef718 (offset: 0x2ca4c) -> 0x5eb0 fde=[ 49a4] │ │ │ │ + 0xfffffffffffef808 (offset: 0x2cb3c) -> 0x5ed4 fde=[ 49c8] │ │ │ │ + 0xfffffffffffef860 (offset: 0x2cb94) -> 0x5eec fde=[ 49e0] │ │ │ │ + 0xfffffffffffef8d0 (offset: 0x2cc04) -> 0x5f04 fde=[ 49f8] │ │ │ │ + 0xfffffffffffefaac (offset: 0x2cde0) -> 0x5f2c fde=[ 4a20] │ │ │ │ + 0xfffffffffffefb28 (offset: 0x2ce5c) -> 0x5f54 fde=[ 4a48] │ │ │ │ + 0xfffffffffffefb5c (offset: 0x2ce90) -> 0x5f70 fde=[ 4a64] │ │ │ │ + 0xfffffffffffefb98 (offset: 0x2cecc) -> 0x5f88 fde=[ 4a7c] │ │ │ │ + 0xfffffffffffefbd4 (offset: 0x2cf08) -> 0x5fa0 fde=[ 4a94] │ │ │ │ + 0xfffffffffffefc10 (offset: 0x2cf44) -> 0x5fb8 fde=[ 4aac] │ │ │ │ + 0xfffffffffffefcf0 (offset: 0x2d024) -> 0x5fdc fde=[ 4ad0] │ │ │ │ + 0xfffffffffffefd40 (offset: 0x2d074) -> 0x6000 fde=[ 4af4] │ │ │ │ + 0xfffffffffffefd5c (offset: 0x2d090) -> 0x6018 fde=[ 4b0c] │ │ │ │ + 0xfffffffffffefdd4 (offset: 0x2d108) -> 0x603c fde=[ 4b30] │ │ │ │ + 0xfffffffffffefe28 (offset: 0x2d15c) -> 0x6060 fde=[ 4b54] │ │ │ │ + 0xfffffffffffefe5c (offset: 0x2d190) -> 0x6084 fde=[ 4b78] │ │ │ │ + 0xfffffffffffefe98 (offset: 0x2d1cc) -> 0x60a8 fde=[ 4b9c] │ │ │ │ + 0xfffffffffffeff00 (offset: 0x2d234) -> 0x60c0 fde=[ 4bb4] │ │ │ │ + 0xfffffffffffeff64 (offset: 0x2d298) -> 0x60d8 fde=[ 4bcc] │ │ │ │ + 0xfffffffffffeffb0 (offset: 0x2d2e4) -> 0x60fc fde=[ 4bf0] │ │ │ │ + 0xffffffffffff0054 (offset: 0x2d388) -> 0x6120 fde=[ 4c14] │ │ │ │ + 0xffffffffffff00f8 (offset: 0x2d42c) -> 0x6144 fde=[ 4c38] │ │ │ │ + 0xffffffffffff01b8 (offset: 0x2d4ec) -> 0x615c fde=[ 4c50] │ │ │ │ + 0xffffffffffff0354 (offset: 0x2d688) -> 0x6180 fde=[ 4c74] │ │ │ │ + 0xffffffffffff03c8 (offset: 0x2d6fc) -> 0x6198 fde=[ 4c8c] │ │ │ │ + 0xffffffffffff0510 (offset: 0x2d844) -> 0x61bc fde=[ 4cb0] │ │ │ │ + 0xffffffffffff0534 (offset: 0x2d868) -> 0x61e0 fde=[ 4cd4] │ │ │ │ + 0xffffffffffff0674 (offset: 0x2d9a8) -> 0x6204 fde=[ 4cf8] │ │ │ │ + 0xffffffffffff07e8 (offset: 0x2db1c) -> 0x6228 fde=[ 4d1c] │ │ │ │ + 0xffffffffffff0864 (offset: 0x2db98) -> 0x624c fde=[ 4d40] │ │ │ │ + 0xffffffffffff0894 (offset: 0x2dbc8) -> 0x6270 fde=[ 4d64] │ │ │ │ + 0xffffffffffff08f0 (offset: 0x2dc24) -> 0x6294 fde=[ 4d88] │ │ │ │ + 0xffffffffffff0940 (offset: 0x2dc74) -> 0x62b8 fde=[ 4dac] │ │ │ │ + 0xffffffffffff0984 (offset: 0x2dcb8) -> 0x62dc fde=[ 4dd0] │ │ │ │ + 0xffffffffffff0a38 (offset: 0x2dd6c) -> 0x6300 fde=[ 4df4] │ │ │ │ + 0xffffffffffff0aec (offset: 0x2de20) -> 0x6324 fde=[ 4e18] │ │ │ │ + 0xffffffffffff0ba4 (offset: 0x2ded8) -> 0x633c fde=[ 4e30] │ │ │ │ + 0xffffffffffff0c50 (offset: 0x2df84) -> 0x6360 fde=[ 4e54] │ │ │ │ + 0xffffffffffff0cfc (offset: 0x2e030) -> 0x6384 fde=[ 4e78] │ │ │ │ + 0xffffffffffff0d88 (offset: 0x2e0bc) -> 0x63a8 fde=[ 4e9c] │ │ │ │ + 0xffffffffffff0e7c (offset: 0x2e1b0) -> 0x63cc fde=[ 4ec0] │ │ │ │ + 0xffffffffffff0f5c (offset: 0x2e290) -> 0x63f0 fde=[ 4ee4] │ │ │ │ + 0xffffffffffff103c (offset: 0x2e370) -> 0x6414 fde=[ 4f08] │ │ │ │ + 0xffffffffffff111c (offset: 0x2e450) -> 0x6438 fde=[ 4f2c] │ │ │ │ + 0xffffffffffff114c (offset: 0x2e480) -> 0x645c fde=[ 4f50] │ │ │ │ + 0xffffffffffff11d0 (offset: 0x2e504) -> 0x6480 fde=[ 4f74] │ │ │ │ + 0xffffffffffff12ac (offset: 0x2e5e0) -> 0x64a4 fde=[ 4f98] │ │ │ │ + 0xffffffffffff13e4 (offset: 0x2e718) -> 0x64c8 fde=[ 4fbc] │ │ │ │ + 0xffffffffffff24fc (offset: 0x2f830) -> 0x64f4 fde=[ 4fe8] │ │ │ │ + 0xffffffffffff256c (offset: 0x2f8a0) -> 0x650c fde=[ 5000] │ │ │ │ + 0xffffffffffff267c (offset: 0x2f9b0) -> 0x6524 fde=[ 5018] │ │ │ │ + 0xffffffffffff2750 (offset: 0x2fa84) -> 0x653c fde=[ 5030] │ │ │ │ + 0xffffffffffff3e34 (offset: 0x31168) -> 0x6564 fde=[ 5058] │ │ │ │ + 0xffffffffffff3fc0 (offset: 0x312f4) -> 0x6588 fde=[ 507c] │ │ │ │ + 0xffffffffffff40c4 (offset: 0x313f8) -> 0x65ac fde=[ 50a0] │ │ │ │ + 0xffffffffffff4150 (offset: 0x31484) -> 0x65d0 fde=[ 50c4] │ │ │ │ + 0xffffffffffff42e8 (offset: 0x3161c) -> 0x65f4 fde=[ 50e8] │ │ │ │ + 0xffffffffffff4374 (offset: 0x316a8) -> 0x6618 fde=[ 510c] │ │ │ │ + 0xffffffffffff4410 (offset: 0x31744) -> 0x663c fde=[ 5130] │ │ │ │ + 0xffffffffffff457c (offset: 0x318b0) -> 0x6660 fde=[ 5154] │ │ │ │ + 0xffffffffffff4638 (offset: 0x3196c) -> 0x6684 fde=[ 5178] │ │ │ │ + 0xffffffffffff469c (offset: 0x319d0) -> 0x66a8 fde=[ 519c] │ │ │ │ + 0xffffffffffff494c (offset: 0x31c80) -> 0x66cc fde=[ 51c0] │ │ │ │ + 0xffffffffffff4a04 (offset: 0x31d38) -> 0x66f0 fde=[ 51e4] │ │ │ │ + 0xffffffffffff4c54 (offset: 0x31f88) -> 0x671c fde=[ 5210] │ │ │ │ + 0xffffffffffff4cf8 (offset: 0x3202c) -> 0x6740 fde=[ 5234] │ │ │ │ + 0xffffffffffff4d68 (offset: 0x3209c) -> 0x6764 fde=[ 5258] │ │ │ │ + 0xffffffffffff4e54 (offset: 0x32188) -> 0x677c fde=[ 5270] │ │ │ │ + 0xffffffffffff4f60 (offset: 0x32294) -> 0x6794 fde=[ 5288] │ │ │ │ + 0xffffffffffff51f0 (offset: 0x32524) -> 0x67bc fde=[ 52b0] │ │ │ │ + 0xffffffffffff52d0 (offset: 0x32604) -> 0x67e4 fde=[ 52d8] │ │ │ │ + 0xffffffffffff5464 (offset: 0x32798) -> 0x6810 fde=[ 5304] │ │ │ │ + 0xffffffffffff5530 (offset: 0x32864) -> 0x6834 fde=[ 5328] │ │ │ │ + 0xffffffffffff56c8 (offset: 0x329fc) -> 0x6858 fde=[ 534c] │ │ │ │ + 0xffffffffffff5724 (offset: 0x32a58) -> 0x687c fde=[ 5370] │ │ │ │ + 0xffffffffffff588c (offset: 0x32bc0) -> 0x68a8 fde=[ 539c] │ │ │ │ + 0xffffffffffff5a40 (offset: 0x32d74) -> 0x68d0 fde=[ 53c4] │ │ │ │ + 0xffffffffffff5af0 (offset: 0x32e24) -> 0x68f4 fde=[ 53e8] │ │ │ │ + 0xffffffffffff5c08 (offset: 0x32f3c) -> 0x6918 fde=[ 540c] │ │ │ │ + 0xffffffffffff5c64 (offset: 0x32f98) -> 0x693c fde=[ 5430] │ │ │ │ + 0xffffffffffff5dbc (offset: 0x330f0) -> 0x6964 fde=[ 5458] │ │ │ │ + 0xffffffffffff5dd8 (offset: 0x3310c) -> 0x6988 fde=[ 547c] │ │ │ │ + 0xffffffffffff5dfc (offset: 0x33130) -> 0x69ac fde=[ 54a0] │ │ │ │ + 0xffffffffffff5ec0 (offset: 0x331f4) -> 0x69d0 fde=[ 54c4] │ │ │ │ + 0xffffffffffff5f3c (offset: 0x33270) -> 0x69f4 fde=[ 54e8] │ │ │ │ + 0xffffffffffff6470 (offset: 0x337a4) -> 0x6a10 fde=[ 5504] │ │ │ │ + 0xffffffffffff6f2c (offset: 0x34260) -> 0x6a4c fde=[ 5540] │ │ │ │ + 0xffffffffffff6fdc (offset: 0x34310) -> 0x6a70 fde=[ 5564] │ │ │ │ + 0xffffffffffff7014 (offset: 0x34348) -> 0x6a94 fde=[ 5588] │ │ │ │ + 0xffffffffffff70f0 (offset: 0x34424) -> 0x6ab8 fde=[ 55ac] │ │ │ │ + 0xffffffffffff7118 (offset: 0x3444c) -> 0x6adc fde=[ 55d0] │ │ │ │ + 0xffffffffffff7164 (offset: 0x34498) -> 0x6b00 fde=[ 55f4] │ │ │ │ + 0xffffffffffff72cc (offset: 0x34600) -> 0x6b24 fde=[ 5618] │ │ │ │ + 0xffffffffffff7308 (offset: 0x3463c) -> 0x6b48 fde=[ 563c] │ │ │ │ + 0xffffffffffff7464 (offset: 0x34798) -> 0x6b74 fde=[ 5668] │ │ │ │ + 0xffffffffffff753c (offset: 0x34870) -> 0x6b98 fde=[ 568c] │ │ │ │ + 0xffffffffffff769c (offset: 0x349d0) -> 0x6bc4 fde=[ 56b8] │ │ │ │ + 0xffffffffffff7808 (offset: 0x34b3c) -> 0x6bf0 fde=[ 56e4] │ │ │ │ + 0xffffffffffff78c4 (offset: 0x34bf8) -> 0x6c08 fde=[ 56fc] │ │ │ │ + 0xffffffffffff79c4 (offset: 0x34cf8) -> 0x6c2c fde=[ 5720] │ │ │ │ + 0xffffffffffff7aa8 (offset: 0x34ddc) -> 0x6c50 fde=[ 5744] │ │ │ │ + 0xffffffffffff7b9c (offset: 0x34ed0) -> 0x6c78 fde=[ 576c] │ │ │ │ + 0xffffffffffff7c1c (offset: 0x34f50) -> 0x6c9c fde=[ 5790] │ │ │ │ + 0xffffffffffff7c78 (offset: 0x34fac) -> 0x6cc0 fde=[ 57b4] │ │ │ │ + 0xffffffffffff7d74 (offset: 0x350a8) -> 0x6ce4 fde=[ 57d8] │ │ │ │ + 0xffffffffffff7eac (offset: 0x351e0) -> 0x6d08 fde=[ 57fc] │ │ │ │ + 0xffffffffffff7fe0 (offset: 0x35314) -> 0x6d2c fde=[ 5820] │ │ │ │ + 0xffffffffffff8150 (offset: 0x35484) -> 0x6d50 fde=[ 5844] │ │ │ │ + 0xffffffffffff8438 (offset: 0x3576c) -> 0x6d78 fde=[ 586c] │ │ │ │ + 0xffffffffffff8510 (offset: 0x35844) -> 0x6d9c fde=[ 5890] │ │ │ │ + 0xffffffffffff8600 (offset: 0x35934) -> 0x6dc0 fde=[ 58b4] │ │ │ │ + 0xffffffffffff86a4 (offset: 0x359d8) -> 0x6de4 fde=[ 58d8] │ │ │ │ + 0xffffffffffff8988 (offset: 0x35cbc) -> 0x6e0c fde=[ 5900] │ │ │ │ + 0xffffffffffff8a0c (offset: 0x35d40) -> 0x6e30 fde=[ 5924] │ │ │ │ + 0xffffffffffff8ac4 (offset: 0x35df8) -> 0x6e54 fde=[ 5948] │ │ │ │ + 0xffffffffffff8be0 (offset: 0x35f14) -> 0x6e78 fde=[ 596c] │ │ │ │ + 0xffffffffffff8ca0 (offset: 0x35fd4) -> 0x6e9c fde=[ 5990] │ │ │ │ + 0xffffffffffff8de0 (offset: 0x36114) -> 0x6ec0 fde=[ 59b4] │ │ │ │ + 0xffffffffffff8e04 (offset: 0x36138) -> 0x6ee4 fde=[ 59d8] │ │ │ │ + 0xffffffffffff8e60 (offset: 0x36194) -> 0x6f08 fde=[ 59fc] │ │ │ │ + 0xffffffffffff8ebc (offset: 0x361f0) -> 0x6f2c fde=[ 5a20] │ │ │ │ + 0xffffffffffff8f54 (offset: 0x36288) -> 0x6f50 fde=[ 5a44] │ │ │ │ + 0xffffffffffff8fe8 (offset: 0x3631c) -> 0x6f74 fde=[ 5a68] │ │ │ │ + 0xffffffffffff905c (offset: 0x36390) -> 0x6f98 fde=[ 5a8c] │ │ │ │ + 0xffffffffffff91c4 (offset: 0x364f8) -> 0x6fb0 fde=[ 5aa4] │ │ │ │ + 0xffffffffffff9350 (offset: 0x36684) -> 0x6fdc fde=[ 5ad0] │ │ │ │ + 0xffffffffffff93d4 (offset: 0x36708) -> 0x7004 fde=[ 5af8] │ │ │ │ + 0xffffffffffff9454 (offset: 0x36788) -> 0x7028 fde=[ 5b1c] │ │ │ │ + 0xffffffffffff9498 (offset: 0x367cc) -> 0x7040 fde=[ 5b34] │ │ │ │ + 0xffffffffffff95f8 (offset: 0x3692c) -> 0x7064 fde=[ 5b58] │ │ │ │ + 0xffffffffffff9784 (offset: 0x36ab8) -> 0x7088 fde=[ 5b7c] │ │ │ │ + 0xffffffffffff98ac (offset: 0x36be0) -> 0x70ac fde=[ 5ba0] │ │ │ │ + 0xffffffffffff9944 (offset: 0x36c78) -> 0x70d0 fde=[ 5bc4] │ │ │ │ + 0xffffffffffff9970 (offset: 0x36ca4) -> 0x70f4 fde=[ 5be8] │ │ │ │ + 0xffffffffffff9a14 (offset: 0x36d48) -> 0x7118 fde=[ 5c0c] │ │ │ │ + 0xffffffffffff9a94 (offset: 0x36dc8) -> 0x713c fde=[ 5c30] │ │ │ │ + 0xffffffffffff9acc (offset: 0x36e00) -> 0x7160 fde=[ 5c54] │ │ │ │ + 0xffffffffffff9c84 (offset: 0x36fb8) -> 0x7188 fde=[ 5c7c] │ │ │ │ + 0xffffffffffff9cd0 (offset: 0x37004) -> 0x71ac fde=[ 5ca0] │ │ │ │ + 0xffffffffffff9d54 (offset: 0x37088) -> 0x71d0 fde=[ 5cc4] │ │ │ │ + 0xffffffffffff9de0 (offset: 0x37114) -> 0x71f4 fde=[ 5ce8] │ │ │ │ + 0xffffffffffff9eb8 (offset: 0x371ec) -> 0x7218 fde=[ 5d0c] │ │ │ │ + 0xffffffffffff9f80 (offset: 0x372b4) -> 0x723c fde=[ 5d30] │ │ │ │ + 0xffffffffffffa0e4 (offset: 0x37418) -> 0x7260 fde=[ 5d54] │ │ │ │ + 0xffffffffffffa1f4 (offset: 0x37528) -> 0x7284 fde=[ 5d78] │ │ │ │ + 0xffffffffffffa21c (offset: 0x37550) -> 0x72a8 fde=[ 5d9c] │ │ │ │ + 0xffffffffffffa270 (offset: 0x375a4) -> 0x72cc fde=[ 5dc0] │ │ │ │ + 0xffffffffffffa2c4 (offset: 0x375f8) -> 0x72f0 fde=[ 5de4] │ │ │ │ + 0xffffffffffffa368 (offset: 0x3769c) -> 0x7314 fde=[ 5e08] │ │ │ │ + 0xffffffffffffa3b4 (offset: 0x376e8) -> 0x7338 fde=[ 5e2c] │ │ │ │ + 0xffffffffffffa400 (offset: 0x37734) -> 0x735c fde=[ 5e50] │ │ │ │ + 0xffffffffffffa458 (offset: 0x3778c) -> 0x7380 fde=[ 5e74] │ │ │ │ + 0xffffffffffffa4ac (offset: 0x377e0) -> 0x73a4 fde=[ 5e98] │ │ │ │ + 0xffffffffffffa600 (offset: 0x37934) -> 0x73d0 fde=[ 5ec4] │ │ │ │ + 0xffffffffffffa710 (offset: 0x37a44) -> 0x73f4 fde=[ 5ee8] │ │ │ │ + 0xffffffffffffa754 (offset: 0x37a88) -> 0x741c fde=[ 5f10] │ │ │ │ + 0xffffffffffffa880 (offset: 0x37bb4) -> 0x7440 fde=[ 5f34] │ │ │ │ + 0xffffffffffffa9c8 (offset: 0x37cfc) -> 0x7464 fde=[ 5f58] │ │ │ │ + 0xffffffffffffaac4 (offset: 0x37df8) -> 0x747c fde=[ 5f70] │ │ │ │ + 0xffffffffffffacf0 (offset: 0x38024) -> 0x74a0 fde=[ 5f94] │ │ │ │ + 0xffffffffffffaf9c (offset: 0x382d0) -> 0x74c4 fde=[ 5fb8] │ │ │ │ + 0xffffffffffffafbc (offset: 0x382f0) -> 0x74e8 fde=[ 5fdc] │ │ │ │ + 0xffffffffffffaff8 (offset: 0x3832c) -> 0x750c fde=[ 6000] │ │ │ │ + 0xffffffffffffb030 (offset: 0x38364) -> 0x7530 fde=[ 6024] │ │ │ │ │ │ │ │ Contents of the .eh_frame section: │ │ │ │ │ │ │ │ │ │ │ │ 00000000 0000000000000010 00000000 CIE │ │ │ │ Version: 1 │ │ │ │ Augmentation: "zR" │ │ │ │ @@ -6677,5132 +6677,5132 @@ │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ DW_CFA_advance_loc: 4 to 0000000000022520 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -0000338c 0000000000000028 00003390 FDE cie=00000000 pc=0000000000022524..00000000000228f4 │ │ │ │ +0000338c 0000000000000028 00003390 FDE cie=00000000 pc=0000000000022524..00000000000228e8 │ │ │ │ DW_CFA_advance_loc: 4 to 0000000000022528 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_advance_loc: 4 to 000000000002252c │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ DW_CFA_advance_loc: 12 to 0000000000022538 │ │ │ │ DW_CFA_def_cfa_offset: 18576 │ │ │ │ - DW_CFA_advance_loc1: 944 to 00000000000228e8 │ │ │ │ + DW_CFA_advance_loc1: 932 to 00000000000228dc │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000228ec │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000228e0 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000228f0 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000228e4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000033b8 0000000000000028 000033bc FDE cie=00000000 pc=00000000000228f4..0000000000022a80 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000228f8 │ │ │ │ +000033b8 0000000000000028 000033bc FDE cie=00000000 pc=00000000000228e8..0000000000022a74 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000228ec │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000228fc │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000228f0 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 8 to 0000000000022904 │ │ │ │ + DW_CFA_advance_loc: 8 to 00000000000228f8 │ │ │ │ DW_CFA_def_cfa_offset: 2112 │ │ │ │ - DW_CFA_advance_loc1: 368 to 0000000000022a74 │ │ │ │ + DW_CFA_advance_loc1: 368 to 0000000000022a68 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000022a78 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000022a6c │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000022a7c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000022a70 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000033e4 0000000000000020 000033e8 FDE cie=00000000 pc=0000000000022a80..0000000000022aec │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000022a84 │ │ │ │ +000033e4 0000000000000020 000033e8 FDE cie=00000000 pc=0000000000022a74..0000000000022ae0 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000022a78 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000022a88 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000022a7c │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 92 to 0000000000022ae4 │ │ │ │ + DW_CFA_advance_loc: 92 to 0000000000022ad8 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000022ae8 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000022adc │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003408 0000000000000014 0000340c FDE cie=00000000 pc=0000000000022aec..0000000000022b14 │ │ │ │ - DW_CFA_advance_loc: 8 to 0000000000022af4 │ │ │ │ +00003408 0000000000000014 0000340c FDE cie=00000000 pc=0000000000022ae0..0000000000022b08 │ │ │ │ + DW_CFA_advance_loc: 8 to 0000000000022ae8 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ - DW_CFA_advance_loc: 28 to 0000000000022b10 │ │ │ │ + DW_CFA_advance_loc: 28 to 0000000000022b04 │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003420 0000000000000024 00003424 FDE cie=00000000 pc=0000000000022b14..0000000000022d04 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000022b18 │ │ │ │ +00003420 0000000000000024 00003424 FDE cie=00000000 pc=0000000000022b08..0000000000022cf8 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000022b0c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000022b1c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000022b10 │ │ │ │ DW_CFA_def_cfa_offset: 96 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000022b20 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000022b14 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc: 8 to 0000000000022b28 │ │ │ │ + DW_CFA_advance_loc: 8 to 0000000000022b1c │ │ │ │ DW_CFA_offset: r19 (x19) at cfa-16 │ │ │ │ - DW_CFA_advance_loc1: 468 to 0000000000022cfc │ │ │ │ + DW_CFA_advance_loc1: 468 to 0000000000022cf0 │ │ │ │ DW_CFA_restore: r19 (x19) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000022d00 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000022cf4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003448 0000000000000020 0000344c FDE cie=00000000 pc=0000000000022d04..0000000000022d34 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000022d08 │ │ │ │ +00003448 0000000000000020 0000344c FDE cie=00000000 pc=0000000000022cf8..0000000000022d28 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000022cfc │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000022d0c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000022d00 │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc: 32 to 0000000000022d2c │ │ │ │ + DW_CFA_advance_loc: 32 to 0000000000022d20 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000022d30 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000022d24 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -0000346c 0000000000000020 00003470 FDE cie=00000000 pc=0000000000022d34..0000000000022d64 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000022d38 │ │ │ │ +0000346c 0000000000000020 00003470 FDE cie=00000000 pc=0000000000022d28..0000000000022d58 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000022d2c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000022d3c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000022d30 │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc: 32 to 0000000000022d5c │ │ │ │ + DW_CFA_advance_loc: 32 to 0000000000022d50 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000022d60 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000022d54 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003490 0000000000000014 00003494 FDE cie=00000000 pc=0000000000022d64..0000000000022d8c │ │ │ │ - DW_CFA_advance_loc: 8 to 0000000000022d6c │ │ │ │ +00003490 0000000000000014 00003494 FDE cie=00000000 pc=0000000000022d58..0000000000022d80 │ │ │ │ + DW_CFA_advance_loc: 8 to 0000000000022d60 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ - DW_CFA_advance_loc: 28 to 0000000000022d88 │ │ │ │ + DW_CFA_advance_loc: 28 to 0000000000022d7c │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000034a8 0000000000000028 000034ac FDE cie=00000000 pc=0000000000022d8c..0000000000023040 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000022d90 │ │ │ │ +000034a8 0000000000000028 000034ac FDE cie=00000000 pc=0000000000022d80..0000000000023034 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000022d84 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000022d94 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000022d88 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 8 to 0000000000022d9c │ │ │ │ + DW_CFA_advance_loc: 8 to 0000000000022d90 │ │ │ │ DW_CFA_def_cfa_offset: 2096 │ │ │ │ - DW_CFA_advance_loc1: 664 to 0000000000023034 │ │ │ │ + DW_CFA_advance_loc1: 664 to 0000000000023028 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000023038 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002302c │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002303c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000023030 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000034d4 0000000000000024 000034d8 FDE cie=00000000 pc=0000000000023040..0000000000023114 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000023044 │ │ │ │ +000034d4 0000000000000024 000034d8 FDE cie=00000000 pc=0000000000023034..0000000000023108 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000023038 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000023048 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002303c │ │ │ │ DW_CFA_def_cfa_offset: 64 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-64 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-56 │ │ │ │ - DW_CFA_advance_loc: 8 to 0000000000023050 │ │ │ │ + DW_CFA_advance_loc: 8 to 0000000000023044 │ │ │ │ DW_CFA_offset: r19 (x19) at cfa-48 │ │ │ │ - DW_CFA_advance_loc: 188 to 000000000002310c │ │ │ │ + DW_CFA_advance_loc: 188 to 0000000000023100 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r19 (x19) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000023110 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000023104 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000034fc 0000000000000020 00003500 FDE cie=00000000 pc=0000000000023114..00000000000231f0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000023118 │ │ │ │ +000034fc 0000000000000020 00003500 FDE cie=00000000 pc=0000000000023108..00000000000231e4 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002310c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002311c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000023110 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 204 to 00000000000231e8 │ │ │ │ + DW_CFA_advance_loc: 204 to 00000000000231dc │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000231ec │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000231e0 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003520 0000000000000028 00003524 FDE cie=00000000 pc=00000000000231f0..00000000000234a8 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000231f4 │ │ │ │ +00003520 0000000000000028 00003524 FDE cie=00000000 pc=00000000000231e4..000000000002349c │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000231e8 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000231f8 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000231ec │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 12 to 0000000000023204 │ │ │ │ + DW_CFA_advance_loc: 12 to 00000000000231f8 │ │ │ │ DW_CFA_def_cfa_offset: 4320 │ │ │ │ - DW_CFA_advance_loc1: 664 to 000000000002349c │ │ │ │ + DW_CFA_advance_loc1: 664 to 0000000000023490 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000234a0 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000023494 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000234a4 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000023498 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -0000354c 0000000000000020 00003550 FDE cie=00000000 pc=00000000000234a8..00000000000234ec │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000234ac │ │ │ │ +0000354c 0000000000000020 00003550 FDE cie=00000000 pc=000000000002349c..00000000000234e0 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000234a0 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000234b0 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000234a4 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 52 to 00000000000234e4 │ │ │ │ + DW_CFA_advance_loc: 52 to 00000000000234d8 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000234e8 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000234dc │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003570 0000000000000020 00003574 FDE cie=00000000 pc=00000000000234ec..0000000000023854 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000234f0 │ │ │ │ +00003570 0000000000000020 00003574 FDE cie=00000000 pc=00000000000234e0..0000000000023848 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000234e4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000234f4 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000234e8 │ │ │ │ DW_CFA_def_cfa_offset: 96 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000234f8 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000234ec │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc1: 852 to 000000000002384c │ │ │ │ + DW_CFA_advance_loc1: 852 to 0000000000023840 │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000023850 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000023844 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003594 0000000000000020 00003598 FDE cie=00000000 pc=0000000000023854..0000000000023c10 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000023858 │ │ │ │ +00003594 0000000000000020 00003598 FDE cie=00000000 pc=0000000000023848..0000000000023c04 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002384c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002385c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000023850 │ │ │ │ DW_CFA_def_cfa_offset: 80 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000023860 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000023854 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc1: 936 to 0000000000023c08 │ │ │ │ + DW_CFA_advance_loc1: 936 to 0000000000023bfc │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000023c0c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000023c00 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000035b8 0000000000000020 000035bc FDE cie=00000000 pc=0000000000023c10..0000000000023c98 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000023c14 │ │ │ │ +000035b8 0000000000000020 000035bc FDE cie=00000000 pc=0000000000023c04..0000000000023c8c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000023c08 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000023c18 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000023c0c │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc: 120 to 0000000000023c90 │ │ │ │ + DW_CFA_advance_loc: 120 to 0000000000023c84 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000023c94 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000023c88 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000035dc 0000000000000014 000035e0 FDE cie=00000000 pc=0000000000023c98..0000000000023d24 │ │ │ │ - DW_CFA_advance_loc: 8 to 0000000000023ca0 │ │ │ │ +000035dc 0000000000000014 000035e0 FDE cie=00000000 pc=0000000000023c8c..0000000000023d18 │ │ │ │ + DW_CFA_advance_loc: 8 to 0000000000023c94 │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ - DW_CFA_advance_loc: 128 to 0000000000023d20 │ │ │ │ + DW_CFA_advance_loc: 128 to 0000000000023d14 │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000035f4 0000000000000014 000035f8 FDE cie=00000000 pc=0000000000023d24..0000000000023d4c │ │ │ │ - DW_CFA_advance_loc: 8 to 0000000000023d2c │ │ │ │ +000035f4 0000000000000014 000035f8 FDE cie=00000000 pc=0000000000023d18..0000000000023d40 │ │ │ │ + DW_CFA_advance_loc: 8 to 0000000000023d20 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ - DW_CFA_advance_loc: 28 to 0000000000023d48 │ │ │ │ + DW_CFA_advance_loc: 28 to 0000000000023d3c │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -0000360c 0000000000000014 00003610 FDE cie=00000000 pc=0000000000023d4c..0000000000023d74 │ │ │ │ - DW_CFA_advance_loc: 8 to 0000000000023d54 │ │ │ │ +0000360c 0000000000000014 00003610 FDE cie=00000000 pc=0000000000023d40..0000000000023d68 │ │ │ │ + DW_CFA_advance_loc: 8 to 0000000000023d48 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ - DW_CFA_advance_loc: 28 to 0000000000023d70 │ │ │ │ + DW_CFA_advance_loc: 28 to 0000000000023d64 │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003624 0000000000000020 00003628 FDE cie=00000000 pc=0000000000023d74..0000000000023dd0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000023d78 │ │ │ │ +00003624 0000000000000020 00003628 FDE cie=00000000 pc=0000000000023d68..0000000000023dc4 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000023d6c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000023d7c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000023d70 │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc: 76 to 0000000000023dc8 │ │ │ │ + DW_CFA_advance_loc: 76 to 0000000000023dbc │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000023dcc │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000023dc0 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003648 0000000000000020 0000364c FDE cie=00000000 pc=0000000000023dd0..0000000000023e94 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000023dd4 │ │ │ │ +00003648 0000000000000020 0000364c FDE cie=00000000 pc=0000000000023dc4..0000000000023e88 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000023dc8 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000023dd8 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000023dcc │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 180 to 0000000000023e8c │ │ │ │ + DW_CFA_advance_loc: 180 to 0000000000023e80 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000023e90 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000023e84 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -0000366c 0000000000000020 00003670 FDE cie=00000000 pc=0000000000023e94..0000000000024110 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000023e98 │ │ │ │ +0000366c 0000000000000020 00003670 FDE cie=00000000 pc=0000000000023e88..0000000000024104 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000023e8c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000023e9c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000023e90 │ │ │ │ DW_CFA_def_cfa_offset: 64 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-64 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-56 │ │ │ │ - DW_CFA_advance_loc1: 620 to 0000000000024108 │ │ │ │ + DW_CFA_advance_loc1: 620 to 00000000000240fc │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002410c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000024100 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003690 0000000000000024 00003694 FDE cie=00000000 pc=0000000000024110..0000000000024368 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000024114 │ │ │ │ +00003690 0000000000000024 00003694 FDE cie=00000000 pc=0000000000024104..000000000002435c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000024108 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000024118 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002410c │ │ │ │ DW_CFA_def_cfa_offset: 144 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002411c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000024110 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc: 8 to 0000000000024124 │ │ │ │ + DW_CFA_advance_loc: 8 to 0000000000024118 │ │ │ │ DW_CFA_offset: r19 (x19) at cfa-16 │ │ │ │ - DW_CFA_advance_loc1: 572 to 0000000000024360 │ │ │ │ + DW_CFA_advance_loc1: 572 to 0000000000024354 │ │ │ │ DW_CFA_restore: r19 (x19) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000024364 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000024358 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ │ │ │ │ -000036b8 0000000000000020 000036bc FDE cie=00000000 pc=0000000000024368..0000000000024460 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002436c │ │ │ │ +000036b8 0000000000000020 000036bc FDE cie=00000000 pc=000000000002435c..0000000000024454 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000024360 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000024370 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000024364 │ │ │ │ DW_CFA_def_cfa_offset: 288 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000024374 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000024368 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-192 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-184 │ │ │ │ - DW_CFA_advance_loc: 228 to 0000000000024458 │ │ │ │ + DW_CFA_advance_loc: 228 to 000000000002444c │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002445c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000024450 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000036dc 0000000000000020 000036e0 FDE cie=00000000 pc=0000000000024460..0000000000024510 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000024464 │ │ │ │ +000036dc 0000000000000020 000036e0 FDE cie=00000000 pc=0000000000024454..0000000000024504 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000024458 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000024468 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002445c │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 160 to 0000000000024508 │ │ │ │ + DW_CFA_advance_loc: 160 to 00000000000244fc │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002450c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000024500 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003700 0000000000000014 00003704 FDE cie=00000000 pc=0000000000024510..000000000002455c │ │ │ │ - DW_CFA_advance_loc: 8 to 0000000000024518 │ │ │ │ +00003700 0000000000000014 00003704 FDE cie=00000000 pc=0000000000024504..0000000000024550 │ │ │ │ + DW_CFA_advance_loc: 8 to 000000000002450c │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ - DW_CFA_advance_loc: 64 to 0000000000024558 │ │ │ │ + DW_CFA_advance_loc: 64 to 000000000002454c │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003718 0000000000000014 0000371c FDE cie=00000000 pc=000000000002455c..0000000000024584 │ │ │ │ - DW_CFA_advance_loc: 8 to 0000000000024564 │ │ │ │ +00003718 0000000000000014 0000371c FDE cie=00000000 pc=0000000000024550..0000000000024578 │ │ │ │ + DW_CFA_advance_loc: 8 to 0000000000024558 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ - DW_CFA_advance_loc: 28 to 0000000000024580 │ │ │ │ + DW_CFA_advance_loc: 28 to 0000000000024574 │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003730 0000000000000014 00003734 FDE cie=00000000 pc=0000000000024584..00000000000245c4 │ │ │ │ - DW_CFA_advance_loc: 8 to 000000000002458c │ │ │ │ +00003730 0000000000000014 00003734 FDE cie=00000000 pc=0000000000024578..00000000000245b8 │ │ │ │ + DW_CFA_advance_loc: 8 to 0000000000024580 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ - DW_CFA_advance_loc: 52 to 00000000000245c0 │ │ │ │ + DW_CFA_advance_loc: 52 to 00000000000245b4 │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003748 0000000000000024 0000374c FDE cie=00000000 pc=00000000000245c4..00000000000246ac │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000245c8 │ │ │ │ +00003748 0000000000000024 0000374c FDE cie=00000000 pc=00000000000245b8..00000000000246a0 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000245bc │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000245cc │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000245c0 │ │ │ │ DW_CFA_def_cfa_offset: 64 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-64 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-56 │ │ │ │ - DW_CFA_advance_loc: 216 to 00000000000246a4 │ │ │ │ + DW_CFA_advance_loc: 216 to 0000000000024698 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000246a8 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002469c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003770 0000000000000020 00003774 FDE cie=00000000 pc=00000000000246ac..000000000002474c │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000246b0 │ │ │ │ +00003770 0000000000000020 00003774 FDE cie=00000000 pc=00000000000246a0..0000000000024740 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000246a4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000246b4 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000246a8 │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc: 144 to 0000000000024744 │ │ │ │ + DW_CFA_advance_loc: 144 to 0000000000024738 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000024748 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002473c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003794 0000000000000020 00003798 FDE cie=00000000 pc=000000000002474c..000000000002477c │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000024750 │ │ │ │ +00003794 0000000000000020 00003798 FDE cie=00000000 pc=0000000000024740..0000000000024770 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000024744 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000024754 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000024748 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 32 to 0000000000024774 │ │ │ │ + DW_CFA_advance_loc: 32 to 0000000000024768 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000024778 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002476c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000037b8 0000000000000020 000037bc FDE cie=00000000 pc=000000000002477c..000000000002482c │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000024780 │ │ │ │ +000037b8 0000000000000020 000037bc FDE cie=00000000 pc=0000000000024770..0000000000024820 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000024774 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000024784 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000024778 │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc: 160 to 0000000000024824 │ │ │ │ + DW_CFA_advance_loc: 160 to 0000000000024818 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000024828 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002481c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000037dc 0000000000000020 000037e0 FDE cie=00000000 pc=000000000002482c..0000000000024950 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000024830 │ │ │ │ +000037dc 0000000000000020 000037e0 FDE cie=00000000 pc=0000000000024820..0000000000024944 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000024824 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000024834 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000024828 │ │ │ │ DW_CFA_def_cfa_offset: 80 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000024838 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002482c │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc1: 272 to 0000000000024948 │ │ │ │ + DW_CFA_advance_loc1: 272 to 000000000002493c │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002494c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000024940 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003800 0000000000000020 00003804 FDE cie=00000000 pc=0000000000024950..0000000000024a08 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000024954 │ │ │ │ +00003800 0000000000000020 00003804 FDE cie=00000000 pc=0000000000024944..00000000000249fc │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000024948 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000024958 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002494c │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 168 to 0000000000024a00 │ │ │ │ + DW_CFA_advance_loc: 168 to 00000000000249f4 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000024a04 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000249f8 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003824 0000000000000020 00003828 FDE cie=00000000 pc=0000000000024a08..0000000000024aa4 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000024a0c │ │ │ │ +00003824 0000000000000020 00003828 FDE cie=00000000 pc=00000000000249fc..0000000000024a98 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000024a00 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000024a10 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000024a04 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 140 to 0000000000024a9c │ │ │ │ + DW_CFA_advance_loc: 140 to 0000000000024a90 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000024aa0 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000024a94 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003848 0000000000000014 0000384c FDE cie=00000000 pc=0000000000024aa4..0000000000024b18 │ │ │ │ - DW_CFA_advance_loc: 8 to 0000000000024aac │ │ │ │ +00003848 0000000000000014 0000384c FDE cie=00000000 pc=0000000000024a98..0000000000024b0c │ │ │ │ + DW_CFA_advance_loc: 8 to 0000000000024aa0 │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ - DW_CFA_advance_loc: 104 to 0000000000024b14 │ │ │ │ + DW_CFA_advance_loc: 104 to 0000000000024b08 │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003860 0000000000000014 00003864 FDE cie=00000000 pc=0000000000024b18..0000000000024b84 │ │ │ │ - DW_CFA_advance_loc: 8 to 0000000000024b20 │ │ │ │ +00003860 0000000000000014 00003864 FDE cie=00000000 pc=0000000000024b0c..0000000000024b78 │ │ │ │ + DW_CFA_advance_loc: 8 to 0000000000024b14 │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ - DW_CFA_advance_loc: 96 to 0000000000024b80 │ │ │ │ + DW_CFA_advance_loc: 96 to 0000000000024b74 │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003878 0000000000000038 0000387c FDE cie=00000000 pc=0000000000024b84..0000000000024ef4 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000024b88 │ │ │ │ +00003878 0000000000000038 0000387c FDE cie=00000000 pc=0000000000024b78..0000000000024ee8 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000024b7c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000024b8c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000024b80 │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc: 12 to 0000000000024b98 │ │ │ │ + DW_CFA_advance_loc: 12 to 0000000000024b8c │ │ │ │ DW_CFA_def_cfa_offset: 65568 │ │ │ │ DW_CFA_offset: r19 (x19) at cfa-16 │ │ │ │ DW_CFA_offset: r20 (x20) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 12 to 0000000000024ba4 │ │ │ │ + DW_CFA_advance_loc: 12 to 0000000000024b98 │ │ │ │ DW_CFA_def_cfa_offset: 69840 │ │ │ │ - DW_CFA_advance_loc1: 828 to 0000000000024ee0 │ │ │ │ + DW_CFA_advance_loc1: 828 to 0000000000024ed4 │ │ │ │ DW_CFA_def_cfa_offset: 69664 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000024ee4 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000024ed8 │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ - DW_CFA_advance_loc: 8 to 0000000000024eec │ │ │ │ + DW_CFA_advance_loc: 8 to 0000000000024ee0 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r19 (x19) │ │ │ │ DW_CFA_restore: r20 (x20) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000024ef0 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000024ee4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000038b4 0000000000000020 000038b8 FDE cie=00000000 pc=0000000000024ef4..0000000000025014 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000024ef8 │ │ │ │ +000038b4 0000000000000020 000038b8 FDE cie=00000000 pc=0000000000024ee8..0000000000025008 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000024eec │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000024efc │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000024ef0 │ │ │ │ DW_CFA_def_cfa_offset: 288 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000024f00 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000024ef4 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-192 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-184 │ │ │ │ - DW_CFA_advance_loc1: 268 to 000000000002500c │ │ │ │ + DW_CFA_advance_loc1: 268 to 0000000000025000 │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000025010 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000025004 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ │ │ │ │ -000038d8 0000000000000024 000038dc FDE cie=00000000 pc=0000000000025014..00000000000250a4 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000025018 │ │ │ │ +000038d8 0000000000000024 000038dc FDE cie=00000000 pc=0000000000025008..0000000000025098 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002500c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002501c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000025010 │ │ │ │ DW_CFA_def_cfa_offset: 96 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-96 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-88 │ │ │ │ - DW_CFA_advance_loc: 8 to 0000000000025024 │ │ │ │ + DW_CFA_advance_loc: 8 to 0000000000025018 │ │ │ │ DW_CFA_offset: r19 (x19) at cfa-80 │ │ │ │ - DW_CFA_advance_loc: 120 to 000000000002509c │ │ │ │ + DW_CFA_advance_loc: 120 to 0000000000025090 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r19 (x19) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000250a0 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000025094 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003900 0000000000000020 00003904 FDE cie=00000000 pc=00000000000250a4..00000000000251b0 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000250a8 │ │ │ │ +00003900 0000000000000020 00003904 FDE cie=00000000 pc=0000000000025098..00000000000251a4 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002509c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000250ac │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000250a0 │ │ │ │ DW_CFA_def_cfa_offset: 288 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000250b0 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000250a4 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-192 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-184 │ │ │ │ - DW_CFA_advance_loc: 248 to 00000000000251a8 │ │ │ │ + DW_CFA_advance_loc: 248 to 000000000002519c │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000251ac │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000251a0 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003924 0000000000000020 00003928 FDE cie=00000000 pc=00000000000251b0..00000000000252bc │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000251b4 │ │ │ │ +00003924 0000000000000020 00003928 FDE cie=00000000 pc=00000000000251a4..00000000000252b0 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000251a8 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000251b8 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000251ac │ │ │ │ DW_CFA_def_cfa_offset: 288 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000251bc │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000251b0 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-192 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-184 │ │ │ │ - DW_CFA_advance_loc: 248 to 00000000000252b4 │ │ │ │ + DW_CFA_advance_loc: 248 to 00000000000252a8 │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000252b8 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000252ac │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003948 0000000000000018 0000394c FDE cie=00000000 pc=00000000000252bc..00000000000253c4 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000252c0 │ │ │ │ +00003948 0000000000000018 0000394c FDE cie=00000000 pc=00000000000252b0..00000000000253b8 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000252b4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000252c4 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000252b8 │ │ │ │ DW_CFA_def_cfa_offset: 304 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000252c8 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000252bc │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-208 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-200 │ │ │ │ │ │ │ │ -00003964 0000000000000020 00003968 FDE cie=00000000 pc=00000000000253c4..0000000000025420 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000253c8 │ │ │ │ +00003964 0000000000000020 00003968 FDE cie=00000000 pc=00000000000253b8..0000000000025414 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000253bc │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000253cc │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000253c0 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 76 to 0000000000025418 │ │ │ │ + DW_CFA_advance_loc: 76 to 000000000002540c │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002541c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000025410 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003988 0000000000000020 0000398c FDE cie=00000000 pc=0000000000025420..00000000000254cc │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000025424 │ │ │ │ +00003988 0000000000000020 0000398c FDE cie=00000000 pc=0000000000025414..00000000000254c0 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000025418 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000025428 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002541c │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc: 156 to 00000000000254c4 │ │ │ │ + DW_CFA_advance_loc: 156 to 00000000000254b8 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000254c8 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000254bc │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000039ac 0000000000000024 000039b0 FDE cie=00000000 pc=00000000000254cc..000000000002553c │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000254d0 │ │ │ │ +000039ac 0000000000000024 000039b0 FDE cie=00000000 pc=00000000000254c0..0000000000025530 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000254c4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000254d4 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000254c8 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 8 to 00000000000254dc │ │ │ │ + DW_CFA_advance_loc: 8 to 00000000000254d0 │ │ │ │ DW_CFA_offset: r19 (x19) at cfa-32 │ │ │ │ - DW_CFA_advance_loc: 88 to 0000000000025534 │ │ │ │ + DW_CFA_advance_loc: 88 to 0000000000025528 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r19 (x19) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000025538 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002552c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000039d4 0000000000000020 000039d8 FDE cie=00000000 pc=000000000002553c..000000000002558c │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000025540 │ │ │ │ +000039d4 0000000000000020 000039d8 FDE cie=00000000 pc=0000000000025530..0000000000025580 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000025534 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000025544 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000025538 │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc: 64 to 0000000000025584 │ │ │ │ + DW_CFA_advance_loc: 64 to 0000000000025578 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000025588 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002557c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000039f8 0000000000000020 000039fc FDE cie=00000000 pc=000000000002558c..00000000000255b4 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000025590 │ │ │ │ +000039f8 0000000000000020 000039fc FDE cie=00000000 pc=0000000000025580..00000000000255a8 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000025584 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000025594 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000025588 │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc: 24 to 00000000000255ac │ │ │ │ + DW_CFA_advance_loc: 24 to 00000000000255a0 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000255b0 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000255a4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003a1c 0000000000000014 00003a20 FDE cie=00000000 pc=00000000000255b4..00000000000255dc │ │ │ │ - DW_CFA_advance_loc: 8 to 00000000000255bc │ │ │ │ +00003a1c 0000000000000014 00003a20 FDE cie=00000000 pc=00000000000255a8..00000000000255d0 │ │ │ │ + DW_CFA_advance_loc: 8 to 00000000000255b0 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ - DW_CFA_advance_loc: 28 to 00000000000255d8 │ │ │ │ + DW_CFA_advance_loc: 28 to 00000000000255cc │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003a34 0000000000000014 00003a38 FDE cie=00000000 pc=00000000000255dc..000000000002560c │ │ │ │ - DW_CFA_advance_loc: 8 to 00000000000255e4 │ │ │ │ +00003a34 0000000000000014 00003a38 FDE cie=00000000 pc=00000000000255d0..0000000000025600 │ │ │ │ + DW_CFA_advance_loc: 8 to 00000000000255d8 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ - DW_CFA_advance_loc: 36 to 0000000000025608 │ │ │ │ + DW_CFA_advance_loc: 36 to 00000000000255fc │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003a4c 0000000000000014 00003a50 FDE cie=00000000 pc=000000000002560c..0000000000025634 │ │ │ │ - DW_CFA_advance_loc: 8 to 0000000000025614 │ │ │ │ +00003a4c 0000000000000014 00003a50 FDE cie=00000000 pc=0000000000025600..0000000000025628 │ │ │ │ + DW_CFA_advance_loc: 8 to 0000000000025608 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ - DW_CFA_advance_loc: 28 to 0000000000025630 │ │ │ │ + DW_CFA_advance_loc: 28 to 0000000000025624 │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003a64 0000000000000020 00003a68 FDE cie=00000000 pc=0000000000025634..000000000002565c │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000025638 │ │ │ │ +00003a64 0000000000000020 00003a68 FDE cie=00000000 pc=0000000000025628..0000000000025650 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002562c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002563c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000025630 │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc: 24 to 0000000000025654 │ │ │ │ + DW_CFA_advance_loc: 24 to 0000000000025648 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000025658 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002564c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003a88 0000000000000020 00003a8c FDE cie=00000000 pc=000000000002565c..00000000000256a0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000025660 │ │ │ │ +00003a88 0000000000000020 00003a8c FDE cie=00000000 pc=0000000000025650..0000000000025694 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000025654 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000025664 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000025658 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 52 to 0000000000025698 │ │ │ │ + DW_CFA_advance_loc: 52 to 000000000002568c │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002569c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000025690 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003aac 0000000000000020 00003ab0 FDE cie=00000000 pc=00000000000256a0..00000000000256c0 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000256a4 │ │ │ │ +00003aac 0000000000000020 00003ab0 FDE cie=00000000 pc=0000000000025694..00000000000256b4 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000025698 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000256a8 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002569c │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 16 to 00000000000256b8 │ │ │ │ + DW_CFA_advance_loc: 16 to 00000000000256ac │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000256bc │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000256b0 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003ad0 0000000000000028 00003ad4 FDE cie=00000000 pc=00000000000256c0..0000000000025ab0 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000256c4 │ │ │ │ +00003ad0 0000000000000028 00003ad4 FDE cie=00000000 pc=00000000000256b4..0000000000025aa4 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000256b8 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000256c8 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000256bc │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc: 16 to 00000000000256d8 │ │ │ │ + DW_CFA_advance_loc: 16 to 00000000000256cc │ │ │ │ DW_CFA_def_cfa_offset: 4160 │ │ │ │ DW_CFA_offset: r19 (x19) at cfa-16 │ │ │ │ - DW_CFA_advance_loc1: 968 to 0000000000025aa0 │ │ │ │ + DW_CFA_advance_loc1: 968 to 0000000000025a94 │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ - DW_CFA_advance_loc: 8 to 0000000000025aa8 │ │ │ │ + DW_CFA_advance_loc: 8 to 0000000000025a9c │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r19 (x19) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000025aac │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000025aa0 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ │ │ │ │ -00003afc 0000000000000028 00003b00 FDE cie=00000000 pc=0000000000025ab0..0000000000025c78 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000025ab4 │ │ │ │ +00003afc 0000000000000028 00003b00 FDE cie=00000000 pc=0000000000025aa4..0000000000025c6c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000025aa8 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000025ab8 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000025aac │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc: 16 to 0000000000025ac8 │ │ │ │ + DW_CFA_advance_loc: 16 to 0000000000025abc │ │ │ │ DW_CFA_def_cfa_offset: 4288 │ │ │ │ DW_CFA_offset: r19 (x19) at cfa-16 │ │ │ │ - DW_CFA_advance_loc1: 416 to 0000000000025c68 │ │ │ │ + DW_CFA_advance_loc1: 416 to 0000000000025c5c │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ - DW_CFA_advance_loc: 8 to 0000000000025c70 │ │ │ │ + DW_CFA_advance_loc: 8 to 0000000000025c64 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r19 (x19) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000025c74 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000025c68 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ │ │ │ │ -00003b28 0000000000000020 00003b2c FDE cie=00000000 pc=0000000000025c78..0000000000025cac │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000025c7c │ │ │ │ +00003b28 0000000000000020 00003b2c FDE cie=00000000 pc=0000000000025c6c..0000000000025ca0 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000025c70 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000025c80 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000025c74 │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc: 36 to 0000000000025ca4 │ │ │ │ + DW_CFA_advance_loc: 36 to 0000000000025c98 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000025ca8 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000025c9c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003b4c 0000000000000014 00003b50 FDE cie=00000000 pc=0000000000025cac..0000000000025cd4 │ │ │ │ - DW_CFA_advance_loc: 8 to 0000000000025cb4 │ │ │ │ +00003b4c 0000000000000014 00003b50 FDE cie=00000000 pc=0000000000025ca0..0000000000025cc8 │ │ │ │ + DW_CFA_advance_loc: 8 to 0000000000025ca8 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ - DW_CFA_advance_loc: 28 to 0000000000025cd0 │ │ │ │ + DW_CFA_advance_loc: 28 to 0000000000025cc4 │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003b64 0000000000000024 00003b68 FDE cie=00000000 pc=0000000000025cd4..0000000000025da0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000025cd8 │ │ │ │ +00003b64 0000000000000024 00003b68 FDE cie=00000000 pc=0000000000025cc8..0000000000025d94 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000025ccc │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000025cdc │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000025cd0 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 12 to 0000000000025ce8 │ │ │ │ + DW_CFA_advance_loc: 12 to 0000000000025cdc │ │ │ │ DW_CFA_def_cfa_offset: 4144 │ │ │ │ - DW_CFA_advance_loc: 172 to 0000000000025d94 │ │ │ │ + DW_CFA_advance_loc: 172 to 0000000000025d88 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000025d98 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000025d8c │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000025d9c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000025d90 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ │ │ │ │ -00003b8c 0000000000000020 00003b90 FDE cie=00000000 pc=0000000000025da0..0000000000025df0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000025da4 │ │ │ │ +00003b8c 0000000000000020 00003b90 FDE cie=00000000 pc=0000000000025d94..0000000000025de4 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000025d98 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000025da8 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000025d9c │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 64 to 0000000000025de8 │ │ │ │ + DW_CFA_advance_loc: 64 to 0000000000025ddc │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000025dec │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000025de0 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003bb0 0000000000000020 00003bb4 FDE cie=00000000 pc=0000000000025df0..0000000000025e2c │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000025df4 │ │ │ │ +00003bb0 0000000000000020 00003bb4 FDE cie=00000000 pc=0000000000025de4..0000000000025e20 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000025de8 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000025df8 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000025dec │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc: 44 to 0000000000025e24 │ │ │ │ + DW_CFA_advance_loc: 44 to 0000000000025e18 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000025e28 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000025e1c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003bd4 0000000000000020 00003bd8 FDE cie=00000000 pc=0000000000025e2c..0000000000025e68 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000025e30 │ │ │ │ +00003bd4 0000000000000020 00003bd8 FDE cie=00000000 pc=0000000000025e20..0000000000025e5c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000025e24 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000025e34 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000025e28 │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc: 44 to 0000000000025e60 │ │ │ │ + DW_CFA_advance_loc: 44 to 0000000000025e54 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000025e64 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000025e58 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003bf8 0000000000000020 00003bfc FDE cie=00000000 pc=0000000000025e68..0000000000025f34 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000025e6c │ │ │ │ +00003bf8 0000000000000020 00003bfc FDE cie=00000000 pc=0000000000025e5c..0000000000025f28 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000025e60 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000025e70 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000025e64 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 188 to 0000000000025f2c │ │ │ │ + DW_CFA_advance_loc: 188 to 0000000000025f20 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000025f30 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000025f24 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003c1c 0000000000000020 00003c20 FDE cie=00000000 pc=0000000000025f34..0000000000025fd0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000025f38 │ │ │ │ +00003c1c 0000000000000020 00003c20 FDE cie=00000000 pc=0000000000025f28..0000000000025fc4 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000025f2c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000025f3c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000025f30 │ │ │ │ DW_CFA_def_cfa_offset: 304 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000025f40 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000025f34 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 136 to 0000000000025fc8 │ │ │ │ + DW_CFA_advance_loc: 136 to 0000000000025fbc │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000025fcc │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000025fc0 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003c40 0000000000000020 00003c44 FDE cie=00000000 pc=0000000000025fd0..00000000000260a4 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000025fd4 │ │ │ │ +00003c40 0000000000000020 00003c44 FDE cie=00000000 pc=0000000000025fc4..0000000000026098 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000025fc8 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000025fd8 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000025fcc │ │ │ │ DW_CFA_def_cfa_offset: 64 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-64 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-56 │ │ │ │ - DW_CFA_advance_loc: 196 to 000000000002609c │ │ │ │ + DW_CFA_advance_loc: 196 to 0000000000026090 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000260a0 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000026094 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003c64 0000000000000020 00003c68 FDE cie=00000000 pc=00000000000260a4..0000000000026178 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000260a8 │ │ │ │ +00003c64 0000000000000020 00003c68 FDE cie=00000000 pc=0000000000026098..000000000002616c │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002609c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000260ac │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000260a0 │ │ │ │ DW_CFA_def_cfa_offset: 64 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-64 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-56 │ │ │ │ - DW_CFA_advance_loc: 196 to 0000000000026170 │ │ │ │ + DW_CFA_advance_loc: 196 to 0000000000026164 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000026174 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000026168 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003c88 0000000000000020 00003c8c FDE cie=00000000 pc=0000000000026178..0000000000026288 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002617c │ │ │ │ +00003c88 0000000000000020 00003c8c FDE cie=00000000 pc=000000000002616c..000000000002627c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000026170 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000026180 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000026174 │ │ │ │ DW_CFA_def_cfa_offset: 304 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000026184 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000026178 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 252 to 0000000000026280 │ │ │ │ + DW_CFA_advance_loc: 252 to 0000000000026274 │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000026284 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000026278 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003cac 0000000000000028 00003cb0 FDE cie=00000000 pc=0000000000026288..00000000000264f8 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002628c │ │ │ │ +00003cac 0000000000000028 00003cb0 FDE cie=00000000 pc=000000000002627c..00000000000264ec │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000026280 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000026290 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000026284 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 8 to 0000000000026298 │ │ │ │ + DW_CFA_advance_loc: 8 to 000000000002628c │ │ │ │ DW_CFA_def_cfa_offset: 944 │ │ │ │ - DW_CFA_advance_loc1: 596 to 00000000000264ec │ │ │ │ + DW_CFA_advance_loc1: 596 to 00000000000264e0 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000264f0 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000264e4 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000264f4 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000264e8 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003cd8 0000000000000024 00003cdc FDE cie=00000000 pc=00000000000264f8..0000000000026600 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000264fc │ │ │ │ +00003cd8 0000000000000024 00003cdc FDE cie=00000000 pc=00000000000264ec..00000000000265f4 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000264f0 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000026500 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000264f4 │ │ │ │ DW_CFA_def_cfa_offset: 448 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000026504 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000264f8 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 244 to 00000000000265f8 │ │ │ │ + DW_CFA_advance_loc: 244 to 00000000000265ec │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000265fc │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000265f0 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003d00 0000000000000020 00003d04 FDE cie=00000000 pc=0000000000026600..00000000000266bc │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000026604 │ │ │ │ +00003d00 0000000000000020 00003d04 FDE cie=00000000 pc=00000000000265f4..00000000000266b0 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000265f8 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000026608 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000265fc │ │ │ │ DW_CFA_def_cfa_offset: 64 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-64 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-56 │ │ │ │ - DW_CFA_advance_loc: 172 to 00000000000266b4 │ │ │ │ + DW_CFA_advance_loc: 172 to 00000000000266a8 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000266b8 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000266ac │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003d24 0000000000000020 00003d28 FDE cie=00000000 pc=00000000000266bc..0000000000026778 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000266c0 │ │ │ │ +00003d24 0000000000000020 00003d28 FDE cie=00000000 pc=00000000000266b0..000000000002676c │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000266b4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000266c4 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000266b8 │ │ │ │ DW_CFA_def_cfa_offset: 64 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-64 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-56 │ │ │ │ - DW_CFA_advance_loc: 172 to 0000000000026770 │ │ │ │ + DW_CFA_advance_loc: 172 to 0000000000026764 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000026774 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000026768 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003d48 0000000000000020 00003d4c FDE cie=00000000 pc=0000000000026778..000000000002684c │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002677c │ │ │ │ +00003d48 0000000000000020 00003d4c FDE cie=00000000 pc=000000000002676c..0000000000026840 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000026770 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000026780 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000026774 │ │ │ │ DW_CFA_def_cfa_offset: 64 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-64 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-56 │ │ │ │ - DW_CFA_advance_loc: 196 to 0000000000026844 │ │ │ │ + DW_CFA_advance_loc: 196 to 0000000000026838 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000026848 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002683c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003d6c 0000000000000020 00003d70 FDE cie=00000000 pc=000000000002684c..0000000000026920 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000026850 │ │ │ │ +00003d6c 0000000000000020 00003d70 FDE cie=00000000 pc=0000000000026840..0000000000026914 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000026844 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000026854 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000026848 │ │ │ │ DW_CFA_def_cfa_offset: 64 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-64 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-56 │ │ │ │ - DW_CFA_advance_loc: 196 to 0000000000026918 │ │ │ │ + DW_CFA_advance_loc: 196 to 000000000002690c │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002691c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000026910 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003d90 0000000000000020 00003d94 FDE cie=00000000 pc=0000000000026920..00000000000269f4 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000026924 │ │ │ │ +00003d90 0000000000000020 00003d94 FDE cie=00000000 pc=0000000000026914..00000000000269e8 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000026918 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000026928 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002691c │ │ │ │ DW_CFA_def_cfa_offset: 64 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-64 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-56 │ │ │ │ - DW_CFA_advance_loc: 196 to 00000000000269ec │ │ │ │ + DW_CFA_advance_loc: 196 to 00000000000269e0 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000269f0 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000269e4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003db4 0000000000000020 00003db8 FDE cie=00000000 pc=00000000000269f4..0000000000026ac8 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000269f8 │ │ │ │ +00003db4 0000000000000020 00003db8 FDE cie=00000000 pc=00000000000269e8..0000000000026abc │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000269ec │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000269fc │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000269f0 │ │ │ │ DW_CFA_def_cfa_offset: 64 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-64 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-56 │ │ │ │ - DW_CFA_advance_loc: 196 to 0000000000026ac0 │ │ │ │ + DW_CFA_advance_loc: 196 to 0000000000026ab4 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000026ac4 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000026ab8 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003dd8 0000000000000020 00003ddc FDE cie=00000000 pc=0000000000026ac8..0000000000026b8c │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000026acc │ │ │ │ +00003dd8 0000000000000020 00003ddc FDE cie=00000000 pc=0000000000026abc..0000000000026b80 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000026ac0 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000026ad0 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000026ac4 │ │ │ │ DW_CFA_def_cfa_offset: 64 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-64 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-56 │ │ │ │ - DW_CFA_advance_loc: 180 to 0000000000026b84 │ │ │ │ + DW_CFA_advance_loc: 180 to 0000000000026b78 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000026b88 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000026b7c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003dfc 0000000000000020 00003e00 FDE cie=00000000 pc=0000000000026b8c..0000000000026c50 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000026b90 │ │ │ │ +00003dfc 0000000000000020 00003e00 FDE cie=00000000 pc=0000000000026b80..0000000000026c44 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000026b84 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000026b94 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000026b88 │ │ │ │ DW_CFA_def_cfa_offset: 64 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-64 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-56 │ │ │ │ - DW_CFA_advance_loc: 180 to 0000000000026c48 │ │ │ │ + DW_CFA_advance_loc: 180 to 0000000000026c3c │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000026c4c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000026c40 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003e20 0000000000000018 00003e24 FDE cie=00000000 pc=0000000000026c50..0000000000026e90 │ │ │ │ - DW_CFA_advance_loc: 8 to 0000000000026c58 │ │ │ │ +00003e20 0000000000000018 00003e24 FDE cie=00000000 pc=0000000000026c44..0000000000026e84 │ │ │ │ + DW_CFA_advance_loc: 8 to 0000000000026c4c │ │ │ │ DW_CFA_def_cfa_offset: 64 │ │ │ │ DW_CFA_offset: r19 (x19) at cfa-64 │ │ │ │ - DW_CFA_advance_loc1: 564 to 0000000000026e8c │ │ │ │ + DW_CFA_advance_loc1: 564 to 0000000000026e80 │ │ │ │ DW_CFA_restore: r19 (x19) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003e3c 0000000000000020 00003e40 FDE cie=00000000 pc=0000000000026e90..0000000000026f84 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000026e94 │ │ │ │ +00003e3c 0000000000000020 00003e40 FDE cie=00000000 pc=0000000000026e84..0000000000026f78 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000026e88 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000026e98 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000026e8c │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 228 to 0000000000026f7c │ │ │ │ + DW_CFA_advance_loc: 228 to 0000000000026f70 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000026f80 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000026f74 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003e60 0000000000000024 00003e64 FDE cie=00000000 pc=0000000000026f84..0000000000028248 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000026f88 │ │ │ │ +00003e60 0000000000000024 00003e64 FDE cie=00000000 pc=0000000000026f78..000000000002823c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000026f7c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000026f8c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000026f80 │ │ │ │ DW_CFA_def_cfa_offset: 176 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-176 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-168 │ │ │ │ - DW_CFA_advance_loc: 8 to 0000000000026f94 │ │ │ │ + DW_CFA_advance_loc: 8 to 0000000000026f88 │ │ │ │ DW_CFA_offset: r19 (x19) at cfa-160 │ │ │ │ - DW_CFA_advance_loc2: 4780 to 0000000000028240 │ │ │ │ + DW_CFA_advance_loc2: 4780 to 0000000000028234 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r19 (x19) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000028244 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000028238 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ │ │ │ │ -00003e88 0000000000000020 00003e8c FDE cie=00000000 pc=0000000000028248..000000000002831c │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002824c │ │ │ │ +00003e88 0000000000000020 00003e8c FDE cie=00000000 pc=000000000002823c..0000000000028310 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000028240 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000028250 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000028244 │ │ │ │ DW_CFA_def_cfa_offset: 80 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-80 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-72 │ │ │ │ - DW_CFA_advance_loc: 196 to 0000000000028314 │ │ │ │ + DW_CFA_advance_loc: 196 to 0000000000028308 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000028318 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002830c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003eac 0000000000000020 00003eb0 FDE cie=00000000 pc=000000000002831c..000000000002835c │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000028320 │ │ │ │ +00003eac 0000000000000020 00003eb0 FDE cie=00000000 pc=0000000000028310..0000000000028350 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000028314 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000028324 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000028318 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 48 to 0000000000028354 │ │ │ │ + DW_CFA_advance_loc: 48 to 0000000000028348 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000028358 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002834c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003ed0 0000000000000020 00003ed4 FDE cie=00000000 pc=000000000002835c..00000000000283a4 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000028360 │ │ │ │ +00003ed0 0000000000000020 00003ed4 FDE cie=00000000 pc=0000000000028350..0000000000028398 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000028354 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000028364 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000028358 │ │ │ │ DW_CFA_def_cfa_offset: 64 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-64 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-56 │ │ │ │ - DW_CFA_advance_loc: 56 to 000000000002839c │ │ │ │ + DW_CFA_advance_loc: 56 to 0000000000028390 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000283a0 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000028394 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003ef4 0000000000000020 00003ef8 FDE cie=00000000 pc=00000000000283a4..00000000000283ec │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000283a8 │ │ │ │ +00003ef4 0000000000000020 00003ef8 FDE cie=00000000 pc=0000000000028398..00000000000283e0 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002839c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000283ac │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000283a0 │ │ │ │ DW_CFA_def_cfa_offset: 64 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-64 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-56 │ │ │ │ - DW_CFA_advance_loc: 56 to 00000000000283e4 │ │ │ │ + DW_CFA_advance_loc: 56 to 00000000000283d8 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000283e8 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000283dc │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003f18 0000000000000020 00003f1c FDE cie=00000000 pc=00000000000283ec..0000000000028478 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000283f0 │ │ │ │ +00003f18 0000000000000020 00003f1c FDE cie=00000000 pc=00000000000283e0..000000000002846c │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000283e4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000283f4 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000283e8 │ │ │ │ DW_CFA_def_cfa_offset: 64 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-64 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-56 │ │ │ │ - DW_CFA_advance_loc: 124 to 0000000000028470 │ │ │ │ + DW_CFA_advance_loc: 124 to 0000000000028464 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000028474 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000028468 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003f3c 0000000000000020 00003f40 FDE cie=00000000 pc=0000000000028478..00000000000284c8 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002847c │ │ │ │ +00003f3c 0000000000000020 00003f40 FDE cie=00000000 pc=000000000002846c..00000000000284bc │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000028470 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000028480 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000028474 │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc: 64 to 00000000000284c0 │ │ │ │ + DW_CFA_advance_loc: 64 to 00000000000284b4 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000284c4 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000284b8 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003f60 0000000000000020 00003f64 FDE cie=00000000 pc=00000000000284c8..000000000002858c │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000284cc │ │ │ │ +00003f60 0000000000000020 00003f64 FDE cie=00000000 pc=00000000000284bc..0000000000028580 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000284c0 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000284d0 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000284c4 │ │ │ │ DW_CFA_def_cfa_offset: 64 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-64 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-56 │ │ │ │ - DW_CFA_advance_loc: 180 to 0000000000028584 │ │ │ │ + DW_CFA_advance_loc: 180 to 0000000000028578 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000028588 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002857c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003f84 0000000000000024 00003f88 FDE cie=00000000 pc=000000000002858c..0000000000028620 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000028590 │ │ │ │ +00003f84 0000000000000024 00003f88 FDE cie=00000000 pc=0000000000028580..0000000000028614 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000028584 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000028594 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000028588 │ │ │ │ DW_CFA_def_cfa_offset: 64 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-64 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-56 │ │ │ │ - DW_CFA_advance_loc: 8 to 000000000002859c │ │ │ │ + DW_CFA_advance_loc: 8 to 0000000000028590 │ │ │ │ DW_CFA_offset: r19 (x19) at cfa-48 │ │ │ │ - DW_CFA_advance_loc: 124 to 0000000000028618 │ │ │ │ + DW_CFA_advance_loc: 124 to 000000000002860c │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r19 (x19) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002861c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000028610 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003fac 0000000000000024 00003fb0 FDE cie=00000000 pc=0000000000028620..00000000000286c8 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000028624 │ │ │ │ +00003fac 0000000000000024 00003fb0 FDE cie=00000000 pc=0000000000028614..00000000000286bc │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000028618 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000028628 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002861c │ │ │ │ DW_CFA_def_cfa_offset: 64 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-64 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-56 │ │ │ │ - DW_CFA_advance_loc: 8 to 0000000000028630 │ │ │ │ + DW_CFA_advance_loc: 8 to 0000000000028624 │ │ │ │ DW_CFA_offset: r19 (x19) at cfa-48 │ │ │ │ - DW_CFA_advance_loc: 144 to 00000000000286c0 │ │ │ │ + DW_CFA_advance_loc: 144 to 00000000000286b4 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r19 (x19) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000286c4 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000286b8 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003fd4 0000000000000020 00003fd8 FDE cie=00000000 pc=00000000000286c8..00000000000286f4 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000286cc │ │ │ │ +00003fd4 0000000000000020 00003fd8 FDE cie=00000000 pc=00000000000286bc..00000000000286e8 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000286c0 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000286d0 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000286c4 │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc: 28 to 00000000000286ec │ │ │ │ + DW_CFA_advance_loc: 28 to 00000000000286e0 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000286f0 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000286e4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00003ff8 0000000000000024 00003ffc FDE cie=00000000 pc=00000000000286f4..00000000000287d4 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000286f8 │ │ │ │ +00003ff8 0000000000000024 00003ffc FDE cie=00000000 pc=00000000000286e8..00000000000287c8 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000286ec │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000286fc │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000286f0 │ │ │ │ DW_CFA_def_cfa_offset: 80 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000028700 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000286f4 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 204 to 00000000000287cc │ │ │ │ + DW_CFA_advance_loc: 204 to 00000000000287c0 │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000287d0 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000287c4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004020 0000000000000020 00004024 FDE cie=00000000 pc=00000000000287d4..000000000002889c │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000287d8 │ │ │ │ +00004020 0000000000000020 00004024 FDE cie=00000000 pc=00000000000287c8..0000000000028890 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000287cc │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000287dc │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000287d0 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 184 to 0000000000028894 │ │ │ │ + DW_CFA_advance_loc: 184 to 0000000000028888 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000028898 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002888c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004044 0000000000000020 00004048 FDE cie=00000000 pc=000000000002889c..000000000002899c │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000288a0 │ │ │ │ +00004044 0000000000000020 00004048 FDE cie=00000000 pc=0000000000028890..0000000000028990 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000028894 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000288a4 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000028898 │ │ │ │ DW_CFA_def_cfa_offset: 64 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-64 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-56 │ │ │ │ - DW_CFA_advance_loc: 240 to 0000000000028994 │ │ │ │ + DW_CFA_advance_loc: 240 to 0000000000028988 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000028998 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002898c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004068 0000000000000020 0000406c FDE cie=00000000 pc=000000000002899c..00000000000289dc │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000289a0 │ │ │ │ +00004068 0000000000000020 0000406c FDE cie=00000000 pc=0000000000028990..00000000000289d0 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000028994 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000289a4 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000028998 │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc: 48 to 00000000000289d4 │ │ │ │ + DW_CFA_advance_loc: 48 to 00000000000289c8 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000289d8 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000289cc │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -0000408c 0000000000000020 00004090 FDE cie=00000000 pc=00000000000289dc..0000000000028aa8 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000289e0 │ │ │ │ +0000408c 0000000000000020 00004090 FDE cie=00000000 pc=00000000000289d0..0000000000028a9c │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000289d4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000289e4 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000289d8 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 188 to 0000000000028aa0 │ │ │ │ + DW_CFA_advance_loc: 188 to 0000000000028a94 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000028aa4 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000028a98 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000040b0 0000000000000014 000040b4 FDE cie=00000000 pc=0000000000028aa8..0000000000028ac4 │ │ │ │ - DW_CFA_advance_loc: 8 to 0000000000028ab0 │ │ │ │ +000040b0 0000000000000014 000040b4 FDE cie=00000000 pc=0000000000028a9c..0000000000028ab8 │ │ │ │ + DW_CFA_advance_loc: 8 to 0000000000028aa4 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ - DW_CFA_advance_loc: 16 to 0000000000028ac0 │ │ │ │ + DW_CFA_advance_loc: 16 to 0000000000028ab4 │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000040c8 0000000000000020 000040cc FDE cie=00000000 pc=0000000000028ac4..0000000000028c7c │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000028ac8 │ │ │ │ +000040c8 0000000000000020 000040cc FDE cie=00000000 pc=0000000000028ab8..0000000000028c70 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000028abc │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000028acc │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000028ac0 │ │ │ │ DW_CFA_def_cfa_offset: 96 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000028ad0 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000028ac4 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc1: 420 to 0000000000028c74 │ │ │ │ + DW_CFA_advance_loc1: 420 to 0000000000028c68 │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000028c78 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000028c6c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000040ec 0000000000000020 000040f0 FDE cie=00000000 pc=0000000000028c7c..0000000000028e38 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000028c80 │ │ │ │ +000040ec 0000000000000020 000040f0 FDE cie=00000000 pc=0000000000028c70..0000000000028e2c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000028c74 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000028c84 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000028c78 │ │ │ │ DW_CFA_def_cfa_offset: 64 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-64 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-56 │ │ │ │ - DW_CFA_advance_loc1: 428 to 0000000000028e30 │ │ │ │ + DW_CFA_advance_loc1: 428 to 0000000000028e24 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000028e34 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000028e28 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004110 0000000000000020 00004114 FDE cie=00000000 pc=0000000000028e38..0000000000028f80 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000028e3c │ │ │ │ +00004110 0000000000000020 00004114 FDE cie=00000000 pc=0000000000028e2c..0000000000028f74 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000028e30 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000028e40 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000028e34 │ │ │ │ DW_CFA_def_cfa_offset: 64 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-64 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-56 │ │ │ │ - DW_CFA_advance_loc1: 312 to 0000000000028f78 │ │ │ │ + DW_CFA_advance_loc1: 312 to 0000000000028f6c │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000028f7c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000028f70 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004134 0000000000000020 00004138 FDE cie=00000000 pc=0000000000028f80..0000000000029094 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000028f84 │ │ │ │ +00004134 0000000000000020 00004138 FDE cie=00000000 pc=0000000000028f74..0000000000029088 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000028f78 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000028f88 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000028f7c │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc1: 260 to 000000000002908c │ │ │ │ + DW_CFA_advance_loc1: 260 to 0000000000029080 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000029090 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000029084 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004158 0000000000000014 0000415c FDE cie=00000000 pc=0000000000029094..000000000002912c │ │ │ │ - DW_CFA_advance_loc: 8 to 000000000002909c │ │ │ │ +00004158 0000000000000014 0000415c FDE cie=00000000 pc=0000000000029088..0000000000029120 │ │ │ │ + DW_CFA_advance_loc: 8 to 0000000000029090 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ - DW_CFA_advance_loc: 140 to 0000000000029128 │ │ │ │ + DW_CFA_advance_loc: 140 to 000000000002911c │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004170 0000000000000014 00004174 FDE cie=00000000 pc=000000000002912c..0000000000029234 │ │ │ │ - DW_CFA_advance_loc: 8 to 0000000000029134 │ │ │ │ +00004170 0000000000000014 00004174 FDE cie=00000000 pc=0000000000029120..0000000000029228 │ │ │ │ + DW_CFA_advance_loc: 8 to 0000000000029128 │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ - DW_CFA_advance_loc: 252 to 0000000000029230 │ │ │ │ + DW_CFA_advance_loc: 252 to 0000000000029224 │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004188 0000000000000020 0000418c FDE cie=00000000 pc=0000000000029234..00000000000293a0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000029238 │ │ │ │ +00004188 0000000000000020 0000418c FDE cie=00000000 pc=0000000000029228..0000000000029394 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002922c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002923c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000029230 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc1: 348 to 0000000000029398 │ │ │ │ + DW_CFA_advance_loc1: 348 to 000000000002938c │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002939c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000029390 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000041ac 0000000000000014 000041b0 FDE cie=00000000 pc=00000000000293a0..0000000000029504 │ │ │ │ - DW_CFA_advance_loc: 8 to 00000000000293a8 │ │ │ │ +000041ac 0000000000000014 000041b0 FDE cie=00000000 pc=0000000000029394..00000000000294f8 │ │ │ │ + DW_CFA_advance_loc: 8 to 000000000002939c │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ - DW_CFA_advance_loc1: 344 to 0000000000029500 │ │ │ │ + DW_CFA_advance_loc1: 344 to 00000000000294f4 │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ │ │ │ │ -000041c4 0000000000000024 000041c8 FDE cie=00000000 pc=0000000000029504..0000000000029878 │ │ │ │ - DW_CFA_advance_loc: 8 to 000000000002950c │ │ │ │ +000041c4 0000000000000024 000041c8 FDE cie=00000000 pc=00000000000294f8..000000000002986c │ │ │ │ + DW_CFA_advance_loc: 8 to 0000000000029500 │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ DW_CFA_offset: r19 (x19) at cfa-32 │ │ │ │ DW_CFA_offset: r20 (x20) at cfa-24 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000029510 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000029504 │ │ │ │ DW_CFA_offset: r21 (x21) at cfa-16 │ │ │ │ DW_CFA_offset: r22 (x22) at cfa-8 │ │ │ │ - DW_CFA_advance_loc1: 868 to 0000000000029874 │ │ │ │ + DW_CFA_advance_loc1: 868 to 0000000000029868 │ │ │ │ DW_CFA_restore: r20 (x20) │ │ │ │ DW_CFA_restore: r19 (x19) │ │ │ │ DW_CFA_restore: r21 (x21) │ │ │ │ DW_CFA_restore: r22 (x22) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000041ec 0000000000000020 000041f0 FDE cie=00000000 pc=0000000000029878..00000000000298ac │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002987c │ │ │ │ +000041ec 0000000000000020 000041f0 FDE cie=00000000 pc=000000000002986c..00000000000298a0 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000029870 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000029880 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000029874 │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc: 36 to 00000000000298a4 │ │ │ │ + DW_CFA_advance_loc: 36 to 0000000000029898 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000298a8 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002989c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004210 0000000000000014 00004214 FDE cie=00000000 pc=00000000000298ac..00000000000298e8 │ │ │ │ - DW_CFA_advance_loc: 8 to 00000000000298b4 │ │ │ │ +00004210 0000000000000014 00004214 FDE cie=00000000 pc=00000000000298a0..00000000000298dc │ │ │ │ + DW_CFA_advance_loc: 8 to 00000000000298a8 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ - DW_CFA_advance_loc: 48 to 00000000000298e4 │ │ │ │ + DW_CFA_advance_loc: 48 to 00000000000298d8 │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004228 0000000000000020 0000422c FDE cie=00000000 pc=00000000000298e8..00000000000299a8 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000298ec │ │ │ │ +00004228 0000000000000020 0000422c FDE cie=00000000 pc=00000000000298dc..000000000002999c │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000298e0 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000298f0 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000298e4 │ │ │ │ DW_CFA_def_cfa_offset: 64 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000298f4 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000298e8 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 172 to 00000000000299a0 │ │ │ │ + DW_CFA_advance_loc: 172 to 0000000000029994 │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000299a4 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000029998 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -0000424c 0000000000000020 00004250 FDE cie=00000000 pc=00000000000299a8..0000000000029a94 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000299ac │ │ │ │ +0000424c 0000000000000020 00004250 FDE cie=00000000 pc=000000000002999c..0000000000029a88 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000299a0 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000299b0 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000299a4 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 220 to 0000000000029a8c │ │ │ │ + DW_CFA_advance_loc: 220 to 0000000000029a80 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000029a90 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000029a84 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004270 0000000000000014 00004274 FDE cie=00000000 pc=0000000000029a94..0000000000029aac │ │ │ │ - DW_CFA_advance_loc: 8 to 0000000000029a9c │ │ │ │ +00004270 0000000000000014 00004274 FDE cie=00000000 pc=0000000000029a88..0000000000029aa0 │ │ │ │ + DW_CFA_advance_loc: 8 to 0000000000029a90 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ - DW_CFA_advance_loc: 12 to 0000000000029aa8 │ │ │ │ + DW_CFA_advance_loc: 12 to 0000000000029a9c │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004288 0000000000000020 0000428c FDE cie=00000000 pc=0000000000029aac..0000000000029ad8 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000029ab0 │ │ │ │ +00004288 0000000000000020 0000428c FDE cie=00000000 pc=0000000000029aa0..0000000000029acc │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000029aa4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000029ab4 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000029aa8 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 28 to 0000000000029ad0 │ │ │ │ + DW_CFA_advance_loc: 28 to 0000000000029ac4 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000029ad4 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000029ac8 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000042ac 0000000000000020 000042b0 FDE cie=00000000 pc=0000000000029ad8..0000000000029bac │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000029adc │ │ │ │ +000042ac 0000000000000020 000042b0 FDE cie=00000000 pc=0000000000029acc..0000000000029ba0 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000029ad0 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000029ae0 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000029ad4 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000029ae4 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000029ad8 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 192 to 0000000000029ba4 │ │ │ │ + DW_CFA_advance_loc: 192 to 0000000000029b98 │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000029ba8 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000029b9c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000042d0 0000000000000020 000042d4 FDE cie=00000000 pc=0000000000029bac..0000000000029c4c │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000029bb0 │ │ │ │ +000042d0 0000000000000020 000042d4 FDE cie=00000000 pc=0000000000029ba0..0000000000029c40 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000029ba4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000029bb4 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000029ba8 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 144 to 0000000000029c44 │ │ │ │ + DW_CFA_advance_loc: 144 to 0000000000029c38 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000029c48 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000029c3c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000042f4 0000000000000014 000042f8 FDE cie=00000000 pc=0000000000029c4c..0000000000029c74 │ │ │ │ - DW_CFA_advance_loc: 8 to 0000000000029c54 │ │ │ │ +000042f4 0000000000000014 000042f8 FDE cie=00000000 pc=0000000000029c40..0000000000029c68 │ │ │ │ + DW_CFA_advance_loc: 8 to 0000000000029c48 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ - DW_CFA_advance_loc: 28 to 0000000000029c70 │ │ │ │ + DW_CFA_advance_loc: 28 to 0000000000029c64 │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -0000430c 0000000000000014 00004310 FDE cie=00000000 pc=0000000000029c74..0000000000029cdc │ │ │ │ - DW_CFA_advance_loc: 8 to 0000000000029c7c │ │ │ │ +0000430c 0000000000000014 00004310 FDE cie=00000000 pc=0000000000029c68..0000000000029cd0 │ │ │ │ + DW_CFA_advance_loc: 8 to 0000000000029c70 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ - DW_CFA_advance_loc: 92 to 0000000000029cd8 │ │ │ │ + DW_CFA_advance_loc: 92 to 0000000000029ccc │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004324 0000000000000020 00004328 FDE cie=00000000 pc=0000000000029cdc..0000000000029f20 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000029ce0 │ │ │ │ +00004324 0000000000000020 00004328 FDE cie=00000000 pc=0000000000029cd0..0000000000029f14 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000029cd4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000029ce4 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000029cd8 │ │ │ │ DW_CFA_def_cfa_offset: 208 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000029ce8 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000029cdc │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc1: 560 to 0000000000029f18 │ │ │ │ + DW_CFA_advance_loc1: 560 to 0000000000029f0c │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000029f1c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000029f10 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ │ │ │ │ -00004348 0000000000000020 0000434c FDE cie=00000000 pc=0000000000029f20..000000000002a008 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000029f24 │ │ │ │ +00004348 0000000000000020 0000434c FDE cie=00000000 pc=0000000000029f14..0000000000029ffc │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000029f18 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000029f28 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000029f1c │ │ │ │ DW_CFA_def_cfa_offset: 96 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000029f2c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000029f20 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 212 to 000000000002a000 │ │ │ │ + DW_CFA_advance_loc: 212 to 0000000000029ff4 │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002a004 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000029ff8 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -0000436c 0000000000000020 00004370 FDE cie=00000000 pc=000000000002a008..000000000002a09c │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002a00c │ │ │ │ +0000436c 0000000000000020 00004370 FDE cie=00000000 pc=0000000000029ffc..000000000002a090 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002a000 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002a010 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002a004 │ │ │ │ DW_CFA_def_cfa_offset: 80 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002a014 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002a008 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 128 to 000000000002a094 │ │ │ │ + DW_CFA_advance_loc: 128 to 000000000002a088 │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002a098 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002a08c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004390 0000000000000020 00004394 FDE cie=00000000 pc=000000000002a09c..000000000002a150 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002a0a0 │ │ │ │ +00004390 0000000000000020 00004394 FDE cie=00000000 pc=000000000002a090..000000000002a144 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002a094 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002a0a4 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002a098 │ │ │ │ DW_CFA_def_cfa_offset: 208 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002a0a8 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002a09c │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 160 to 000000000002a148 │ │ │ │ + DW_CFA_advance_loc: 160 to 000000000002a13c │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002a14c │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002a140 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000043b4 0000000000000020 000043b8 FDE cie=00000000 pc=000000000002a150..000000000002a224 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002a154 │ │ │ │ +000043b4 0000000000000020 000043b8 FDE cie=00000000 pc=000000000002a144..000000000002a218 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002a148 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002a158 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002a14c │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc: 196 to 000000000002a21c │ │ │ │ + DW_CFA_advance_loc: 196 to 000000000002a210 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002a220 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002a214 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000043d8 0000000000000020 000043dc FDE cie=00000000 pc=000000000002a224..000000000002a2f4 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002a228 │ │ │ │ +000043d8 0000000000000020 000043dc FDE cie=00000000 pc=000000000002a218..000000000002a2e8 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002a21c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002a22c │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002a220 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 192 to 000000000002a2ec │ │ │ │ + DW_CFA_advance_loc: 192 to 000000000002a2e0 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002a2f0 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002a2e4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000043fc 0000000000000020 00004400 FDE cie=00000000 pc=000000000002a2f4..000000000002a35c │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002a2f8 │ │ │ │ +000043fc 0000000000000020 00004400 FDE cie=00000000 pc=000000000002a2e8..000000000002a350 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002a2ec │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002a2fc │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002a2f0 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 88 to 000000000002a354 │ │ │ │ + DW_CFA_advance_loc: 88 to 000000000002a348 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002a358 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002a34c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004420 0000000000000020 00004424 FDE cie=00000000 pc=000000000002a35c..000000000002a3b8 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002a360 │ │ │ │ +00004420 0000000000000020 00004424 FDE cie=00000000 pc=000000000002a350..000000000002a3ac │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002a354 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002a364 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002a358 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 76 to 000000000002a3b0 │ │ │ │ + DW_CFA_advance_loc: 76 to 000000000002a3a4 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002a3b4 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002a3a8 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004444 0000000000000020 00004448 FDE cie=00000000 pc=000000000002a3b8..000000000002a454 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002a3bc │ │ │ │ +00004444 0000000000000020 00004448 FDE cie=00000000 pc=000000000002a3ac..000000000002a448 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002a3b0 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002a3c0 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002a3b4 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 140 to 000000000002a44c │ │ │ │ + DW_CFA_advance_loc: 140 to 000000000002a440 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002a450 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002a444 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004468 0000000000000020 0000446c FDE cie=00000000 pc=000000000002a454..000000000002a484 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002a458 │ │ │ │ +00004468 0000000000000020 0000446c FDE cie=00000000 pc=000000000002a448..000000000002a478 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002a44c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002a45c │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002a450 │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc: 32 to 000000000002a47c │ │ │ │ + DW_CFA_advance_loc: 32 to 000000000002a470 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002a480 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002a474 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -0000448c 0000000000000020 00004490 FDE cie=00000000 pc=000000000002a484..000000000002a4ac │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002a488 │ │ │ │ +0000448c 0000000000000020 00004490 FDE cie=00000000 pc=000000000002a478..000000000002a4a0 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002a47c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002a48c │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002a480 │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc: 24 to 000000000002a4a4 │ │ │ │ + DW_CFA_advance_loc: 24 to 000000000002a498 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002a4a8 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002a49c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000044b0 0000000000000020 000044b4 FDE cie=00000000 pc=000000000002a4ac..000000000002a50c │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002a4b0 │ │ │ │ +000044b0 0000000000000020 000044b4 FDE cie=00000000 pc=000000000002a4a0..000000000002a500 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002a4a4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002a4b4 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002a4a8 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 80 to 000000000002a504 │ │ │ │ + DW_CFA_advance_loc: 80 to 000000000002a4f8 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002a508 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002a4fc │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000044d4 0000000000000020 000044d8 FDE cie=00000000 pc=000000000002a50c..000000000002a5a8 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002a510 │ │ │ │ +000044d4 0000000000000020 000044d8 FDE cie=00000000 pc=000000000002a500..000000000002a59c │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002a504 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002a514 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002a508 │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc: 140 to 000000000002a5a0 │ │ │ │ + DW_CFA_advance_loc: 140 to 000000000002a594 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002a5a4 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002a598 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000044f8 0000000000000020 000044fc FDE cie=00000000 pc=000000000002a5a8..000000000002a6a4 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002a5ac │ │ │ │ +000044f8 0000000000000020 000044fc FDE cie=00000000 pc=000000000002a59c..000000000002a698 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002a5a0 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002a5b0 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002a5a4 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 236 to 000000000002a69c │ │ │ │ + DW_CFA_advance_loc: 236 to 000000000002a690 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002a6a0 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002a694 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -0000451c 0000000000000020 00004520 FDE cie=00000000 pc=000000000002a6a4..000000000002a6d4 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002a6a8 │ │ │ │ +0000451c 0000000000000020 00004520 FDE cie=00000000 pc=000000000002a698..000000000002a6c8 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002a69c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002a6ac │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002a6a0 │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc: 32 to 000000000002a6cc │ │ │ │ + DW_CFA_advance_loc: 32 to 000000000002a6c0 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002a6d0 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002a6c4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004540 0000000000000020 00004544 FDE cie=00000000 pc=000000000002a6d4..000000000002aa00 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002a6d8 │ │ │ │ +00004540 0000000000000020 00004544 FDE cie=00000000 pc=000000000002a6c8..000000000002a9f4 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002a6cc │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002a6dc │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002a6d0 │ │ │ │ DW_CFA_def_cfa_offset: 208 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002a6e0 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002a6d4 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc1: 792 to 000000000002a9f8 │ │ │ │ + DW_CFA_advance_loc1: 792 to 000000000002a9ec │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002a9fc │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002a9f0 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ │ │ │ │ -00004564 0000000000000020 00004568 FDE cie=00000000 pc=000000000002aa00..000000000002aba8 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002aa04 │ │ │ │ +00004564 0000000000000020 00004568 FDE cie=00000000 pc=000000000002a9f4..000000000002ab9c │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002a9f8 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002aa08 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002a9fc │ │ │ │ DW_CFA_def_cfa_offset: 64 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-64 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-56 │ │ │ │ - DW_CFA_advance_loc1: 408 to 000000000002aba0 │ │ │ │ + DW_CFA_advance_loc1: 408 to 000000000002ab94 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002aba4 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002ab98 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004588 0000000000000020 0000458c FDE cie=00000000 pc=000000000002aba8..000000000002ad64 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002abac │ │ │ │ +00004588 0000000000000020 0000458c FDE cie=00000000 pc=000000000002ab9c..000000000002ad58 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002aba0 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002abb0 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002aba4 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc1: 428 to 000000000002ad5c │ │ │ │ + DW_CFA_advance_loc1: 428 to 000000000002ad50 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002ad60 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002ad54 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000045ac 0000000000000020 000045b0 FDE cie=00000000 pc=000000000002ad64..000000000002af00 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002ad68 │ │ │ │ +000045ac 0000000000000020 000045b0 FDE cie=00000000 pc=000000000002ad58..000000000002aef4 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002ad5c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002ad6c │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002ad60 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc1: 396 to 000000000002aef8 │ │ │ │ + DW_CFA_advance_loc1: 396 to 000000000002aeec │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002aefc │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002aef0 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000045d0 0000000000000020 000045d4 FDE cie=00000000 pc=000000000002af00..000000000002b214 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002af04 │ │ │ │ +000045d0 0000000000000020 000045d4 FDE cie=00000000 pc=000000000002aef4..000000000002b208 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002aef8 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002af08 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002aefc │ │ │ │ DW_CFA_def_cfa_offset: 208 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002af0c │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002af00 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc1: 768 to 000000000002b20c │ │ │ │ + DW_CFA_advance_loc1: 768 to 000000000002b200 │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002b210 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002b204 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ │ │ │ │ -000045f4 0000000000000020 000045f8 FDE cie=00000000 pc=000000000002b214..000000000002b2f8 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002b218 │ │ │ │ +000045f4 0000000000000020 000045f8 FDE cie=00000000 pc=000000000002b208..000000000002b2ec │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002b20c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002b21c │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002b210 │ │ │ │ DW_CFA_def_cfa_offset: 64 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-64 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-56 │ │ │ │ - DW_CFA_advance_loc: 212 to 000000000002b2f0 │ │ │ │ + DW_CFA_advance_loc: 212 to 000000000002b2e4 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002b2f4 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002b2e8 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004618 0000000000000020 0000461c FDE cie=00000000 pc=000000000002b2f8..000000000002b3dc │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002b2fc │ │ │ │ +00004618 0000000000000020 0000461c FDE cie=00000000 pc=000000000002b2ec..000000000002b3d0 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002b2f0 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002b300 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002b2f4 │ │ │ │ DW_CFA_def_cfa_offset: 64 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-64 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-56 │ │ │ │ - DW_CFA_advance_loc: 212 to 000000000002b3d4 │ │ │ │ + DW_CFA_advance_loc: 212 to 000000000002b3c8 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002b3d8 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002b3cc │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -0000463c 0000000000000020 00004640 FDE cie=00000000 pc=000000000002b3dc..000000000002b4f0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002b3e0 │ │ │ │ +0000463c 0000000000000020 00004640 FDE cie=00000000 pc=000000000002b3d0..000000000002b4e4 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002b3d4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002b3e4 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002b3d8 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc1: 260 to 000000000002b4e8 │ │ │ │ + DW_CFA_advance_loc1: 260 to 000000000002b4dc │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002b4ec │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002b4e0 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004660 0000000000000020 00004664 FDE cie=00000000 pc=000000000002b4f0..000000000002b70c │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002b4f4 │ │ │ │ +00004660 0000000000000020 00004664 FDE cie=00000000 pc=000000000002b4e4..000000000002b700 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002b4e8 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002b4f8 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002b4ec │ │ │ │ DW_CFA_def_cfa_offset: 64 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-64 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-56 │ │ │ │ - DW_CFA_advance_loc1: 524 to 000000000002b704 │ │ │ │ + DW_CFA_advance_loc1: 524 to 000000000002b6f8 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002b708 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002b6fc │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004684 0000000000000020 00004688 FDE cie=00000000 pc=000000000002b70c..000000000002b8e4 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002b710 │ │ │ │ +00004684 0000000000000020 00004688 FDE cie=00000000 pc=000000000002b700..000000000002b8d8 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002b704 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002b714 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002b708 │ │ │ │ DW_CFA_def_cfa_offset: 64 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-64 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-56 │ │ │ │ - DW_CFA_advance_loc1: 456 to 000000000002b8dc │ │ │ │ + DW_CFA_advance_loc1: 456 to 000000000002b8d0 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002b8e0 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002b8d4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000046a8 0000000000000020 000046ac FDE cie=00000000 pc=000000000002b8e4..000000000002b9ec │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002b8e8 │ │ │ │ +000046a8 0000000000000020 000046ac FDE cie=00000000 pc=000000000002b8d8..000000000002b9e0 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002b8dc │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002b8ec │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002b8e0 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 248 to 000000000002b9e4 │ │ │ │ + DW_CFA_advance_loc: 248 to 000000000002b9d8 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002b9e8 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002b9dc │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000046cc 0000000000000020 000046d0 FDE cie=00000000 pc=000000000002b9ec..000000000002bb34 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002b9f0 │ │ │ │ +000046cc 0000000000000020 000046d0 FDE cie=00000000 pc=000000000002b9e0..000000000002bb28 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002b9e4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002b9f4 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002b9e8 │ │ │ │ DW_CFA_def_cfa_offset: 64 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-64 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-56 │ │ │ │ - DW_CFA_advance_loc1: 312 to 000000000002bb2c │ │ │ │ + DW_CFA_advance_loc1: 312 to 000000000002bb20 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002bb30 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002bb24 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000046f0 0000000000000020 000046f4 FDE cie=00000000 pc=000000000002bb34..000000000002bbec │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002bb38 │ │ │ │ +000046f0 0000000000000020 000046f4 FDE cie=00000000 pc=000000000002bb28..000000000002bbe0 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002bb2c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002bb3c │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002bb30 │ │ │ │ DW_CFA_def_cfa_offset: 64 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-64 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-56 │ │ │ │ - DW_CFA_advance_loc: 168 to 000000000002bbe4 │ │ │ │ + DW_CFA_advance_loc: 168 to 000000000002bbd8 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002bbe8 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002bbdc │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004714 0000000000000020 00004718 FDE cie=00000000 pc=000000000002bbec..000000000002bc50 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002bbf0 │ │ │ │ +00004714 0000000000000020 00004718 FDE cie=00000000 pc=000000000002bbe0..000000000002bc44 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002bbe4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002bbf4 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002bbe8 │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc: 84 to 000000000002bc48 │ │ │ │ + DW_CFA_advance_loc: 84 to 000000000002bc3c │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002bc4c │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002bc40 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004738 0000000000000024 0000473c FDE cie=00000000 pc=000000000002bc50..000000000002bd4c │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002bc54 │ │ │ │ +00004738 0000000000000024 0000473c FDE cie=00000000 pc=000000000002bc44..000000000002bd40 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002bc48 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002bc58 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002bc4c │ │ │ │ DW_CFA_def_cfa_offset: 80 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002bc5c │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002bc50 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc: 8 to 000000000002bc64 │ │ │ │ + DW_CFA_advance_loc: 8 to 000000000002bc58 │ │ │ │ DW_CFA_offset: r19 (x19) at cfa-16 │ │ │ │ - DW_CFA_advance_loc: 224 to 000000000002bd44 │ │ │ │ + DW_CFA_advance_loc: 224 to 000000000002bd38 │ │ │ │ DW_CFA_restore: r19 (x19) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002bd48 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002bd3c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004760 0000000000000024 00004764 FDE cie=00000000 pc=000000000002bd4c..000000000002be04 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002bd50 │ │ │ │ +00004760 0000000000000024 00004764 FDE cie=00000000 pc=000000000002bd40..000000000002bdf8 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002bd44 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002bd54 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002bd48 │ │ │ │ DW_CFA_def_cfa_offset: 112 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-112 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-104 │ │ │ │ - DW_CFA_advance_loc: 8 to 000000000002bd5c │ │ │ │ + DW_CFA_advance_loc: 8 to 000000000002bd50 │ │ │ │ DW_CFA_offset: r19 (x19) at cfa-96 │ │ │ │ - DW_CFA_advance_loc: 160 to 000000000002bdfc │ │ │ │ + DW_CFA_advance_loc: 160 to 000000000002bdf0 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r19 (x19) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002be00 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002bdf4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004788 0000000000000020 0000478c FDE cie=00000000 pc=000000000002be04..000000000002bf00 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002be08 │ │ │ │ +00004788 0000000000000020 0000478c FDE cie=00000000 pc=000000000002bdf8..000000000002bef4 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002bdfc │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002be0c │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002be00 │ │ │ │ DW_CFA_def_cfa_offset: 304 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002be10 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002be04 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-192 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-184 │ │ │ │ - DW_CFA_advance_loc: 232 to 000000000002bef8 │ │ │ │ + DW_CFA_advance_loc: 232 to 000000000002beec │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002befc │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002bef0 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000047ac 0000000000000020 000047b0 FDE cie=00000000 pc=000000000002bf00..000000000002c09c │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002bf04 │ │ │ │ +000047ac 0000000000000020 000047b0 FDE cie=00000000 pc=000000000002bef4..000000000002c090 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002bef8 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002bf08 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002befc │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc1: 396 to 000000000002c094 │ │ │ │ + DW_CFA_advance_loc1: 396 to 000000000002c088 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002c098 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002c08c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000047d0 0000000000000020 000047d4 FDE cie=00000000 pc=000000000002c09c..000000000002c0d0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002c0a0 │ │ │ │ +000047d0 0000000000000020 000047d4 FDE cie=00000000 pc=000000000002c090..000000000002c0c4 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002c094 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002c0a4 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002c098 │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc: 36 to 000000000002c0c8 │ │ │ │ + DW_CFA_advance_loc: 36 to 000000000002c0bc │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002c0cc │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002c0c0 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000047f4 0000000000000014 000047f8 FDE cie=00000000 pc=000000000002c0d0..000000000002c0ec │ │ │ │ - DW_CFA_advance_loc: 8 to 000000000002c0d8 │ │ │ │ +000047f4 0000000000000014 000047f8 FDE cie=00000000 pc=000000000002c0c4..000000000002c0e0 │ │ │ │ + DW_CFA_advance_loc: 8 to 000000000002c0cc │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ - DW_CFA_advance_loc: 16 to 000000000002c0e8 │ │ │ │ + DW_CFA_advance_loc: 16 to 000000000002c0dc │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -0000480c 0000000000000014 00004810 FDE cie=00000000 pc=000000000002c0ec..000000000002c118 │ │ │ │ - DW_CFA_advance_loc: 8 to 000000000002c0f4 │ │ │ │ +0000480c 0000000000000014 00004810 FDE cie=00000000 pc=000000000002c0e0..000000000002c10c │ │ │ │ + DW_CFA_advance_loc: 8 to 000000000002c0e8 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ - DW_CFA_advance_loc: 32 to 000000000002c114 │ │ │ │ + DW_CFA_advance_loc: 32 to 000000000002c108 │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004824 0000000000000020 00004828 FDE cie=00000000 pc=000000000002c118..000000000002c23c │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002c11c │ │ │ │ +00004824 0000000000000020 00004828 FDE cie=00000000 pc=000000000002c10c..000000000002c230 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002c110 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002c120 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002c114 │ │ │ │ DW_CFA_def_cfa_offset: 224 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002c124 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002c118 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc1: 272 to 000000000002c234 │ │ │ │ + DW_CFA_advance_loc1: 272 to 000000000002c228 │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002c238 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002c22c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ │ │ │ │ -00004848 0000000000000020 0000484c FDE cie=00000000 pc=000000000002c23c..000000000002c360 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002c240 │ │ │ │ +00004848 0000000000000020 0000484c FDE cie=00000000 pc=000000000002c230..000000000002c354 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002c234 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002c244 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002c238 │ │ │ │ DW_CFA_def_cfa_offset: 224 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002c248 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002c23c │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc1: 272 to 000000000002c358 │ │ │ │ + DW_CFA_advance_loc1: 272 to 000000000002c34c │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002c35c │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002c350 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ │ │ │ │ -0000486c 0000000000000030 00004870 FDE cie=00000000 pc=000000000002c360..000000000002c48c │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002c364 │ │ │ │ +0000486c 0000000000000030 00004870 FDE cie=00000000 pc=000000000002c354..000000000002c480 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002c358 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002c368 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002c35c │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 8 to 000000000002c370 │ │ │ │ + DW_CFA_advance_loc: 8 to 000000000002c364 │ │ │ │ DW_CFA_def_cfa_offset: 65552 │ │ │ │ - DW_CFA_advance_loc: 12 to 000000000002c37c │ │ │ │ + DW_CFA_advance_loc: 12 to 000000000002c370 │ │ │ │ DW_CFA_def_cfa_offset: 69760 │ │ │ │ - DW_CFA_advance_loc1: 256 to 000000000002c47c │ │ │ │ + DW_CFA_advance_loc1: 256 to 000000000002c470 │ │ │ │ DW_CFA_def_cfa_offset: 69648 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002c480 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002c474 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002c484 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002c478 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002c488 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002c47c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ │ │ │ │ -000048a0 0000000000000030 000048a4 FDE cie=00000000 pc=000000000002c48c..000000000002c5c4 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002c490 │ │ │ │ +000048a0 0000000000000030 000048a4 FDE cie=00000000 pc=000000000002c480..000000000002c5b8 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002c484 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002c494 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002c488 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 8 to 000000000002c49c │ │ │ │ + DW_CFA_advance_loc: 8 to 000000000002c490 │ │ │ │ DW_CFA_def_cfa_offset: 65552 │ │ │ │ - DW_CFA_advance_loc: 8 to 000000000002c4a4 │ │ │ │ + DW_CFA_advance_loc: 8 to 000000000002c498 │ │ │ │ DW_CFA_def_cfa_offset: 65632 │ │ │ │ - DW_CFA_advance_loc1: 272 to 000000000002c5b4 │ │ │ │ + DW_CFA_advance_loc1: 272 to 000000000002c5a8 │ │ │ │ DW_CFA_def_cfa_offset: 65552 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002c5b8 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002c5ac │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002c5bc │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002c5b0 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002c5c0 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002c5b4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ │ │ │ │ -000048d4 0000000000000030 000048d8 FDE cie=00000000 pc=000000000002c5c4..000000000002c6fc │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002c5c8 │ │ │ │ +000048d4 0000000000000030 000048d8 FDE cie=00000000 pc=000000000002c5b8..000000000002c6f0 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002c5bc │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002c5cc │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002c5c0 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 8 to 000000000002c5d4 │ │ │ │ + DW_CFA_advance_loc: 8 to 000000000002c5c8 │ │ │ │ DW_CFA_def_cfa_offset: 65552 │ │ │ │ - DW_CFA_advance_loc: 8 to 000000000002c5dc │ │ │ │ + DW_CFA_advance_loc: 8 to 000000000002c5d0 │ │ │ │ DW_CFA_def_cfa_offset: 65632 │ │ │ │ - DW_CFA_advance_loc1: 272 to 000000000002c6ec │ │ │ │ + DW_CFA_advance_loc1: 272 to 000000000002c6e0 │ │ │ │ DW_CFA_def_cfa_offset: 65552 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002c6f0 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002c6e4 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002c6f4 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002c6e8 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002c6f8 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002c6ec │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ │ │ │ │ -00004908 0000000000000030 0000490c FDE cie=00000000 pc=000000000002c6fc..000000000002c834 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002c700 │ │ │ │ +00004908 0000000000000030 0000490c FDE cie=00000000 pc=000000000002c6f0..000000000002c828 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002c6f4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002c704 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002c6f8 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 8 to 000000000002c70c │ │ │ │ + DW_CFA_advance_loc: 8 to 000000000002c700 │ │ │ │ DW_CFA_def_cfa_offset: 65552 │ │ │ │ - DW_CFA_advance_loc: 8 to 000000000002c714 │ │ │ │ + DW_CFA_advance_loc: 8 to 000000000002c708 │ │ │ │ DW_CFA_def_cfa_offset: 65632 │ │ │ │ - DW_CFA_advance_loc1: 272 to 000000000002c824 │ │ │ │ + DW_CFA_advance_loc1: 272 to 000000000002c818 │ │ │ │ DW_CFA_def_cfa_offset: 65552 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002c828 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002c81c │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002c82c │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002c820 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002c830 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002c824 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ │ │ │ │ -0000493c 0000000000000030 00004940 FDE cie=00000000 pc=000000000002c834..000000000002c95c │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002c838 │ │ │ │ +0000493c 0000000000000030 00004940 FDE cie=00000000 pc=000000000002c828..000000000002c950 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002c82c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002c83c │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002c830 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 8 to 000000000002c844 │ │ │ │ + DW_CFA_advance_loc: 8 to 000000000002c838 │ │ │ │ DW_CFA_def_cfa_offset: 65552 │ │ │ │ - DW_CFA_advance_loc: 8 to 000000000002c84c │ │ │ │ + DW_CFA_advance_loc: 8 to 000000000002c840 │ │ │ │ DW_CFA_def_cfa_offset: 65632 │ │ │ │ - DW_CFA_advance_loc1: 256 to 000000000002c94c │ │ │ │ + DW_CFA_advance_loc1: 256 to 000000000002c940 │ │ │ │ DW_CFA_def_cfa_offset: 65552 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002c950 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002c944 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002c954 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002c948 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002c958 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002c94c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ │ │ │ │ -00004970 0000000000000030 00004974 FDE cie=00000000 pc=000000000002c95c..000000000002ca58 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002c960 │ │ │ │ +00004970 0000000000000030 00004974 FDE cie=00000000 pc=000000000002c950..000000000002ca4c │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002c954 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002c964 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002c958 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 8 to 000000000002c96c │ │ │ │ + DW_CFA_advance_loc: 8 to 000000000002c960 │ │ │ │ DW_CFA_def_cfa_offset: 65552 │ │ │ │ - DW_CFA_advance_loc: 8 to 000000000002c974 │ │ │ │ + DW_CFA_advance_loc: 8 to 000000000002c968 │ │ │ │ DW_CFA_def_cfa_offset: 65616 │ │ │ │ - DW_CFA_advance_loc: 212 to 000000000002ca48 │ │ │ │ + DW_CFA_advance_loc: 212 to 000000000002ca3c │ │ │ │ DW_CFA_def_cfa_offset: 65552 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002ca4c │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002ca40 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002ca50 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002ca44 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002ca54 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002ca48 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000049a4 0000000000000020 000049a8 FDE cie=00000000 pc=000000000002ca58..000000000002cb48 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002ca5c │ │ │ │ +000049a4 0000000000000020 000049a8 FDE cie=00000000 pc=000000000002ca4c..000000000002cb3c │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002ca50 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002ca60 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002ca54 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002ca64 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002ca58 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 220 to 000000000002cb40 │ │ │ │ + DW_CFA_advance_loc: 220 to 000000000002cb34 │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002cb44 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002cb38 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000049c8 0000000000000014 000049cc FDE cie=00000000 pc=000000000002cb48..000000000002cba0 │ │ │ │ - DW_CFA_advance_loc: 8 to 000000000002cb50 │ │ │ │ +000049c8 0000000000000014 000049cc FDE cie=00000000 pc=000000000002cb3c..000000000002cb94 │ │ │ │ + DW_CFA_advance_loc: 8 to 000000000002cb44 │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ - DW_CFA_advance_loc: 76 to 000000000002cb9c │ │ │ │ + DW_CFA_advance_loc: 76 to 000000000002cb90 │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000049e0 0000000000000014 000049e4 FDE cie=00000000 pc=000000000002cba0..000000000002cc10 │ │ │ │ - DW_CFA_advance_loc: 8 to 000000000002cba8 │ │ │ │ +000049e0 0000000000000014 000049e4 FDE cie=00000000 pc=000000000002cb94..000000000002cc04 │ │ │ │ + DW_CFA_advance_loc: 8 to 000000000002cb9c │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ - DW_CFA_advance_loc: 100 to 000000000002cc0c │ │ │ │ + DW_CFA_advance_loc: 100 to 000000000002cc00 │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000049f8 0000000000000024 000049fc FDE cie=00000000 pc=000000000002cc10..000000000002cdec │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002cc14 │ │ │ │ +000049f8 0000000000000024 000049fc FDE cie=00000000 pc=000000000002cc04..000000000002cde0 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002cc08 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002cc18 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002cc0c │ │ │ │ DW_CFA_def_cfa_offset: 64 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-64 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-56 │ │ │ │ - DW_CFA_advance_loc: 8 to 000000000002cc20 │ │ │ │ + DW_CFA_advance_loc: 8 to 000000000002cc14 │ │ │ │ DW_CFA_offset: r19 (x19) at cfa-48 │ │ │ │ - DW_CFA_advance_loc1: 452 to 000000000002cde4 │ │ │ │ + DW_CFA_advance_loc1: 452 to 000000000002cdd8 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r19 (x19) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002cde8 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002cddc │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004a20 0000000000000024 00004a24 FDE cie=00000000 pc=000000000002cdec..000000000002ce68 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002cdf0 │ │ │ │ +00004a20 0000000000000024 00004a24 FDE cie=00000000 pc=000000000002cde0..000000000002ce5c │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002cde4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002cdf4 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002cde8 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002cdf8 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002cdec │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 104 to 000000000002ce60 │ │ │ │ + DW_CFA_advance_loc: 104 to 000000000002ce54 │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002ce64 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002ce58 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004a48 0000000000000018 00004a4c FDE cie=00000000 pc=000000000002ce68..000000000002ce9c │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002ce6c │ │ │ │ +00004a48 0000000000000018 00004a4c FDE cie=00000000 pc=000000000002ce5c..000000000002ce90 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002ce60 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002ce70 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002ce64 │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004a64 0000000000000014 00004a68 FDE cie=00000000 pc=000000000002ce9c..000000000002ced8 │ │ │ │ - DW_CFA_advance_loc: 8 to 000000000002cea4 │ │ │ │ +00004a64 0000000000000014 00004a68 FDE cie=00000000 pc=000000000002ce90..000000000002cecc │ │ │ │ + DW_CFA_advance_loc: 8 to 000000000002ce98 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ - DW_CFA_advance_loc: 48 to 000000000002ced4 │ │ │ │ + DW_CFA_advance_loc: 48 to 000000000002cec8 │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004a7c 0000000000000014 00004a80 FDE cie=00000000 pc=000000000002ced8..000000000002cf14 │ │ │ │ - DW_CFA_advance_loc: 8 to 000000000002cee0 │ │ │ │ +00004a7c 0000000000000014 00004a80 FDE cie=00000000 pc=000000000002cecc..000000000002cf08 │ │ │ │ + DW_CFA_advance_loc: 8 to 000000000002ced4 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ - DW_CFA_advance_loc: 48 to 000000000002cf10 │ │ │ │ + DW_CFA_advance_loc: 48 to 000000000002cf04 │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004a94 0000000000000014 00004a98 FDE cie=00000000 pc=000000000002cf14..000000000002cf50 │ │ │ │ - DW_CFA_advance_loc: 8 to 000000000002cf1c │ │ │ │ +00004a94 0000000000000014 00004a98 FDE cie=00000000 pc=000000000002cf08..000000000002cf44 │ │ │ │ + DW_CFA_advance_loc: 8 to 000000000002cf10 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ - DW_CFA_advance_loc: 48 to 000000000002cf4c │ │ │ │ + DW_CFA_advance_loc: 48 to 000000000002cf40 │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004aac 0000000000000020 00004ab0 FDE cie=00000000 pc=000000000002cf50..000000000002d030 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002cf54 │ │ │ │ +00004aac 0000000000000020 00004ab0 FDE cie=00000000 pc=000000000002cf44..000000000002d024 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002cf48 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002cf58 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002cf4c │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 208 to 000000000002d028 │ │ │ │ + DW_CFA_advance_loc: 208 to 000000000002d01c │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002d02c │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002d020 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004ad0 0000000000000020 00004ad4 FDE cie=00000000 pc=000000000002d030..000000000002d080 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002d034 │ │ │ │ +00004ad0 0000000000000020 00004ad4 FDE cie=00000000 pc=000000000002d024..000000000002d074 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002d028 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002d038 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002d02c │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc: 64 to 000000000002d078 │ │ │ │ + DW_CFA_advance_loc: 64 to 000000000002d06c │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002d07c │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002d070 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004af4 0000000000000014 00004af8 FDE cie=00000000 pc=000000000002d080..000000000002d09c │ │ │ │ - DW_CFA_advance_loc: 8 to 000000000002d088 │ │ │ │ +00004af4 0000000000000014 00004af8 FDE cie=00000000 pc=000000000002d074..000000000002d090 │ │ │ │ + DW_CFA_advance_loc: 8 to 000000000002d07c │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ - DW_CFA_advance_loc: 16 to 000000000002d098 │ │ │ │ + DW_CFA_advance_loc: 16 to 000000000002d08c │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004b0c 0000000000000020 00004b10 FDE cie=00000000 pc=000000000002d09c..000000000002d114 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002d0a0 │ │ │ │ +00004b0c 0000000000000020 00004b10 FDE cie=00000000 pc=000000000002d090..000000000002d108 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002d094 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002d0a4 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002d098 │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc: 104 to 000000000002d10c │ │ │ │ + DW_CFA_advance_loc: 104 to 000000000002d100 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002d110 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002d104 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004b30 0000000000000020 00004b34 FDE cie=00000000 pc=000000000002d114..000000000002d168 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002d118 │ │ │ │ +00004b30 0000000000000020 00004b34 FDE cie=00000000 pc=000000000002d108..000000000002d15c │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002d10c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002d11c │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002d110 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 68 to 000000000002d160 │ │ │ │ + DW_CFA_advance_loc: 68 to 000000000002d154 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002d164 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002d158 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004b54 0000000000000020 00004b58 FDE cie=00000000 pc=000000000002d168..000000000002d19c │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002d16c │ │ │ │ +00004b54 0000000000000020 00004b58 FDE cie=00000000 pc=000000000002d15c..000000000002d190 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002d160 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002d170 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002d164 │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc: 36 to 000000000002d194 │ │ │ │ + DW_CFA_advance_loc: 36 to 000000000002d188 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002d198 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002d18c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004b78 0000000000000020 00004b7c FDE cie=00000000 pc=000000000002d19c..000000000002d1d8 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002d1a0 │ │ │ │ +00004b78 0000000000000020 00004b7c FDE cie=00000000 pc=000000000002d190..000000000002d1cc │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002d194 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002d1a4 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002d198 │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc: 44 to 000000000002d1d0 │ │ │ │ + DW_CFA_advance_loc: 44 to 000000000002d1c4 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002d1d4 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002d1c8 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004b9c 0000000000000014 00004ba0 FDE cie=00000000 pc=000000000002d1d8..000000000002d240 │ │ │ │ - DW_CFA_advance_loc: 8 to 000000000002d1e0 │ │ │ │ +00004b9c 0000000000000014 00004ba0 FDE cie=00000000 pc=000000000002d1cc..000000000002d234 │ │ │ │ + DW_CFA_advance_loc: 8 to 000000000002d1d4 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ - DW_CFA_advance_loc: 92 to 000000000002d23c │ │ │ │ + DW_CFA_advance_loc: 92 to 000000000002d230 │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004bb4 0000000000000014 00004bb8 FDE cie=00000000 pc=000000000002d240..000000000002d2a4 │ │ │ │ - DW_CFA_advance_loc: 8 to 000000000002d248 │ │ │ │ +00004bb4 0000000000000014 00004bb8 FDE cie=00000000 pc=000000000002d234..000000000002d298 │ │ │ │ + DW_CFA_advance_loc: 8 to 000000000002d23c │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ - DW_CFA_advance_loc: 88 to 000000000002d2a0 │ │ │ │ + DW_CFA_advance_loc: 88 to 000000000002d294 │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004bcc 0000000000000020 00004bd0 FDE cie=00000000 pc=000000000002d2a4..000000000002d2f0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002d2a8 │ │ │ │ +00004bcc 0000000000000020 00004bd0 FDE cie=00000000 pc=000000000002d298..000000000002d2e4 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002d29c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002d2ac │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002d2a0 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 60 to 000000000002d2e8 │ │ │ │ + DW_CFA_advance_loc: 60 to 000000000002d2dc │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002d2ec │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002d2e0 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004bf0 0000000000000020 00004bf4 FDE cie=00000000 pc=000000000002d2f0..000000000002d394 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002d2f4 │ │ │ │ +00004bf0 0000000000000020 00004bf4 FDE cie=00000000 pc=000000000002d2e4..000000000002d388 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002d2e8 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002d2f8 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002d2ec │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 148 to 000000000002d38c │ │ │ │ + DW_CFA_advance_loc: 148 to 000000000002d380 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002d390 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002d384 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004c14 0000000000000020 00004c18 FDE cie=00000000 pc=000000000002d394..000000000002d438 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002d398 │ │ │ │ +00004c14 0000000000000020 00004c18 FDE cie=00000000 pc=000000000002d388..000000000002d42c │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002d38c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002d39c │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002d390 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 148 to 000000000002d430 │ │ │ │ + DW_CFA_advance_loc: 148 to 000000000002d424 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002d434 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002d428 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004c38 0000000000000014 00004c3c FDE cie=00000000 pc=000000000002d438..000000000002d4f8 │ │ │ │ - DW_CFA_advance_loc: 8 to 000000000002d440 │ │ │ │ +00004c38 0000000000000014 00004c3c FDE cie=00000000 pc=000000000002d42c..000000000002d4ec │ │ │ │ + DW_CFA_advance_loc: 8 to 000000000002d434 │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ - DW_CFA_advance_loc: 180 to 000000000002d4f4 │ │ │ │ + DW_CFA_advance_loc: 180 to 000000000002d4e8 │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004c50 0000000000000020 00004c54 FDE cie=00000000 pc=000000000002d4f8..000000000002d694 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002d4fc │ │ │ │ +00004c50 0000000000000020 00004c54 FDE cie=00000000 pc=000000000002d4ec..000000000002d688 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002d4f0 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002d500 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002d4f4 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc1: 396 to 000000000002d68c │ │ │ │ + DW_CFA_advance_loc1: 396 to 000000000002d680 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002d690 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002d684 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004c74 0000000000000014 00004c78 FDE cie=00000000 pc=000000000002d694..000000000002d708 │ │ │ │ - DW_CFA_advance_loc: 8 to 000000000002d69c │ │ │ │ +00004c74 0000000000000014 00004c78 FDE cie=00000000 pc=000000000002d688..000000000002d6fc │ │ │ │ + DW_CFA_advance_loc: 8 to 000000000002d690 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ - DW_CFA_advance_loc: 104 to 000000000002d704 │ │ │ │ + DW_CFA_advance_loc: 104 to 000000000002d6f8 │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004c8c 0000000000000020 00004c90 FDE cie=00000000 pc=000000000002d708..000000000002d850 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002d70c │ │ │ │ +00004c8c 0000000000000020 00004c90 FDE cie=00000000 pc=000000000002d6fc..000000000002d844 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002d700 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002d710 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002d704 │ │ │ │ DW_CFA_def_cfa_offset: 64 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-64 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-56 │ │ │ │ - DW_CFA_advance_loc1: 312 to 000000000002d848 │ │ │ │ + DW_CFA_advance_loc1: 312 to 000000000002d83c │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002d84c │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002d840 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004cb0 0000000000000020 00004cb4 FDE cie=00000000 pc=000000000002d850..000000000002d874 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002d854 │ │ │ │ +00004cb0 0000000000000020 00004cb4 FDE cie=00000000 pc=000000000002d844..000000000002d868 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002d848 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002d858 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002d84c │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc: 20 to 000000000002d86c │ │ │ │ + DW_CFA_advance_loc: 20 to 000000000002d860 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002d870 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002d864 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004cd4 0000000000000020 00004cd8 FDE cie=00000000 pc=000000000002d874..000000000002d9b4 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002d878 │ │ │ │ +00004cd4 0000000000000020 00004cd8 FDE cie=00000000 pc=000000000002d868..000000000002d9a8 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002d86c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002d87c │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002d870 │ │ │ │ DW_CFA_def_cfa_offset: 80 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002d880 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002d874 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc1: 300 to 000000000002d9ac │ │ │ │ + DW_CFA_advance_loc1: 300 to 000000000002d9a0 │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002d9b0 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002d9a4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004cf8 0000000000000020 00004cfc FDE cie=00000000 pc=000000000002d9b4..000000000002db28 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002d9b8 │ │ │ │ +00004cf8 0000000000000020 00004cfc FDE cie=00000000 pc=000000000002d9a8..000000000002db1c │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002d9ac │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002d9bc │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002d9b0 │ │ │ │ DW_CFA_def_cfa_offset: 96 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002d9c0 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002d9b4 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc1: 352 to 000000000002db20 │ │ │ │ + DW_CFA_advance_loc1: 352 to 000000000002db14 │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002db24 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002db18 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004d1c 0000000000000020 00004d20 FDE cie=00000000 pc=000000000002db28..000000000002dba4 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002db2c │ │ │ │ +00004d1c 0000000000000020 00004d20 FDE cie=00000000 pc=000000000002db1c..000000000002db98 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002db20 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002db30 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002db24 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 108 to 000000000002db9c │ │ │ │ + DW_CFA_advance_loc: 108 to 000000000002db90 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002dba0 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002db94 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004d40 0000000000000020 00004d44 FDE cie=00000000 pc=000000000002dba4..000000000002dbd4 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002dba8 │ │ │ │ +00004d40 0000000000000020 00004d44 FDE cie=00000000 pc=000000000002db98..000000000002dbc8 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002db9c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002dbac │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002dba0 │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc: 32 to 000000000002dbcc │ │ │ │ + DW_CFA_advance_loc: 32 to 000000000002dbc0 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002dbd0 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002dbc4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004d64 0000000000000020 00004d68 FDE cie=00000000 pc=000000000002dbd4..000000000002dc30 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002dbd8 │ │ │ │ +00004d64 0000000000000020 00004d68 FDE cie=00000000 pc=000000000002dbc8..000000000002dc24 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002dbcc │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002dbdc │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002dbd0 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 76 to 000000000002dc28 │ │ │ │ + DW_CFA_advance_loc: 76 to 000000000002dc1c │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002dc2c │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002dc20 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004d88 0000000000000020 00004d8c FDE cie=00000000 pc=000000000002dc30..000000000002dc80 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002dc34 │ │ │ │ +00004d88 0000000000000020 00004d8c FDE cie=00000000 pc=000000000002dc24..000000000002dc74 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002dc28 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002dc38 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002dc2c │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 64 to 000000000002dc78 │ │ │ │ + DW_CFA_advance_loc: 64 to 000000000002dc6c │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002dc7c │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002dc70 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004dac 0000000000000020 00004db0 FDE cie=00000000 pc=000000000002dc80..000000000002dcc4 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002dc84 │ │ │ │ +00004dac 0000000000000020 00004db0 FDE cie=00000000 pc=000000000002dc74..000000000002dcb8 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002dc78 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002dc88 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002dc7c │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 52 to 000000000002dcbc │ │ │ │ + DW_CFA_advance_loc: 52 to 000000000002dcb0 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002dcc0 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002dcb4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004dd0 0000000000000020 00004dd4 FDE cie=00000000 pc=000000000002dcc4..000000000002dd78 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002dcc8 │ │ │ │ +00004dd0 0000000000000020 00004dd4 FDE cie=00000000 pc=000000000002dcb8..000000000002dd6c │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002dcbc │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002dccc │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002dcc0 │ │ │ │ DW_CFA_def_cfa_offset: 64 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002dcd0 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002dcc4 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 160 to 000000000002dd70 │ │ │ │ + DW_CFA_advance_loc: 160 to 000000000002dd64 │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002dd74 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002dd68 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004df4 0000000000000020 00004df8 FDE cie=00000000 pc=000000000002dd78..000000000002de2c │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002dd7c │ │ │ │ +00004df4 0000000000000020 00004df8 FDE cie=00000000 pc=000000000002dd6c..000000000002de20 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002dd70 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002dd80 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002dd74 │ │ │ │ DW_CFA_def_cfa_offset: 64 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002dd84 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002dd78 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 160 to 000000000002de24 │ │ │ │ + DW_CFA_advance_loc: 160 to 000000000002de18 │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002de28 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002de1c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004e18 0000000000000014 00004e1c FDE cie=00000000 pc=000000000002de2c..000000000002dee4 │ │ │ │ - DW_CFA_advance_loc: 8 to 000000000002de34 │ │ │ │ +00004e18 0000000000000014 00004e1c FDE cie=00000000 pc=000000000002de20..000000000002ded8 │ │ │ │ + DW_CFA_advance_loc: 8 to 000000000002de28 │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ - DW_CFA_advance_loc: 172 to 000000000002dee0 │ │ │ │ + DW_CFA_advance_loc: 172 to 000000000002ded4 │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004e30 0000000000000020 00004e34 FDE cie=00000000 pc=000000000002dee4..000000000002df90 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002dee8 │ │ │ │ +00004e30 0000000000000020 00004e34 FDE cie=00000000 pc=000000000002ded8..000000000002df84 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002dedc │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002deec │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002dee0 │ │ │ │ DW_CFA_def_cfa_offset: 64 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002def0 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002dee4 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 152 to 000000000002df88 │ │ │ │ + DW_CFA_advance_loc: 152 to 000000000002df7c │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002df8c │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002df80 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004e54 0000000000000020 00004e58 FDE cie=00000000 pc=000000000002df90..000000000002e03c │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002df94 │ │ │ │ +00004e54 0000000000000020 00004e58 FDE cie=00000000 pc=000000000002df84..000000000002e030 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002df88 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002df98 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002df8c │ │ │ │ DW_CFA_def_cfa_offset: 64 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002df9c │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002df90 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 152 to 000000000002e034 │ │ │ │ + DW_CFA_advance_loc: 152 to 000000000002e028 │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002e038 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002e02c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004e78 0000000000000020 00004e7c FDE cie=00000000 pc=000000000002e03c..000000000002e0c8 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002e040 │ │ │ │ +00004e78 0000000000000020 00004e7c FDE cie=00000000 pc=000000000002e030..000000000002e0bc │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002e034 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002e044 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002e038 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002e048 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002e03c │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 120 to 000000000002e0c0 │ │ │ │ + DW_CFA_advance_loc: 120 to 000000000002e0b4 │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002e0c4 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002e0b8 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004e9c 0000000000000020 00004ea0 FDE cie=00000000 pc=000000000002e0c8..000000000002e1bc │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002e0cc │ │ │ │ +00004e9c 0000000000000020 00004ea0 FDE cie=00000000 pc=000000000002e0bc..000000000002e1b0 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002e0c0 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002e0d0 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002e0c4 │ │ │ │ DW_CFA_def_cfa_offset: 80 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002e0d4 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002e0c8 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 224 to 000000000002e1b4 │ │ │ │ + DW_CFA_advance_loc: 224 to 000000000002e1a8 │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002e1b8 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002e1ac │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004ec0 0000000000000020 00004ec4 FDE cie=00000000 pc=000000000002e1bc..000000000002e29c │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002e1c0 │ │ │ │ +00004ec0 0000000000000020 00004ec4 FDE cie=00000000 pc=000000000002e1b0..000000000002e290 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002e1b4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002e1c4 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002e1b8 │ │ │ │ DW_CFA_def_cfa_offset: 80 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002e1c8 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002e1bc │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 204 to 000000000002e294 │ │ │ │ + DW_CFA_advance_loc: 204 to 000000000002e288 │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002e298 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002e28c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004ee4 0000000000000020 00004ee8 FDE cie=00000000 pc=000000000002e29c..000000000002e37c │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002e2a0 │ │ │ │ +00004ee4 0000000000000020 00004ee8 FDE cie=00000000 pc=000000000002e290..000000000002e370 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002e294 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002e2a4 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002e298 │ │ │ │ DW_CFA_def_cfa_offset: 80 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002e2a8 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002e29c │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 204 to 000000000002e374 │ │ │ │ + DW_CFA_advance_loc: 204 to 000000000002e368 │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002e378 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002e36c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004f08 0000000000000020 00004f0c FDE cie=00000000 pc=000000000002e37c..000000000002e45c │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002e380 │ │ │ │ +00004f08 0000000000000020 00004f0c FDE cie=00000000 pc=000000000002e370..000000000002e450 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002e374 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002e384 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002e378 │ │ │ │ DW_CFA_def_cfa_offset: 80 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002e388 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002e37c │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 204 to 000000000002e454 │ │ │ │ + DW_CFA_advance_loc: 204 to 000000000002e448 │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002e458 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002e44c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004f2c 0000000000000020 00004f30 FDE cie=00000000 pc=000000000002e45c..000000000002e48c │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002e460 │ │ │ │ +00004f2c 0000000000000020 00004f30 FDE cie=00000000 pc=000000000002e450..000000000002e480 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002e454 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002e464 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002e458 │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc: 32 to 000000000002e484 │ │ │ │ + DW_CFA_advance_loc: 32 to 000000000002e478 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002e488 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002e47c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004f50 0000000000000020 00004f54 FDE cie=00000000 pc=000000000002e48c..000000000002e510 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002e490 │ │ │ │ +00004f50 0000000000000020 00004f54 FDE cie=00000000 pc=000000000002e480..000000000002e504 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002e484 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002e494 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002e488 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002e498 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002e48c │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 112 to 000000000002e508 │ │ │ │ + DW_CFA_advance_loc: 112 to 000000000002e4fc │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002e50c │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002e500 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004f74 0000000000000020 00004f78 FDE cie=00000000 pc=000000000002e510..000000000002e5ec │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002e514 │ │ │ │ +00004f74 0000000000000020 00004f78 FDE cie=00000000 pc=000000000002e504..000000000002e5e0 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002e508 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002e518 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002e50c │ │ │ │ DW_CFA_def_cfa_offset: 80 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002e51c │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002e510 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 200 to 000000000002e5e4 │ │ │ │ + DW_CFA_advance_loc: 200 to 000000000002e5d8 │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002e5e8 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002e5dc │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004f98 0000000000000020 00004f9c FDE cie=00000000 pc=000000000002e5ec..000000000002e724 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002e5f0 │ │ │ │ +00004f98 0000000000000020 00004f9c FDE cie=00000000 pc=000000000002e5e0..000000000002e718 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002e5e4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002e5f4 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002e5e8 │ │ │ │ DW_CFA_def_cfa_offset: 64 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-64 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-56 │ │ │ │ - DW_CFA_advance_loc1: 296 to 000000000002e71c │ │ │ │ + DW_CFA_advance_loc1: 296 to 000000000002e710 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002e720 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002e714 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004fbc 0000000000000028 00004fc0 FDE cie=00000000 pc=000000000002e724..000000000002e838 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002e728 │ │ │ │ +00004fbc 0000000000000028 00004fc0 FDE cie=00000000 pc=000000000002e718..000000000002e82c │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002e71c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002e72c │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002e720 │ │ │ │ DW_CFA_def_cfa_offset: 96 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002e730 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002e724 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc: 8 to 000000000002e738 │ │ │ │ + DW_CFA_advance_loc: 8 to 000000000002e72c │ │ │ │ DW_CFA_offset_extended: r79 (v15) at cfa-16 │ │ │ │ - DW_CFA_advance_loc: 248 to 000000000002e830 │ │ │ │ + DW_CFA_advance_loc: 248 to 000000000002e824 │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore_extended: r79 (v15) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002e834 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002e828 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00004fe8 0000000000000014 00004fec FDE cie=00000000 pc=000000000002e838..000000000002e8a8 │ │ │ │ - DW_CFA_advance_loc: 8 to 000000000002e840 │ │ │ │ +00004fe8 0000000000000014 00004fec FDE cie=00000000 pc=000000000002f830..000000000002f8a0 │ │ │ │ + DW_CFA_advance_loc: 8 to 000000000002f838 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ - DW_CFA_advance_loc: 100 to 000000000002e8a4 │ │ │ │ + DW_CFA_advance_loc: 100 to 000000000002f89c │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005000 0000000000000014 00005004 FDE cie=00000000 pc=000000000002e8a8..000000000002e9b8 │ │ │ │ - DW_CFA_advance_loc: 8 to 000000000002e8b0 │ │ │ │ +00005000 0000000000000014 00005004 FDE cie=00000000 pc=000000000002f8a0..000000000002f9b0 │ │ │ │ + DW_CFA_advance_loc: 8 to 000000000002f8a8 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ - DW_CFA_advance_loc1: 260 to 000000000002e9b4 │ │ │ │ + DW_CFA_advance_loc1: 260 to 000000000002f9ac │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ │ │ │ │ -00005018 0000000000000014 0000501c FDE cie=00000000 pc=000000000002e9b8..000000000002ea8c │ │ │ │ - DW_CFA_advance_loc: 8 to 000000000002e9c0 │ │ │ │ +00005018 0000000000000014 0000501c FDE cie=00000000 pc=000000000002f9b0..000000000002fa84 │ │ │ │ + DW_CFA_advance_loc: 8 to 000000000002f9b8 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ - DW_CFA_advance_loc: 200 to 000000000002ea88 │ │ │ │ + DW_CFA_advance_loc: 200 to 000000000002fa80 │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005030 0000000000000024 00005034 FDE cie=00000000 pc=000000000002ea8c..0000000000030170 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002ea90 │ │ │ │ +00005030 0000000000000024 00005034 FDE cie=00000000 pc=000000000002fa84..0000000000031168 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002fa88 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002ea94 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002fa8c │ │ │ │ DW_CFA_def_cfa_offset: 128 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000002ea98 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000002fa90 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc2: 5840 to 0000000000030168 │ │ │ │ + DW_CFA_advance_loc2: 5840 to 0000000000031160 │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000003016c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000031164 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005058 0000000000000020 0000505c FDE cie=00000000 pc=0000000000030170..00000000000302fc │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000030174 │ │ │ │ +00005058 0000000000000020 0000505c FDE cie=00000000 pc=0000000000031168..00000000000312f4 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000003116c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000030178 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000031170 │ │ │ │ DW_CFA_def_cfa_offset: 80 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-80 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-72 │ │ │ │ - DW_CFA_advance_loc1: 380 to 00000000000302f4 │ │ │ │ + DW_CFA_advance_loc1: 380 to 00000000000312ec │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000302f8 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000312f0 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -0000507c 0000000000000020 00005080 FDE cie=00000000 pc=00000000000302fc..0000000000030400 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000030300 │ │ │ │ +0000507c 0000000000000020 00005080 FDE cie=00000000 pc=00000000000312f4..00000000000313f8 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000312f8 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000030304 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000312fc │ │ │ │ DW_CFA_def_cfa_offset: 64 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000030308 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000031300 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 240 to 00000000000303f8 │ │ │ │ + DW_CFA_advance_loc: 240 to 00000000000313f0 │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000303fc │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000313f4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000050a0 0000000000000020 000050a4 FDE cie=00000000 pc=0000000000030400..000000000003048c │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000030404 │ │ │ │ +000050a0 0000000000000020 000050a4 FDE cie=00000000 pc=00000000000313f8..0000000000031484 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000313fc │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000030408 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000031400 │ │ │ │ DW_CFA_def_cfa_offset: 144 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000003040c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000031404 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 120 to 0000000000030484 │ │ │ │ + DW_CFA_advance_loc: 120 to 000000000003147c │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000030488 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000031480 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000050c4 0000000000000020 000050c8 FDE cie=00000000 pc=000000000003048c..0000000000030624 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000030490 │ │ │ │ +000050c4 0000000000000020 000050c8 FDE cie=00000000 pc=0000000000031484..000000000003161c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000031488 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000030494 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000003148c │ │ │ │ DW_CFA_def_cfa_offset: 288 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000030498 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000031490 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc1: 388 to 000000000003061c │ │ │ │ + DW_CFA_advance_loc1: 388 to 0000000000031614 │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000030620 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000031618 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ │ │ │ │ -000050e8 0000000000000020 000050ec FDE cie=00000000 pc=0000000000030624..00000000000306b0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000030628 │ │ │ │ +000050e8 0000000000000020 000050ec FDE cie=00000000 pc=000000000003161c..00000000000316a8 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000031620 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000003062c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000031624 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 124 to 00000000000306a8 │ │ │ │ + DW_CFA_advance_loc: 124 to 00000000000316a0 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000306ac │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000316a4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -0000510c 0000000000000020 00005110 FDE cie=00000000 pc=00000000000306b0..000000000003074c │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000306b4 │ │ │ │ +0000510c 0000000000000020 00005110 FDE cie=00000000 pc=00000000000316a8..0000000000031744 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000316ac │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000306b8 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000316b0 │ │ │ │ DW_CFA_def_cfa_offset: 160 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000306bc │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000316b4 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 136 to 0000000000030744 │ │ │ │ + DW_CFA_advance_loc: 136 to 000000000003173c │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000030748 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000031740 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005130 0000000000000020 00005134 FDE cie=00000000 pc=000000000003074c..00000000000308b8 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000030750 │ │ │ │ +00005130 0000000000000020 00005134 FDE cie=00000000 pc=0000000000031744..00000000000318b0 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000031748 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000030754 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000003174c │ │ │ │ DW_CFA_def_cfa_offset: 192 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000030758 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000031750 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc1: 344 to 00000000000308b0 │ │ │ │ + DW_CFA_advance_loc1: 344 to 00000000000318a8 │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000308b4 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000318ac │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ │ │ │ │ -00005154 0000000000000020 00005158 FDE cie=00000000 pc=00000000000308b8..0000000000030974 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000308bc │ │ │ │ +00005154 0000000000000020 00005158 FDE cie=00000000 pc=00000000000318b0..000000000003196c │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000318b4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000308c0 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000318b8 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 172 to 000000000003096c │ │ │ │ + DW_CFA_advance_loc: 172 to 0000000000031964 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000030970 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000031968 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005178 0000000000000020 0000517c FDE cie=00000000 pc=0000000000030974..00000000000309d8 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000030978 │ │ │ │ +00005178 0000000000000020 0000517c FDE cie=00000000 pc=000000000003196c..00000000000319d0 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000031970 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000003097c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000031974 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 84 to 00000000000309d0 │ │ │ │ + DW_CFA_advance_loc: 84 to 00000000000319c8 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000309d4 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000319cc │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -0000519c 0000000000000020 000051a0 FDE cie=00000000 pc=00000000000309d8..0000000000030c88 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000309dc │ │ │ │ +0000519c 0000000000000020 000051a0 FDE cie=00000000 pc=00000000000319d0..0000000000031c80 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000319d4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000309e0 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000319d8 │ │ │ │ DW_CFA_def_cfa_offset: 64 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-64 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-56 │ │ │ │ - DW_CFA_advance_loc1: 672 to 0000000000030c80 │ │ │ │ + DW_CFA_advance_loc1: 672 to 0000000000031c78 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000030c84 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000031c7c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000051c0 0000000000000020 000051c4 FDE cie=00000000 pc=0000000000030c88..0000000000030d40 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000030c8c │ │ │ │ +000051c0 0000000000000020 000051c4 FDE cie=00000000 pc=0000000000031c80..0000000000031d38 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000031c84 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000030c90 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000031c88 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 168 to 0000000000030d38 │ │ │ │ + DW_CFA_advance_loc: 168 to 0000000000031d30 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000030d3c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000031d34 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000051e4 0000000000000028 000051e8 FDE cie=00000000 pc=0000000000030d40..0000000000030f90 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000030d44 │ │ │ │ +000051e4 0000000000000028 000051e8 FDE cie=00000000 pc=0000000000031d38..0000000000031f88 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000031d3c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000030d48 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000031d40 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 12 to 0000000000030d54 │ │ │ │ + DW_CFA_advance_loc: 12 to 0000000000031d4c │ │ │ │ DW_CFA_def_cfa_offset: 8432 │ │ │ │ - DW_CFA_advance_loc1: 560 to 0000000000030f84 │ │ │ │ + DW_CFA_advance_loc1: 560 to 0000000000031f7c │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000030f88 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000031f80 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000030f8c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000031f84 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005210 0000000000000020 00005214 FDE cie=00000000 pc=0000000000030f90..0000000000031034 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000030f94 │ │ │ │ +00005210 0000000000000020 00005214 FDE cie=00000000 pc=0000000000031f88..000000000003202c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000031f8c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000030f98 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000031f90 │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc: 148 to 000000000003102c │ │ │ │ + DW_CFA_advance_loc: 148 to 0000000000032024 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000031030 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000032028 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005234 0000000000000020 00005238 FDE cie=00000000 pc=0000000000031034..00000000000310a4 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000031038 │ │ │ │ +00005234 0000000000000020 00005238 FDE cie=00000000 pc=000000000003202c..000000000003209c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000032030 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000003103c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000032034 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 96 to 000000000003109c │ │ │ │ + DW_CFA_advance_loc: 96 to 0000000000032094 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000310a0 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000032098 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005258 0000000000000014 0000525c FDE cie=00000000 pc=00000000000310a4..0000000000031190 │ │ │ │ - DW_CFA_advance_loc: 8 to 00000000000310ac │ │ │ │ +00005258 0000000000000014 0000525c FDE cie=00000000 pc=000000000003209c..0000000000032188 │ │ │ │ + DW_CFA_advance_loc: 8 to 00000000000320a4 │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ - DW_CFA_advance_loc: 224 to 000000000003118c │ │ │ │ + DW_CFA_advance_loc: 224 to 0000000000032184 │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005270 0000000000000014 00005274 FDE cie=00000000 pc=0000000000031190..000000000003129c │ │ │ │ - DW_CFA_advance_loc: 8 to 0000000000031198 │ │ │ │ +00005270 0000000000000014 00005274 FDE cie=00000000 pc=0000000000032188..0000000000032294 │ │ │ │ + DW_CFA_advance_loc: 8 to 0000000000032190 │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ - DW_CFA_advance_loc1: 256 to 0000000000031298 │ │ │ │ + DW_CFA_advance_loc1: 256 to 0000000000032290 │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ │ │ │ │ -00005288 0000000000000024 0000528c FDE cie=00000000 pc=000000000003129c..000000000003152c │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000312a0 │ │ │ │ +00005288 0000000000000024 0000528c FDE cie=00000000 pc=0000000000032294..0000000000032524 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000032298 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000312a4 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000003229c │ │ │ │ DW_CFA_def_cfa_offset: 256 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000312a8 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000322a0 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc: 8 to 00000000000312b0 │ │ │ │ + DW_CFA_advance_loc: 8 to 00000000000322a8 │ │ │ │ DW_CFA_offset: r19 (x19) at cfa-16 │ │ │ │ - DW_CFA_advance_loc1: 628 to 0000000000031524 │ │ │ │ + DW_CFA_advance_loc1: 628 to 000000000003251c │ │ │ │ DW_CFA_restore: r19 (x19) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000031528 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000032520 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ │ │ │ │ -000052b0 0000000000000024 000052b4 FDE cie=00000000 pc=000000000003152c..000000000003160c │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000031530 │ │ │ │ +000052b0 0000000000000024 000052b4 FDE cie=00000000 pc=0000000000032524..0000000000032604 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000032528 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000031534 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000003252c │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 12 to 0000000000031540 │ │ │ │ + DW_CFA_advance_loc: 12 to 0000000000032538 │ │ │ │ DW_CFA_def_cfa_offset: 4224 │ │ │ │ - DW_CFA_advance_loc: 192 to 0000000000031600 │ │ │ │ + DW_CFA_advance_loc: 192 to 00000000000325f8 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000031604 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000325fc │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000031608 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000032600 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ │ │ │ │ -000052d8 0000000000000028 000052dc FDE cie=00000000 pc=000000000003160c..00000000000317a0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000031610 │ │ │ │ +000052d8 0000000000000028 000052dc FDE cie=00000000 pc=0000000000032604..0000000000032798 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000032608 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000031614 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000003260c │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 12 to 0000000000031620 │ │ │ │ + DW_CFA_advance_loc: 12 to 0000000000032618 │ │ │ │ DW_CFA_def_cfa_offset: 8272 │ │ │ │ - DW_CFA_advance_loc1: 372 to 0000000000031794 │ │ │ │ + DW_CFA_advance_loc1: 372 to 000000000003278c │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000031798 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000032790 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000003179c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000032794 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005304 0000000000000020 00005308 FDE cie=00000000 pc=00000000000317a0..000000000003186c │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000317a4 │ │ │ │ +00005304 0000000000000020 00005308 FDE cie=00000000 pc=0000000000032798..0000000000032864 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000003279c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000317a8 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000327a0 │ │ │ │ DW_CFA_def_cfa_offset: 176 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000317ac │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000327a4 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 184 to 0000000000031864 │ │ │ │ + DW_CFA_advance_loc: 184 to 000000000003285c │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000031868 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000032860 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005328 0000000000000020 0000532c FDE cie=00000000 pc=000000000003186c..0000000000031a04 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000031870 │ │ │ │ +00005328 0000000000000020 0000532c FDE cie=00000000 pc=0000000000032864..00000000000329fc │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000032868 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000031874 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000003286c │ │ │ │ DW_CFA_def_cfa_offset: 96 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000031878 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000032870 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc1: 388 to 00000000000319fc │ │ │ │ + DW_CFA_advance_loc1: 388 to 00000000000329f4 │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000031a00 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000329f8 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -0000534c 0000000000000020 00005350 FDE cie=00000000 pc=0000000000031a04..0000000000031a60 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000031a08 │ │ │ │ +0000534c 0000000000000020 00005350 FDE cie=00000000 pc=00000000000329fc..0000000000032a58 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000032a00 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000031a0c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000032a04 │ │ │ │ DW_CFA_def_cfa_offset: 64 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-64 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-56 │ │ │ │ - DW_CFA_advance_loc: 76 to 0000000000031a58 │ │ │ │ + DW_CFA_advance_loc: 76 to 0000000000032a50 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000031a5c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000032a54 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005370 0000000000000028 00005374 FDE cie=00000000 pc=0000000000031a60..0000000000031bc8 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000031a64 │ │ │ │ +00005370 0000000000000028 00005374 FDE cie=00000000 pc=0000000000032a58..0000000000032bc0 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000032a5c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000031a68 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000032a60 │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc: 16 to 0000000000031a78 │ │ │ │ + DW_CFA_advance_loc: 16 to 0000000000032a70 │ │ │ │ DW_CFA_def_cfa_offset: 8272 │ │ │ │ DW_CFA_offset: r19 (x19) at cfa-16 │ │ │ │ - DW_CFA_advance_loc1: 320 to 0000000000031bb8 │ │ │ │ + DW_CFA_advance_loc1: 320 to 0000000000032bb0 │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ - DW_CFA_advance_loc: 8 to 0000000000031bc0 │ │ │ │ + DW_CFA_advance_loc: 8 to 0000000000032bb8 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r19 (x19) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000031bc4 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000032bbc │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ │ │ │ │ -0000539c 0000000000000024 000053a0 FDE cie=00000000 pc=0000000000031bc8..0000000000031d7c │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000031bcc │ │ │ │ +0000539c 0000000000000024 000053a0 FDE cie=00000000 pc=0000000000032bc0..0000000000032d74 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000032bc4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000031bd0 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000032bc8 │ │ │ │ DW_CFA_def_cfa_offset: 224 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000031bd4 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000032bcc │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc: 8 to 0000000000031bdc │ │ │ │ + DW_CFA_advance_loc: 8 to 0000000000032bd4 │ │ │ │ DW_CFA_offset: r19 (x19) at cfa-16 │ │ │ │ - DW_CFA_advance_loc1: 408 to 0000000000031d74 │ │ │ │ + DW_CFA_advance_loc1: 408 to 0000000000032d6c │ │ │ │ DW_CFA_restore: r19 (x19) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000031d78 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000032d70 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ │ │ │ │ -000053c4 0000000000000020 000053c8 FDE cie=00000000 pc=0000000000031d7c..0000000000031e2c │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000031d80 │ │ │ │ +000053c4 0000000000000020 000053c8 FDE cie=00000000 pc=0000000000032d74..0000000000032e24 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000032d78 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000031d84 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000032d7c │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 160 to 0000000000031e24 │ │ │ │ + DW_CFA_advance_loc: 160 to 0000000000032e1c │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000031e28 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000032e20 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000053e8 0000000000000020 000053ec FDE cie=00000000 pc=0000000000031e2c..0000000000031f44 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000031e30 │ │ │ │ +000053e8 0000000000000020 000053ec FDE cie=00000000 pc=0000000000032e24..0000000000032f3c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000032e28 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000031e34 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000032e2c │ │ │ │ DW_CFA_def_cfa_offset: 64 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-64 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-56 │ │ │ │ - DW_CFA_advance_loc1: 264 to 0000000000031f3c │ │ │ │ + DW_CFA_advance_loc1: 264 to 0000000000032f34 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000031f40 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000032f38 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -0000540c 0000000000000020 00005410 FDE cie=00000000 pc=0000000000031f44..0000000000031fa0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000031f48 │ │ │ │ +0000540c 0000000000000020 00005410 FDE cie=00000000 pc=0000000000032f3c..0000000000032f98 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000032f40 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000031f4c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000032f44 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 76 to 0000000000031f98 │ │ │ │ + DW_CFA_advance_loc: 76 to 0000000000032f90 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000031f9c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000032f94 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005430 0000000000000024 00005434 FDE cie=00000000 pc=0000000000031fa0..00000000000320f8 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000031fa4 │ │ │ │ +00005430 0000000000000024 00005434 FDE cie=00000000 pc=0000000000032f98..00000000000330f0 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000032f9c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000031fa8 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000032fa0 │ │ │ │ DW_CFA_def_cfa_offset: 128 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000031fac │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000032fa4 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc: 8 to 0000000000031fb4 │ │ │ │ + DW_CFA_advance_loc: 8 to 0000000000032fac │ │ │ │ DW_CFA_offset: r19 (x19) at cfa-16 │ │ │ │ - DW_CFA_advance_loc1: 316 to 00000000000320f0 │ │ │ │ + DW_CFA_advance_loc1: 316 to 00000000000330e8 │ │ │ │ DW_CFA_restore: r19 (x19) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000320f4 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000330ec │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ │ │ │ │ -00005458 0000000000000020 0000545c FDE cie=00000000 pc=00000000000320f8..0000000000032114 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000320fc │ │ │ │ +00005458 0000000000000020 0000545c FDE cie=00000000 pc=00000000000330f0..000000000003310c │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000330f4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000032100 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000330f8 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 12 to 000000000003210c │ │ │ │ + DW_CFA_advance_loc: 12 to 0000000000033104 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000032110 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000033108 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -0000547c 0000000000000020 00005480 FDE cie=00000000 pc=0000000000032114..0000000000032138 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000032118 │ │ │ │ +0000547c 0000000000000020 00005480 FDE cie=00000000 pc=000000000003310c..0000000000033130 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000033110 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000003211c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000033114 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 20 to 0000000000032130 │ │ │ │ + DW_CFA_advance_loc: 20 to 0000000000033128 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000032134 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000003312c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000054a0 0000000000000020 000054a4 FDE cie=00000000 pc=0000000000032138..00000000000321fc │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000003213c │ │ │ │ +000054a0 0000000000000020 000054a4 FDE cie=00000000 pc=0000000000033130..00000000000331f4 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000033134 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000032140 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000033138 │ │ │ │ DW_CFA_def_cfa_offset: 80 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000032144 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000003313c │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 176 to 00000000000321f4 │ │ │ │ + DW_CFA_advance_loc: 176 to 00000000000331ec │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000321f8 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000331f0 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000054c4 0000000000000020 000054c8 FDE cie=00000000 pc=00000000000321fc..0000000000032278 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000032200 │ │ │ │ +000054c4 0000000000000020 000054c8 FDE cie=00000000 pc=00000000000331f4..0000000000033270 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000331f8 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000032204 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000331fc │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 108 to 0000000000032270 │ │ │ │ + DW_CFA_advance_loc: 108 to 0000000000033268 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000032274 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000003326c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000054e8 0000000000000018 000054ec FDE cie=00000000 pc=0000000000032278..00000000000327ac │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000003227c │ │ │ │ +000054e8 0000000000000018 000054ec FDE cie=00000000 pc=0000000000033270..00000000000337a4 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000033274 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000032280 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000033278 │ │ │ │ DW_CFA_def_cfa_offset: 80 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-80 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-72 │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005504 0000000000000038 00005508 FDE cie=00000000 pc=00000000000327ac..0000000000033268 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000327b0 │ │ │ │ +00005504 0000000000000038 00005508 FDE cie=00000000 pc=00000000000337a4..0000000000034260 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000337a8 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000327b4 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000337ac │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 8 to 00000000000327bc │ │ │ │ + DW_CFA_advance_loc: 8 to 00000000000337b4 │ │ │ │ DW_CFA_def_cfa_offset: 65552 │ │ │ │ - DW_CFA_advance_loc: 8 to 00000000000327c4 │ │ │ │ + DW_CFA_advance_loc: 8 to 00000000000337bc │ │ │ │ DW_CFA_def_cfa_offset: 65712 │ │ │ │ - DW_CFA_advance_loc2: 2708 to 0000000000033258 │ │ │ │ + DW_CFA_advance_loc2: 2708 to 0000000000034250 │ │ │ │ DW_CFA_def_cfa_offset: 65552 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000003325c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000034254 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000033260 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000034258 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000033264 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000003425c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005540 0000000000000020 00005544 FDE cie=00000000 pc=0000000000033268..0000000000033318 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000003326c │ │ │ │ +00005540 0000000000000020 00005544 FDE cie=00000000 pc=0000000000034260..0000000000034310 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000034264 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000033270 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000034268 │ │ │ │ DW_CFA_def_cfa_offset: 64 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000033274 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000003426c │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 156 to 0000000000033310 │ │ │ │ + DW_CFA_advance_loc: 156 to 0000000000034308 │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000033314 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000003430c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005564 0000000000000020 00005568 FDE cie=00000000 pc=0000000000033318..0000000000033350 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000003331c │ │ │ │ +00005564 0000000000000020 00005568 FDE cie=00000000 pc=0000000000034310..0000000000034348 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000034314 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000033320 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000034318 │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc: 40 to 0000000000033348 │ │ │ │ + DW_CFA_advance_loc: 40 to 0000000000034340 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000003334c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000034344 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005588 0000000000000020 0000558c FDE cie=00000000 pc=0000000000033350..000000000003342c │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000033354 │ │ │ │ +00005588 0000000000000020 0000558c FDE cie=00000000 pc=0000000000034348..0000000000034424 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000003434c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000033358 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000034350 │ │ │ │ DW_CFA_def_cfa_offset: 80 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-80 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-72 │ │ │ │ - DW_CFA_advance_loc: 204 to 0000000000033424 │ │ │ │ + DW_CFA_advance_loc: 204 to 000000000003441c │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000033428 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000034420 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000055ac 0000000000000020 000055b0 FDE cie=00000000 pc=000000000003342c..0000000000033454 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000033430 │ │ │ │ +000055ac 0000000000000020 000055b0 FDE cie=00000000 pc=0000000000034424..000000000003444c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000034428 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000033434 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000003442c │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc: 24 to 000000000003344c │ │ │ │ + DW_CFA_advance_loc: 24 to 0000000000034444 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000033450 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000034448 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000055d0 0000000000000020 000055d4 FDE cie=00000000 pc=0000000000033454..00000000000334a0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000033458 │ │ │ │ +000055d0 0000000000000020 000055d4 FDE cie=00000000 pc=000000000003444c..0000000000034498 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000034450 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000003345c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000034454 │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc: 60 to 0000000000033498 │ │ │ │ + DW_CFA_advance_loc: 60 to 0000000000034490 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000003349c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000034494 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000055f4 0000000000000020 000055f8 FDE cie=00000000 pc=00000000000334a0..0000000000033608 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000334a4 │ │ │ │ +000055f4 0000000000000020 000055f8 FDE cie=00000000 pc=0000000000034498..0000000000034600 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000003449c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000334a8 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000344a0 │ │ │ │ DW_CFA_def_cfa_offset: 80 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-80 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-72 │ │ │ │ - DW_CFA_advance_loc1: 344 to 0000000000033600 │ │ │ │ + DW_CFA_advance_loc1: 344 to 00000000000345f8 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000033604 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000345fc │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005618 0000000000000020 0000561c FDE cie=00000000 pc=0000000000033608..0000000000033644 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000003360c │ │ │ │ +00005618 0000000000000020 0000561c FDE cie=00000000 pc=0000000000034600..000000000003463c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000034604 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000033610 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000034608 │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc: 44 to 000000000003363c │ │ │ │ + DW_CFA_advance_loc: 44 to 0000000000034634 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000033640 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000034638 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -0000563c 0000000000000028 00005640 FDE cie=00000000 pc=0000000000033644..00000000000337a0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000033648 │ │ │ │ +0000563c 0000000000000028 00005640 FDE cie=00000000 pc=000000000003463c..0000000000034798 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000034640 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000003364c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000034644 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 12 to 0000000000033658 │ │ │ │ + DW_CFA_advance_loc: 12 to 0000000000034650 │ │ │ │ DW_CFA_def_cfa_offset: 4208 │ │ │ │ - DW_CFA_advance_loc1: 316 to 0000000000033794 │ │ │ │ + DW_CFA_advance_loc1: 316 to 000000000003478c │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000033798 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000034790 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000003379c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000034794 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005668 0000000000000020 0000566c FDE cie=00000000 pc=00000000000337a0..0000000000033878 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000337a4 │ │ │ │ +00005668 0000000000000020 0000566c FDE cie=00000000 pc=0000000000034798..0000000000034870 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000003479c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000337a8 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000347a0 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 200 to 0000000000033870 │ │ │ │ + DW_CFA_advance_loc: 200 to 0000000000034868 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000033874 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000003486c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -0000568c 0000000000000028 00005690 FDE cie=00000000 pc=0000000000033878..00000000000339d8 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000003387c │ │ │ │ +0000568c 0000000000000028 00005690 FDE cie=00000000 pc=0000000000034870..00000000000349d0 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000034874 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000033880 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000034878 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 12 to 000000000003388c │ │ │ │ + DW_CFA_advance_loc: 12 to 0000000000034884 │ │ │ │ DW_CFA_def_cfa_offset: 4224 │ │ │ │ - DW_CFA_advance_loc1: 320 to 00000000000339cc │ │ │ │ + DW_CFA_advance_loc1: 320 to 00000000000349c4 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000339d0 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000349c8 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000339d4 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000349cc │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000056b8 0000000000000028 000056bc FDE cie=00000000 pc=00000000000339d8..0000000000033b44 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000339dc │ │ │ │ +000056b8 0000000000000028 000056bc FDE cie=00000000 pc=00000000000349d0..0000000000034b3c │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000349d4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000339e0 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000349d8 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 12 to 00000000000339ec │ │ │ │ + DW_CFA_advance_loc: 12 to 00000000000349e4 │ │ │ │ DW_CFA_def_cfa_offset: 4208 │ │ │ │ - DW_CFA_advance_loc1: 332 to 0000000000033b38 │ │ │ │ + DW_CFA_advance_loc1: 332 to 0000000000034b30 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000033b3c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000034b34 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000033b40 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000034b38 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000056e4 0000000000000014 000056e8 FDE cie=00000000 pc=0000000000033b44..0000000000033c00 │ │ │ │ - DW_CFA_advance_loc: 8 to 0000000000033b4c │ │ │ │ +000056e4 0000000000000014 000056e8 FDE cie=00000000 pc=0000000000034b3c..0000000000034bf8 │ │ │ │ + DW_CFA_advance_loc: 8 to 0000000000034b44 │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ - DW_CFA_advance_loc: 176 to 0000000000033bfc │ │ │ │ + DW_CFA_advance_loc: 176 to 0000000000034bf4 │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000056fc 0000000000000020 00005700 FDE cie=00000000 pc=0000000000033c00..0000000000033d00 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000033c04 │ │ │ │ +000056fc 0000000000000020 00005700 FDE cie=00000000 pc=0000000000034bf8..0000000000034cf8 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000034bfc │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000033c08 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000034c00 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 240 to 0000000000033cf8 │ │ │ │ + DW_CFA_advance_loc: 240 to 0000000000034cf0 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000033cfc │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000034cf4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005720 0000000000000020 00005724 FDE cie=00000000 pc=0000000000033d00..0000000000033de4 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000033d04 │ │ │ │ +00005720 0000000000000020 00005724 FDE cie=00000000 pc=0000000000034cf8..0000000000034ddc │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000034cfc │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000033d08 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000034d00 │ │ │ │ DW_CFA_def_cfa_offset: 112 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000033d0c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000034d04 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 208 to 0000000000033ddc │ │ │ │ + DW_CFA_advance_loc: 208 to 0000000000034dd4 │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000033de0 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000034dd8 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005744 0000000000000024 00005748 FDE cie=00000000 pc=0000000000033de4..0000000000033ed8 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000033de8 │ │ │ │ +00005744 0000000000000024 00005748 FDE cie=00000000 pc=0000000000034ddc..0000000000034ed0 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000034de0 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000033dec │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000034de4 │ │ │ │ DW_CFA_def_cfa_offset: 64 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-64 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-56 │ │ │ │ - DW_CFA_advance_loc: 8 to 0000000000033df4 │ │ │ │ + DW_CFA_advance_loc: 8 to 0000000000034dec │ │ │ │ DW_CFA_offset: r19 (x19) at cfa-48 │ │ │ │ - DW_CFA_advance_loc: 220 to 0000000000033ed0 │ │ │ │ + DW_CFA_advance_loc: 220 to 0000000000034ec8 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r19 (x19) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000033ed4 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000034ecc │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -0000576c 0000000000000020 00005770 FDE cie=00000000 pc=0000000000033ed8..0000000000033f58 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000033edc │ │ │ │ +0000576c 0000000000000020 00005770 FDE cie=00000000 pc=0000000000034ed0..0000000000034f50 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000034ed4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000033ee0 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000034ed8 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 112 to 0000000000033f50 │ │ │ │ + DW_CFA_advance_loc: 112 to 0000000000034f48 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000033f54 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000034f4c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005790 0000000000000020 00005794 FDE cie=00000000 pc=0000000000033f58..0000000000033fb4 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000033f5c │ │ │ │ +00005790 0000000000000020 00005794 FDE cie=00000000 pc=0000000000034f50..0000000000034fac │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000034f54 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000033f60 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000034f58 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 76 to 0000000000033fac │ │ │ │ + DW_CFA_advance_loc: 76 to 0000000000034fa4 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000033fb0 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000034fa8 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000057b4 0000000000000020 000057b8 FDE cie=00000000 pc=0000000000033fb4..00000000000340b0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000033fb8 │ │ │ │ +000057b4 0000000000000020 000057b8 FDE cie=00000000 pc=0000000000034fac..00000000000350a8 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000034fb0 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000033fbc │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000034fb4 │ │ │ │ DW_CFA_def_cfa_offset: 64 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-64 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-56 │ │ │ │ - DW_CFA_advance_loc: 236 to 00000000000340a8 │ │ │ │ + DW_CFA_advance_loc: 236 to 00000000000350a0 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000340ac │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000350a4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000057d8 0000000000000020 000057dc FDE cie=00000000 pc=00000000000340b0..00000000000341e8 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000340b4 │ │ │ │ +000057d8 0000000000000020 000057dc FDE cie=00000000 pc=00000000000350a8..00000000000351e0 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000350ac │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000340b8 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000350b0 │ │ │ │ DW_CFA_def_cfa_offset: 64 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000340bc │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000350b4 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc1: 292 to 00000000000341e0 │ │ │ │ + DW_CFA_advance_loc1: 292 to 00000000000351d8 │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000341e4 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000351dc │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000057fc 0000000000000020 00005800 FDE cie=00000000 pc=00000000000341e8..000000000003431c │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000341ec │ │ │ │ +000057fc 0000000000000020 00005800 FDE cie=00000000 pc=00000000000351e0..0000000000035314 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000351e4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000341f0 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000351e8 │ │ │ │ DW_CFA_def_cfa_offset: 64 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000341f4 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000351ec │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc1: 288 to 0000000000034314 │ │ │ │ + DW_CFA_advance_loc1: 288 to 000000000003530c │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000034318 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000035310 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005820 0000000000000020 00005824 FDE cie=00000000 pc=000000000003431c..000000000003448c │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000034320 │ │ │ │ +00005820 0000000000000020 00005824 FDE cie=00000000 pc=0000000000035314..0000000000035484 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000035318 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000034324 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000003531c │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc1: 352 to 0000000000034484 │ │ │ │ + DW_CFA_advance_loc1: 352 to 000000000003547c │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000034488 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000035480 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005844 0000000000000024 00005848 FDE cie=00000000 pc=000000000003448c..0000000000034774 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000034490 │ │ │ │ +00005844 0000000000000024 00005848 FDE cie=00000000 pc=0000000000035484..000000000003576c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000035488 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000034494 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000003548c │ │ │ │ DW_CFA_def_cfa_offset: 80 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-80 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-72 │ │ │ │ - DW_CFA_advance_loc: 8 to 000000000003449c │ │ │ │ + DW_CFA_advance_loc: 8 to 0000000000035494 │ │ │ │ DW_CFA_offset: r19 (x19) at cfa-64 │ │ │ │ - DW_CFA_advance_loc1: 720 to 000000000003476c │ │ │ │ + DW_CFA_advance_loc1: 720 to 0000000000035764 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r19 (x19) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000034770 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000035768 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -0000586c 0000000000000020 00005870 FDE cie=00000000 pc=0000000000034774..000000000003484c │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000034778 │ │ │ │ +0000586c 0000000000000020 00005870 FDE cie=00000000 pc=000000000003576c..0000000000035844 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000035770 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000003477c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000035774 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 200 to 0000000000034844 │ │ │ │ + DW_CFA_advance_loc: 200 to 000000000003583c │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000034848 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000035840 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005890 0000000000000020 00005894 FDE cie=00000000 pc=000000000003484c..000000000003493c │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000034850 │ │ │ │ +00005890 0000000000000020 00005894 FDE cie=00000000 pc=0000000000035844..0000000000035934 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000035848 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000034854 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000003584c │ │ │ │ DW_CFA_def_cfa_offset: 64 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-64 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-56 │ │ │ │ - DW_CFA_advance_loc: 224 to 0000000000034934 │ │ │ │ + DW_CFA_advance_loc: 224 to 000000000003592c │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000034938 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000035930 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000058b4 0000000000000020 000058b8 FDE cie=00000000 pc=000000000003493c..00000000000349e0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000034940 │ │ │ │ +000058b4 0000000000000020 000058b8 FDE cie=00000000 pc=0000000000035934..00000000000359d8 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000035938 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000034944 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000003593c │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 148 to 00000000000349d8 │ │ │ │ + DW_CFA_advance_loc: 148 to 00000000000359d0 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000349dc │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000359d4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000058d8 0000000000000024 000058dc FDE cie=00000000 pc=00000000000349e0..0000000000034cc4 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000349e4 │ │ │ │ +000058d8 0000000000000024 000058dc FDE cie=00000000 pc=00000000000359d8..0000000000035cbc │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000359dc │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000349e8 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000359e0 │ │ │ │ DW_CFA_def_cfa_offset: 112 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-112 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-104 │ │ │ │ - DW_CFA_advance_loc: 8 to 00000000000349f0 │ │ │ │ + DW_CFA_advance_loc: 8 to 00000000000359e8 │ │ │ │ DW_CFA_offset: r19 (x19) at cfa-96 │ │ │ │ - DW_CFA_advance_loc1: 716 to 0000000000034cbc │ │ │ │ + DW_CFA_advance_loc1: 716 to 0000000000035cb4 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r19 (x19) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000034cc0 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000035cb8 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005900 0000000000000020 00005904 FDE cie=00000000 pc=0000000000034cc4..0000000000034d48 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000034cc8 │ │ │ │ +00005900 0000000000000020 00005904 FDE cie=00000000 pc=0000000000035cbc..0000000000035d40 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000035cc0 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000034ccc │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000035cc4 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 116 to 0000000000034d40 │ │ │ │ + DW_CFA_advance_loc: 116 to 0000000000035d38 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000034d44 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000035d3c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005924 0000000000000020 00005928 FDE cie=00000000 pc=0000000000034d48..0000000000034e00 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000034d4c │ │ │ │ +00005924 0000000000000020 00005928 FDE cie=00000000 pc=0000000000035d40..0000000000035df8 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000035d44 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000034d50 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000035d48 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 168 to 0000000000034df8 │ │ │ │ + DW_CFA_advance_loc: 168 to 0000000000035df0 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000034dfc │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000035df4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005948 0000000000000020 0000594c FDE cie=00000000 pc=0000000000034e00..0000000000034f1c │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000034e04 │ │ │ │ +00005948 0000000000000020 0000594c FDE cie=00000000 pc=0000000000035df8..0000000000035f14 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000035dfc │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000034e08 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000035e00 │ │ │ │ DW_CFA_def_cfa_offset: 64 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-64 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-56 │ │ │ │ - DW_CFA_advance_loc1: 268 to 0000000000034f14 │ │ │ │ + DW_CFA_advance_loc1: 268 to 0000000000035f0c │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000034f18 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000035f10 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -0000596c 0000000000000020 00005970 FDE cie=00000000 pc=0000000000034f1c..0000000000034fdc │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000034f20 │ │ │ │ +0000596c 0000000000000020 00005970 FDE cie=00000000 pc=0000000000035f14..0000000000035fd4 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000035f18 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000034f24 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000035f1c │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 176 to 0000000000034fd4 │ │ │ │ + DW_CFA_advance_loc: 176 to 0000000000035fcc │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000034fd8 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000035fd0 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005990 0000000000000020 00005994 FDE cie=00000000 pc=0000000000034fdc..000000000003511c │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000034fe0 │ │ │ │ +00005990 0000000000000020 00005994 FDE cie=00000000 pc=0000000000035fd4..0000000000036114 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000035fd8 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000034fe4 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000035fdc │ │ │ │ DW_CFA_def_cfa_offset: 272 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000034fe8 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000035fe0 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-208 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-200 │ │ │ │ - DW_CFA_advance_loc1: 300 to 0000000000035114 │ │ │ │ + DW_CFA_advance_loc1: 300 to 000000000003610c │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000035118 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000036110 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ │ │ │ │ -000059b4 0000000000000020 000059b8 FDE cie=00000000 pc=000000000003511c..0000000000035140 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000035120 │ │ │ │ +000059b4 0000000000000020 000059b8 FDE cie=00000000 pc=0000000000036114..0000000000036138 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000036118 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000035124 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000003611c │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc: 20 to 0000000000035138 │ │ │ │ + DW_CFA_advance_loc: 20 to 0000000000036130 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000003513c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000036134 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000059d8 0000000000000020 000059dc FDE cie=00000000 pc=0000000000035140..000000000003519c │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000035144 │ │ │ │ +000059d8 0000000000000020 000059dc FDE cie=00000000 pc=0000000000036138..0000000000036194 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000003613c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000035148 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000036140 │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc: 76 to 0000000000035194 │ │ │ │ + DW_CFA_advance_loc: 76 to 000000000003618c │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000035198 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000036190 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -000059fc 0000000000000020 00005a00 FDE cie=00000000 pc=000000000003519c..00000000000351f8 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000351a0 │ │ │ │ +000059fc 0000000000000020 00005a00 FDE cie=00000000 pc=0000000000036194..00000000000361f0 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000036198 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000351a4 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000003619c │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc: 76 to 00000000000351f0 │ │ │ │ + DW_CFA_advance_loc: 76 to 00000000000361e8 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000351f4 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000361ec │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005a20 0000000000000020 00005a24 FDE cie=00000000 pc=00000000000351f8..0000000000035290 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000351fc │ │ │ │ +00005a20 0000000000000020 00005a24 FDE cie=00000000 pc=00000000000361f0..0000000000036288 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000361f4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000035200 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000361f8 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000035204 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000361fc │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 132 to 0000000000035288 │ │ │ │ + DW_CFA_advance_loc: 132 to 0000000000036280 │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000003528c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000036284 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005a44 0000000000000020 00005a48 FDE cie=00000000 pc=0000000000035290..0000000000035324 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000035294 │ │ │ │ +00005a44 0000000000000020 00005a48 FDE cie=00000000 pc=0000000000036288..000000000003631c │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000003628c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000035298 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000036290 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000003529c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000036294 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 128 to 000000000003531c │ │ │ │ + DW_CFA_advance_loc: 128 to 0000000000036314 │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000035320 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000036318 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005a68 0000000000000020 00005a6c FDE cie=00000000 pc=0000000000035324..0000000000035398 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000035328 │ │ │ │ +00005a68 0000000000000020 00005a6c FDE cie=00000000 pc=000000000003631c..0000000000036390 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000036320 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000003532c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000036324 │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc: 100 to 0000000000035390 │ │ │ │ + DW_CFA_advance_loc: 100 to 0000000000036388 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000035394 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000003638c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005a8c 0000000000000014 00005a90 FDE cie=00000000 pc=0000000000035398..0000000000035500 │ │ │ │ - DW_CFA_advance_loc: 8 to 00000000000353a0 │ │ │ │ +00005a8c 0000000000000014 00005a90 FDE cie=00000000 pc=0000000000036390..00000000000364f8 │ │ │ │ + DW_CFA_advance_loc: 8 to 0000000000036398 │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ - DW_CFA_advance_loc1: 348 to 00000000000354fc │ │ │ │ + DW_CFA_advance_loc1: 348 to 00000000000364f4 │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ │ │ │ │ -00005aa4 0000000000000028 00005aa8 FDE cie=00000000 pc=0000000000035500..000000000003568c │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000035504 │ │ │ │ +00005aa4 0000000000000028 00005aa8 FDE cie=00000000 pc=00000000000364f8..0000000000036684 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000364fc │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000035508 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000036500 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 12 to 0000000000035514 │ │ │ │ + DW_CFA_advance_loc: 12 to 000000000003650c │ │ │ │ DW_CFA_def_cfa_offset: 4208 │ │ │ │ - DW_CFA_advance_loc1: 364 to 0000000000035680 │ │ │ │ + DW_CFA_advance_loc1: 364 to 0000000000036678 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000035684 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000003667c │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000035688 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000036680 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005ad0 0000000000000024 00005ad4 FDE cie=00000000 pc=000000000003568c..0000000000035710 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000035690 │ │ │ │ +00005ad0 0000000000000024 00005ad4 FDE cie=00000000 pc=0000000000036684..0000000000036708 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000036688 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000035694 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000003668c │ │ │ │ DW_CFA_def_cfa_offset: 64 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-64 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-56 │ │ │ │ - DW_CFA_advance_loc: 8 to 000000000003569c │ │ │ │ + DW_CFA_advance_loc: 8 to 0000000000036694 │ │ │ │ DW_CFA_offset: r19 (x19) at cfa-48 │ │ │ │ - DW_CFA_advance_loc: 108 to 0000000000035708 │ │ │ │ + DW_CFA_advance_loc: 108 to 0000000000036700 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r19 (x19) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000003570c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000036704 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005af8 0000000000000020 00005afc FDE cie=00000000 pc=0000000000035710..0000000000035790 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000035714 │ │ │ │ +00005af8 0000000000000020 00005afc FDE cie=00000000 pc=0000000000036708..0000000000036788 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000003670c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000035718 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000036710 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 112 to 0000000000035788 │ │ │ │ + DW_CFA_advance_loc: 112 to 0000000000036780 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000003578c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000036784 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005b1c 0000000000000014 00005b20 FDE cie=00000000 pc=0000000000035790..00000000000357d4 │ │ │ │ - DW_CFA_advance_loc: 8 to 0000000000035798 │ │ │ │ +00005b1c 0000000000000014 00005b20 FDE cie=00000000 pc=0000000000036788..00000000000367cc │ │ │ │ + DW_CFA_advance_loc: 8 to 0000000000036790 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ - DW_CFA_advance_loc: 56 to 00000000000357d0 │ │ │ │ + DW_CFA_advance_loc: 56 to 00000000000367c8 │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005b34 0000000000000020 00005b38 FDE cie=00000000 pc=00000000000357d4..0000000000035934 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000357d8 │ │ │ │ +00005b34 0000000000000020 00005b38 FDE cie=00000000 pc=00000000000367cc..000000000003692c │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000367d0 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000357dc │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000367d4 │ │ │ │ DW_CFA_def_cfa_offset: 160 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000357e0 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000367d8 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc1: 332 to 000000000003592c │ │ │ │ + DW_CFA_advance_loc1: 332 to 0000000000036924 │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000035930 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000036928 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ │ │ │ │ -00005b58 0000000000000020 00005b5c FDE cie=00000000 pc=0000000000035934..0000000000035ac0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000035938 │ │ │ │ +00005b58 0000000000000020 00005b5c FDE cie=00000000 pc=000000000003692c..0000000000036ab8 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000036930 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000003593c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000036934 │ │ │ │ DW_CFA_def_cfa_offset: 320 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000035940 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000036938 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-208 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-200 │ │ │ │ - DW_CFA_advance_loc1: 376 to 0000000000035ab8 │ │ │ │ + DW_CFA_advance_loc1: 376 to 0000000000036ab0 │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000035abc │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000036ab4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ │ │ │ │ -00005b7c 0000000000000020 00005b80 FDE cie=00000000 pc=0000000000035ac0..0000000000035be8 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000035ac4 │ │ │ │ +00005b7c 0000000000000020 00005b80 FDE cie=00000000 pc=0000000000036ab8..0000000000036be0 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000036abc │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000035ac8 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000036ac0 │ │ │ │ DW_CFA_def_cfa_offset: 304 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000035acc │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000036ac4 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-192 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-184 │ │ │ │ - DW_CFA_advance_loc1: 276 to 0000000000035be0 │ │ │ │ + DW_CFA_advance_loc1: 276 to 0000000000036bd8 │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000035be4 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000036bdc │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ │ │ │ │ -00005ba0 0000000000000020 00005ba4 FDE cie=00000000 pc=0000000000035be8..0000000000035c80 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000035bec │ │ │ │ +00005ba0 0000000000000020 00005ba4 FDE cie=00000000 pc=0000000000036be0..0000000000036c78 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000036be4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000035bf0 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000036be8 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 136 to 0000000000035c78 │ │ │ │ + DW_CFA_advance_loc: 136 to 0000000000036c70 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000035c7c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000036c74 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005bc4 0000000000000020 00005bc8 FDE cie=00000000 pc=0000000000035c80..0000000000035cac │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000035c84 │ │ │ │ +00005bc4 0000000000000020 00005bc8 FDE cie=00000000 pc=0000000000036c78..0000000000036ca4 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000036c7c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000035c88 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000036c80 │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc: 28 to 0000000000035ca4 │ │ │ │ + DW_CFA_advance_loc: 28 to 0000000000036c9c │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000035ca8 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000036ca0 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005be8 0000000000000020 00005bec FDE cie=00000000 pc=0000000000035cac..0000000000035d50 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000035cb0 │ │ │ │ +00005be8 0000000000000020 00005bec FDE cie=00000000 pc=0000000000036ca4..0000000000036d48 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000036ca8 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000035cb4 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000036cac │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 148 to 0000000000035d48 │ │ │ │ + DW_CFA_advance_loc: 148 to 0000000000036d40 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000035d4c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000036d44 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005c0c 0000000000000020 00005c10 FDE cie=00000000 pc=0000000000035d50..0000000000035dd0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000035d54 │ │ │ │ +00005c0c 0000000000000020 00005c10 FDE cie=00000000 pc=0000000000036d48..0000000000036dc8 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000036d4c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000035d58 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000036d50 │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc: 112 to 0000000000035dc8 │ │ │ │ + DW_CFA_advance_loc: 112 to 0000000000036dc0 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000035dcc │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000036dc4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005c30 0000000000000020 00005c34 FDE cie=00000000 pc=0000000000035dd0..0000000000035e08 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000035dd4 │ │ │ │ +00005c30 0000000000000020 00005c34 FDE cie=00000000 pc=0000000000036dc8..0000000000036e00 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000036dcc │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000035dd8 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000036dd0 │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc: 40 to 0000000000035e00 │ │ │ │ + DW_CFA_advance_loc: 40 to 0000000000036df8 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000035e04 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000036dfc │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005c54 0000000000000024 00005c58 FDE cie=00000000 pc=0000000000035e08..0000000000035fc0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000035e0c │ │ │ │ +00005c54 0000000000000024 00005c58 FDE cie=00000000 pc=0000000000036e00..0000000000036fb8 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000036e04 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000035e10 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000036e08 │ │ │ │ DW_CFA_def_cfa_offset: 80 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-80 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-72 │ │ │ │ - DW_CFA_advance_loc: 8 to 0000000000035e18 │ │ │ │ + DW_CFA_advance_loc: 8 to 0000000000036e10 │ │ │ │ DW_CFA_offset: r19 (x19) at cfa-64 │ │ │ │ - DW_CFA_advance_loc1: 416 to 0000000000035fb8 │ │ │ │ + DW_CFA_advance_loc1: 416 to 0000000000036fb0 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r19 (x19) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000035fbc │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000036fb4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005c7c 0000000000000020 00005c80 FDE cie=00000000 pc=0000000000035fc0..000000000003600c │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000035fc4 │ │ │ │ +00005c7c 0000000000000020 00005c80 FDE cie=00000000 pc=0000000000036fb8..0000000000037004 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000036fbc │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000035fc8 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000036fc0 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 60 to 0000000000036004 │ │ │ │ + DW_CFA_advance_loc: 60 to 0000000000036ffc │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000036008 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000037000 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005ca0 0000000000000020 00005ca4 FDE cie=00000000 pc=000000000003600c..0000000000036090 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000036010 │ │ │ │ +00005ca0 0000000000000020 00005ca4 FDE cie=00000000 pc=0000000000037004..0000000000037088 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000037008 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000036014 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000003700c │ │ │ │ DW_CFA_def_cfa_offset: 176 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000036018 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000037010 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 112 to 0000000000036088 │ │ │ │ + DW_CFA_advance_loc: 112 to 0000000000037080 │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000003608c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000037084 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005cc4 0000000000000020 00005cc8 FDE cie=00000000 pc=0000000000036090..000000000003611c │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000036094 │ │ │ │ +00005cc4 0000000000000020 00005cc8 FDE cie=00000000 pc=0000000000037088..0000000000037114 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000003708c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000036098 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000037090 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000003609c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000037094 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 120 to 0000000000036114 │ │ │ │ + DW_CFA_advance_loc: 120 to 000000000003710c │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000036118 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000037110 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005ce8 0000000000000020 00005cec FDE cie=00000000 pc=000000000003611c..00000000000361f4 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000036120 │ │ │ │ +00005ce8 0000000000000020 00005cec FDE cie=00000000 pc=0000000000037114..00000000000371ec │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000037118 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000036124 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000003711c │ │ │ │ DW_CFA_def_cfa_offset: 128 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000036128 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000037120 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 196 to 00000000000361ec │ │ │ │ + DW_CFA_advance_loc: 196 to 00000000000371e4 │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000361f0 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000371e8 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005d0c 0000000000000020 00005d10 FDE cie=00000000 pc=00000000000361f4..00000000000362bc │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000361f8 │ │ │ │ +00005d0c 0000000000000020 00005d10 FDE cie=00000000 pc=00000000000371ec..00000000000372b4 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000371f0 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000361fc │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000371f4 │ │ │ │ DW_CFA_def_cfa_offset: 64 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000036200 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000371f8 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 180 to 00000000000362b4 │ │ │ │ + DW_CFA_advance_loc: 180 to 00000000000372ac │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000362b8 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000372b0 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005d30 0000000000000020 00005d34 FDE cie=00000000 pc=00000000000362bc..0000000000036420 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000362c0 │ │ │ │ +00005d30 0000000000000020 00005d34 FDE cie=00000000 pc=00000000000372b4..0000000000037418 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000372b8 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000362c4 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000372bc │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc1: 340 to 0000000000036418 │ │ │ │ + DW_CFA_advance_loc1: 340 to 0000000000037410 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000003641c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000037414 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005d54 0000000000000020 00005d58 FDE cie=00000000 pc=0000000000036420..0000000000036530 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000036424 │ │ │ │ +00005d54 0000000000000020 00005d58 FDE cie=00000000 pc=0000000000037418..0000000000037528 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000003741c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000036428 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000037420 │ │ │ │ DW_CFA_def_cfa_offset: 64 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000003642c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000037424 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 252 to 0000000000036528 │ │ │ │ + DW_CFA_advance_loc: 252 to 0000000000037520 │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000003652c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000037524 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005d78 0000000000000020 00005d7c FDE cie=00000000 pc=0000000000036530..0000000000036558 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000036534 │ │ │ │ +00005d78 0000000000000020 00005d7c FDE cie=00000000 pc=0000000000037528..0000000000037550 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000003752c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000036538 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000037530 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 24 to 0000000000036550 │ │ │ │ + DW_CFA_advance_loc: 24 to 0000000000037548 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000036554 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000003754c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005d9c 0000000000000020 00005da0 FDE cie=00000000 pc=0000000000036558..00000000000365ac │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000003655c │ │ │ │ +00005d9c 0000000000000020 00005da0 FDE cie=00000000 pc=0000000000037550..00000000000375a4 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000037554 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000036560 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000037558 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 68 to 00000000000365a4 │ │ │ │ + DW_CFA_advance_loc: 68 to 000000000003759c │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000365a8 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000375a0 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005dc0 0000000000000020 00005dc4 FDE cie=00000000 pc=00000000000365ac..0000000000036600 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000365b0 │ │ │ │ +00005dc0 0000000000000020 00005dc4 FDE cie=00000000 pc=00000000000375a4..00000000000375f8 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000375a8 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000365b4 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000375ac │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 68 to 00000000000365f8 │ │ │ │ + DW_CFA_advance_loc: 68 to 00000000000375f0 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000365fc │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000375f4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005de4 0000000000000020 00005de8 FDE cie=00000000 pc=0000000000036600..00000000000366a4 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000036604 │ │ │ │ +00005de4 0000000000000020 00005de8 FDE cie=00000000 pc=00000000000375f8..000000000003769c │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000375fc │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000036608 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000037600 │ │ │ │ DW_CFA_def_cfa_offset: 64 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-64 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-56 │ │ │ │ - DW_CFA_advance_loc: 148 to 000000000003669c │ │ │ │ + DW_CFA_advance_loc: 148 to 0000000000037694 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000366a0 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000037698 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005e08 0000000000000020 00005e0c FDE cie=00000000 pc=00000000000366a4..00000000000366f0 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000366a8 │ │ │ │ +00005e08 0000000000000020 00005e0c FDE cie=00000000 pc=000000000003769c..00000000000376e8 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000376a0 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000366ac │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000376a4 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 60 to 00000000000366e8 │ │ │ │ + DW_CFA_advance_loc: 60 to 00000000000376e0 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000366ec │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000376e4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005e2c 0000000000000020 00005e30 FDE cie=00000000 pc=00000000000366f0..000000000003673c │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000366f4 │ │ │ │ +00005e2c 0000000000000020 00005e30 FDE cie=00000000 pc=00000000000376e8..0000000000037734 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000376ec │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000366f8 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000376f0 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 60 to 0000000000036734 │ │ │ │ + DW_CFA_advance_loc: 60 to 000000000003772c │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000036738 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000037730 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005e50 0000000000000020 00005e54 FDE cie=00000000 pc=000000000003673c..0000000000036794 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000036740 │ │ │ │ +00005e50 0000000000000020 00005e54 FDE cie=00000000 pc=0000000000037734..000000000003778c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000037738 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000036744 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000003773c │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 72 to 000000000003678c │ │ │ │ + DW_CFA_advance_loc: 72 to 0000000000037784 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000036790 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000037788 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005e74 0000000000000020 00005e78 FDE cie=00000000 pc=0000000000036794..00000000000367e8 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000036798 │ │ │ │ +00005e74 0000000000000020 00005e78 FDE cie=00000000 pc=000000000003778c..00000000000377e0 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000037790 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000003679c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000037794 │ │ │ │ DW_CFA_def_cfa_offset: 48 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-48 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-40 │ │ │ │ - DW_CFA_advance_loc: 68 to 00000000000367e0 │ │ │ │ + DW_CFA_advance_loc: 68 to 00000000000377d8 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000367e4 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000377dc │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005e98 0000000000000028 00005e9c FDE cie=00000000 pc=00000000000367e8..000000000003693c │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000367ec │ │ │ │ +00005e98 0000000000000028 00005e9c FDE cie=00000000 pc=00000000000377e0..0000000000037934 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000377e4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000367f0 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000377e8 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 8 to 00000000000367f8 │ │ │ │ + DW_CFA_advance_loc: 8 to 00000000000377f0 │ │ │ │ DW_CFA_def_cfa_offset: 2096 │ │ │ │ - DW_CFA_advance_loc1: 312 to 0000000000036930 │ │ │ │ + DW_CFA_advance_loc1: 312 to 0000000000037928 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000036934 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000003792c │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000036938 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000037930 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005ec4 0000000000000020 00005ec8 FDE cie=00000000 pc=000000000003693c..0000000000036a4c │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000036940 │ │ │ │ +00005ec4 0000000000000020 00005ec8 FDE cie=00000000 pc=0000000000037934..0000000000037a44 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000037938 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000036944 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000003793c │ │ │ │ DW_CFA_def_cfa_offset: 112 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000036948 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000037940 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 252 to 0000000000036a44 │ │ │ │ + DW_CFA_advance_loc: 252 to 0000000000037a3c │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000036a48 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000037a40 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005ee8 0000000000000024 00005eec FDE cie=00000000 pc=0000000000036a4c..0000000000036a90 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000036a50 │ │ │ │ +00005ee8 0000000000000024 00005eec FDE cie=00000000 pc=0000000000037a44..0000000000037a88 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000037a48 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000036a54 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000037a4c │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 52 to 0000000000036a88 │ │ │ │ + DW_CFA_advance_loc: 52 to 0000000000037a80 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000036a8c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000037a84 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005f10 0000000000000020 00005f14 FDE cie=00000000 pc=0000000000036a90..0000000000036bbc │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000036a94 │ │ │ │ +00005f10 0000000000000020 00005f14 FDE cie=00000000 pc=0000000000037a88..0000000000037bb4 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000037a8c │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000036a98 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000037a90 │ │ │ │ DW_CFA_def_cfa_offset: 176 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000036a9c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000037a94 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc1: 280 to 0000000000036bb4 │ │ │ │ + DW_CFA_advance_loc1: 280 to 0000000000037bac │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000036bb8 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000037bb0 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ │ │ │ │ -00005f34 0000000000000020 00005f38 FDE cie=00000000 pc=0000000000036bbc..0000000000036d04 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000036bc0 │ │ │ │ +00005f34 0000000000000020 00005f38 FDE cie=00000000 pc=0000000000037bb4..0000000000037cfc │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000037bb8 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000036bc4 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000037bbc │ │ │ │ DW_CFA_def_cfa_offset: 112 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000036bc8 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000037bc0 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc1: 308 to 0000000000036cfc │ │ │ │ + DW_CFA_advance_loc1: 308 to 0000000000037cf4 │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000036d00 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000037cf8 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005f58 0000000000000014 00005f5c FDE cie=00000000 pc=0000000000036d04..0000000000036e00 │ │ │ │ - DW_CFA_advance_loc: 8 to 0000000000036d0c │ │ │ │ +00005f58 0000000000000014 00005f5c FDE cie=00000000 pc=0000000000037cfc..0000000000037df8 │ │ │ │ + DW_CFA_advance_loc: 8 to 0000000000037d04 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ - DW_CFA_advance_loc: 240 to 0000000000036dfc │ │ │ │ + DW_CFA_advance_loc: 240 to 0000000000037df4 │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005f70 0000000000000020 00005f74 FDE cie=00000000 pc=0000000000036e00..000000000003702c │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000036e04 │ │ │ │ +00005f70 0000000000000020 00005f74 FDE cie=00000000 pc=0000000000037df8..0000000000038024 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000037dfc │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000036e08 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000037e00 │ │ │ │ DW_CFA_def_cfa_offset: 64 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-64 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-56 │ │ │ │ - DW_CFA_advance_loc1: 540 to 0000000000037024 │ │ │ │ + DW_CFA_advance_loc1: 540 to 000000000003801c │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000037028 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000038020 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005f94 0000000000000020 00005f98 FDE cie=00000000 pc=000000000003702c..00000000000372d8 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000037030 │ │ │ │ +00005f94 0000000000000020 00005f98 FDE cie=00000000 pc=0000000000038024..00000000000382d0 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000038028 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000037034 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000003802c │ │ │ │ DW_CFA_def_cfa_offset: 32 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-32 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-24 │ │ │ │ - DW_CFA_advance_loc1: 668 to 00000000000372d0 │ │ │ │ + DW_CFA_advance_loc1: 668 to 00000000000382c8 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000372d4 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000382cc │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005fb8 0000000000000020 00005fbc FDE cie=00000000 pc=00000000000372d8..00000000000372f8 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000372dc │ │ │ │ +00005fb8 0000000000000020 00005fbc FDE cie=00000000 pc=00000000000382d0..00000000000382f0 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000382d4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000372e0 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000382d8 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 16 to 00000000000372f0 │ │ │ │ + DW_CFA_advance_loc: 16 to 00000000000382e8 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000372f4 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000382ec │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00005fdc 0000000000000020 00005fe0 FDE cie=00000000 pc=00000000000372f8..0000000000037334 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000372fc │ │ │ │ +00005fdc 0000000000000020 00005fe0 FDE cie=00000000 pc=00000000000382f0..000000000003832c │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000382f4 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000037300 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000382f8 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 44 to 000000000003732c │ │ │ │ + DW_CFA_advance_loc: 44 to 0000000000038324 │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000037330 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000038328 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00006000 0000000000000020 00006004 FDE cie=00000000 pc=0000000000037334..000000000003736c │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000037338 │ │ │ │ +00006000 0000000000000020 00006004 FDE cie=00000000 pc=000000000003832c..0000000000038364 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000038330 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 000000000003733c │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000038334 │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 40 to 0000000000037364 │ │ │ │ + DW_CFA_advance_loc: 40 to 000000000003835c │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000037368 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000038360 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ -00006024 0000000000000020 00006028 FDE cie=00000000 pc=000000000003736c..00000000000373ac │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000037370 │ │ │ │ +00006024 0000000000000020 00006028 FDE cie=00000000 pc=0000000000038364..00000000000383a4 │ │ │ │ + DW_CFA_advance_loc: 4 to 0000000000038368 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ - DW_CFA_advance_loc: 4 to 0000000000037374 │ │ │ │ + DW_CFA_advance_loc: 4 to 000000000003836c │ │ │ │ DW_CFA_def_cfa_offset: 16 │ │ │ │ DW_CFA_offset: r29 (x29) at cfa-16 │ │ │ │ DW_CFA_offset: r30 (x30) at cfa-8 │ │ │ │ - DW_CFA_advance_loc: 48 to 00000000000373a4 │ │ │ │ + DW_CFA_advance_loc: 48 to 000000000003839c │ │ │ │ DW_CFA_restore: r30 (x30) │ │ │ │ DW_CFA_restore: r29 (x29) │ │ │ │ DW_CFA_def_cfa_offset: 0 │ │ │ │ - DW_CFA_advance_loc: 4 to 00000000000373a8 │ │ │ │ + DW_CFA_advance_loc: 4 to 00000000000383a0 │ │ │ │ DW_CFA_AARCH64_negate_ra_state │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ DW_CFA_nop │ │ │ │ │ │ │ │ 00006048 ZERO terminator │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -467,15 +467,15 @@ │ │ │ │ /tmp/ticket.tmp.XXXXXX │ │ │ │ ticket: unable to create temp file %s: %s │ │ │ │ ticket: sending challenge of %zu bytes │ │ │ │ ticket: invalid response to challenge │ │ │ │ ticket: unable to read entire signature of %d bytes │ │ │ │ ticket: received signed challenge of %d bytes │ │ │ │ ticket: couldn't write to %s: %s │ │ │ │ -openssl pkeyutl -pubin -inkey "%s" -in "%s" -sigfile "%s" -verify │ │ │ │ +openssl rsautl -pubin -inkey "%s" -in "%s" -verify │ │ │ │ ticket: %s │ │ │ │ ticket: failed challenge for %s │ │ │ │ ticket: succeeded challenge for %s │ │ │ │ ticket: waiting for tickets │ │ │ │ ticket: disconnected from client │ │ │ │ ticket: exhausted all ticket challenges │ │ │ │ ticket: bad response │ │ │ │ @@ -493,15 +493,15 @@ │ │ │ │ auth_ticket_assert │ │ │ │ if [ -r /dev/urandom ]; then │ │ │ │ export RANDFILE=/dev/urandom │ │ │ │ elif [ -r /dev/random ]; then │ │ │ │ export RANDFILE=/dev/random │ │ │ │ unset RANDFILE │ │ │ │ export HOME=/ │ │ │ │ -openssl pkeyutl -inkey "$TICKET" -sign │ │ │ │ +openssl rsautl -inkey "$TICKET" -sign │ │ │ │ unix: waiting for challenge │ │ │ │ auth_unix.c │ │ │ │ %s: %s:%d[%s] unix error: -1 (errno = %d) `%s' │ │ │ │ unix: challenge is %s │ │ │ │ unix: could not meet challenge: %s │ │ │ │ unix: issued response │ │ │ │ unix: response rejected │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.plt {} │ │ │ │ @@ -2,15 +2,15 @@ │ │ │ │ │ │ │ │ │ │ │ │ Disassembly of section .plt: │ │ │ │ │ │ │ │ 0000000000004dd0 : │ │ │ │ bti c │ │ │ │ stp x16, x30, [sp, #-16]! │ │ │ │ - adrp x16, 5f000 │ │ │ │ + adrp x16, 5f000 │ │ │ │ ldr x17, [x16, #4088] │ │ │ │ add x16, x16, #0xff8 │ │ │ │ br x17 │ │ │ │ nop │ │ │ │ nop │ │ │ │ │ │ │ │ 0000000000004df0 : │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -1,75 +1,75 @@ │ │ │ │ │ │ │ │ │ │ │ │ │ │ │ │ Disassembly of section .text: │ │ │ │ │ │ │ │ -0000000000005f80 : │ │ │ │ +0000000000005f80 : │ │ │ │ bti c │ │ │ │ mov x29, #0x0 // #0 │ │ │ │ mov x30, #0x0 // #0 │ │ │ │ mov x5, x0 │ │ │ │ ldr x1, [sp] │ │ │ │ add x2, sp, #0x8 │ │ │ │ mov x6, sp │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3920] │ │ │ │ mov x3, #0x0 // #0 │ │ │ │ mov x4, #0x0 // #0 │ │ │ │ bl 5450 │ │ │ │ bl 5c18 <__isoc23_strtol@plt+0x288> │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4040] │ │ │ │ cbz x0, 5fc4 <__isoc23_strtol@plt+0x634> │ │ │ │ b 5e88 <__isoc23_strtol@plt+0x4f8> │ │ │ │ ret │ │ │ │ nop │ │ │ │ nop │ │ │ │ nop │ │ │ │ nop │ │ │ │ nop │ │ │ │ nop │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1e0 │ │ │ │ - adrp x1, 62000 │ │ │ │ + adrp x1, 62000 │ │ │ │ add x1, x1, #0x1e0 │ │ │ │ cmp x1, x0 │ │ │ │ b.eq 600c <__isoc23_strtol@plt+0x67c> // b.none │ │ │ │ - adrp x1, 5f000 │ │ │ │ + adrp x1, 5f000 │ │ │ │ ldr x1, [x1, #4024] │ │ │ │ cbz x1, 600c <__isoc23_strtol@plt+0x67c> │ │ │ │ mov x16, x1 │ │ │ │ br x16 │ │ │ │ ret │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1e0 │ │ │ │ - adrp x1, 62000 │ │ │ │ + adrp x1, 62000 │ │ │ │ add x1, x1, #0x1e0 │ │ │ │ sub x1, x1, x0 │ │ │ │ lsr x2, x1, #63 │ │ │ │ add x1, x2, x1, asr #3 │ │ │ │ asr x1, x1, #1 │ │ │ │ cbz x1, 6048 <__isoc23_strtol@plt+0x6b8> │ │ │ │ - adrp x2, 5f000 │ │ │ │ + adrp x2, 5f000 │ │ │ │ ldr x2, [x2, #4056] │ │ │ │ cbz x2, 6048 <__isoc23_strtol@plt+0x6b8> │ │ │ │ mov x16, x2 │ │ │ │ br x16 │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ str x19, [sp, #16] │ │ │ │ - adrp x19, 62000 │ │ │ │ + adrp x19, 62000 │ │ │ │ ldrb w0, [x19, #480] │ │ │ │ tbnz w0, #0, 608c <__isoc23_strtol@plt+0x6fc> │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3944] │ │ │ │ cbz x0, 6080 <__isoc23_strtol@plt+0x6f0> │ │ │ │ - adrp x0, 60000 │ │ │ │ + adrp x0, 60000 │ │ │ │ ldr x0, [x0, #1504] │ │ │ │ bl 5330 │ │ │ │ bl 5fe0 <__isoc23_strtol@plt+0x650> │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ strb w0, [x19, #480] │ │ │ │ ldr x19, [sp, #16] │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ @@ -80,84 +80,84 @@ │ │ │ │ b 6010 <__isoc23_strtol@plt+0x680> │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x2, [x0] │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x1, x0, #0x9b8 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x1, x0, #0x9b0 │ │ │ │ mov x0, x2 │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 60e8 <__isoc23_strtol@plt+0x758> // b.any │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - adrp x1, 37000 │ │ │ │ - add x1, x1, #0x9c0 │ │ │ │ + adrp x1, 38000 │ │ │ │ + add x1, x1, #0x9b8 │ │ │ │ str x1, [x0] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x2, [x0] │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x1, x0, #0x9c8 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x1, x0, #0x9c0 │ │ │ │ mov x0, x2 │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 6118 <__isoc23_strtol@plt+0x788> // b.any │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - adrp x1, 37000 │ │ │ │ - add x1, x1, #0x9d0 │ │ │ │ + adrp x1, 38000 │ │ │ │ + add x1, x1, #0x9c8 │ │ │ │ str x1, [x0] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x2, [x0] │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x1, x0, #0x9d8 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x1, x0, #0x9d0 │ │ │ │ mov x0, x2 │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 6148 <__isoc23_strtol@plt+0x7b8> // b.any │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - adrp x1, 37000 │ │ │ │ - add x1, x1, #0x9e0 │ │ │ │ + adrp x1, 38000 │ │ │ │ + add x1, x1, #0x9d8 │ │ │ │ str x1, [x0] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x2, [x0] │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x1, x0, #0x9e8 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x1, x0, #0x9e0 │ │ │ │ mov x0, x2 │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 6178 <__isoc23_strtol@plt+0x7e8> // b.any │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - adrp x1, 37000 │ │ │ │ - add x1, x1, #0x9f0 │ │ │ │ + adrp x1, 38000 │ │ │ │ + add x1, x1, #0x9e8 │ │ │ │ str x1, [x0] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x2, [x0] │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x1, x0, #0x9f8 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x1, x0, #0x9f0 │ │ │ │ mov x0, x2 │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 61a8 <__isoc23_strtol@plt+0x818> // b.any │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - adrp x1, 37000 │ │ │ │ - add x1, x1, #0xa00 │ │ │ │ + adrp x1, 38000 │ │ │ │ + add x1, x1, #0x9f8 │ │ │ │ str x1, [x0] │ │ │ │ nop │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ bti c │ │ │ │ sub sp, sp, #0x10 │ │ │ │ str w0, [sp, #12] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ strb wzr, [x0] │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x9f8 │ │ │ │ strb wzr, [x0] │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ add sp, sp, #0x10 │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ @@ -166,50 +166,50 @@ │ │ │ │ str x1, [sp, #16] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ bl 61b8 <__isoc23_strtol@plt+0x828> │ │ │ │ ldr x0, [sp, #16] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x4, [x0] │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x0, [x0] │ │ │ │ mov x3, x0 │ │ │ │ mov x2, #0x400 // #1024 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x1, x0, #0xdf8 │ │ │ │ mov x0, x4 │ │ │ │ bl e0e0 <__isoc23_strtol@plt+0x8750> │ │ │ │ cmp x0, #0x0 │ │ │ │ b.lt 62b8 <__isoc23_strtol@plt+0x928> // b.tstop │ │ │ │ ldr x0, [sp, #16] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x0, [x0] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ bl 5408 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x9f8 │ │ │ │ mov w1, #0x2f // #47 │ │ │ │ strh w1, [x0] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3976] │ │ │ │ ldr w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.eq 62b0 <__isoc23_strtol@plt+0x920> // b.none │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4048] │ │ │ │ ldr x4, [x0] │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x3, x0, #0xdf8 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x2, x0, #0x1f8 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x1, x0, #0xa08 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x1, x0, #0xa00 │ │ │ │ mov x0, x4 │ │ │ │ bl 5030 │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ b 62bc <__isoc23_strtol@plt+0x92c> │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ @@ -217,42 +217,42 @@ │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x420 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #8] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1048] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x2f │ │ │ │ b.eq 6330 <__isoc23_strtol@plt+0x9a0> // b.none │ │ │ │ add x5, sp, #0x18 │ │ │ │ ldr x4, [sp, #8] │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x3, x0, #0x5f8 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x2, x0, #0xa20 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x2, x0, #0xa18 │ │ │ │ mov x1, #0x400 // #1024 │ │ │ │ mov x0, x5 │ │ │ │ - bl 35ac0 │ │ │ │ + bl 36ab8 │ │ │ │ b 633c <__isoc23_strtol@plt+0x9ac> │ │ │ │ add x0, sp, #0x18 │ │ │ │ ldr x1, [sp, #8] │ │ │ │ bl 5408 │ │ │ │ add x0, sp, #0x18 │ │ │ │ mov w2, #0x1 // #1 │ │ │ │ ldr x1, [sp] │ │ │ │ - bl 309d8 │ │ │ │ + bl 319d0 │ │ │ │ nop │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x2, [sp, #1048] │ │ │ │ ldr x1, [x0] │ │ │ │ subs x2, x2, x1 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ b.eq 6370 <__isoc23_strtol@plt+0x9e0> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -263,42 +263,42 @@ │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x420 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #8] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1048] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x2f │ │ │ │ b.eq 63e8 <__isoc23_strtol@plt+0xa58> // b.none │ │ │ │ add x5, sp, #0x18 │ │ │ │ ldr x4, [sp, #8] │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x3, x0, #0x9f8 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x2, x0, #0xa20 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x2, x0, #0xa18 │ │ │ │ mov x1, #0x400 // #1024 │ │ │ │ mov x0, x5 │ │ │ │ - bl 35ac0 │ │ │ │ + bl 36ab8 │ │ │ │ b 63f4 <__isoc23_strtol@plt+0xa64> │ │ │ │ add x0, sp, #0x18 │ │ │ │ ldr x1, [sp, #8] │ │ │ │ bl 5408 │ │ │ │ add x0, sp, #0x18 │ │ │ │ mov w2, #0x1 // #1 │ │ │ │ ldr x1, [sp] │ │ │ │ - bl 309d8 │ │ │ │ + bl 319d0 │ │ │ │ nop │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x2, [sp, #1048] │ │ │ │ ldr x1, [x0] │ │ │ │ subs x2, x2, x1 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ b.eq 6428 <__isoc23_strtol@plt+0xa98> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -310,70 +310,70 @@ │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ str x19, [sp, #16] │ │ │ │ sub sp, sp, #0x430 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str w0, [sp, #12] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1064] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #28] │ │ │ │ b 651c <__isoc23_strtol@plt+0xb8c> │ │ │ │ ldrsw x0, [sp, #28] │ │ │ │ lsl x0, x0, #3 │ │ │ │ ldr x1, [sp] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x0, [x0] │ │ │ │ add x1, sp, #0x28 │ │ │ │ bl 6380 <__isoc23_strtol@plt+0x9f0> │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3960] │ │ │ │ ldr x1, [x0] │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x2, [x0] │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov x3, x2 │ │ │ │ mov x2, x1 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ bl e4c0 <__isoc23_strtol@plt+0x8b30> │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ge 6510 <__isoc23_strtol@plt+0xb80> // b.tcont │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4048] │ │ │ │ ldr x19, [x0] │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x1, x0 │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov x3, x1 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x1, x0, #0xa28 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x1, x0, #0xa20 │ │ │ │ mov x0, x19 │ │ │ │ bl 5030 │ │ │ │ ldr w0, [sp, #28] │ │ │ │ add w0, w0, #0x1 │ │ │ │ str w0, [sp, #28] │ │ │ │ ldr w1, [sp, #28] │ │ │ │ ldr w0, [sp, #12] │ │ │ │ cmp w1, w0 │ │ │ │ b.lt 6478 <__isoc23_strtol@plt+0xae8> // b.tstop │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1064] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 6554 <__isoc23_strtol@plt+0xbc4> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -386,57 +386,57 @@ │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x480 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str w0, [sp, #12] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1144] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x0, [x0] │ │ │ │ add x1, sp, #0x78 │ │ │ │ bl 6380 <__isoc23_strtol@plt+0x9f0> │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x2, [x0] │ │ │ │ add x1, sp, #0x10 │ │ │ │ add x0, sp, #0x78 │ │ │ │ mov x3, x2 │ │ │ │ mov x2, x1 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ bl 114c8 <__isoc23_strtol@plt+0xbb38> │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ge 65ec <__isoc23_strtol@plt+0xc5c> // b.tcont │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 662c <__isoc23_strtol@plt+0xc9c> │ │ │ │ ldr x0, [sp, #32] │ │ │ │ and x0, x0, #0xf000 │ │ │ │ cmp x0, #0x4, lsl #12 │ │ │ │ b.ne 661c <__isoc23_strtol@plt+0xc8c> // b.any │ │ │ │ add x3, sp, #0x78 │ │ │ │ mov w2, #0x1 // #1 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x1, x0, #0x9f8 │ │ │ │ mov x0, x3 │ │ │ │ - bl 309d8 │ │ │ │ + bl 319d0 │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ b 662c <__isoc23_strtol@plt+0xc9c> │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x14 // #20 │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1144] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 6650 <__isoc23_strtol@plt+0xcc0> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -448,37 +448,37 @@ │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x420 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str w0, [sp, #12] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1048] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x0, [x0] │ │ │ │ add x1, sp, #0x18 │ │ │ │ bl 62c8 <__isoc23_strtol@plt+0x938> │ │ │ │ add x0, sp, #0x18 │ │ │ │ bl 5810 │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 66d0 <__isoc23_strtol@plt+0xd40> // b.any │ │ │ │ mov x1, #0x400 // #1024 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x5f8 │ │ │ │ bl 5a68 <__isoc23_strtol@plt+0xd8> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ b 66d4 <__isoc23_strtol@plt+0xd44> │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1048] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 66f8 <__isoc23_strtol@plt+0xd68> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -488,42 +488,42 @@ │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ str w0, [sp, #28] │ │ │ │ str x1, [sp, #16] │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x9f8 │ │ │ │ bl 4f70 │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ str w0, [sp, #28] │ │ │ │ str x1, [sp, #16] │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x5f8 │ │ │ │ bl 4f70 │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ str x19, [sp, #16] │ │ │ │ sub sp, sp, #0x840 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str w0, [sp, #12] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #2104] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x10 │ │ │ │ ldr x0, [x0] │ │ │ │ @@ -531,89 +531,89 @@ │ │ │ │ b.ne 67d4 <__isoc23_strtol@plt+0xe44> // b.any │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp] │ │ │ │ add x19, x0, #0x10 │ │ │ │ mov x0, x1 │ │ │ │ - bl 308b8 │ │ │ │ + bl 318b0 │ │ │ │ str x0, [x19] │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x0, [x0] │ │ │ │ add x1, sp, #0x438 │ │ │ │ bl 6380 <__isoc23_strtol@plt+0x9f0> │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x10 │ │ │ │ ldr x0, [x0] │ │ │ │ add x1, sp, #0x38 │ │ │ │ bl 62c8 <__isoc23_strtol@plt+0x938> │ │ │ │ - bl 36090 │ │ │ │ + bl 37088 │ │ │ │ str x0, [sp, #24] │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x2, [x0] │ │ │ │ add x1, sp, #0x38 │ │ │ │ add x0, sp, #0x438 │ │ │ │ mov x3, x2 │ │ │ │ mov x2, x1 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ bl b46c <__isoc23_strtol@plt+0x5adc> │ │ │ │ str x0, [sp, #32] │ │ │ │ - bl 36090 │ │ │ │ + bl 37088 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x1, [sp, #40] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ sub x0, x1, x0 │ │ │ │ fmov d31, x0 │ │ │ │ ucvtf d31, d31 │ │ │ │ mov x0, #0x848000000000 // #145685290680320 │ │ │ │ movk x0, #0x412e, lsl #48 │ │ │ │ fmov d30, x0 │ │ │ │ fdiv d31, d31, d30 │ │ │ │ str d31, [sp, #48] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.le 68ec <__isoc23_strtol@plt+0xf5c> │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4048] │ │ │ │ ldr x19, [x0] │ │ │ │ ldr d31, [sp, #32] │ │ │ │ scvtf d31, d31 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ fmov d0, d31 │ │ │ │ - bl 33fb4 │ │ │ │ + bl 34fac │ │ │ │ ldr d0, [sp, #48] │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x1, x0, #0xa30 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x1, x0, #0xa28 │ │ │ │ mov x0, x19 │ │ │ │ bl 5030 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4048] │ │ │ │ ldr x19, [x0] │ │ │ │ ldr d31, [sp, #32] │ │ │ │ scvtf d30, d31 │ │ │ │ ldr d31, [sp, #48] │ │ │ │ fdiv d31, d30, d31 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ fmov d0, d31 │ │ │ │ - bl 33fb4 │ │ │ │ + bl 34fac │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x1, x0, #0xa48 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x1, x0, #0xa40 │ │ │ │ mov x0, x19 │ │ │ │ bl 5030 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #2104] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 6914 <__isoc23_strtol@plt+0xf84> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -627,15 +627,15 @@ │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ str x19, [sp, #16] │ │ │ │ sub sp, sp, #0x840 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str w0, [sp, #12] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #2104] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x10 │ │ │ │ ldr x0, [x0] │ │ │ │ @@ -643,89 +643,89 @@ │ │ │ │ b.ne 6994 <__isoc23_strtol@plt+0x1004> // b.any │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp] │ │ │ │ add x19, x0, #0x10 │ │ │ │ mov x0, x1 │ │ │ │ - bl 308b8 │ │ │ │ + bl 318b0 │ │ │ │ str x0, [x19] │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x0, [x0] │ │ │ │ add x1, sp, #0x438 │ │ │ │ bl 62c8 <__isoc23_strtol@plt+0x938> │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x10 │ │ │ │ ldr x0, [x0] │ │ │ │ add x1, sp, #0x38 │ │ │ │ bl 6380 <__isoc23_strtol@plt+0x9f0> │ │ │ │ - bl 36090 │ │ │ │ + bl 37088 │ │ │ │ str x0, [sp, #24] │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x2, [x0] │ │ │ │ add x1, sp, #0x38 │ │ │ │ add x0, sp, #0x438 │ │ │ │ mov x3, x2 │ │ │ │ mov x2, x1 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ bl bb38 <__isoc23_strtol@plt+0x61a8> │ │ │ │ str x0, [sp, #32] │ │ │ │ - bl 36090 │ │ │ │ + bl 37088 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x1, [sp, #40] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ sub x0, x1, x0 │ │ │ │ fmov d31, x0 │ │ │ │ ucvtf d31, d31 │ │ │ │ mov x0, #0x848000000000 // #145685290680320 │ │ │ │ movk x0, #0x412e, lsl #48 │ │ │ │ fmov d30, x0 │ │ │ │ fdiv d31, d31, d30 │ │ │ │ str d31, [sp, #48] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.le 6aac <__isoc23_strtol@plt+0x111c> │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4048] │ │ │ │ ldr x19, [x0] │ │ │ │ ldr d31, [sp, #32] │ │ │ │ scvtf d31, d31 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ fmov d0, d31 │ │ │ │ - bl 33fb4 │ │ │ │ + bl 34fac │ │ │ │ ldr d0, [sp, #48] │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x1, x0, #0xa58 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x1, x0, #0xa50 │ │ │ │ mov x0, x19 │ │ │ │ bl 5030 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4048] │ │ │ │ ldr x19, [x0] │ │ │ │ ldr d31, [sp, #32] │ │ │ │ scvtf d30, d31 │ │ │ │ ldr d31, [sp, #48] │ │ │ │ fdiv d31, d30, d31 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ fmov d0, d31 │ │ │ │ - bl 33fb4 │ │ │ │ + bl 34fac │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x1, x0, #0xa48 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x1, x0, #0xa40 │ │ │ │ mov x0, x19 │ │ │ │ bl 5030 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #2104] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 6ad4 <__isoc23_strtol@plt+0x1144> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -740,15 +740,15 @@ │ │ │ │ stp x29, x30, [sp, #96] │ │ │ │ add x29, sp, #0x60 │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ str x3, [sp, #16] │ │ │ │ str x4, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #88] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x4, [sp, #8] │ │ │ │ ldr x3, [sp, #16] │ │ │ │ ldr x2, [sp, #24] │ │ │ │ @@ -767,49 +767,49 @@ │ │ │ │ add x0, sp, #0x30 │ │ │ │ ldr x6, [sp, #8] │ │ │ │ mov x5, x3 │ │ │ │ mov x4, x2 │ │ │ │ mov x3, x1 │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #32] │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ bl fab8 <__isoc23_strtol@plt+0xa128> │ │ │ │ str x0, [sp, #80] │ │ │ │ ldr x0, [sp, #80] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ge 6bc4 <__isoc23_strtol@plt+0x1234> // b.tcont │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4048] │ │ │ │ ldr x0, [x0] │ │ │ │ mov x3, x0 │ │ │ │ mov x2, #0x2b // #43 │ │ │ │ mov x1, #0x1 // #1 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x0, x0, #0xa70 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x0, x0, #0xa68 │ │ │ │ bl 5d68 <__isoc23_strtol@plt+0x3d8> │ │ │ │ ldr x0, [sp, #80] │ │ │ │ b 6c00 <__isoc23_strtol@plt+0x1270> │ │ │ │ ldr x0, [sp, #64] │ │ │ │ ldr x1, [sp, #16] │ │ │ │ cmp x1, x0 │ │ │ │ b.eq 6bfc <__isoc23_strtol@plt+0x126c> // b.none │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4048] │ │ │ │ ldr x4, [x0] │ │ │ │ ldr x0, [sp, #64] │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #32] │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x1, x0, #0xaa0 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x1, x0, #0xa98 │ │ │ │ mov x0, x4 │ │ │ │ bl 5030 │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #88] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 6c24 <__isoc23_strtol@plt+0x1294> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -821,15 +821,15 @@ │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x450 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str w0, [sp, #12] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1096] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x48 │ │ │ │ mov x1, #0x400 // #1024 │ │ │ │ mov x2, x1 │ │ │ │ @@ -858,47 +858,47 @@ │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x2d │ │ │ │ b.ne 702c <__isoc23_strtol@plt+0x169c> // b.any │ │ │ │ ldr w1, [sp, #20] │ │ │ │ ldr w0, [sp, #12] │ │ │ │ cmp w1, w0 │ │ │ │ b.ne 6d24 <__isoc23_strtol@plt+0x1394> // b.any │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4048] │ │ │ │ ldr x3, [x0] │ │ │ │ ldrsw x0, [sp, #20] │ │ │ │ lsl x0, x0, #3 │ │ │ │ ldr x1, [sp] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x0, [x0] │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x1, x0, #0xae0 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x1, x0, #0xad8 │ │ │ │ mov x0, x3 │ │ │ │ bl 5030 │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 72e0 <__isoc23_strtol@plt+0x1950> │ │ │ │ ldrsw x0, [sp, #20] │ │ │ │ lsl x0, x0, #3 │ │ │ │ ldr x1, [sp] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [x0] │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x1, x0, #0xb08 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x1, x0, #0xb00 │ │ │ │ mov x0, x2 │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ b.eq 6d7c <__isoc23_strtol@plt+0x13ec> // b.none │ │ │ │ ldrsw x0, [sp, #20] │ │ │ │ lsl x0, x0, #3 │ │ │ │ ldr x1, [sp] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [x0] │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x1, x0, #0xb10 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x1, x0, #0xb08 │ │ │ │ mov x0, x2 │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 6db0 <__isoc23_strtol@plt+0x1420> // b.any │ │ │ │ ldr w0, [sp, #20] │ │ │ │ add w0, w0, #0x1 │ │ │ │ str w0, [sp, #20] │ │ │ │ @@ -913,27 +913,27 @@ │ │ │ │ strb wzr, [sp, #1095] │ │ │ │ b 700c <__isoc23_strtol@plt+0x167c> │ │ │ │ ldrsw x0, [sp, #20] │ │ │ │ lsl x0, x0, #3 │ │ │ │ ldr x1, [sp] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [x0] │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x1, x0, #0xb18 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x1, x0, #0xb10 │ │ │ │ mov x0, x2 │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ b.eq 6e08 <__isoc23_strtol@plt+0x1478> // b.none │ │ │ │ ldrsw x0, [sp, #20] │ │ │ │ lsl x0, x0, #3 │ │ │ │ ldr x1, [sp] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [x0] │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x1, x0, #0xb20 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x1, x0, #0xb18 │ │ │ │ mov x0, x2 │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 6e30 <__isoc23_strtol@plt+0x14a0> // b.any │ │ │ │ ldr w0, [sp, #20] │ │ │ │ add w0, w0, #0x1 │ │ │ │ str w0, [sp, #20] │ │ │ │ @@ -945,27 +945,27 @@ │ │ │ │ str x0, [sp, #32] │ │ │ │ b 700c <__isoc23_strtol@plt+0x167c> │ │ │ │ ldrsw x0, [sp, #20] │ │ │ │ lsl x0, x0, #3 │ │ │ │ ldr x1, [sp] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [x0] │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x1, x0, #0xb30 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x1, x0, #0xb28 │ │ │ │ mov x0, x2 │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ b.eq 6e88 <__isoc23_strtol@plt+0x14f8> // b.none │ │ │ │ ldrsw x0, [sp, #20] │ │ │ │ lsl x0, x0, #3 │ │ │ │ ldr x1, [sp] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [x0] │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x1, x0, #0xb38 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x1, x0, #0xb30 │ │ │ │ mov x0, x2 │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 6f00 <__isoc23_strtol@plt+0x1570> // b.any │ │ │ │ ldr w0, [sp, #20] │ │ │ │ add w0, w0, #0x1 │ │ │ │ str w0, [sp, #20] │ │ │ │ @@ -977,47 +977,47 @@ │ │ │ │ mov w2, #0xa // #10 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ bl 5a08 <__isoc23_strtol@plt+0x78> │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ne 700c <__isoc23_strtol@plt+0x167c> // b.any │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4048] │ │ │ │ ldr x3, [x0] │ │ │ │ ldrsw x0, [sp, #20] │ │ │ │ lsl x0, x0, #3 │ │ │ │ ldr x1, [sp] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x0, [x0] │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x1, x0, #0xb48 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x1, x0, #0xb40 │ │ │ │ mov x0, x3 │ │ │ │ bl 5030 │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 72e0 <__isoc23_strtol@plt+0x1950> │ │ │ │ ldrsw x0, [sp, #20] │ │ │ │ lsl x0, x0, #3 │ │ │ │ ldr x1, [sp] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [x0] │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x1, x0, #0xb68 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x1, x0, #0xb60 │ │ │ │ mov x0, x2 │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ b.eq 6f58 <__isoc23_strtol@plt+0x15c8> // b.none │ │ │ │ ldrsw x0, [sp, #20] │ │ │ │ lsl x0, x0, #3 │ │ │ │ ldr x1, [sp] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [x0] │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x1, x0, #0xb70 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x1, x0, #0xb68 │ │ │ │ mov x0, x2 │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 6fd0 <__isoc23_strtol@plt+0x1640> // b.any │ │ │ │ ldr w0, [sp, #20] │ │ │ │ add w0, w0, #0x1 │ │ │ │ str w0, [sp, #20] │ │ │ │ @@ -1029,40 +1029,40 @@ │ │ │ │ mov w2, #0xa // #10 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ bl 58e8 │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ne 700c <__isoc23_strtol@plt+0x167c> // b.any │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4048] │ │ │ │ ldr x3, [x0] │ │ │ │ ldrsw x0, [sp, #20] │ │ │ │ lsl x0, x0, #3 │ │ │ │ ldr x1, [sp] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x0, [x0] │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x1, x0, #0xb78 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x1, x0, #0xb70 │ │ │ │ mov x0, x3 │ │ │ │ bl 5030 │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 72e0 <__isoc23_strtol@plt+0x1950> │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4048] │ │ │ │ ldr x3, [x0] │ │ │ │ ldrsw x0, [sp, #20] │ │ │ │ lsl x0, x0, #3 │ │ │ │ ldr x1, [sp] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x0, [x0] │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x1, x0, #0xb98 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x1, x0, #0xb90 │ │ │ │ mov x0, x3 │ │ │ │ bl 5030 │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 72e0 <__isoc23_strtol@plt+0x1950> │ │ │ │ ldr w0, [sp, #20] │ │ │ │ add w0, w0, #0x1 │ │ │ │ str w0, [sp, #20] │ │ │ │ @@ -1070,102 +1070,102 @@ │ │ │ │ ldr w0, [sp, #12] │ │ │ │ cmp w1, w0 │ │ │ │ b.lt 6cb8 <__isoc23_strtol@plt+0x1328> // b.tstop │ │ │ │ b 7030 <__isoc23_strtol@plt+0x16a0> │ │ │ │ nop │ │ │ │ ldr x0, [sp, #48] │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x1, [x0] │ │ │ │ add x0, sp, #0x48 │ │ │ │ mov x3, x1 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ bl f308 <__isoc23_strtol@plt+0x9978> │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ge 7098 <__isoc23_strtol@plt+0x1708> // b.tcont │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4048] │ │ │ │ ldr x0, [x0] │ │ │ │ mov x3, x0 │ │ │ │ mov x2, #0x18 // #24 │ │ │ │ mov x1, #0x1 // #1 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x0, x0, #0xbb8 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x0, x0, #0xbb0 │ │ │ │ bl 5d68 <__isoc23_strtol@plt+0x3d8> │ │ │ │ ldr x0, [sp, #56] │ │ │ │ b 72e0 <__isoc23_strtol@plt+0x1950> │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4048] │ │ │ │ ldr x4, [x0] │ │ │ │ add x0, sp, #0x48 │ │ │ │ ldr x3, [sp, #48] │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x1, x0, #0xbd8 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x1, x0, #0xbd0 │ │ │ │ mov x0, x4 │ │ │ │ bl 5030 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x1, [x0] │ │ │ │ add x0, sp, #0x48 │ │ │ │ mov x4, x1 │ │ │ │ ldr x3, [sp, #40] │ │ │ │ ldr x2, [sp, #32] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ bl 6aec <__isoc23_strtol@plt+0x115c> │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ge 7128 <__isoc23_strtol@plt+0x1798> // b.tcont │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4048] │ │ │ │ ldr x0, [x0] │ │ │ │ mov x3, x0 │ │ │ │ mov x2, #0x1a // #26 │ │ │ │ mov x1, #0x1 // #1 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x0, x0, #0xc10 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x0, x0, #0xc08 │ │ │ │ bl 5d68 <__isoc23_strtol@plt+0x3d8> │ │ │ │ ldr x0, [sp, #56] │ │ │ │ b 72e0 <__isoc23_strtol@plt+0x1950> │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4048] │ │ │ │ ldr x3, [x0] │ │ │ │ add x0, sp, #0x48 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x1, x0, #0xc30 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x1, x0, #0xc28 │ │ │ │ mov x0, x3 │ │ │ │ bl 5030 │ │ │ │ b 72cc <__isoc23_strtol@plt+0x193c> │ │ │ │ ldr w0, [sp, #12] │ │ │ │ sub w0, w0, #0x1 │ │ │ │ ldr w1, [sp, #20] │ │ │ │ cmp w1, w0 │ │ │ │ b.ne 71b4 <__isoc23_strtol@plt+0x1824> // b.any │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4048] │ │ │ │ ldr x4, [x0] │ │ │ │ ldrsw x0, [sp, #20] │ │ │ │ lsl x0, x0, #3 │ │ │ │ ldr x1, [sp] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x1, [x0] │ │ │ │ add x0, sp, #0x48 │ │ │ │ mov x3, x1 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x1, x0, #0xc58 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x1, x0, #0xc50 │ │ │ │ mov x0, x4 │ │ │ │ bl 5030 │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x16 // #22 │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 72e0 <__isoc23_strtol@plt+0x1950> │ │ │ │ @@ -1180,43 +1180,43 @@ │ │ │ │ lsl x0, x0, #3 │ │ │ │ ldr x1, [sp] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x0, [x0] │ │ │ │ str x0, [sp, #24] │ │ │ │ add x0, sp, #0x18 │ │ │ │ bl 60a8 <__isoc23_strtol@plt+0x718> │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4048] │ │ │ │ ldr x5, [x0] │ │ │ │ ldr x1, [sp, #24] │ │ │ │ add x0, sp, #0x48 │ │ │ │ mov x4, x1 │ │ │ │ ldr x3, [sp, #64] │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x1, x0, #0xc90 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x1, x0, #0xc88 │ │ │ │ mov x0, x5 │ │ │ │ bl 5030 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x2, [x0] │ │ │ │ add x0, sp, #0x48 │ │ │ │ mov x4, x2 │ │ │ │ mov x3, x1 │ │ │ │ ldr x2, [sp, #64] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ bl fcbc <__isoc23_strtol@plt+0xa32c> │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ge 72c0 <__isoc23_strtol@plt+0x1930> // b.tcont │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4048] │ │ │ │ ldr x5, [x0] │ │ │ │ ldrsw x0, [sp, #20] │ │ │ │ add x0, x0, #0x1 │ │ │ │ lsl x0, x0, #3 │ │ │ │ ldr x1, [sp] │ │ │ │ add x0, x1, x0 │ │ │ │ @@ -1226,30 +1226,30 @@ │ │ │ │ ldr x1, [sp] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x1, [x0] │ │ │ │ add x0, sp, #0x48 │ │ │ │ mov x4, x1 │ │ │ │ mov x3, x2 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x1, x0, #0xcc0 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x1, x0, #0xcb8 │ │ │ │ mov x0, x5 │ │ │ │ bl 5030 │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 72e0 <__isoc23_strtol@plt+0x1950> │ │ │ │ ldr w0, [sp, #20] │ │ │ │ add w0, w0, #0x2 │ │ │ │ str w0, [sp, #20] │ │ │ │ ldr w1, [sp, #20] │ │ │ │ ldr w0, [sp, #12] │ │ │ │ cmp w1, w0 │ │ │ │ b.lt 7150 <__isoc23_strtol@plt+0x17c0> // b.tstop │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1096] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 7304 <__isoc23_strtol@plt+0x1974> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -1273,22 +1273,22 @@ │ │ │ │ ldr x0, [sp, #32] │ │ │ │ add x0, x0, #0x10 │ │ │ │ ldr x0, [x0] │ │ │ │ mov w2, #0xa // #10 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ bl 5a08 <__isoc23_strtol@plt+0x78> │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x0, [x0] │ │ │ │ mov x4, x0 │ │ │ │ mov x3, x1 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ mov x1, x19 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ bl 6aec <__isoc23_strtol@plt+0x115c> │ │ │ │ b 73ec <__isoc23_strtol@plt+0x1a5c> │ │ │ │ ldr x0, [sp, #32] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x19, [x0] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ @@ -1297,83 +1297,83 @@ │ │ │ │ ldr x0, [sp, #32] │ │ │ │ add x0, x0, #0x18 │ │ │ │ ldr x0, [x0] │ │ │ │ mov w2, #0xa // #10 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ bl 5a08 <__isoc23_strtol@plt+0x78> │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x0, [x0] │ │ │ │ mov x4, x0 │ │ │ │ mov x3, x1 │ │ │ │ mov x2, x20 │ │ │ │ mov x1, x19 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ bl 6aec <__isoc23_strtol@plt+0x115c> │ │ │ │ ldp x19, x20, [sp, #16] │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ str w0, [sp, #28] │ │ │ │ str x1, [sp, #16] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x1, [x0] │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x0, [x0] │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ bl f6e8 <__isoc23_strtol@plt+0x9d58> │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x40 │ │ │ │ stp x29, x30, [sp, #48] │ │ │ │ add x29, sp, #0x30 │ │ │ │ str w0, [sp, #12] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #40] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr w0, [sp, #12] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.ne 74b0 <__isoc23_strtol@plt+0x1b20> // b.any │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x1, [x0] │ │ │ │ add x0, sp, #0x10 │ │ │ │ mov x3, x1 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x1, x0, #0xd00 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x1, x0, #0xcf8 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ bl f8cc <__isoc23_strtol@plt+0x9f3c> │ │ │ │ str x0, [sp, #24] │ │ │ │ b 74e4 <__isoc23_strtol@plt+0x1b54> │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x1, [x0] │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x2, [x0] │ │ │ │ add x0, sp, #0x10 │ │ │ │ mov x3, x2 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ bl f8cc <__isoc23_strtol@plt+0x9f3c> │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ne 7544 <__isoc23_strtol@plt+0x1bb4> // b.any │ │ │ │ ldr x0, [sp, #16] │ │ │ │ @@ -1395,15 +1395,15 @@ │ │ │ │ ldr x0, [x0] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ne 74fc <__isoc23_strtol@plt+0x1b6c> // b.any │ │ │ │ ldr x0, [sp, #16] │ │ │ │ bl 5258 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #40] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 756c <__isoc23_strtol@plt+0x1bdc> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -1417,82 +1417,82 @@ │ │ │ │ mov x29, sp │ │ │ │ str x19, [sp, #16] │ │ │ │ mov x13, #0x1080 // #4224 │ │ │ │ sub sp, sp, x13 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str w0, [sp, #12] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #4216] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x1, [x0] │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x5, [x0] │ │ │ │ add x4, sp, #0x28 │ │ │ │ add x3, sp, #0x20 │ │ │ │ add x2, sp, #0x18 │ │ │ │ add x0, sp, #0x10 │ │ │ │ mov x6, x5 │ │ │ │ mov x5, x4 │ │ │ │ mov x4, x3 │ │ │ │ mov x3, x2 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ bl fab8 <__isoc23_strtol@plt+0xa128> │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.lt 7718 <__isoc23_strtol@plt+0x1d88> // b.tstop │ │ │ │ ldr x0, [sp, #16] │ │ │ │ bl 4f70 │ │ │ │ ldr x0, [sp, #16] │ │ │ │ bl 5258 │ │ │ │ add x0, sp, #0x40 │ │ │ │ - bl 23c10 <__isoc23_strtol@plt+0x1e280> │ │ │ │ + bl 23c04 <__isoc23_strtol@plt+0x1e274> │ │ │ │ add x0, sp, #0x40 │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ - bl 23d4c <__isoc23_strtol@plt+0x1e3bc> │ │ │ │ + bl 23d40 <__isoc23_strtol@plt+0x1e3b0> │ │ │ │ ldr x19, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5018 │ │ │ │ mov x1, x0 │ │ │ │ add x0, sp, #0x40 │ │ │ │ mov x2, x0 │ │ │ │ mov x0, x19 │ │ │ │ - bl 234ec <__isoc23_strtol@plt+0x1db5c> │ │ │ │ + bl 234e0 <__isoc23_strtol@plt+0x1db50> │ │ │ │ add x0, sp, #0x40 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ - bl 24510 <__isoc23_strtol@plt+0x1eb80> │ │ │ │ + bl 24504 <__isoc23_strtol@plt+0x1eb74> │ │ │ │ bl 4f70 │ │ │ │ add x0, sp, #0x40 │ │ │ │ - bl 23d74 <__isoc23_strtol@plt+0x1e3e4> │ │ │ │ + bl 23d68 <__isoc23_strtol@plt+0x1e3d8> │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5258 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x0, x0, #0xd08 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x0, x0, #0xd00 │ │ │ │ bl 5f30 <__isoc23_strtol@plt+0x5a0> │ │ │ │ ldr x0, [sp, #40] │ │ │ │ str x0, [sp, #48] │ │ │ │ b 76e0 <__isoc23_strtol@plt+0x1d50> │ │ │ │ ldr x0, [sp, #48] │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x0, [x0] │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x0, x0, #0xd10 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x0, x0, #0xd08 │ │ │ │ bl 5f30 <__isoc23_strtol@plt+0x5a0> │ │ │ │ ldr x0, [sp, #48] │ │ │ │ ldr x0, [x0] │ │ │ │ bl 5258 │ │ │ │ ldr x0, [sp, #48] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x0, [x0] │ │ │ │ @@ -1512,15 +1512,15 @@ │ │ │ │ ldr x0, [x0] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ne 7694 <__isoc23_strtol@plt+0x1d04> // b.any │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 5258 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #4216] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 7740 <__isoc23_strtol@plt+0x1db0> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -1534,15 +1534,15 @@ │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x420 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str w0, [sp, #12] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1048] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x10 │ │ │ │ ldr x0, [x0] │ │ │ │ @@ -1553,26 +1553,26 @@ │ │ │ │ bl 60a8 <__isoc23_strtol@plt+0x718> │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x18 │ │ │ │ ldr x2, [x0] │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x3, [x0] │ │ │ │ add x0, sp, #0x18 │ │ │ │ mov x4, x3 │ │ │ │ mov x3, x2 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ bl fcbc <__isoc23_strtol@plt+0xa32c> │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1048] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 7810 <__isoc23_strtol@plt+0x1e80> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -1584,15 +1584,15 @@ │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x420 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str w0, [sp, #12] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1048] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x0, [x0] │ │ │ │ @@ -1603,27 +1603,27 @@ │ │ │ │ bl 60a8 <__isoc23_strtol@plt+0x718> │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x10 │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x18 │ │ │ │ ldr x2, [x0] │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x3, [x0] │ │ │ │ add x0, sp, #0x18 │ │ │ │ mov x4, x3 │ │ │ │ mov x3, x2 │ │ │ │ mov x2, x1 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ bl feb0 <__isoc23_strtol@plt+0xa520> │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1048] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 78dc <__isoc23_strtol@plt+0x1f4c> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -1635,15 +1635,15 @@ │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x420 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str w0, [sp, #12] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1048] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x0, [x0] │ │ │ │ @@ -1651,26 +1651,26 @@ │ │ │ │ bl 6380 <__isoc23_strtol@plt+0x9f0> │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x10 │ │ │ │ bl 60a8 <__isoc23_strtol@plt+0x718> │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x10 │ │ │ │ ldr x1, [x0] │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x2, [x0] │ │ │ │ add x0, sp, #0x18 │ │ │ │ mov x3, x2 │ │ │ │ mov x2, x1 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ bl 100a4 <__isoc23_strtol@plt+0xa714> │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1048] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 7998 <__isoc23_strtol@plt+0x2008> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -1681,65 +1681,65 @@ │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ ldr x2, [sp, #24] │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x1, x0, #0xd18 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x1, x0, #0xd10 │ │ │ │ ldr x0, [sp, #16] │ │ │ │ bl 5030 │ │ │ │ nop │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x420 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str w0, [sp, #12] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1048] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x0, [x0] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ne 7a3c <__isoc23_strtol@plt+0x20ac> // b.any │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x8 │ │ │ │ - adrp x1, 37000 │ │ │ │ - add x1, x1, #0xa00 │ │ │ │ + adrp x1, 38000 │ │ │ │ + add x1, x1, #0x9f8 │ │ │ │ str x1, [x0] │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x0, [x0] │ │ │ │ add x1, sp, #0x18 │ │ │ │ bl 6380 <__isoc23_strtol@plt+0x9f0> │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3960] │ │ │ │ ldr x2, [x0] │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x0, [x0] │ │ │ │ add x1, sp, #0x18 │ │ │ │ mov x4, x0 │ │ │ │ mov x3, x2 │ │ │ │ adrp x0, 7000 <__isoc23_strtol@plt+0x1670> │ │ │ │ add x2, x0, #0x9ac │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ bl f114 <__isoc23_strtol@plt+0x9784> │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1048] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 7aac <__isoc23_strtol@plt+0x211c> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -1751,27 +1751,27 @@ │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x830 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str w0, [sp, #12] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #2088] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr w0, [sp, #12] │ │ │ │ cmp w0, #0x4 │ │ │ │ b.ne 7b28 <__isoc23_strtol@plt+0x2198> // b.any │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x2, [x0] │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x1, x0, #0xb18 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x1, x0, #0xb10 │ │ │ │ mov x0, x2 │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 7b28 <__isoc23_strtol@plt+0x2198> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ b 7b2c <__isoc23_strtol@plt+0x219c> │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ @@ -1783,51 +1783,51 @@ │ │ │ │ ldr x0, [x0, #16] │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x18 │ │ │ │ ldr x0, [x0] │ │ │ │ add x1, sp, #0x28 │ │ │ │ bl 6380 <__isoc23_strtol@plt+0x9f0> │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x1, [x0] │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov x3, x1 │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #32] │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ bl 10a40 <__isoc23_strtol@plt+0xb0b0> │ │ │ │ str x0, [sp, #24] │ │ │ │ b 7be4 <__isoc23_strtol@plt+0x2254> │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x0, [x0] │ │ │ │ add x1, sp, #0x428 │ │ │ │ bl 6380 <__isoc23_strtol@plt+0x9f0> │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x10 │ │ │ │ ldr x0, [x0] │ │ │ │ add x1, sp, #0x28 │ │ │ │ bl 6380 <__isoc23_strtol@plt+0x9f0> │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x2, [x0] │ │ │ │ add x1, sp, #0x28 │ │ │ │ add x0, sp, #0x428 │ │ │ │ mov x3, x2 │ │ │ │ mov x2, x1 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ bl 10854 <__isoc23_strtol@plt+0xaec4> │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #2088] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 7c0c <__isoc23_strtol@plt+0x227c> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -1840,15 +1840,15 @@ │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x490 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #104] │ │ │ │ str x1, [sp, #96] │ │ │ │ str x2, [sp, #88] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1160] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp, #104] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x2e │ │ │ │ @@ -1871,26 +1871,26 @@ │ │ │ │ movk x0, #0x1e1, lsl #16 │ │ │ │ cmp x1, x0 │ │ │ │ b.le 7cd4 <__isoc23_strtol@plt+0x2344> │ │ │ │ add x0, sp, #0x78 │ │ │ │ bl 5588 │ │ │ │ add x4, sp, #0x88 │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x2, x0, #0xd20 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x2, x0, #0xd18 │ │ │ │ mov x1, #0x400 // #1024 │ │ │ │ mov x0, x4 │ │ │ │ bl 5be8 <__isoc23_strtol@plt+0x258> │ │ │ │ b 7cf8 <__isoc23_strtol@plt+0x2368> │ │ │ │ add x0, sp, #0x78 │ │ │ │ bl 5588 │ │ │ │ add x4, sp, #0x88 │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x2, x0, #0xd30 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x2, x0, #0xd28 │ │ │ │ mov x1, #0x400 // #1024 │ │ │ │ mov x0, x4 │ │ │ │ bl 5be8 <__isoc23_strtol@plt+0x258> │ │ │ │ ldr x0, [sp, #96] │ │ │ │ ldr x0, [x0, #16] │ │ │ │ and x0, x0, #0xf000 │ │ │ │ cmp x0, #0x4, lsl #12 │ │ │ │ @@ -1992,20 +1992,20 @@ │ │ │ │ mov w7, w6 │ │ │ │ mov w6, w5 │ │ │ │ mov w5, w4 │ │ │ │ mov w4, w3 │ │ │ │ mov w3, w2 │ │ │ │ mov w2, w1 │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x0, x0, #0xd40 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x0, x0, #0xd38 │ │ │ │ bl 5f30 <__isoc23_strtol@plt+0x5a0> │ │ │ │ b 7eb4 <__isoc23_strtol@plt+0x2524> │ │ │ │ nop │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x2, [sp, #1160] │ │ │ │ ldr x1, [x0] │ │ │ │ subs x2, x2, x1 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ b.eq 7ed4 <__isoc23_strtol@plt+0x2544> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -2037,46 +2037,46 @@ │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x440 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str w0, [sp, #12] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1080] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ str wzr, [sp, #20] │ │ │ │ ldr x0, [sp] │ │ │ │ ldr x0, [x0, #8] │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp] │ │ │ │ ldr x0, [x0, #16] │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ne 7f9c <__isoc23_strtol@plt+0x260c> // b.any │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x0, x0, #0x440 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x0, x0, #0x438 │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ne 7fb4 <__isoc23_strtol@plt+0x2624> // b.any │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x0, x0, #0x440 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x0, x0, #0x438 │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x2d │ │ │ │ b.eq 7fd8 <__isoc23_strtol@plt+0x2648> // b.none │ │ │ │ ldr x0, [sp, #24] │ │ │ │ str x0, [sp, #32] │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x0, x0, #0xd70 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x0, x0, #0xd68 │ │ │ │ str x0, [sp, #24] │ │ │ │ adrp x0, 63000 │ │ │ │ add x0, x0, #0x1fc │ │ │ │ str wzr, [x0] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, #0x1 │ │ │ │ str x0, [sp, #24] │ │ │ │ @@ -2094,16 +2094,16 @@ │ │ │ │ add x0, x0, #0x1fc │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ str w1, [x0] │ │ │ │ b 8058 <__isoc23_strtol@plt+0x26c8> │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldrb w0, [x0] │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x0, x0, #0xd78 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x0, x0, #0xd70 │ │ │ │ bl 5f30 <__isoc23_strtol@plt+0x5a0> │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x16 // #22 │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 8144 <__isoc23_strtol@plt+0x27b4> │ │ │ │ ldr x0, [sp, #24] │ │ │ │ @@ -2113,28 +2113,28 @@ │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 7ff4 <__isoc23_strtol@plt+0x2664> // b.any │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 8090 <__isoc23_strtol@plt+0x2700> // b.any │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x0, x0, #0xa00 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x0, x0, #0x9f8 │ │ │ │ str x0, [sp, #32] │ │ │ │ add x0, sp, #0x38 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ bl 6380 <__isoc23_strtol@plt+0x9f0> │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x1, [x0] │ │ │ │ add x0, sp, #0x38 │ │ │ │ mov x2, x1 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ bl 15d3c <__isoc23_strtol@plt+0x103ac> │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.eq 8140 <__isoc23_strtol@plt+0x27b0> // b.none │ │ │ │ b 8118 <__isoc23_strtol@plt+0x2788> │ │ │ │ @@ -2162,15 +2162,15 @@ │ │ │ │ b.ne 80d8 <__isoc23_strtol@plt+0x2748> // b.any │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 15e2c <__isoc23_strtol@plt+0x1049c> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ b 8144 <__isoc23_strtol@plt+0x27b4> │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1080] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 8168 <__isoc23_strtol@plt+0x27d8> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -2182,35 +2182,35 @@ │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x420 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str w0, [sp, #12] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1048] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x0, [x0] │ │ │ │ add x1, sp, #0x18 │ │ │ │ bl 6380 <__isoc23_strtol@plt+0x9f0> │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x1, [x0] │ │ │ │ add x0, sp, #0x18 │ │ │ │ mov x2, x1 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ bl 112e4 <__isoc23_strtol@plt+0xb954> │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1048] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 8208 <__isoc23_strtol@plt+0x2878> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -2222,35 +2222,35 @@ │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x420 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str w0, [sp, #12] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1048] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x0, [x0] │ │ │ │ add x1, sp, #0x18 │ │ │ │ bl 6380 <__isoc23_strtol@plt+0x9f0> │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x1, [x0] │ │ │ │ add x0, sp, #0x18 │ │ │ │ mov x2, x1 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ bl 11100 <__isoc23_strtol@plt+0xb770> │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1048] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 82a8 <__isoc23_strtol@plt+0x2918> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -2262,27 +2262,27 @@ │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x430 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str w0, [sp, #12] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1064] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr w0, [sp, #12] │ │ │ │ cmp w0, #0x3 │ │ │ │ b.ne 8324 <__isoc23_strtol@plt+0x2994> // b.any │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x2, [x0] │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x1, x0, #0xd90 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x1, x0, #0xd88 │ │ │ │ mov x0, x2 │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 8324 <__isoc23_strtol@plt+0x2994> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ b 8328 <__isoc23_strtol@plt+0x2998> │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ @@ -2291,53 +2291,53 @@ │ │ │ │ cmp w0, #0x0 │ │ │ │ b.eq 837c <__isoc23_strtol@plt+0x29ec> // b.none │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x10 │ │ │ │ ldr x0, [x0] │ │ │ │ add x1, sp, #0x28 │ │ │ │ bl 6380 <__isoc23_strtol@plt+0x9f0> │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x1, [x0] │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov x3, x1 │ │ │ │ mov x2, #0x1ff // #511 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ bl 1100c <__isoc23_strtol@plt+0xb67c> │ │ │ │ str x0, [sp, #32] │ │ │ │ b 83bc <__isoc23_strtol@plt+0x2a2c> │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x0, [x0] │ │ │ │ add x1, sp, #0x28 │ │ │ │ bl 6380 <__isoc23_strtol@plt+0x9f0> │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x1, [x0] │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov x3, x1 │ │ │ │ mov x2, #0x1ff // #511 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ bl 10e20 <__isoc23_strtol@plt+0xb490> │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ge 83dc <__isoc23_strtol@plt+0x2a4c> // b.tcont │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ cmp w0, #0x11 │ │ │ │ b.ne 83dc <__isoc23_strtol@plt+0x2a4c> // b.any │ │ │ │ str xzr, [sp, #32] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1064] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 8404 <__isoc23_strtol@plt+0x2a74> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -2349,116 +2349,116 @@ │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x490 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str w0, [sp, #12] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1160] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x0, [x0] │ │ │ │ add x1, sp, #0x88 │ │ │ │ bl 6380 <__isoc23_strtol@plt+0x9f0> │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x2, [x0] │ │ │ │ add x1, sp, #0x20 │ │ │ │ add x0, sp, #0x88 │ │ │ │ mov x3, x2 │ │ │ │ mov x2, x1 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ bl 114c8 <__isoc23_strtol@plt+0xbb38> │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ge 8498 <__isoc23_strtol@plt+0x2b08> // b.tcont │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 85c4 <__isoc23_strtol@plt+0x2c34> │ │ │ │ ldr x0, [sp, #32] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x0, x0, #0xd98 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x0, x0, #0xd90 │ │ │ │ bl 5f30 <__isoc23_strtol@plt+0x5a0> │ │ │ │ ldr x0, [sp, #40] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x0, x0, #0xda8 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x0, x0, #0xda0 │ │ │ │ bl 5f30 <__isoc23_strtol@plt+0x5a0> │ │ │ │ ldr x0, [sp, #48] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x0, x0, #0xdb8 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x0, x0, #0xdb0 │ │ │ │ bl 5f30 <__isoc23_strtol@plt+0x5a0> │ │ │ │ ldr x0, [sp, #56] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x0, x0, #0xdc8 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x0, x0, #0xdc0 │ │ │ │ bl 5f30 <__isoc23_strtol@plt+0x5a0> │ │ │ │ ldr x0, [sp, #64] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x0, x0, #0xdd8 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x0, x0, #0xdd0 │ │ │ │ bl 5f30 <__isoc23_strtol@plt+0x5a0> │ │ │ │ ldr x0, [sp, #72] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x0, x0, #0xde8 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x0, x0, #0xde0 │ │ │ │ bl 5f30 <__isoc23_strtol@plt+0x5a0> │ │ │ │ ldr x0, [sp, #80] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x0, x0, #0xdf8 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x0, x0, #0xdf0 │ │ │ │ bl 5f30 <__isoc23_strtol@plt+0x5a0> │ │ │ │ ldr x0, [sp, #88] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x0, x0, #0xe08 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x0, x0, #0xe00 │ │ │ │ bl 5f30 <__isoc23_strtol@plt+0x5a0> │ │ │ │ ldr x0, [sp, #96] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x0, x0, #0xe18 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x0, x0, #0xe10 │ │ │ │ bl 5f30 <__isoc23_strtol@plt+0x5a0> │ │ │ │ ldr x0, [sp, #104] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x0, x0, #0xe28 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x0, x0, #0xe20 │ │ │ │ bl 5f30 <__isoc23_strtol@plt+0x5a0> │ │ │ │ ldr x0, [sp, #112] │ │ │ │ str x0, [sp, #24] │ │ │ │ add x0, sp, #0x18 │ │ │ │ bl 5168 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x0, x0, #0xe38 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x0, x0, #0xe30 │ │ │ │ bl 5f30 <__isoc23_strtol@plt+0x5a0> │ │ │ │ ldr x0, [sp, #120] │ │ │ │ str x0, [sp, #24] │ │ │ │ add x0, sp, #0x18 │ │ │ │ bl 5168 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x0, x0, #0xe48 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x0, x0, #0xe40 │ │ │ │ bl 5f30 <__isoc23_strtol@plt+0x5a0> │ │ │ │ ldr x0, [sp, #128] │ │ │ │ str x0, [sp, #24] │ │ │ │ add x0, sp, #0x18 │ │ │ │ bl 5168 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x0, x0, #0xe58 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x0, x0, #0xe50 │ │ │ │ bl 5f30 <__isoc23_strtol@plt+0x5a0> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1160] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 85e8 <__isoc23_strtol@plt+0x2c58> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -2469,124 +2469,124 @@ │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x70 │ │ │ │ stp x29, x30, [sp, #96] │ │ │ │ add x29, sp, #0x60 │ │ │ │ str w0, [sp, #12] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #88] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ str w0, [sp, #28] │ │ │ │ ldr w0, [sp, #12] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le 8710 <__isoc23_strtol@plt+0x2d80> │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x2, [x0] │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x1, x0, #0xe68 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x1, x0, #0xe60 │ │ │ │ mov x0, x2 │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 866c <__isoc23_strtol@plt+0x2cdc> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #28] │ │ │ │ b 8710 <__isoc23_strtol@plt+0x2d80> │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x2, [x0] │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x1, x0, #0xe70 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x1, x0, #0xe68 │ │ │ │ mov x0, x2 │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 869c <__isoc23_strtol@plt+0x2d0c> // b.any │ │ │ │ mov w0, #0x2 // #2 │ │ │ │ str w0, [sp, #28] │ │ │ │ b 8710 <__isoc23_strtol@plt+0x2d80> │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x2, [x0] │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x1, x0, #0xe78 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x1, x0, #0xe70 │ │ │ │ mov x0, x2 │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 86cc <__isoc23_strtol@plt+0x2d3c> // b.any │ │ │ │ mov w0, #0x3 // #3 │ │ │ │ str w0, [sp, #28] │ │ │ │ b 8710 <__isoc23_strtol@plt+0x2d80> │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x2, [x0] │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x1, x0, #0xe80 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x1, x0, #0xe78 │ │ │ │ mov x0, x2 │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 86fc <__isoc23_strtol@plt+0x2d6c> // b.any │ │ │ │ mov w0, #0x4 // #4 │ │ │ │ str w0, [sp, #28] │ │ │ │ b 8710 <__isoc23_strtol@plt+0x2d80> │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x16 // #22 │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 87c4 <__isoc23_strtol@plt+0x2e34> │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x1, [x0] │ │ │ │ add x0, sp, #0x20 │ │ │ │ mov x3, x1 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x1, x0, #0xe88 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x1, x0, #0xe80 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ bl 118a0 <__isoc23_strtol@plt+0xbf10> │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ge 874c <__isoc23_strtol@plt+0x2dbc> // b.tcont │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 87c4 <__isoc23_strtol@plt+0x2e34> │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x0, x0, #0xe88 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x0, x0, #0xe80 │ │ │ │ bl 4f70 │ │ │ │ ldr x1, [sp, #40] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ mul x0, x1, x0 │ │ │ │ scvtf d31, x0 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr w0, [sp, #28] │ │ │ │ fmov d0, d31 │ │ │ │ - bl 33fb4 │ │ │ │ + bl 34fac │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x0, x0, #0xe90 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x0, x0, #0xe88 │ │ │ │ bl 5f30 <__isoc23_strtol@plt+0x5a0> │ │ │ │ ldr x1, [sp, #40] │ │ │ │ ldr x0, [sp, #64] │ │ │ │ sub x1, x1, x0 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ mul x0, x1, x0 │ │ │ │ scvtf d31, x0 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr w0, [sp, #28] │ │ │ │ fmov d0, d31 │ │ │ │ - bl 33fb4 │ │ │ │ + bl 34fac │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x0, x0, #0xea0 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x0, x0, #0xe98 │ │ │ │ bl 5f30 <__isoc23_strtol@plt+0x5a0> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #88] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 87e8 <__isoc23_strtol@plt+0x2e58> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -2598,42 +2598,42 @@ │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x820 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str w0, [sp, #12] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #2072] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x0, [x0] │ │ │ │ add x1, sp, #0x18 │ │ │ │ bl 6380 <__isoc23_strtol@plt+0x9f0> │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x10 │ │ │ │ ldr x0, [x0] │ │ │ │ add x1, sp, #0x418 │ │ │ │ bl 6380 <__isoc23_strtol@plt+0x9f0> │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x2, [x0] │ │ │ │ add x1, sp, #0x418 │ │ │ │ add x0, sp, #0x18 │ │ │ │ mov x3, x2 │ │ │ │ mov x2, x1 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ bl 10668 <__isoc23_strtol@plt+0xacd8> │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #2072] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 88a4 <__isoc23_strtol@plt+0x2f14> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -2645,47 +2645,47 @@ │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x420 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str w0, [sp, #12] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1048] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x3, [x0] │ │ │ │ add x0, sp, #0x14 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x1, x0, #0xeb0 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x1, x0, #0xea8 │ │ │ │ mov x0, x3 │ │ │ │ bl 5138 │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x10 │ │ │ │ ldr x0, [x0] │ │ │ │ add x1, sp, #0x18 │ │ │ │ bl 6380 <__isoc23_strtol@plt+0x9f0> │ │ │ │ ldr w0, [sp, #20] │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x2, [x0] │ │ │ │ add x0, sp, #0x18 │ │ │ │ mov x3, x2 │ │ │ │ mov x2, x1 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ bl 11c78 <__isoc23_strtol@plt+0xc2e8> │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1048] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 8974 <__isoc23_strtol@plt+0x2fe4> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -2703,90 +2703,90 @@ │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x0, [x0] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.eq 8a08 <__isoc23_strtol@plt+0x3078> // b.none │ │ │ │ ldr x0, [sp, #16] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x0, [x0] │ │ │ │ - bl 24950 <__isoc23_strtol@plt+0x1efc0> │ │ │ │ + bl 24944 <__isoc23_strtol@plt+0x1efb4> │ │ │ │ cmp w0, #0x0 │ │ │ │ b.eq 89d0 <__isoc23_strtol@plt+0x3040> // b.none │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ b 8a10 <__isoc23_strtol@plt+0x3080> │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x0, x0, #0xeb8 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x0, x0, #0xeb0 │ │ │ │ bl 5f30 <__isoc23_strtol@plt+0x5a0> │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3960] │ │ │ │ ldr x0, [x0] │ │ │ │ - bl 24a08 <__isoc23_strtol@plt+0x1f078> │ │ │ │ + bl 249fc <__isoc23_strtol@plt+0x1f06c> │ │ │ │ mov w0, #0xa // #10 │ │ │ │ bl 5558 │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x16 // #22 │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 8a10 <__isoc23_strtol@plt+0x3080> │ │ │ │ - bl 255dc <__isoc23_strtol@plt+0x1fc4c> │ │ │ │ + bl 255d0 <__isoc23_strtol@plt+0x1fc40> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ str w0, [sp, #28] │ │ │ │ str x1, [sp, #16] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x1, [x0] │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x0, [x0] │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ bl 15048 <__isoc23_strtol@plt+0xf6b8> │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x420 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str w0, [sp, #12] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1048] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x1, [x0] │ │ │ │ add x0, sp, #0x18 │ │ │ │ mov x3, x1 │ │ │ │ mov x2, #0x400 // #1024 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ bl e0e0 <__isoc23_strtol@plt+0x8750> │ │ │ │ str x0, [sp, #16] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.lt 8ae0 <__isoc23_strtol@plt+0x3150> // b.tstop │ │ │ │ ldr x0, [sp, #16] │ │ │ │ add x1, sp, #0x18 │ │ │ │ strb wzr, [x1, x0] │ │ │ │ add x0, sp, #0x18 │ │ │ │ bl 4f70 │ │ │ │ ldr x0, [sp, #16] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1048] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 8b08 <__isoc23_strtol@plt+0x3178> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -2798,44 +2798,44 @@ │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x420 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str w0, [sp, #12] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1048] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x1, [x0] │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x2, [x0] │ │ │ │ add x0, sp, #0x18 │ │ │ │ mov x4, x2 │ │ │ │ mov x3, #0x400 // #1024 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ bl e2cc <__isoc23_strtol@plt+0x893c> │ │ │ │ str x0, [sp, #16] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.lt 8ba4 <__isoc23_strtol@plt+0x3214> // b.tstop │ │ │ │ ldr x0, [sp, #16] │ │ │ │ add x1, sp, #0x18 │ │ │ │ strb wzr, [x1, x0] │ │ │ │ add x0, sp, #0x18 │ │ │ │ bl 4f70 │ │ │ │ ldr x0, [sp, #16] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1048] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 8bcc <__isoc23_strtol@plt+0x323c> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -2847,67 +2847,67 @@ │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x4b0 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str w0, [sp, #12] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1192] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x10 │ │ │ │ ldr x0, [x0] │ │ │ │ add x1, sp, #0xa8 │ │ │ │ bl 6380 <__isoc23_strtol@plt+0x9f0> │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x1, [x0] │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x3, [x0] │ │ │ │ add x2, sp, #0x28 │ │ │ │ add x0, sp, #0xa8 │ │ │ │ mov x4, x3 │ │ │ │ mov x3, x2 │ │ │ │ mov x2, x1 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ bl 1262c <__isoc23_strtol@plt+0xcc9c> │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.le 8cc4 <__isoc23_strtol@plt+0x3334> │ │ │ │ str wzr, [sp, #28] │ │ │ │ b 8ca0 <__isoc23_strtol@plt+0x3310> │ │ │ │ ldrsw x0, [sp, #28] │ │ │ │ add x1, sp, #0x28 │ │ │ │ ldrb w0, [x1, x0] │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x0, x0, #0xed8 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x0, x0, #0xed0 │ │ │ │ bl 5f30 <__isoc23_strtol@plt+0x5a0> │ │ │ │ ldr w0, [sp, #28] │ │ │ │ add w0, w0, #0x1 │ │ │ │ str w0, [sp, #28] │ │ │ │ ldrsw x0, [sp, #28] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ cmp x1, x0 │ │ │ │ b.gt 8c78 <__isoc23_strtol@plt+0x32e8> │ │ │ │ add x0, sp, #0xa8 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x0, x0, #0xee0 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x0, x0, #0xed8 │ │ │ │ bl 5f30 <__isoc23_strtol@plt+0x5a0> │ │ │ │ ldr x0, [sp, #32] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1192] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 8cec <__isoc23_strtol@plt+0x335c> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -2918,43 +2918,43 @@ │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x50 │ │ │ │ stp x29, x30, [sp, #64] │ │ │ │ add x29, sp, #0x40 │ │ │ │ str w0, [sp, #12] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #56] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x48 │ │ │ │ sub x0, x0, #0x30 │ │ │ │ - adrp x1, 37000 │ │ │ │ - add x1, x1, #0x5b0 │ │ │ │ + adrp x1, 38000 │ │ │ │ + add x1, x1, #0x5a8 │ │ │ │ str x1, [x0] │ │ │ │ add x0, sp, #0x48 │ │ │ │ sub x0, x0, #0x30 │ │ │ │ - adrp x1, 37000 │ │ │ │ - add x1, x1, #0x5d0 │ │ │ │ + adrp x1, 38000 │ │ │ │ + add x1, x1, #0x5c8 │ │ │ │ str x1, [x0, #8] │ │ │ │ ldr x0, [sp] │ │ │ │ ldr x1, [x0, #8] │ │ │ │ add x0, sp, #0x48 │ │ │ │ sub x0, x0, #0x30 │ │ │ │ str x1, [x0, #16] │ │ │ │ add x0, sp, #0x48 │ │ │ │ sub x0, x0, #0x30 │ │ │ │ str xzr, [x0, #24] │ │ │ │ add x0, sp, #0x18 │ │ │ │ mov x1, x0 │ │ │ │ mov w0, #0x3 // #3 │ │ │ │ bl 8be0 <__isoc23_strtol@plt+0x3250> │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #56] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 8da8 <__isoc23_strtol@plt+0x3418> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -2966,41 +2966,41 @@ │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x420 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str w0, [sp, #12] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1048] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x0, [x0] │ │ │ │ add x1, sp, #0x18 │ │ │ │ bl 6380 <__isoc23_strtol@plt+0x9f0> │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x10 │ │ │ │ ldr x0, [x0] │ │ │ │ bl 55a0 │ │ │ │ str w0, [sp, #20] │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x1, [x0] │ │ │ │ add x0, sp, #0x18 │ │ │ │ mov x3, x1 │ │ │ │ ldr w2, [sp, #20] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ bl 12a0c <__isoc23_strtol@plt+0xd07c> │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1048] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 8e60 <__isoc23_strtol@plt+0x34d0> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -3012,15 +3012,15 @@ │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x820 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str w0, [sp, #12] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #2072] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr w0, [sp, #12] │ │ │ │ cmp w0, #0x2 │ │ │ │ b.ne 8ec8 <__isoc23_strtol@plt+0x3538> // b.any │ │ │ │ @@ -3028,41 +3028,41 @@ │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x0, [x0] │ │ │ │ add x1, sp, #0x418 │ │ │ │ bl 6380 <__isoc23_strtol@plt+0x9f0> │ │ │ │ b 8edc <__isoc23_strtol@plt+0x354c> │ │ │ │ add x0, sp, #0x418 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x0, x0, #0xa00 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x0, x0, #0x9f8 │ │ │ │ bl 6380 <__isoc23_strtol@plt+0x9f0> │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x2, [x0] │ │ │ │ add x1, sp, #0x18 │ │ │ │ add x0, sp, #0x418 │ │ │ │ mov x4, x2 │ │ │ │ mov w3, #0x400 // #1024 │ │ │ │ mov x2, x1 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ bl 1522c <__isoc23_strtol@plt+0xf89c> │ │ │ │ str x0, [sp, #16] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.lt 8f30 <__isoc23_strtol@plt+0x35a0> // b.tstop │ │ │ │ ldr x0, [sp, #16] │ │ │ │ add x1, sp, #0x18 │ │ │ │ strb wzr, [x1, x0] │ │ │ │ add x0, sp, #0x18 │ │ │ │ bl 4f70 │ │ │ │ ldr x0, [sp, #16] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #2072] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 8f58 <__isoc23_strtol@plt+0x35c8> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -3074,64 +3074,64 @@ │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x50 │ │ │ │ stp x29, x30, [sp, #48] │ │ │ │ add x29, sp, #0x30 │ │ │ │ stp x19, x20, [sp, #64] │ │ │ │ str w0, [sp, #12] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #40] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ str wzr, [sp, #16] │ │ │ │ ldr w0, [sp, #12] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le 9000 <__isoc23_strtol@plt+0x3670> │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x2, [x0] │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x1, x0, #0xee8 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x1, x0, #0xee0 │ │ │ │ mov x0, x2 │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 8fdc <__isoc23_strtol@plt+0x364c> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #16] │ │ │ │ b 9000 <__isoc23_strtol@plt+0x3670> │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x0, [x0] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x0, x0, #0xef0 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x0, x0, #0xee8 │ │ │ │ bl 5f30 <__isoc23_strtol@plt+0x5a0> │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 9214 <__isoc23_strtol@plt+0x3884> │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x1, [x0] │ │ │ │ add x0, sp, #0x18 │ │ │ │ mov x3, x1 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x1, x0, #0xe88 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x1, x0, #0xe80 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ bl 15420 <__isoc23_strtol@plt+0xfa90> │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.lt 9210 <__isoc23_strtol@plt+0x3880> // b.tstop │ │ │ │ ldr w0, [sp, #16] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 9054 <__isoc23_strtol@plt+0x36c4> // b.any │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x0, x0, #0xf10 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x0, x0, #0xf08 │ │ │ │ bl 4f70 │ │ │ │ str wzr, [sp, #20] │ │ │ │ b 91f8 <__isoc23_strtol@plt+0x3868> │ │ │ │ ldr w0, [sp, #16] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.eq 9120 <__isoc23_strtol@plt+0x3790> // b.none │ │ │ │ ldr x2, [sp, #24] │ │ │ │ @@ -3172,16 +3172,16 @@ │ │ │ │ lsl x0, x0, #1 │ │ │ │ add x0, x0, x1 │ │ │ │ lsl x0, x0, #3 │ │ │ │ add x0, x2, x0 │ │ │ │ mov x4, x0 │ │ │ │ mov x2, x6 │ │ │ │ mov x1, x5 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x0, x0, #0xf38 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x0, x0, #0xf30 │ │ │ │ bl 5f30 <__isoc23_strtol@plt+0x5a0> │ │ │ │ b 91ec <__isoc23_strtol@plt+0x385c> │ │ │ │ ldr x2, [sp, #24] │ │ │ │ ldrsw x1, [sp, #20] │ │ │ │ mov x0, x1 │ │ │ │ lsl x0, x0, #6 │ │ │ │ add x0, x0, x1 │ │ │ │ @@ -3210,43 +3210,43 @@ │ │ │ │ lsl x0, x0, #3 │ │ │ │ add x0, x2, x0 │ │ │ │ ldr d31, [x0, #1040] │ │ │ │ scvtf d31, d31 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ fmov d0, d31 │ │ │ │ - bl 33fb4 │ │ │ │ + bl 34fac │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #24] │ │ │ │ ldrsw x1, [sp, #20] │ │ │ │ mov x0, x1 │ │ │ │ lsl x0, x0, #6 │ │ │ │ add x0, x0, x1 │ │ │ │ lsl x0, x0, #1 │ │ │ │ add x0, x0, x1 │ │ │ │ lsl x0, x0, #3 │ │ │ │ add x0, x2, x0 │ │ │ │ mov x4, x0 │ │ │ │ mov x2, x20 │ │ │ │ mov x1, x19 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x0, x0, #0xf48 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x0, x0, #0xf40 │ │ │ │ bl 5f30 <__isoc23_strtol@plt+0x5a0> │ │ │ │ ldr w0, [sp, #20] │ │ │ │ add w0, w0, #0x1 │ │ │ │ str w0, [sp, #20] │ │ │ │ ldrsw x0, [sp, #20] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ cmp x1, x0 │ │ │ │ b.gt 905c <__isoc23_strtol@plt+0x36cc> │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5258 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #40] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 9238 <__isoc23_strtol@plt+0x38a8> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -3262,26 +3262,26 @@ │ │ │ │ str w0, [sp, #28] │ │ │ │ str x1, [sp, #16] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x0, [x0] │ │ │ │ bl 55a0 │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 60000 │ │ │ │ + adrp x0, 60000 │ │ │ │ add x0, x0, #0x5e8 │ │ │ │ str w1, [x0] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4048] │ │ │ │ ldr x3, [x0] │ │ │ │ - adrp x0, 60000 │ │ │ │ + adrp x0, 60000 │ │ │ │ add x0, x0, #0x5e8 │ │ │ │ ldr w0, [x0] │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x1, x0, #0xf60 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x1, x0, #0xf58 │ │ │ │ mov x0, x3 │ │ │ │ bl 5030 │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ @@ -3292,112 +3292,112 @@ │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ bl 5cd8 <__isoc23_strtol@plt+0x348> │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str w0, [sp, #28] │ │ │ │ str x1, [sp, #16] │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x0, x0, #0xf78 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x0, x0, #0xf70 │ │ │ │ bl 4f70 │ │ │ │ str wzr, [sp, #44] │ │ │ │ b 936c <__isoc23_strtol@plt+0x39dc> │ │ │ │ - adrp x0, 60000 │ │ │ │ + adrp x0, 60000 │ │ │ │ add x2, x0, #0x5f0 │ │ │ │ ldrsw x1, [sp, #44] │ │ │ │ mov x0, x1 │ │ │ │ lsl x0, x0, #2 │ │ │ │ add x0, x0, x1 │ │ │ │ lsl x0, x0, #3 │ │ │ │ add x0, x2, x0 │ │ │ │ ldr x3, [x0] │ │ │ │ - adrp x0, 60000 │ │ │ │ + adrp x0, 60000 │ │ │ │ add x2, x0, #0x5f0 │ │ │ │ ldrsw x1, [sp, #44] │ │ │ │ mov x0, x1 │ │ │ │ lsl x0, x0, #2 │ │ │ │ add x0, x0, x1 │ │ │ │ lsl x0, x0, #3 │ │ │ │ add x0, x2, x0 │ │ │ │ ldr x0, [x0, #24] │ │ │ │ mov x2, x0 │ │ │ │ mov x1, x3 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x0, x0, #0xf88 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x0, x0, #0xf80 │ │ │ │ bl 5f30 <__isoc23_strtol@plt+0x5a0> │ │ │ │ ldr w0, [sp, #44] │ │ │ │ add w0, w0, #0x1 │ │ │ │ str w0, [sp, #44] │ │ │ │ - adrp x0, 60000 │ │ │ │ + adrp x0, 60000 │ │ │ │ add x2, x0, #0x5f0 │ │ │ │ ldrsw x1, [sp, #44] │ │ │ │ mov x0, x1 │ │ │ │ lsl x0, x0, #2 │ │ │ │ add x0, x0, x1 │ │ │ │ lsl x0, x0, #3 │ │ │ │ add x0, x2, x0 │ │ │ │ ldr x0, [x0] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ne 9304 <__isoc23_strtol@plt+0x3974> // b.any │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x0, x0, #0xf98 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x0, x0, #0xf90 │ │ │ │ bl 4f70 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3960] │ │ │ │ ldr x0, [x0] │ │ │ │ - bl 24a08 <__isoc23_strtol@plt+0x1f078> │ │ │ │ + bl 249fc <__isoc23_strtol@plt+0x1f06c> │ │ │ │ mov w0, #0xa // #10 │ │ │ │ bl 5558 │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x830 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str w0, [sp, #12] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #2088] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x0, [x0] │ │ │ │ add x1, sp, #0x28 │ │ │ │ bl 6380 <__isoc23_strtol@plt+0x9f0> │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x18 │ │ │ │ ldr x0, [x0] │ │ │ │ add x4, sp, #0x428 │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x2, x0, #0xfb8 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x2, x0, #0xfb0 │ │ │ │ mov x1, #0x400 // #1024 │ │ │ │ mov x0, x4 │ │ │ │ - bl 35ac0 │ │ │ │ + bl 36ab8 │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x10 │ │ │ │ ldr x1, [x0] │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x3, [x0] │ │ │ │ add x2, sp, #0x428 │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov x4, x3 │ │ │ │ mov x3, x2 │ │ │ │ mov x2, x1 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ bl 1560c <__isoc23_strtol@plt+0xfc7c> │ │ │ │ str x0, [sp, #32] │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #16] │ │ │ │ ldr x1, [sp, #16] │ │ │ │ @@ -3406,28 +3406,28 @@ │ │ │ │ b.ne 94ac <__isoc23_strtol@plt+0x3b1c> // b.any │ │ │ │ ldr x0, [sp, #16] │ │ │ │ add x0, x0, #0x1 │ │ │ │ str x0, [sp, #16] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.le 9544 <__isoc23_strtol@plt+0x3bb4> │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4048] │ │ │ │ ldr x4, [x0] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w3, w0 │ │ │ │ ldr x2, [sp, #32] │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x1, x0, #0xfc0 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x1, x0, #0xfb8 │ │ │ │ mov x0, x4 │ │ │ │ bl 5030 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4048] │ │ │ │ ldr x2, [x0] │ │ │ │ ldr d31, [sp, #32] │ │ │ │ scvtf d30, d31 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ sub x0, x1, x0 │ │ │ │ @@ -3437,21 +3437,21 @@ │ │ │ │ mov x0, #0x4090000000000000 // #4652218415073722368 │ │ │ │ fmov d30, x0 │ │ │ │ fdiv d31, d31, d30 │ │ │ │ mov x0, #0x4090000000000000 // #4652218415073722368 │ │ │ │ fmov d30, x0 │ │ │ │ fdiv d31, d31, d30 │ │ │ │ fmov d0, d31 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x1, x0, #0xfe8 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x1, x0, #0xfe0 │ │ │ │ mov x0, x2 │ │ │ │ bl 5030 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #2088] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 956c <__isoc23_strtol@plt+0x3bdc> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -3463,41 +3463,41 @@ │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x420 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str w0, [sp, #12] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1048] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x0, [x0] │ │ │ │ add x1, sp, #0x18 │ │ │ │ bl 6380 <__isoc23_strtol@plt+0x9f0> │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x10 │ │ │ │ ldr x0, [x0] │ │ │ │ - bl 340b0 │ │ │ │ + bl 350a8 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x1, [x0] │ │ │ │ add x0, sp, #0x18 │ │ │ │ mov x4, x1 │ │ │ │ mov x3, #0x1c0 // #448 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ bl 15800 <__isoc23_strtol@plt+0xfe70> │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1048] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 9624 <__isoc23_strtol@plt+0x3c94> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -3509,76 +3509,76 @@ │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x830 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str w0, [sp, #12] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #2088] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr w0, [sp, #12] │ │ │ │ cmp w0, #0x2 │ │ │ │ b.eq 9688 <__isoc23_strtol@plt+0x3cf8> // b.none │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x8 │ │ │ │ - adrp x1, 37000 │ │ │ │ - add x1, x1, #0xa00 │ │ │ │ + adrp x1, 38000 │ │ │ │ + add x1, x1, #0x9f8 │ │ │ │ str x1, [x0] │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x0, [x0] │ │ │ │ add x1, sp, #0x28 │ │ │ │ bl 6380 <__isoc23_strtol@plt+0x9f0> │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x4, [x0] │ │ │ │ add x3, sp, #0x18 │ │ │ │ add x2, sp, #0x10 │ │ │ │ add x1, sp, #0x428 │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov x5, x4 │ │ │ │ mov x4, x3 │ │ │ │ mov x3, x2 │ │ │ │ mov x2, x1 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ bl 159f4 <__isoc23_strtol@plt+0x10064> │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.lt 9740 <__isoc23_strtol@plt+0x3db0> // b.tstop │ │ │ │ add x0, sp, #0x428 │ │ │ │ bl 4f70 │ │ │ │ ldr d31, [sp, #16] │ │ │ │ scvtf d31, d31 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ fmov d0, d31 │ │ │ │ - bl 33fb4 │ │ │ │ + bl 34fac │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x0, x0, #0xe90 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x0, x0, #0xe88 │ │ │ │ bl 5f30 <__isoc23_strtol@plt+0x5a0> │ │ │ │ ldr d31, [sp, #24] │ │ │ │ scvtf d31, d31 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ fmov d0, d31 │ │ │ │ - bl 33fb4 │ │ │ │ + bl 34fac │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x0, x0, #0xea0 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x0, x0, #0xe98 │ │ │ │ bl 5f30 <__isoc23_strtol@plt+0x5a0> │ │ │ │ ldr x0, [sp, #32] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #2088] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 9768 <__isoc23_strtol@plt+0x3dd8> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -3591,15 +3591,15 @@ │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ stp x19, x20, [sp, #16] │ │ │ │ sub sp, sp, #0x420 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str w0, [sp, #12] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1048] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x0, [x0] │ │ │ │ @@ -3616,42 +3616,42 @@ │ │ │ │ bl 55a0 │ │ │ │ mov w20, w0 │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x20 │ │ │ │ ldr x0, [x0] │ │ │ │ bl 55a0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x1, [x0] │ │ │ │ add x0, sp, #0x18 │ │ │ │ mov x6, x1 │ │ │ │ mov w5, w2 │ │ │ │ mov w4, #0x8 // #8 │ │ │ │ mov w3, w20 │ │ │ │ mov w2, w19 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ bl 1ce98 <__isoc23_strtol@plt+0x17508> │ │ │ │ str x0, [sp, #16] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.eq 9864 <__isoc23_strtol@plt+0x3ed4> // b.none │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x0, [x0] │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #16] │ │ │ │ bl 1ea78 <__isoc23_strtol@plt+0x190e8> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ b 9868 <__isoc23_strtol@plt+0x3ed8> │ │ │ │ mov x0, #0x1 // #1 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1048] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 988c <__isoc23_strtol@plt+0x3efc> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -3664,88 +3664,88 @@ │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x420 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str w0, [sp, #12] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1048] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x0, [x0] │ │ │ │ add x1, sp, #0x18 │ │ │ │ bl 6380 <__isoc23_strtol@plt+0x9f0> │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x1, [x0] │ │ │ │ add x0, sp, #0x18 │ │ │ │ mov x2, x1 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ bl 1d858 <__isoc23_strtol@plt+0x17ec8> │ │ │ │ str x0, [sp, #16] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.eq 99dc <__isoc23_strtol@plt+0x404c> // b.none │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x1, x0, #0x1f8 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x0, x0, #0xff8 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x0, x0, #0xff0 │ │ │ │ bl 5f30 <__isoc23_strtol@plt+0x5a0> │ │ │ │ add x0, sp, #0x18 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x0, x0, #0x8 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x0, x0, #0x0 │ │ │ │ bl 5f30 <__isoc23_strtol@plt+0x5a0> │ │ │ │ ldr x0, [sp, #16] │ │ │ │ bl 1db98 <__isoc23_strtol@plt+0x18208> │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x0, x0, #0x18 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x0, x0, #0x10 │ │ │ │ bl 5f30 <__isoc23_strtol@plt+0x5a0> │ │ │ │ ldr x0, [sp, #16] │ │ │ │ bl 1dbb4 <__isoc23_strtol@plt+0x18224> │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x0, x0, #0x28 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x0, x0, #0x20 │ │ │ │ bl 5f30 <__isoc23_strtol@plt+0x5a0> │ │ │ │ ldr x0, [sp, #16] │ │ │ │ bl 1dbd0 <__isoc23_strtol@plt+0x18240> │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x0, x0, #0x38 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x0, x0, #0x30 │ │ │ │ bl 5f30 <__isoc23_strtol@plt+0x5a0> │ │ │ │ ldr x0, [sp, #16] │ │ │ │ bl 1dbec <__isoc23_strtol@plt+0x1825c> │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x0, x0, #0x48 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x0, x0, #0x40 │ │ │ │ bl 5f30 <__isoc23_strtol@plt+0x5a0> │ │ │ │ ldr x0, [sp, #16] │ │ │ │ bl 1dc08 <__isoc23_strtol@plt+0x18278> │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x0, x0, #0x58 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x0, x0, #0x50 │ │ │ │ bl 5f30 <__isoc23_strtol@plt+0x5a0> │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x0, [x0] │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #16] │ │ │ │ bl 1ea78 <__isoc23_strtol@plt+0x190e8> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ b 99e0 <__isoc23_strtol@plt+0x4050> │ │ │ │ mov x0, #0x1 // #1 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1048] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 9a04 <__isoc23_strtol@plt+0x4074> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -3757,36 +3757,36 @@ │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x420 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str w0, [sp, #12] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1048] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x0, [x0] │ │ │ │ add x1, sp, #0x18 │ │ │ │ bl 6380 <__isoc23_strtol@plt+0x9f0> │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x1, [x0] │ │ │ │ add x0, sp, #0x18 │ │ │ │ mov x2, x1 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ bl 1eb04 <__isoc23_strtol@plt+0x19174> │ │ │ │ sxtw x0, w0 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1048] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 9aa8 <__isoc23_strtol@plt+0x4118> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -3813,28 +3813,28 @@ │ │ │ │ ldr w0, [sp, #12] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.eq 9b14 <__isoc23_strtol@plt+0x4184> // b.none │ │ │ │ ldr w0, [sp, #12] │ │ │ │ cmp w0, #0x2 │ │ │ │ b.eq 9b20 <__isoc23_strtol@plt+0x4190> // b.none │ │ │ │ b 9b44 <__isoc23_strtol@plt+0x41b4> │ │ │ │ - adrp x0, 38000 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x0, x0, #0x60 │ │ │ │ + b 9b4c <__isoc23_strtol@plt+0x41bc> │ │ │ │ + adrp x0, 39000 │ │ │ │ add x0, x0, #0x68 │ │ │ │ b 9b4c <__isoc23_strtol@plt+0x41bc> │ │ │ │ - adrp x0, 38000 │ │ │ │ + adrp x0, 39000 │ │ │ │ add x0, x0, #0x70 │ │ │ │ b 9b4c <__isoc23_strtol@plt+0x41bc> │ │ │ │ - adrp x0, 38000 │ │ │ │ + adrp x0, 39000 │ │ │ │ add x0, x0, #0x78 │ │ │ │ b 9b4c <__isoc23_strtol@plt+0x41bc> │ │ │ │ - adrp x0, 38000 │ │ │ │ + adrp x0, 39000 │ │ │ │ add x0, x0, #0x80 │ │ │ │ - b 9b4c <__isoc23_strtol@plt+0x41bc> │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x0, x0, #0x88 │ │ │ │ add sp, sp, #0x10 │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-80]! │ │ │ │ mov x29, sp │ │ │ │ stp x19, x20, [sp, #16] │ │ │ │ str w0, [sp, #44] │ │ │ │ @@ -3884,36 +3884,36 @@ │ │ │ │ b.ne 9c58 <__isoc23_strtol@plt+0x42c8> // b.any │ │ │ │ ldr x0, [sp, #32] │ │ │ │ add x0, x0, #0x10 │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ add x0, x0, #0x18 │ │ │ │ ldr x2, [x0] │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x0, [x0] │ │ │ │ mov x4, x0 │ │ │ │ ldr w3, [sp, #60] │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ bl 15bf0 <__isoc23_strtol@plt+0x10260> │ │ │ │ str x0, [sp, #64] │ │ │ │ b 9d34 <__isoc23_strtol@plt+0x43a4> │ │ │ │ ldr x0, [sp, #32] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ add x0, x0, #0x10 │ │ │ │ ldr x2, [x0] │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x0, [x0] │ │ │ │ mov x4, x0 │ │ │ │ ldr w3, [sp, #60] │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ bl 15bf0 <__isoc23_strtol@plt+0x10260> │ │ │ │ str x0, [sp, #64] │ │ │ │ b 9d34 <__isoc23_strtol@plt+0x43a4> │ │ │ │ ldr x0, [sp, #72] │ │ │ │ ldr w0, [x0, #1132] │ │ │ │ cmp w0, #0x0 │ │ │ │ @@ -3925,34 +3925,34 @@ │ │ │ │ ldr x19, [sp, #72] │ │ │ │ ldr x0, [sp, #72] │ │ │ │ ldr w0, [x0, #1132] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ mov x2, x19 │ │ │ │ mov x1, x20 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x0, x0, #0x90 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x0, x0, #0x88 │ │ │ │ bl 5f30 <__isoc23_strtol@plt+0x5a0> │ │ │ │ b 9d34 <__isoc23_strtol@plt+0x43a4> │ │ │ │ ldr x0, [sp, #72] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x0, x0, #0xa8 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x0, x0, #0xa0 │ │ │ │ bl 5f30 <__isoc23_strtol@plt+0x5a0> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ and w0, w0, #0x2 │ │ │ │ cmp w0, #0x0 │ │ │ │ b.eq 9d2c <__isoc23_strtol@plt+0x439c> // b.none │ │ │ │ ldr x0, [sp, #72] │ │ │ │ ldr x1, [x0, #1080] │ │ │ │ ldr x0, [sp, #72] │ │ │ │ ldr x0, [x0, #1032] │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x0, x0, #0xb0 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x0, x0, #0xa8 │ │ │ │ bl 5f30 <__isoc23_strtol@plt+0x5a0> │ │ │ │ b 9d34 <__isoc23_strtol@plt+0x43a4> │ │ │ │ mov w0, #0xa // #10 │ │ │ │ bl 5558 │ │ │ │ ldr x0, [sp, #64] │ │ │ │ bl 1baf4 <__isoc23_strtol@plt+0x16164> │ │ │ │ str x0, [sp, #72] │ │ │ │ @@ -3971,61 +3971,61 @@ │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x10, lsl #12 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ sub sp, sp, #0x420 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str w0, [sp, #12] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ add x1, sp, #0x10, lsl #12 │ │ │ │ ldr x2, [x0] │ │ │ │ str x2, [x1, #1048] │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x0, [x0] │ │ │ │ add x1, sp, #0x18 │ │ │ │ bl 6380 <__isoc23_strtol@plt+0x9f0> │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x10 │ │ │ │ ldr x1, [x0] │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x3, [x0] │ │ │ │ add x2, sp, #0x418 │ │ │ │ add x0, sp, #0x18 │ │ │ │ mov x5, x3 │ │ │ │ mov x4, #0x10000 // #65536 │ │ │ │ mov x3, x2 │ │ │ │ mov x2, x1 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ bl 12c20 <__isoc23_strtol@plt+0xd290> │ │ │ │ str x0, [sp, #16] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.le 9e3c <__isoc23_strtol@plt+0x44ac> │ │ │ │ ldr x1, [sp, #16] │ │ │ │ add x0, sp, #0x418 │ │ │ │ mov x2, x1 │ │ │ │ mov x1, x0 │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ bl 5b88 <__isoc23_strtol@plt+0x1f8> │ │ │ │ mov x2, #0x1 // #1 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0xc0 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0xb8 │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ bl 5b88 <__isoc23_strtol@plt+0x1f8> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ b 9e40 <__isoc23_strtol@plt+0x44b0> │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ add x3, sp, #0x10, lsl #12 │ │ │ │ ldr x4, [x3, #1048] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x4, x4, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 9e68 <__isoc23_strtol@plt+0x44d8> // b.none │ │ │ │ @@ -4041,35 +4041,35 @@ │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x10, lsl #12 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ sub sp, sp, #0x430 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str w0, [sp, #12] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ add x1, sp, #0x10, lsl #12 │ │ │ │ ldr x2, [x0] │ │ │ │ str x2, [x1, #1064] │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x0, [x0] │ │ │ │ add x1, sp, #0x28 │ │ │ │ bl 6380 <__isoc23_strtol@plt+0x9f0> │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x2, [x0] │ │ │ │ add x1, sp, #0x428 │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov x4, x2 │ │ │ │ mov x3, #0x10000 // #65536 │ │ │ │ mov x2, x1 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ bl 1324c <__isoc23_strtol@plt+0xd8bc> │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.le 9f78 <__isoc23_strtol@plt+0x45e8> │ │ │ │ add x0, sp, #0x428 │ │ │ │ @@ -4078,16 +4078,16 @@ │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5018 │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ bl 5b88 <__isoc23_strtol@plt+0x1f8> │ │ │ │ mov x2, #0x1 // #1 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0xc0 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0xb8 │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ bl 5b88 <__isoc23_strtol@plt+0x1f8> │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5018 │ │ │ │ add x0, x0, #0x1 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ add x0, x1, x0 │ │ │ │ @@ -4096,15 +4096,15 @@ │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 9f1c <__isoc23_strtol@plt+0x458c> // b.any │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ b 9f7c <__isoc23_strtol@plt+0x45ec> │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ add x3, sp, #0x10, lsl #12 │ │ │ │ ldr x4, [x3, #1064] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x4, x4, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 9fa4 <__isoc23_strtol@plt+0x4614> // b.none │ │ │ │ @@ -4119,15 +4119,15 @@ │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ stp x19, x20, [sp, #16] │ │ │ │ sub sp, sp, #0x420 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str w0, [sp, #12] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1048] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x0, [x0] │ │ │ │ @@ -4135,22 +4135,22 @@ │ │ │ │ bl 6380 <__isoc23_strtol@plt+0x9f0> │ │ │ │ ldr w0, [sp, #12] │ │ │ │ cmp w0, #0x3 │ │ │ │ b.ne a064 <__isoc23_strtol@plt+0x46d4> // b.any │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x10 │ │ │ │ ldr x1, [x0] │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x2, [x0] │ │ │ │ add x0, sp, #0x18 │ │ │ │ mov x3, x2 │ │ │ │ mov x2, x1 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ bl 13ea4 <__isoc23_strtol@plt+0xe514> │ │ │ │ str x0, [sp, #16] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.lt a05c <__isoc23_strtol@plt+0x46cc> // b.tstop │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ @@ -4164,36 +4164,36 @@ │ │ │ │ add x0, x0, #0x18 │ │ │ │ ldr x20, [x0] │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x18 │ │ │ │ ldr x0, [x0] │ │ │ │ bl 5018 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x1, [x0] │ │ │ │ add x0, sp, #0x18 │ │ │ │ mov x6, x1 │ │ │ │ mov w5, #0x0 // #0 │ │ │ │ mov x4, x2 │ │ │ │ mov x3, x20 │ │ │ │ mov x2, x19 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ bl 13860 <__isoc23_strtol@plt+0xded0> │ │ │ │ str x0, [sp, #16] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.lt a0dc <__isoc23_strtol@plt+0x474c> // b.tstop │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ b a0e0 <__isoc23_strtol@plt+0x4750> │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1048] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq a104 <__isoc23_strtol@plt+0x4774> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -4205,51 +4205,51 @@ │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x40 │ │ │ │ stp x29, x30, [sp, #48] │ │ │ │ add x29, sp, #0x30 │ │ │ │ str w0, [sp, #12] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #40] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x1, [x0] │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x2, [x0] │ │ │ │ add x0, sp, #0x18 │ │ │ │ mov x3, x2 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ bl 144a0 <__isoc23_strtol@plt+0xeb10> │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ne a1bc <__isoc23_strtol@plt+0x482c> // b.any │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3960] │ │ │ │ ldr x3, [x0] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0xc8 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0xc0 │ │ │ │ mov x0, x3 │ │ │ │ bl 5030 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3960] │ │ │ │ ldr x0, [x0] │ │ │ │ bl 5840 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #40] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq a1e4 <__isoc23_strtol@plt+0x4854> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -4264,19 +4264,19 @@ │ │ │ │ str w0, [sp, #28] │ │ │ │ str x1, [sp, #16] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x0, [x0] │ │ │ │ bl 55a0 │ │ │ │ sxtw x1, w0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x0, [x0] │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ bl 14694 <__isoc23_strtol@plt+0xed04> │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ @@ -4284,67 +4284,67 @@ │ │ │ │ str w0, [sp, #28] │ │ │ │ str x1, [sp, #16] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x0, [x0] │ │ │ │ bl 55a0 │ │ │ │ sxtw x1, w0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x0, [x0] │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ bl 14880 <__isoc23_strtol@plt+0xeef0> │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x40 │ │ │ │ stp x29, x30, [sp, #48] │ │ │ │ add x29, sp, #0x30 │ │ │ │ str w0, [sp, #12] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #40] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x0, [x0] │ │ │ │ bl 55a0 │ │ │ │ sxtw x1, w0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x2, [x0] │ │ │ │ add x0, sp, #0x18 │ │ │ │ mov x3, x2 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ bl 14a6c <__isoc23_strtol@plt+0xf0dc> │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.le a338 <__isoc23_strtol@plt+0x49a8> │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3960] │ │ │ │ ldr x3, [x0] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x1, x0, #0xd18 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x1, x0, #0xd10 │ │ │ │ mov x0, x3 │ │ │ │ bl 5030 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5258 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #40] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq a360 <__isoc23_strtol@plt+0x49d0> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -4355,71 +4355,71 @@ │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x50 │ │ │ │ stp x29, x30, [sp, #64] │ │ │ │ add x29, sp, #0x40 │ │ │ │ str w0, [sp, #12] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #56] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x3, [x0] │ │ │ │ add x0, sp, #0x18 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0xd0 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0xc8 │ │ │ │ mov x0, x3 │ │ │ │ bl 5138 │ │ │ │ ldr w0, [sp, #12] │ │ │ │ cmp w0, #0x2 │ │ │ │ b.le a3fc <__isoc23_strtol@plt+0x4a6c> │ │ │ │ ldr x0, [sp] │ │ │ │ add x0, x0, #0x10 │ │ │ │ ldr x3, [x0] │ │ │ │ add x0, sp, #0x20 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0xd0 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0xc8 │ │ │ │ mov x0, x3 │ │ │ │ bl 5138 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ ldr x2, [sp, #32] │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x3, [x0] │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov x4, x3 │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ bl 14c60 <__isoc23_strtol@plt+0xf2d0> │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.le a464 <__isoc23_strtol@plt+0x4ad4> │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3960] │ │ │ │ ldr x3, [x0] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 37000 │ │ │ │ - add x1, x0, #0xd18 │ │ │ │ + adrp x0, 38000 │ │ │ │ + add x1, x0, #0xd10 │ │ │ │ mov x0, x3 │ │ │ │ bl 5030 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 5258 │ │ │ │ ldr x0, [sp, #48] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #56] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq a48c <__isoc23_strtol@plt+0x4afc> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -4434,33 +4434,33 @@ │ │ │ │ str w0, [sp, #28] │ │ │ │ str x1, [sp, #16] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x0, [x0] │ │ │ │ bl 55a0 │ │ │ │ sxtw x1, w0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ ldr x0, [x0] │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ bl 14e5c <__isoc23_strtol@plt+0xf4cc> │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-64]! │ │ │ │ mov x29, sp │ │ │ │ stp x19, x20, [sp, #16] │ │ │ │ str w0, [sp, #44] │ │ │ │ str x1, [sp, #32] │ │ │ │ str wzr, [sp, #60] │ │ │ │ b a708 <__isoc23_strtol@plt+0x4d78> │ │ │ │ - adrp x0, 60000 │ │ │ │ + adrp x0, 60000 │ │ │ │ add x2, x0, #0x5f0 │ │ │ │ ldrsw x1, [sp, #60] │ │ │ │ mov x0, x1 │ │ │ │ lsl x0, x0, #2 │ │ │ │ add x0, x0, x1 │ │ │ │ lsl x0, x0, #3 │ │ │ │ add x0, x2, x0 │ │ │ │ @@ -4468,263 +4468,263 @@ │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x0, [x0] │ │ │ │ mov x1, x0 │ │ │ │ mov x0, x2 │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne a6fc <__isoc23_strtol@plt+0x4d6c> // b.any │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne a5a4 <__isoc23_strtol@plt+0x4c14> // b.any │ │ │ │ - adrp x0, 60000 │ │ │ │ + adrp x0, 60000 │ │ │ │ add x2, x0, #0x5f0 │ │ │ │ ldrsw x1, [sp, #60] │ │ │ │ mov x0, x1 │ │ │ │ lsl x0, x0, #2 │ │ │ │ add x0, x0, x1 │ │ │ │ lsl x0, x0, #3 │ │ │ │ add x0, x2, x0 │ │ │ │ ldr w0, [x0, #8] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.eq a5a4 <__isoc23_strtol@plt+0x4c14> // b.none │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x0, x0, #0xd8 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x0, x0, #0xd0 │ │ │ │ bl 4f70 │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ b a750 <__isoc23_strtol@plt+0x4dc0> │ │ │ │ - adrp x0, 60000 │ │ │ │ + adrp x0, 60000 │ │ │ │ add x2, x0, #0x5f0 │ │ │ │ ldrsw x1, [sp, #60] │ │ │ │ mov x0, x1 │ │ │ │ lsl x0, x0, #2 │ │ │ │ add x0, x0, x1 │ │ │ │ lsl x0, x0, #3 │ │ │ │ add x0, x2, x0 │ │ │ │ ldr w0, [x0, #12] │ │ │ │ ldr w1, [sp, #44] │ │ │ │ cmp w1, w0 │ │ │ │ b.le a6b4 <__isoc23_strtol@plt+0x4d24> │ │ │ │ ldr w0, [sp, #44] │ │ │ │ sub w2, w0, #0x1 │ │ │ │ - adrp x0, 60000 │ │ │ │ + adrp x0, 60000 │ │ │ │ add x3, x0, #0x5f0 │ │ │ │ ldrsw x1, [sp, #60] │ │ │ │ mov x0, x1 │ │ │ │ lsl x0, x0, #2 │ │ │ │ add x0, x0, x1 │ │ │ │ lsl x0, x0, #3 │ │ │ │ add x0, x3, x0 │ │ │ │ ldr w0, [x0, #16] │ │ │ │ cmp w2, w0 │ │ │ │ b.gt a6b4 <__isoc23_strtol@plt+0x4d24> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 60000 │ │ │ │ + adrp x0, 60000 │ │ │ │ add x0, x0, #0x5e8 │ │ │ │ ldr w0, [x0] │ │ │ │ sxtw x0, w0 │ │ │ │ add x1, x1, x0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ str x1, [x0] │ │ │ │ - adrp x0, 60000 │ │ │ │ + adrp x0, 60000 │ │ │ │ add x2, x0, #0x5f0 │ │ │ │ ldrsw x1, [sp, #60] │ │ │ │ mov x0, x1 │ │ │ │ lsl x0, x0, #2 │ │ │ │ add x0, x0, x1 │ │ │ │ lsl x0, x0, #3 │ │ │ │ add x0, x2, x0 │ │ │ │ ldr x2, [x0, #32] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr w0, [sp, #44] │ │ │ │ blr x2 │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ge a6ac <__isoc23_strtol@plt+0x4d1c> // b.tcont │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4048] │ │ │ │ ldr x19, [x0] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x20, [x0] │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ mov x2, x20 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0xe8 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0xe0 │ │ │ │ mov x0, x19 │ │ │ │ bl 5030 │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ b a750 <__isoc23_strtol@plt+0x4dc0> │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ b a750 <__isoc23_strtol@plt+0x4dc0> │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x3, [x0] │ │ │ │ - adrp x0, 60000 │ │ │ │ + adrp x0, 60000 │ │ │ │ add x2, x0, #0x5f0 │ │ │ │ ldrsw x1, [sp, #60] │ │ │ │ mov x0, x1 │ │ │ │ lsl x0, x0, #2 │ │ │ │ add x0, x0, x1 │ │ │ │ lsl x0, x0, #3 │ │ │ │ add x0, x2, x0 │ │ │ │ ldr x0, [x0, #24] │ │ │ │ mov x2, x0 │ │ │ │ mov x1, x3 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x0, x0, #0x100 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x0, x0, #0xf8 │ │ │ │ bl 5f30 <__isoc23_strtol@plt+0x5a0> │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ b a750 <__isoc23_strtol@plt+0x4dc0> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ add w0, w0, #0x1 │ │ │ │ str w0, [sp, #60] │ │ │ │ - adrp x0, 60000 │ │ │ │ + adrp x0, 60000 │ │ │ │ add x2, x0, #0x5f0 │ │ │ │ ldrsw x1, [sp, #60] │ │ │ │ mov x0, x1 │ │ │ │ lsl x0, x0, #2 │ │ │ │ add x0, x0, x1 │ │ │ │ lsl x0, x0, #3 │ │ │ │ add x0, x2, x0 │ │ │ │ ldr x0, [x0] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ne a510 <__isoc23_strtol@plt+0x4b80> // b.any │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x0, [x0] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x0, x0, #0x110 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x0, x0, #0x108 │ │ │ │ bl 5f30 <__isoc23_strtol@plt+0x5a0> │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ ldp x19, x20, [sp, #16] │ │ │ │ ldp x29, x30, [sp], #64 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3960] │ │ │ │ ldr x3, [x0] │ │ │ │ ldr x2, [sp, #24] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x138 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x130 │ │ │ │ mov x0, x3 │ │ │ │ bl 5030 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3960] │ │ │ │ ldr x0, [x0] │ │ │ │ mov x3, x0 │ │ │ │ mov x2, #0x13 // #19 │ │ │ │ mov x1, #0x1 // #1 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x0, x0, #0x160 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x0, x0, #0x158 │ │ │ │ bl 5d68 <__isoc23_strtol@plt+0x3d8> │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3960] │ │ │ │ ldr x3, [x0] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0x178 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x190 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0x170 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x188 │ │ │ │ mov x0, x3 │ │ │ │ bl 5030 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3960] │ │ │ │ ldr x3, [x0] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0x1c0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x1d8 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0x1b8 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x1d0 │ │ │ │ mov x0, x3 │ │ │ │ bl 5030 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3960] │ │ │ │ ldr x3, [x0] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0x208 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x220 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0x200 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x218 │ │ │ │ mov x0, x3 │ │ │ │ bl 5030 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3960] │ │ │ │ ldr x3, [x0] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0x268 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x280 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0x260 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x278 │ │ │ │ mov x0, x3 │ │ │ │ bl 5030 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3960] │ │ │ │ ldr x3, [x0] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0x2c8 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x2d8 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0x2c0 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x2d0 │ │ │ │ mov x0, x3 │ │ │ │ bl 5030 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3960] │ │ │ │ ldr x3, [x0] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0x300 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x318 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0x2f8 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x310 │ │ │ │ mov x0, x3 │ │ │ │ bl 5030 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3960] │ │ │ │ ldr x3, [x0] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0x340 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x350 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0x338 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x348 │ │ │ │ mov x0, x3 │ │ │ │ bl 5030 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3960] │ │ │ │ ldr x3, [x0] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0x370 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x380 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0x368 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x378 │ │ │ │ mov x0, x3 │ │ │ │ bl 5030 │ │ │ │ nop │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ stp x19, x20, [sp, #16] │ │ │ │ sub sp, sp, #0xc60 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str w0, [sp, #12] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #3160] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ str wzr, [sp, #24] │ │ │ │ str xzr, [sp, #48] │ │ │ │ str xzr, [sp, #32] │ │ │ │ str xzr, [sp, #56] │ │ │ │ ldr x0, [sp] │ │ │ │ ldr x0, [x0] │ │ │ │ - bl 2553c <__isoc23_strtol@plt+0x1fbac> │ │ │ │ + bl 25530 <__isoc23_strtol@plt+0x1fba0> │ │ │ │ b ab1c <__isoc23_strtol@plt+0x518c> │ │ │ │ ldr w0, [sp, #28] │ │ │ │ cmp w0, #0x76 │ │ │ │ b.eq aaf0 <__isoc23_strtol@plt+0x5160> // b.none │ │ │ │ ldr w0, [sp, #28] │ │ │ │ cmp w0, #0x76 │ │ │ │ b.gt ab1c <__isoc23_strtol@plt+0x518c> │ │ │ │ @@ -4761,249 +4761,249 @@ │ │ │ │ ldr w0, [sp, #28] │ │ │ │ cmp w0, #0x61 │ │ │ │ b.eq a9e4 <__isoc23_strtol@plt+0x5054> // b.none │ │ │ │ ldr w0, [sp, #28] │ │ │ │ cmp w0, #0x64 │ │ │ │ b.eq aa34 <__isoc23_strtol@plt+0x50a4> // b.none │ │ │ │ b ab1c <__isoc23_strtol@plt+0x518c> │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3968] │ │ │ │ ldr x0, [x0] │ │ │ │ bl 20ca8 <__isoc23_strtol@plt+0x1b318> │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne aa28 <__isoc23_strtol@plt+0x5098> // b.any │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3968] │ │ │ │ ldr x19, [x0] │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x2, x0 │ │ │ │ mov x1, x19 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x0, x0, #0x398 │ │ │ │ - bl 252bc <__isoc23_strtol@plt+0x1f92c> │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x0, x0, #0x390 │ │ │ │ + bl 252b0 <__isoc23_strtol@plt+0x1f920> │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #24] │ │ │ │ b ab1c <__isoc23_strtol@plt+0x518c> │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3968] │ │ │ │ ldr x0, [x0] │ │ │ │ - bl 24950 <__isoc23_strtol@plt+0x1efc0> │ │ │ │ + bl 24944 <__isoc23_strtol@plt+0x1efb4> │ │ │ │ b ab1c <__isoc23_strtol@plt+0x518c> │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3968] │ │ │ │ ldr x0, [x0] │ │ │ │ - bl 254cc <__isoc23_strtol@plt+0x1fb3c> │ │ │ │ + bl 254c0 <__isoc23_strtol@plt+0x1fb30> │ │ │ │ b ab1c <__isoc23_strtol@plt+0x518c> │ │ │ │ ldr x0, [sp] │ │ │ │ ldr x0, [x0] │ │ │ │ bl a760 <__isoc23_strtol@plt+0x4dd0> │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ bl 5cd8 <__isoc23_strtol@plt+0x348> │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3968] │ │ │ │ ldr x0, [x0] │ │ │ │ bl 52d0 │ │ │ │ str x0, [sp, #48] │ │ │ │ b ab1c <__isoc23_strtol@plt+0x518c> │ │ │ │ adrp x0, 63000 │ │ │ │ add x0, x0, #0x1f8 │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ str w1, [x0] │ │ │ │ b ab1c <__isoc23_strtol@plt+0x518c> │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3968] │ │ │ │ ldr x0, [x0] │ │ │ │ - bl 341e8 │ │ │ │ + bl 351e0 │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 60000 │ │ │ │ + adrp x0, 60000 │ │ │ │ add x0, x0, #0x5e8 │ │ │ │ str w1, [x0] │ │ │ │ - adrp x0, 60000 │ │ │ │ + adrp x0, 60000 │ │ │ │ add x0, x0, #0x5e8 │ │ │ │ ldr w0, [x0] │ │ │ │ cmn w0, #0x1 │ │ │ │ b.ne ab18 <__isoc23_strtol@plt+0x5188> // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x0, x0, #0x3d0 │ │ │ │ - bl 252bc <__isoc23_strtol@plt+0x1f92c> │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x0, x0, #0x3c8 │ │ │ │ + bl 252b0 <__isoc23_strtol@plt+0x1f920> │ │ │ │ b ab18 <__isoc23_strtol@plt+0x5188> │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3960] │ │ │ │ ldr x2, [x0] │ │ │ │ ldr x0, [sp] │ │ │ │ ldr x0, [x0] │ │ │ │ mov x1, x0 │ │ │ │ mov x0, x2 │ │ │ │ - bl 246ac <__isoc23_strtol@plt+0x1ed1c> │ │ │ │ + bl 246a0 <__isoc23_strtol@plt+0x1ed10> │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ bl 5cd8 <__isoc23_strtol@plt+0x348> │ │ │ │ nop │ │ │ │ mov x4, #0x0 // #0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ add x3, x0, #0xb60 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0x3e8 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0x3e0 │ │ │ │ ldr x1, [sp] │ │ │ │ ldr w0, [sp, #12] │ │ │ │ - bl 2835c │ │ │ │ + bl 28350 │ │ │ │ str w0, [sp, #28] │ │ │ │ ldr w0, [sp, #28] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ge a938 <__isoc23_strtol@plt+0x4fa8> // b.tcont │ │ │ │ ldr x0, [sp] │ │ │ │ ldr x0, [x0] │ │ │ │ mov x1, x0 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 2477c <__isoc23_strtol@plt+0x1edec> │ │ │ │ + bl 24770 <__isoc23_strtol@plt+0x1ede0> │ │ │ │ ldr w0, [sp, #24] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne ab70 <__isoc23_strtol@plt+0x51e0> // b.any │ │ │ │ bl 20d94 <__isoc23_strtol@plt+0x1b404> │ │ │ │ ldr x0, [sp, #48] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.eq ab90 <__isoc23_strtol@plt+0x5200> // b.none │ │ │ │ ldr x0, [sp, #48] │ │ │ │ - bl 22b14 <__isoc23_strtol@plt+0x1d184> │ │ │ │ + bl 22b08 <__isoc23_strtol@plt+0x1d178> │ │ │ │ ldr x0, [sp, #48] │ │ │ │ bl 5258 │ │ │ │ b abc0 <__isoc23_strtol@plt+0x5230> │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x0, x0, #0x3f8 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x0, x0, #0x3f0 │ │ │ │ bl 5c30 <__isoc23_strtol@plt+0x2a0> │ │ │ │ cmp x0, #0x0 │ │ │ │ b.eq abb8 <__isoc23_strtol@plt+0x5228> // b.none │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x0, x0, #0x3f8 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x0, x0, #0x3f0 │ │ │ │ bl 5c30 <__isoc23_strtol@plt+0x2a0> │ │ │ │ - bl 22b14 <__isoc23_strtol@plt+0x1d184> │ │ │ │ + bl 22b08 <__isoc23_strtol@plt+0x1d178> │ │ │ │ b abc0 <__isoc23_strtol@plt+0x5230> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ - bl 22b14 <__isoc23_strtol@plt+0x1d184> │ │ │ │ + bl 22b08 <__isoc23_strtol@plt+0x1d178> │ │ │ │ mov x1, #0x400 // #1024 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x5f8 │ │ │ │ bl 5a68 <__isoc23_strtol@plt+0xd8> │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ bl 5300 │ │ │ │ cmp w0, #0x0 │ │ │ │ b.eq ac04 <__isoc23_strtol@plt+0x5274> // b.none │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3952] │ │ │ │ ldr w0, [x0] │ │ │ │ ldr w1, [sp, #12] │ │ │ │ sub w0, w1, w0 │ │ │ │ cmp w0, #0x1 │ │ │ │ b.gt ac04 <__isoc23_strtol@plt+0x5274> │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ b ac08 <__isoc23_strtol@plt+0x5278> │ │ │ │ mov w1, #0x0 // #0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3976] │ │ │ │ str w1, [x0] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3952] │ │ │ │ ldr w0, [x0] │ │ │ │ ldr w1, [sp, #12] │ │ │ │ cmp w1, w0 │ │ │ │ b.le ace4 <__isoc23_strtol@plt+0x5354> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 60000 │ │ │ │ + adrp x0, 60000 │ │ │ │ add x0, x0, #0x5e8 │ │ │ │ ldr w0, [x0] │ │ │ │ sxtw x0, w0 │ │ │ │ add x1, x1, x0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1f0 │ │ │ │ str x1, [x0] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3952] │ │ │ │ ldr w0, [x0] │ │ │ │ sxtw x0, w0 │ │ │ │ lsl x0, x0, #3 │ │ │ │ sub x0, x0, #0x8 │ │ │ │ ldr x1, [sp] │ │ │ │ add x0, x1, x0 │ │ │ │ mov x1, x0 │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ bl 61ec <__isoc23_strtol@plt+0x85c> │ │ │ │ cmp x0, #0x0 │ │ │ │ b.eq ace4 <__isoc23_strtol@plt+0x5354> // b.none │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4048] │ │ │ │ ldr x19, [x0] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3952] │ │ │ │ ldr w0, [x0] │ │ │ │ sxtw x0, w0 │ │ │ │ lsl x0, x0, #3 │ │ │ │ ldr x1, [sp] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x20, [x0] │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ mov x2, x20 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x410 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x408 │ │ │ │ mov x0, x19 │ │ │ │ bl 5030 │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ b b000 <__isoc23_strtol@plt+0x5670> │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3952] │ │ │ │ ldr w0, [x0] │ │ │ │ ldr w1, [sp, #12] │ │ │ │ sub w0, w1, w0 │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le ad54 <__isoc23_strtol@plt+0x53c4> │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3952] │ │ │ │ ldr w0, [x0] │ │ │ │ ldr w1, [sp, #12] │ │ │ │ sub w0, w1, w0 │ │ │ │ sub w2, w0, #0x1 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3952] │ │ │ │ ldr w0, [x0] │ │ │ │ sxtw x0, w0 │ │ │ │ add x0, x0, #0x1 │ │ │ │ lsl x0, x0, #3 │ │ │ │ ldr x1, [sp] │ │ │ │ add x0, x1, x0 │ │ │ │ mov x1, x0 │ │ │ │ mov w0, w2 │ │ │ │ bl a4f0 <__isoc23_strtol@plt+0x4b60> │ │ │ │ cmp w0, #0x0 │ │ │ │ cset w0, eq // eq = none │ │ │ │ and w0, w0, #0xff │ │ │ │ b b000 <__isoc23_strtol@plt+0x5670> │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3976] │ │ │ │ ldr w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.eq ad94 <__isoc23_strtol@plt+0x5404> // b.none │ │ │ │ add x5, sp, #0x458 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x4, x0, #0x9f8 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x3, x0, #0x1f8 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0x428 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0x420 │ │ │ │ mov x1, #0x800 // #2048 │ │ │ │ mov x0, x5 │ │ │ │ - bl 35ac0 │ │ │ │ + bl 36ab8 │ │ │ │ b ad98 <__isoc23_strtol@plt+0x5408> │ │ │ │ strb wzr, [sp, #1112] │ │ │ │ add x0, sp, #0x458 │ │ │ │ bl 5600 <__isoc23_strtoull@plt> │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x0 │ │ │ │ @@ -5012,15 +5012,15 @@ │ │ │ │ ldr x1, [sp, #40] │ │ │ │ bl 5408 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 5258 │ │ │ │ ldrb w0, [sp, #88] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.eq afcc <__isoc23_strtol@plt+0x563c> // b.none │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3976] │ │ │ │ ldr w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne ae68 <__isoc23_strtol@plt+0x54d8> // b.any │ │ │ │ add x0, sp, #0x58 │ │ │ │ mov w1, #0x23 // #35 │ │ │ │ bl 52b8 │ │ │ │ @@ -5104,15 +5104,15 @@ │ │ │ │ ldr x0, [sp, #32] │ │ │ │ bl 5258 │ │ │ │ add x1, sp, #0x20 │ │ │ │ add x0, sp, #0x14 │ │ │ │ mov x2, x1 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #64] │ │ │ │ - bl 3448c │ │ │ │ + bl 35484 │ │ │ │ ldr w0, [sp, #20] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne af60 <__isoc23_strtol@plt+0x55d0> // b.any │ │ │ │ ldr x0, [sp, #64] │ │ │ │ add x0, x0, #0x1 │ │ │ │ str x0, [sp, #64] │ │ │ │ b af98 <__isoc23_strtol@plt+0x5608> │ │ │ │ @@ -5130,15 +5130,15 @@ │ │ │ │ b af94 <__isoc23_strtol@plt+0x5604> │ │ │ │ ldr x0, [sp, #80] │ │ │ │ str x0, [sp, #64] │ │ │ │ ldr x0, [sp, #64] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne ae94 <__isoc23_strtol@plt+0x5504> // b.any │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3976] │ │ │ │ ldr w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne ad54 <__isoc23_strtol@plt+0x53c4> // b.any │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.eq afe4 <__isoc23_strtol@plt+0x5654> // b.none │ │ │ │ @@ -5153,15 +5153,15 @@ │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.eq affc <__isoc23_strtol@plt+0x566c> // b.none │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ b b000 <__isoc23_strtol@plt+0x5670> │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #3160] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq b024 <__isoc23_strtol@plt+0x5694> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -5176,36 +5176,36 @@ │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 52d0 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #16] │ │ │ │ - bl 2dc80 │ │ │ │ + bl 2dc74 │ │ │ │ nop │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x860 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ str w3, [sp, #20] │ │ │ │ str x4, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #2136] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ str xzr, [sp, #64] │ │ │ │ - bl 2d030 │ │ │ │ + bl 2d024 │ │ │ │ str x0, [sp, #72] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 59a8 <__isoc23_strtol@plt+0x18> │ │ │ │ sxtw x0, w0 │ │ │ │ str x0, [sp, #56] │ │ │ │ @@ -5224,38 +5224,38 @@ │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl ef20 <__isoc23_strtol@plt+0x9590> │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.lt b1f8 <__isoc23_strtol@plt+0x5868> // b.tstop │ │ │ │ b b1dc <__isoc23_strtol@plt+0x584c> │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x468 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x460 │ │ │ │ ldr x0, [sp, #80] │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ b.eq b1d0 <__isoc23_strtol@plt+0x5840> // b.none │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x470 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x468 │ │ │ │ ldr x0, [sp, #80] │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ b.eq b1d8 <__isoc23_strtol@plt+0x5848> // b.none │ │ │ │ add x4, sp, #0x58 │ │ │ │ ldr x3, [sp, #80] │ │ │ │ ldr x2, [sp, #32] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x478 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x470 │ │ │ │ mov x0, x4 │ │ │ │ bl 54b0 │ │ │ │ add x4, sp, #0x458 │ │ │ │ ldr x3, [sp, #80] │ │ │ │ ldr x2, [sp, #24] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x478 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x470 │ │ │ │ mov x0, x4 │ │ │ │ bl 54b0 │ │ │ │ add x1, sp, #0x458 │ │ │ │ add x0, sp, #0x58 │ │ │ │ ldr x3, [sp, #8] │ │ │ │ mov x2, x1 │ │ │ │ mov x1, x0 │ │ │ │ @@ -5272,15 +5272,15 @@ │ │ │ │ add x0, x1, x0 │ │ │ │ str x0, [sp, #64] │ │ │ │ b b1dc <__isoc23_strtol@plt+0x584c> │ │ │ │ nop │ │ │ │ b b1dc <__isoc23_strtol@plt+0x584c> │ │ │ │ nop │ │ │ │ ldr x0, [sp, #72] │ │ │ │ - bl 2dcc4 │ │ │ │ + bl 2dcb8 │ │ │ │ str x0, [sp, #80] │ │ │ │ ldr x0, [sp, #80] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ne b120 <__isoc23_strtol@plt+0x5790> // b.any │ │ │ │ b b214 <__isoc23_strtol@plt+0x5884> │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ str x0, [sp, #56] │ │ │ │ @@ -5289,29 +5289,29 @@ │ │ │ │ b b214 <__isoc23_strtol@plt+0x5884> │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ str x0, [sp, #56] │ │ │ │ b b220 <__isoc23_strtol@plt+0x5890> │ │ │ │ ldr x0, [sp, #80] │ │ │ │ bl 5258 │ │ │ │ ldr x0, [sp, #72] │ │ │ │ - bl 2dcc4 │ │ │ │ + bl 2dcb8 │ │ │ │ str x0, [sp, #80] │ │ │ │ ldr x0, [sp, #80] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ne b218 <__isoc23_strtol@plt+0x5888> // b.any │ │ │ │ ldr x0, [sp, #72] │ │ │ │ - bl 2db28 │ │ │ │ + bl 2db1c │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.lt b254 <__isoc23_strtol@plt+0x58c4> // b.tstop │ │ │ │ ldr x0, [sp, #64] │ │ │ │ b b258 <__isoc23_strtol@plt+0x58c8> │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #2136] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq b27c <__isoc23_strtol@plt+0x58ec> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -5325,15 +5325,15 @@ │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x430 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ str x3, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1064] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x28 │ │ │ │ ldr x4, [sp] │ │ │ │ mov x3, #0x400 // #1024 │ │ │ │ @@ -5357,15 +5357,15 @@ │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.lt b32c <__isoc23_strtol@plt+0x599c> // b.tstop │ │ │ │ str xzr, [sp, #32] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1064] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq b354 <__isoc23_strtol@plt+0x59c4> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -5379,16 +5379,16 @@ │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #56] │ │ │ │ str x1, [sp, #48] │ │ │ │ str x2, [sp, #40] │ │ │ │ str w3, [sp, #36] │ │ │ │ str x4, [sp, #24] │ │ │ │ str x5, [sp, #16] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x480 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x478 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 5420 │ │ │ │ str x0, [sp, #80] │ │ │ │ ldr x0, [sp, #80] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ne b3b4 <__isoc23_strtol@plt+0x5a24> // b.any │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ @@ -5443,15 +5443,15 @@ │ │ │ │ sub sp, sp, #0xb0 │ │ │ │ stp x29, x30, [sp, #160] │ │ │ │ add x29, sp, #0xa0 │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ str x3, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #152] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x30 │ │ │ │ ldr x3, [sp] │ │ │ │ mov x2, x0 │ │ │ │ @@ -5501,15 +5501,15 @@ │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl b368 <__isoc23_strtol@plt+0x59d8> │ │ │ │ str x0, [sp, #40] │ │ │ │ b b56c <__isoc23_strtol@plt+0x5bdc> │ │ │ │ str xzr, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #152] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq b594 <__isoc23_strtol@plt+0x5c04> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -5524,21 +5524,21 @@ │ │ │ │ sub sp, sp, #0x870 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ str w3, [sp, #20] │ │ │ │ str x4, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #2152] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ str xzr, [sp, #64] │ │ │ │ - bl 2d030 │ │ │ │ + bl 2d024 │ │ │ │ str x0, [sp, #72] │ │ │ │ ldrsw x0, [sp, #20] │ │ │ │ ldr x3, [sp, #8] │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 10e20 <__isoc23_strtol@plt+0xb490> │ │ │ │ @@ -5556,34 +5556,34 @@ │ │ │ │ str x0, [sp, #80] │ │ │ │ ldr x0, [sp, #80] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.eq b76c <__isoc23_strtol@plt+0x5ddc> // b.none │ │ │ │ b b6b0 <__isoc23_strtol@plt+0x5d20> │ │ │ │ ldr x0, [sp, #88] │ │ │ │ add x2, x0, #0x13 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x468 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x460 │ │ │ │ mov x0, x2 │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ b.eq b6a4 <__isoc23_strtol@plt+0x5d14> // b.none │ │ │ │ ldr x0, [sp, #88] │ │ │ │ add x2, x0, #0x13 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x470 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x468 │ │ │ │ mov x0, x2 │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ b.eq b6ac <__isoc23_strtol@plt+0x5d1c> // b.none │ │ │ │ ldr x0, [sp, #88] │ │ │ │ add x0, x0, #0x13 │ │ │ │ bl 52d0 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #72] │ │ │ │ - bl 2dc80 │ │ │ │ + bl 2dc74 │ │ │ │ b b6b0 <__isoc23_strtol@plt+0x5d20> │ │ │ │ nop │ │ │ │ b b6b0 <__isoc23_strtol@plt+0x5d20> │ │ │ │ nop │ │ │ │ ldr x0, [sp, #80] │ │ │ │ bl 56a8 │ │ │ │ str x0, [sp, #88] │ │ │ │ @@ -5592,23 +5592,23 @@ │ │ │ │ b.ne b648 <__isoc23_strtol@plt+0x5cb8> // b.any │ │ │ │ ldr x0, [sp, #80] │ │ │ │ bl 5480 │ │ │ │ b b750 <__isoc23_strtol@plt+0x5dc0> │ │ │ │ add x4, sp, #0x68 │ │ │ │ ldr x3, [sp, #96] │ │ │ │ ldr x2, [sp, #32] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x478 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x470 │ │ │ │ mov x0, x4 │ │ │ │ bl 54b0 │ │ │ │ add x4, sp, #0x468 │ │ │ │ ldr x3, [sp, #96] │ │ │ │ ldr x2, [sp, #24] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x478 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x470 │ │ │ │ mov x0, x4 │ │ │ │ bl 54b0 │ │ │ │ add x1, sp, #0x468 │ │ │ │ add x0, sp, #0x68 │ │ │ │ ldr x3, [sp, #8] │ │ │ │ mov x2, x1 │ │ │ │ mov x1, x0 │ │ │ │ @@ -5621,15 +5621,15 @@ │ │ │ │ cmp x0, #0x0 │ │ │ │ b.lt b778 <__isoc23_strtol@plt+0x5de8> // b.tstop │ │ │ │ ldr x1, [sp, #64] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ add x0, x1, x0 │ │ │ │ str x0, [sp, #64] │ │ │ │ ldr x0, [sp, #72] │ │ │ │ - bl 2dcc4 │ │ │ │ + bl 2dcb8 │ │ │ │ str x0, [sp, #96] │ │ │ │ ldr x0, [sp, #96] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ne b6d4 <__isoc23_strtol@plt+0x5d44> // b.any │ │ │ │ b b788 <__isoc23_strtol@plt+0x5df8> │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ str x0, [sp, #56] │ │ │ │ @@ -5638,29 +5638,29 @@ │ │ │ │ b b788 <__isoc23_strtol@plt+0x5df8> │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ str x0, [sp, #56] │ │ │ │ b b794 <__isoc23_strtol@plt+0x5e04> │ │ │ │ ldr x0, [sp, #96] │ │ │ │ bl 5258 │ │ │ │ ldr x0, [sp, #72] │ │ │ │ - bl 2dcc4 │ │ │ │ + bl 2dcb8 │ │ │ │ str x0, [sp, #96] │ │ │ │ ldr x0, [sp, #96] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ne b78c <__isoc23_strtol@plt+0x5dfc> // b.any │ │ │ │ ldr x0, [sp, #72] │ │ │ │ - bl 2db28 │ │ │ │ + bl 2db1c │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ge b7c8 <__isoc23_strtol@plt+0x5e38> // b.tcont │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b b7cc <__isoc23_strtol@plt+0x5e3c> │ │ │ │ ldr x0, [sp, #64] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #2152] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq b7f0 <__isoc23_strtol@plt+0x5e60> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -5674,15 +5674,15 @@ │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x430 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ str x3, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1064] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov x2, #0x400 // #1024 │ │ │ │ mov x1, x0 │ │ │ │ @@ -5708,15 +5708,15 @@ │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.lt b8a8 <__isoc23_strtol@plt+0x5f18> // b.tstop │ │ │ │ str xzr, [sp, #32] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1064] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq b8d0 <__isoc23_strtol@plt+0x5f40> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -5730,16 +5730,16 @@ │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #56] │ │ │ │ str x1, [sp, #48] │ │ │ │ str x2, [sp, #40] │ │ │ │ str w3, [sp, #36] │ │ │ │ str x4, [sp, #24] │ │ │ │ str x5, [sp, #16] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x488 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x480 │ │ │ │ ldr x0, [sp, #48] │ │ │ │ bl 5420 │ │ │ │ str x0, [sp, #72] │ │ │ │ ldr x0, [sp, #72] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ne b930 <__isoc23_strtol@plt+0x5fa0> // b.any │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ @@ -5780,24 +5780,24 @@ │ │ │ │ sub sp, sp, #0x70 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ str w3, [sp, #20] │ │ │ │ str x4, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ add x1, sp, #0x10, lsl #12 │ │ │ │ ldr x2, [x0] │ │ │ │ str x2, [x1, #104] │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ str xzr, [sp, #80] │ │ │ │ str xzr, [sp, #72] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x488 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x480 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ bl 5420 │ │ │ │ str x0, [sp, #88] │ │ │ │ ldr x0, [sp, #88] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ne ba18 <__isoc23_strtol@plt+0x6088> // b.any │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ @@ -5855,15 +5855,15 @@ │ │ │ │ ldr x0, [sp, #88] │ │ │ │ bl 51e0 │ │ │ │ bl 5960 │ │ │ │ ldr w1, [sp, #60] │ │ │ │ str w1, [x0] │ │ │ │ ldr x0, [sp, #64] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ add x3, sp, #0x10, lsl #12 │ │ │ │ ldr x4, [x3, #104] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x4, x4, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq bb20 <__isoc23_strtol@plt+0x6190> // b.none │ │ │ │ @@ -5878,15 +5878,15 @@ │ │ │ │ sub sp, sp, #0x150 │ │ │ │ stp x29, x30, [sp, #320] │ │ │ │ add x29, sp, #0x140 │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ str x3, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #312] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0xb8 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #16] │ │ │ │ @@ -5898,23 +5898,23 @@ │ │ │ │ b.lt bd48 <__isoc23_strtol@plt+0x63b8> // b.tstop │ │ │ │ ldr w0, [sp, #200] │ │ │ │ and w0, w0, #0xf000 │ │ │ │ cmp w0, #0xa, lsl #12 │ │ │ │ b.ne bc04 <__isoc23_strtol@plt+0x6274> // b.any │ │ │ │ mov x2, #0x4 // #4 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x0, x0, #0x490 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x0, x0, #0x488 │ │ │ │ bl 5678 │ │ │ │ cmp w0, #0x0 │ │ │ │ b.eq bbd8 <__isoc23_strtol@plt+0x6248> // b.none │ │ │ │ mov x2, #0x5 // #5 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x0, x0, #0x498 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x0, x0, #0x490 │ │ │ │ bl 5678 │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne bc04 <__isoc23_strtol@plt+0x6274> // b.any │ │ │ │ add x0, sp, #0x38 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #16] │ │ │ │ bl 5cc0 <__isoc23_strtol@plt+0x330> │ │ │ │ @@ -6004,82 +6004,82 @@ │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl b8e4 <__isoc23_strtol@plt+0x5f54> │ │ │ │ str x0, [sp, #48] │ │ │ │ b bd48 <__isoc23_strtol@plt+0x63b8> │ │ │ │ str xzr, [sp, #48] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #312] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq bd70 <__isoc23_strtol@plt+0x63e0> // b.none │ │ │ │ bl 5090 │ │ │ │ mov x0, x1 │ │ │ │ ldp x29, x30, [sp, #320] │ │ │ │ add sp, sp, #0x150 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ bti c │ │ │ │ - adrp x0, 61000 │ │ │ │ + adrp x0, 61000 │ │ │ │ add x0, x0, #0x590 │ │ │ │ ldr w0, [x0] │ │ │ │ sxtw x0, w0 │ │ │ │ ret │ │ │ │ bti c │ │ │ │ sub sp, sp, #0x10 │ │ │ │ str x0, [sp, #8] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 61000 │ │ │ │ + adrp x0, 61000 │ │ │ │ add x0, x0, #0x590 │ │ │ │ str w1, [x0] │ │ │ │ nop │ │ │ │ add sp, sp, #0x10 │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4032] │ │ │ │ ldr x0, [x0] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ne be28 <__isoc23_strtol@plt+0x6498> // b.any │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - bl 287d4 │ │ │ │ + bl 287c8 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4032] │ │ │ │ str x1, [x0] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4032] │ │ │ │ ldr x0, [x0] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ne be28 <__isoc23_strtol@plt+0x6498> // b.any │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ b befc <__isoc23_strtol@plt+0x656c> │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4032] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x1, [sp, #24] │ │ │ │ - bl 289dc │ │ │ │ + bl 289d0 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.eq be54 <__isoc23_strtol@plt+0x64c4> // b.none │ │ │ │ ldr x0, [sp, #40] │ │ │ │ b befc <__isoc23_strtol@plt+0x656c> │ │ │ │ mov x2, #0x6 // #6 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x4a0 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x498 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5678 │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne be80 <__isoc23_strtol@plt+0x64f0> // b.any │ │ │ │ ldr x0, [sp, #16] │ │ │ │ bl 1719c <__isoc23_strtol@plt+0x1180c> │ │ │ │ str x0, [sp, #40] │ │ │ │ @@ -6098,38 +6098,38 @@ │ │ │ │ cmp w0, #0x0 │ │ │ │ b.le bed8 <__isoc23_strtol@plt+0x6548> │ │ │ │ adrp x0, 63000 │ │ │ │ add x0, x0, #0x208 │ │ │ │ ldr w0, [x0] │ │ │ │ ldr x3, [sp, #16] │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x4a8 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x4a0 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 1b320 <__isoc23_strtol@plt+0x15990> │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4032] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x2, [sp, #40] │ │ │ │ ldr x1, [sp, #24] │ │ │ │ - bl 28c7c │ │ │ │ + bl 28c70 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ b befc <__isoc23_strtol@plt+0x656c> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0xa0 │ │ │ │ stp x29, x30, [sp, #144] │ │ │ │ add x29, sp, #0x90 │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #136] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp, #16] │ │ │ │ ldr x0, [x0, #2184] │ │ │ │ cmp x0, #0x0 │ │ │ │ @@ -6147,18 +6147,18 @@ │ │ │ │ cmp x1, x0 │ │ │ │ b.ne bf80 <__isoc23_strtol@plt+0x65f0> // b.any │ │ │ │ mov x0, #0x1 // #1 │ │ │ │ b c17c <__isoc23_strtol@plt+0x67ec> │ │ │ │ ldr x0, [sp, #16] │ │ │ │ add x0, x0, #0x400 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x4b0 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x4a8 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #16] │ │ │ │ add x1, x0, #0x400 │ │ │ │ ldr x0, [sp, #16] │ │ │ │ ldr x2, [x0, #2160] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ ldr x0, [x0, #2168] │ │ │ │ add x3, sp, #0x20 │ │ │ │ @@ -6183,18 +6183,18 @@ │ │ │ │ ldr x0, [sp, #16] │ │ │ │ ldr x0, [x0, #2048] │ │ │ │ cmp x1, x0 │ │ │ │ b.eq c04c <__isoc23_strtol@plt+0x66bc> // b.none │ │ │ │ ldr x0, [sp, #16] │ │ │ │ add x0, x0, #0x400 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x4c0 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x4b8 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #16] │ │ │ │ mov x1, #0x1 // #1 │ │ │ │ str x1, [x0, #2184] │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x74 // #116 │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ @@ -6203,18 +6203,18 @@ │ │ │ │ ldr x0, [sp, #16] │ │ │ │ ldr x0, [x0, #2056] │ │ │ │ cmp x1, x0 │ │ │ │ b.eq c09c <__isoc23_strtol@plt+0x670c> // b.none │ │ │ │ ldr x0, [sp, #16] │ │ │ │ add x0, x0, #0x400 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x4e0 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x4d8 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #16] │ │ │ │ mov x1, #0x1 // #1 │ │ │ │ str x1, [x0, #2184] │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x74 // #116 │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ @@ -6223,33 +6223,33 @@ │ │ │ │ ldr x0, [sp, #16] │ │ │ │ ldr x0, [x0, #2096] │ │ │ │ cmp x1, x0 │ │ │ │ b.eq c0ec <__isoc23_strtol@plt+0x675c> // b.none │ │ │ │ ldr x0, [sp, #16] │ │ │ │ add x0, x0, #0x400 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x500 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x4f8 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #16] │ │ │ │ mov x1, #0x1 // #1 │ │ │ │ str x1, [x0, #2184] │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x74 // #116 │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ b c17c <__isoc23_strtol@plt+0x67ec> │ │ │ │ ldr x0, [sp, #16] │ │ │ │ add x0, x0, #0x400 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x518 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x510 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #16] │ │ │ │ str xzr, [x0, #2184] │ │ │ │ mov x0, #0x1 // #1 │ │ │ │ b c17c <__isoc23_strtol@plt+0x67ec> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ cmp w0, #0x68 │ │ │ │ @@ -6258,29 +6258,29 @@ │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #16] │ │ │ │ add x0, x0, #0x400 │ │ │ │ mov x3, x0 │ │ │ │ mov x2, x1 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x528 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x520 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #16] │ │ │ │ mov x1, #0x1 // #1 │ │ │ │ str x1, [x0, #2184] │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x74 // #116 │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ b c17c <__isoc23_strtol@plt+0x67ec> │ │ │ │ mov x0, #0x1 // #1 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #136] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq c1a0 <__isoc23_strtol@plt+0x6810> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -6289,19 +6289,19 @@ │ │ │ │ add sp, sp, #0xa0 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4032] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x1, [sp, #24] │ │ │ │ - bl 28e38 │ │ │ │ + bl 28e2c │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.eq c1f0 <__isoc23_strtol@plt+0x6860> // b.none │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 17574 <__isoc23_strtol@plt+0x11be4> │ │ │ │ nop │ │ │ │ @@ -6313,15 +6313,15 @@ │ │ │ │ stp x29, x30, [sp, #208] │ │ │ │ add x29, sp, #0xd0 │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ str x3, [sp, #16] │ │ │ │ str x4, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #200] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ str wzr, [sp, #52] │ │ │ │ ldr x1, [sp, #8] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ @@ -6339,15 +6339,15 @@ │ │ │ │ ldr x0, [sp, #56] │ │ │ │ bl 18f64 <__isoc23_strtol@plt+0x135d4> │ │ │ │ str x0, [sp, #64] │ │ │ │ ldr x0, [sp, #64] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.lt c34c <__isoc23_strtol@plt+0x69bc> // b.tstop │ │ │ │ mov x0, #0x8b0 // #2224 │ │ │ │ - bl 366a4 │ │ │ │ + bl 3769c │ │ │ │ str x0, [sp, #72] │ │ │ │ ldr x0, [sp, #72] │ │ │ │ ldr x1, [sp, #40] │ │ │ │ bl 5408 │ │ │ │ ldr x0, [sp, #72] │ │ │ │ add x0, x0, #0x400 │ │ │ │ ldr x1, [sp, #32] │ │ │ │ @@ -6371,15 +6371,15 @@ │ │ │ │ ldr x0, [sp, #56] │ │ │ │ bl 175a8 <__isoc23_strtol@plt+0x11c18> │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #72] │ │ │ │ str x1, [x0, #2176] │ │ │ │ ldr x0, [sp, #72] │ │ │ │ str xzr, [x0, #2184] │ │ │ │ - adrp x0, 61000 │ │ │ │ + adrp x0, 61000 │ │ │ │ add x0, x0, #0x590 │ │ │ │ ldr w0, [x0] │ │ │ │ sxtw x0, w0 │ │ │ │ bl 5bb8 <__isoc23_strtol@plt+0x228> │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #72] │ │ │ │ str x1, [x0, #2192] │ │ │ │ @@ -6417,27 +6417,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ b c484 <__isoc23_strtol@plt+0x6af4> │ │ │ │ ldr w0, [sp, #52] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le c3d4 <__isoc23_strtol@plt+0x6a44> │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #80] │ │ │ │ ldrsw x1, [sp, #52] │ │ │ │ ldr x0, [sp, #80] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #8] │ │ │ │ @@ -6446,35 +6446,35 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #88] │ │ │ │ ldr x0, [sp, #88] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #80] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #88] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #52] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne c468 <__isoc23_strtol@plt+0x6ad8> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #52] │ │ │ │ b c23c <__isoc23_strtol@plt+0x68ac> │ │ │ │ ldr w0, [sp, #52] │ │ │ │ lsl w0, w0, #1 │ │ │ │ mov w1, #0x3c // #60 │ │ │ │ cmp w0, #0x3c │ │ │ │ csel w0, w0, w1, le │ │ │ │ str w0, [sp, #52] │ │ │ │ b c23c <__isoc23_strtol@plt+0x68ac> │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #200] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq c4a8 <__isoc23_strtol@plt+0x6b18> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -6605,28 +6605,28 @@ │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b c778 <__isoc23_strtol@plt+0x6de8> │ │ │ │ ldr w0, [sp, #92] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le c6c4 <__isoc23_strtol@plt+0x6d34> │ │ │ │ ldr x0, [sp, #72] │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x19, [sp, #72] │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ mov x2, x19 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #112] │ │ │ │ ldrsw x1, [sp, #92] │ │ │ │ ldr x0, [sp, #112] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #40] │ │ │ │ @@ -6635,20 +6635,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #120] │ │ │ │ ldr x0, [sp, #120] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #112] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #120] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #92] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne c75c <__isoc23_strtol@plt+0x6dcc> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #92] │ │ │ │ b c588 <__isoc23_strtol@plt+0x6bf8> │ │ │ │ ldr w0, [sp, #92] │ │ │ │ @@ -6712,24 +6712,24 @@ │ │ │ │ ldr x0, [sp, #48] │ │ │ │ bl 4e68 │ │ │ │ ldr x0, [sp, #64] │ │ │ │ b c94c <__isoc23_strtol@plt+0x6fbc> │ │ │ │ ldr x1, [sp, #24] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ bl de34 <__isoc23_strtol@plt+0x84a4> │ │ │ │ - adrp x0, 61000 │ │ │ │ + adrp x0, 61000 │ │ │ │ add x0, x0, #0x590 │ │ │ │ ldr w0, [x0] │ │ │ │ sxtw x0, w0 │ │ │ │ ldr x1, [sp, #40] │ │ │ │ cmp x1, x0 │ │ │ │ b.gt c934 <__isoc23_strtol@plt+0x6fa4> │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x1, [x0, #2192] │ │ │ │ - adrp x0, 61000 │ │ │ │ + adrp x0, 61000 │ │ │ │ add x0, x0, #0x590 │ │ │ │ ldr w0, [x0] │ │ │ │ sxtw x0, w0 │ │ │ │ ldr x4, [sp, #24] │ │ │ │ ldr x3, [sp, #32] │ │ │ │ mov x2, x0 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ @@ -6912,28 +6912,28 @@ │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b cc44 <__isoc23_strtol@plt+0x72b4> │ │ │ │ ldr w0, [sp, #92] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le cb90 <__isoc23_strtol@plt+0x7200> │ │ │ │ ldr x0, [sp, #72] │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x19, [sp, #72] │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ mov x2, x19 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #112] │ │ │ │ ldrsw x1, [sp, #92] │ │ │ │ ldr x0, [sp, #112] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #40] │ │ │ │ @@ -6942,20 +6942,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #120] │ │ │ │ ldr x0, [sp, #120] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #112] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #120] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #92] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne cc28 <__isoc23_strtol@plt+0x7298> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #92] │ │ │ │ b ca54 <__isoc23_strtol@plt+0x70c4> │ │ │ │ ldr w0, [sp, #92] │ │ │ │ @@ -6973,15 +6973,15 @@ │ │ │ │ stp x29, x30, [sp, #-80]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #56] │ │ │ │ str x1, [sp, #48] │ │ │ │ str x2, [sp, #40] │ │ │ │ str x3, [sp, #32] │ │ │ │ str x4, [sp, #24] │ │ │ │ - adrp x0, 61000 │ │ │ │ + adrp x0, 61000 │ │ │ │ add x0, x0, #0x590 │ │ │ │ ldr w0, [x0] │ │ │ │ sxtw x0, w0 │ │ │ │ ldr x1, [sp, #40] │ │ │ │ cmp x1, x0 │ │ │ │ b.lt ccc8 <__isoc23_strtol@plt+0x7338> // b.tstop │ │ │ │ ldr x1, [sp, #24] │ │ │ │ @@ -7006,15 +7006,15 @@ │ │ │ │ ldr x1, [x0, #2208] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x0, [x0, #2200] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x1, [sp, #32] │ │ │ │ cmp x1, x0 │ │ │ │ b.ne cdb4 <__isoc23_strtol@plt+0x7424> // b.any │ │ │ │ - adrp x0, 61000 │ │ │ │ + adrp x0, 61000 │ │ │ │ add x0, x0, #0x590 │ │ │ │ ldr w0, [x0] │ │ │ │ sxtw x1, w0 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x0, [x0, #2200] │ │ │ │ sub x0, x1, x0 │ │ │ │ ldr x2, [sp, #40] │ │ │ │ @@ -7038,15 +7038,15 @@ │ │ │ │ ldr x0, [sp, #56] │ │ │ │ str x1, [x0, #2200] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ mov x1, #0x1 // #1 │ │ │ │ str x1, [x0, #2216] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x1, [x0, #2200] │ │ │ │ - adrp x0, 61000 │ │ │ │ + adrp x0, 61000 │ │ │ │ add x0, x0, #0x590 │ │ │ │ ldr w0, [x0] │ │ │ │ sxtw x0, w0 │ │ │ │ cmp x1, x0 │ │ │ │ b.ne cdac <__isoc23_strtol@plt+0x741c> // b.any │ │ │ │ ldr x1, [sp, #24] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ @@ -7224,28 +7224,28 @@ │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b d124 <__isoc23_strtol@plt+0x7794> │ │ │ │ ldr w0, [sp, #108] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le d070 <__isoc23_strtol@plt+0x76e0> │ │ │ │ ldr x0, [sp, #88] │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x19, [sp, #88] │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ mov x2, x19 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #128] │ │ │ │ ldrsw x1, [sp, #108] │ │ │ │ ldr x0, [sp, #128] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #40] │ │ │ │ @@ -7254,20 +7254,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #136] │ │ │ │ ldr x0, [sp, #136] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #128] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #136] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #108] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne d108 <__isoc23_strtol@plt+0x7778> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #108] │ │ │ │ b cf2c <__isoc23_strtol@plt+0x759c> │ │ │ │ ldr w0, [sp, #108] │ │ │ │ @@ -7369,28 +7369,28 @@ │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b d368 <__isoc23_strtol@plt+0x79d8> │ │ │ │ ldr w0, [sp, #108] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le d2b4 <__isoc23_strtol@plt+0x7924> │ │ │ │ ldr x0, [sp, #88] │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x19, [sp, #88] │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ mov x2, x19 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #128] │ │ │ │ ldrsw x1, [sp, #108] │ │ │ │ ldr x0, [sp, #128] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #40] │ │ │ │ @@ -7399,20 +7399,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #136] │ │ │ │ ldr x0, [sp, #136] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #128] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #136] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #108] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne d34c <__isoc23_strtol@plt+0x79bc> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #108] │ │ │ │ b d170 <__isoc23_strtol@plt+0x77e0> │ │ │ │ ldr w0, [sp, #108] │ │ │ │ @@ -7506,28 +7506,28 @@ │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b d58c <__isoc23_strtol@plt+0x7bfc> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le d4d8 <__isoc23_strtol@plt+0x7b48> │ │ │ │ ldr x0, [sp, #56] │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x19, [sp, #56] │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ mov x2, x19 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #96] │ │ │ │ ldrsw x1, [sp, #76] │ │ │ │ ldr x0, [sp, #96] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #40] │ │ │ │ @@ -7536,20 +7536,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #104] │ │ │ │ ldr x0, [sp, #104] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #96] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #104] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne d570 <__isoc23_strtol@plt+0x7be0> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #76] │ │ │ │ b d3a4 <__isoc23_strtol@plt+0x7a14> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ @@ -7643,28 +7643,28 @@ │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b d7b0 <__isoc23_strtol@plt+0x7e20> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le d6fc <__isoc23_strtol@plt+0x7d6c> │ │ │ │ ldr x0, [sp, #56] │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x19, [sp, #56] │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ mov x2, x19 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #96] │ │ │ │ ldrsw x1, [sp, #76] │ │ │ │ ldr x0, [sp, #96] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #40] │ │ │ │ @@ -7673,20 +7673,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #104] │ │ │ │ ldr x0, [sp, #104] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #96] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #104] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne d794 <__isoc23_strtol@plt+0x7e04> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #76] │ │ │ │ b d5c8 <__isoc23_strtol@plt+0x7c38> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ @@ -7782,28 +7782,28 @@ │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b d9dc <__isoc23_strtol@plt+0x804c> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le d928 <__isoc23_strtol@plt+0x7f98> │ │ │ │ ldr x0, [sp, #56] │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x19, [sp, #56] │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ mov x2, x19 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #96] │ │ │ │ ldrsw x1, [sp, #76] │ │ │ │ ldr x0, [sp, #96] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #32] │ │ │ │ @@ -7812,20 +7812,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #104] │ │ │ │ ldr x0, [sp, #104] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #96] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #104] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne d9c0 <__isoc23_strtol@plt+0x8030> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #76] │ │ │ │ b d7f0 <__isoc23_strtol@plt+0x7e60> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ @@ -7919,28 +7919,28 @@ │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b dc00 <__isoc23_strtol@plt+0x8270> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le db4c <__isoc23_strtol@plt+0x81bc> │ │ │ │ ldr x0, [sp, #56] │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x19, [sp, #56] │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ mov x2, x19 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #96] │ │ │ │ ldrsw x1, [sp, #76] │ │ │ │ ldr x0, [sp, #96] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #40] │ │ │ │ @@ -7949,20 +7949,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #104] │ │ │ │ ldr x0, [sp, #104] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #96] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #104] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne dbe4 <__isoc23_strtol@plt+0x8254> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #76] │ │ │ │ b da18 <__isoc23_strtol@plt+0x8088> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ @@ -8056,28 +8056,28 @@ │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b de24 <__isoc23_strtol@plt+0x8494> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le dd70 <__isoc23_strtol@plt+0x83e0> │ │ │ │ ldr x0, [sp, #56] │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x19, [sp, #56] │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ mov x2, x19 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #96] │ │ │ │ ldrsw x1, [sp, #76] │ │ │ │ ldr x0, [sp, #96] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #40] │ │ │ │ @@ -8086,20 +8086,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #104] │ │ │ │ ldr x0, [sp, #104] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #96] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #104] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne de08 <__isoc23_strtol@plt+0x8478> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #76] │ │ │ │ b dc3c <__isoc23_strtol@plt+0x82ac> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ @@ -8227,28 +8227,28 @@ │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b e0d0 <__isoc23_strtol@plt+0x8740> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le e01c <__isoc23_strtol@plt+0x868c> │ │ │ │ ldr x0, [sp, #40] │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x19, [sp, #40] │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ mov x2, x19 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #80] │ │ │ │ ldrsw x1, [sp, #60] │ │ │ │ ldr x0, [sp, #80] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #32] │ │ │ │ @@ -8257,20 +8257,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #88] │ │ │ │ ldr x0, [sp, #88] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #80] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #88] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne e0b4 <__isoc23_strtol@plt+0x8724> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #60] │ │ │ │ b deec <__isoc23_strtol@plt+0x855c> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ @@ -8352,27 +8352,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b e2c0 <__isoc23_strtol@plt+0x8930> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le e210 <__isoc23_strtol@plt+0x8880> │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #80] │ │ │ │ ldrsw x1, [sp, #60] │ │ │ │ ldr x0, [sp, #80] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #16] │ │ │ │ @@ -8381,20 +8381,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #88] │ │ │ │ ldr x0, [sp, #88] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #80] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #88] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne e2a4 <__isoc23_strtol@plt+0x8914> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #60] │ │ │ │ b e100 <__isoc23_strtol@plt+0x8770> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ @@ -8477,27 +8477,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b e4b4 <__isoc23_strtol@plt+0x8b24> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le e404 <__isoc23_strtol@plt+0x8a74> │ │ │ │ ldr x2, [sp, #56] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #56] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #96] │ │ │ │ ldrsw x1, [sp, #76] │ │ │ │ ldr x0, [sp, #96] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #24] │ │ │ │ @@ -8506,20 +8506,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #104] │ │ │ │ ldr x0, [sp, #104] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #96] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #104] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne e498 <__isoc23_strtol@plt+0x8b08> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #76] │ │ │ │ b e2f0 <__isoc23_strtol@plt+0x8960> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ @@ -8623,27 +8623,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b e6fc <__isoc23_strtol@plt+0x8d6c> │ │ │ │ ldr w0, [sp, #52] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le e64c <__isoc23_strtol@plt+0x8cbc> │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #80] │ │ │ │ ldrsw x1, [sp, #52] │ │ │ │ ldr x0, [sp, #80] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #16] │ │ │ │ @@ -8652,20 +8652,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #88] │ │ │ │ ldr x0, [sp, #88] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #80] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #88] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #52] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne e6e0 <__isoc23_strtol@plt+0x8d50> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #52] │ │ │ │ b e4fc <__isoc23_strtol@plt+0x8b6c> │ │ │ │ ldr w0, [sp, #52] │ │ │ │ @@ -8746,27 +8746,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b e8e8 <__isoc23_strtol@plt+0x8f58> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le e838 <__isoc23_strtol@plt+0x8ea8> │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #80] │ │ │ │ ldrsw x1, [sp, #60] │ │ │ │ ldr x0, [sp, #80] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #16] │ │ │ │ @@ -8775,20 +8775,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #88] │ │ │ │ ldr x0, [sp, #88] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #80] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #88] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne e8cc <__isoc23_strtol@plt+0x8f3c> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #60] │ │ │ │ b e728 <__isoc23_strtol@plt+0x8d98> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ @@ -8889,27 +8889,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b eb24 <__isoc23_strtol@plt+0x9194> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le ea74 <__isoc23_strtol@plt+0x90e4> │ │ │ │ ldr x2, [sp, #56] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #56] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #96] │ │ │ │ ldrsw x1, [sp, #76] │ │ │ │ ldr x0, [sp, #96] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #16] │ │ │ │ @@ -8918,20 +8918,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #104] │ │ │ │ ldr x0, [sp, #104] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #96] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #104] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne eb08 <__isoc23_strtol@plt+0x9178> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #76] │ │ │ │ b e91c <__isoc23_strtol@plt+0x8f8c> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ @@ -9016,27 +9016,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b ed20 <__isoc23_strtol@plt+0x9390> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le ec70 <__isoc23_strtol@plt+0x92e0> │ │ │ │ ldr x2, [sp, #56] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #56] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #96] │ │ │ │ ldrsw x1, [sp, #76] │ │ │ │ ldr x0, [sp, #96] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #16] │ │ │ │ @@ -9045,20 +9045,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #104] │ │ │ │ ldr x0, [sp, #104] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #96] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #104] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne ed04 <__isoc23_strtol@plt+0x9374> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #76] │ │ │ │ b eb58 <__isoc23_strtol@plt+0x91c8> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ @@ -9141,27 +9141,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b ef14 <__isoc23_strtol@plt+0x9584> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le ee64 <__isoc23_strtol@plt+0x94d4> │ │ │ │ ldr x2, [sp, #56] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #56] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #96] │ │ │ │ ldrsw x1, [sp, #76] │ │ │ │ ldr x0, [sp, #96] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #24] │ │ │ │ @@ -9170,20 +9170,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #104] │ │ │ │ ldr x0, [sp, #104] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #96] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #104] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne eef8 <__isoc23_strtol@plt+0x9568> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #76] │ │ │ │ b ed50 <__isoc23_strtol@plt+0x93c0> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ @@ -9266,27 +9266,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b f108 <__isoc23_strtol@plt+0x9778> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le f058 <__isoc23_strtol@plt+0x96c8> │ │ │ │ ldr x2, [sp, #56] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #56] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #96] │ │ │ │ ldrsw x1, [sp, #76] │ │ │ │ ldr x0, [sp, #96] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #24] │ │ │ │ @@ -9295,20 +9295,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #104] │ │ │ │ ldr x0, [sp, #104] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #96] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #104] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne f0ec <__isoc23_strtol@plt+0x975c> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #76] │ │ │ │ b ef44 <__isoc23_strtol@plt+0x95b4> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ @@ -9391,27 +9391,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b f2fc <__isoc23_strtol@plt+0x996c> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le f24c <__isoc23_strtol@plt+0x98bc> │ │ │ │ ldr x2, [sp, #56] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #56] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #96] │ │ │ │ ldrsw x1, [sp, #76] │ │ │ │ ldr x0, [sp, #96] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #24] │ │ │ │ @@ -9420,20 +9420,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #104] │ │ │ │ ldr x0, [sp, #104] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #96] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #104] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne f2e0 <__isoc23_strtol@plt+0x9950> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #76] │ │ │ │ b f138 <__isoc23_strtol@plt+0x97a8> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ @@ -9514,27 +9514,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b f4e8 <__isoc23_strtol@plt+0x9b58> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le f438 <__isoc23_strtol@plt+0x9aa8> │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #80] │ │ │ │ ldrsw x1, [sp, #60] │ │ │ │ ldr x0, [sp, #80] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #16] │ │ │ │ @@ -9543,20 +9543,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #88] │ │ │ │ ldr x0, [sp, #88] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #80] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #88] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne f4cc <__isoc23_strtol@plt+0x9b3c> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #60] │ │ │ │ b f328 <__isoc23_strtol@plt+0x9998> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ @@ -9639,27 +9639,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b f6dc <__isoc23_strtol@plt+0x9d4c> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le f62c <__isoc23_strtol@plt+0x9c9c> │ │ │ │ ldr x2, [sp, #56] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #56] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #96] │ │ │ │ ldrsw x1, [sp, #76] │ │ │ │ ldr x0, [sp, #96] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #24] │ │ │ │ @@ -9668,20 +9668,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #104] │ │ │ │ ldr x0, [sp, #104] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #96] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #104] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne f6c0 <__isoc23_strtol@plt+0x9d30> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #76] │ │ │ │ b f518 <__isoc23_strtol@plt+0x9b88> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ @@ -9760,27 +9760,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b f8c0 <__isoc23_strtol@plt+0x9f30> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le f810 <__isoc23_strtol@plt+0x9e80> │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #80] │ │ │ │ ldrsw x1, [sp, #60] │ │ │ │ ldr x0, [sp, #80] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #24] │ │ │ │ @@ -9789,20 +9789,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #88] │ │ │ │ ldr x0, [sp, #88] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #80] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #88] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne f8a4 <__isoc23_strtol@plt+0x9f14> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #60] │ │ │ │ b f704 <__isoc23_strtol@plt+0x9d74> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ @@ -9883,27 +9883,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b faac <__isoc23_strtol@plt+0xa11c> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le f9fc <__isoc23_strtol@plt+0xa06c> │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #80] │ │ │ │ ldrsw x1, [sp, #60] │ │ │ │ ldr x0, [sp, #80] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #16] │ │ │ │ @@ -9912,20 +9912,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #88] │ │ │ │ ldr x0, [sp, #88] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #80] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #88] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne fa90 <__isoc23_strtol@plt+0xa100> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #60] │ │ │ │ b f8ec <__isoc23_strtol@plt+0x9f5c> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ @@ -10012,27 +10012,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b fcb0 <__isoc23_strtol@plt+0xa320> │ │ │ │ ldr w0, [sp, #92] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le fc00 <__isoc23_strtol@plt+0xa270> │ │ │ │ ldr x2, [sp, #72] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #72] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #112] │ │ │ │ ldrsw x1, [sp, #92] │ │ │ │ ldr x0, [sp, #112] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #24] │ │ │ │ @@ -10041,20 +10041,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #120] │ │ │ │ ldr x0, [sp, #120] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #112] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #120] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #92] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne fc94 <__isoc23_strtol@plt+0xa304> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #92] │ │ │ │ b fae4 <__isoc23_strtol@plt+0xa154> │ │ │ │ ldr w0, [sp, #92] │ │ │ │ @@ -10137,27 +10137,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b fea4 <__isoc23_strtol@plt+0xa514> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le fdf4 <__isoc23_strtol@plt+0xa464> │ │ │ │ ldr x2, [sp, #56] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #56] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #96] │ │ │ │ ldrsw x1, [sp, #76] │ │ │ │ ldr x0, [sp, #96] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #24] │ │ │ │ @@ -10166,20 +10166,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #104] │ │ │ │ ldr x0, [sp, #104] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #96] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #104] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne fe88 <__isoc23_strtol@plt+0xa4f8> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #76] │ │ │ │ b fce0 <__isoc23_strtol@plt+0xa350> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ @@ -10262,27 +10262,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 10098 <__isoc23_strtol@plt+0xa708> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le ffe8 <__isoc23_strtol@plt+0xa658> │ │ │ │ ldr x2, [sp, #56] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #56] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #96] │ │ │ │ ldrsw x1, [sp, #76] │ │ │ │ ldr x0, [sp, #96] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #24] │ │ │ │ @@ -10291,20 +10291,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #104] │ │ │ │ ldr x0, [sp, #104] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #96] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #104] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 1007c <__isoc23_strtol@plt+0xa6ec> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #76] │ │ │ │ b fed4 <__isoc23_strtol@plt+0xa544> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ @@ -10385,27 +10385,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 10284 <__isoc23_strtol@plt+0xa8f4> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le 101d4 <__isoc23_strtol@plt+0xa844> │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #80] │ │ │ │ ldrsw x1, [sp, #60] │ │ │ │ ldr x0, [sp, #80] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #16] │ │ │ │ @@ -10414,20 +10414,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #88] │ │ │ │ ldr x0, [sp, #88] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #80] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #88] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 10268 <__isoc23_strtol@plt+0xa8d8> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #60] │ │ │ │ b 100c4 <__isoc23_strtol@plt+0xa734> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ @@ -10510,27 +10510,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 10478 <__isoc23_strtol@plt+0xaae8> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le 103c8 <__isoc23_strtol@plt+0xaa38> │ │ │ │ ldr x2, [sp, #56] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #56] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #96] │ │ │ │ ldrsw x1, [sp, #76] │ │ │ │ ldr x0, [sp, #96] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #24] │ │ │ │ @@ -10539,20 +10539,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #104] │ │ │ │ ldr x0, [sp, #104] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #96] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #104] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 1045c <__isoc23_strtol@plt+0xaacc> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #76] │ │ │ │ b 102b4 <__isoc23_strtol@plt+0xa924> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ @@ -10631,27 +10631,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 1065c <__isoc23_strtol@plt+0xaccc> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le 105ac <__isoc23_strtol@plt+0xac1c> │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #80] │ │ │ │ ldrsw x1, [sp, #60] │ │ │ │ ldr x0, [sp, #80] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #24] │ │ │ │ @@ -10660,20 +10660,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #88] │ │ │ │ ldr x0, [sp, #88] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #80] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #88] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 10640 <__isoc23_strtol@plt+0xacb0> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #60] │ │ │ │ b 104a0 <__isoc23_strtol@plt+0xab10> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ @@ -10754,27 +10754,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 10848 <__isoc23_strtol@plt+0xaeb8> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le 10798 <__isoc23_strtol@plt+0xae08> │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #80] │ │ │ │ ldrsw x1, [sp, #60] │ │ │ │ ldr x0, [sp, #80] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #16] │ │ │ │ @@ -10783,20 +10783,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #88] │ │ │ │ ldr x0, [sp, #88] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #80] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #88] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 1082c <__isoc23_strtol@plt+0xae9c> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #60] │ │ │ │ b 10688 <__isoc23_strtol@plt+0xacf8> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ @@ -10877,27 +10877,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 10a34 <__isoc23_strtol@plt+0xb0a4> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le 10984 <__isoc23_strtol@plt+0xaff4> │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #80] │ │ │ │ ldrsw x1, [sp, #60] │ │ │ │ ldr x0, [sp, #80] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #16] │ │ │ │ @@ -10906,20 +10906,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #88] │ │ │ │ ldr x0, [sp, #88] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #80] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #88] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 10a18 <__isoc23_strtol@plt+0xb088> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #60] │ │ │ │ b 10874 <__isoc23_strtol@plt+0xaee4> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ @@ -11000,27 +11000,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 10c20 <__isoc23_strtol@plt+0xb290> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le 10b70 <__isoc23_strtol@plt+0xb1e0> │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #80] │ │ │ │ ldrsw x1, [sp, #60] │ │ │ │ ldr x0, [sp, #80] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #16] │ │ │ │ @@ -11029,20 +11029,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #88] │ │ │ │ ldr x0, [sp, #88] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #80] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #88] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 10c04 <__isoc23_strtol@plt+0xb274> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #60] │ │ │ │ b 10a60 <__isoc23_strtol@plt+0xb0d0> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ @@ -11125,27 +11125,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 10e14 <__isoc23_strtol@plt+0xb484> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le 10d64 <__isoc23_strtol@plt+0xb3d4> │ │ │ │ ldr x2, [sp, #56] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #56] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #96] │ │ │ │ ldrsw x1, [sp, #76] │ │ │ │ ldr x0, [sp, #96] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #24] │ │ │ │ @@ -11154,20 +11154,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #104] │ │ │ │ ldr x0, [sp, #104] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #96] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #104] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 10df8 <__isoc23_strtol@plt+0xb468> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #76] │ │ │ │ b 10c50 <__isoc23_strtol@plt+0xb2c0> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ @@ -11248,27 +11248,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 11000 <__isoc23_strtol@plt+0xb670> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le 10f50 <__isoc23_strtol@plt+0xb5c0> │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #80] │ │ │ │ ldrsw x1, [sp, #60] │ │ │ │ ldr x0, [sp, #80] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #16] │ │ │ │ @@ -11277,20 +11277,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #88] │ │ │ │ ldr x0, [sp, #88] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #80] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #88] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 10fe4 <__isoc23_strtol@plt+0xb654> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #60] │ │ │ │ b 10e40 <__isoc23_strtol@plt+0xb4b0> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ @@ -11308,15 +11308,15 @@ │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x430 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ str x3, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1064] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x28 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ bl 5408 │ │ │ │ @@ -11347,15 +11347,15 @@ │ │ │ │ b.ne 11068 <__isoc23_strtol@plt+0xb6d8> // b.any │ │ │ │ ldr x3, [sp] │ │ │ │ ldr x2, [sp, #8] │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 10e20 <__isoc23_strtol@plt+0xb490> │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1064] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 110ec <__isoc23_strtol@plt+0xb75c> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -11430,27 +11430,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 112d8 <__isoc23_strtol@plt+0xb948> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le 11228 <__isoc23_strtol@plt+0xb898> │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #80] │ │ │ │ ldrsw x1, [sp, #60] │ │ │ │ ldr x0, [sp, #80] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #24] │ │ │ │ @@ -11459,20 +11459,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #88] │ │ │ │ ldr x0, [sp, #88] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #80] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #88] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 112bc <__isoc23_strtol@plt+0xb92c> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #60] │ │ │ │ b 1111c <__isoc23_strtol@plt+0xb78c> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ @@ -11551,27 +11551,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 114bc <__isoc23_strtol@plt+0xbb2c> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le 1140c <__isoc23_strtol@plt+0xba7c> │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #80] │ │ │ │ ldrsw x1, [sp, #60] │ │ │ │ ldr x0, [sp, #80] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #24] │ │ │ │ @@ -11580,20 +11580,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #88] │ │ │ │ ldr x0, [sp, #88] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #80] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #88] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 114a0 <__isoc23_strtol@plt+0xbb10> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #60] │ │ │ │ b 11300 <__isoc23_strtol@plt+0xb970> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ @@ -11674,27 +11674,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 116a8 <__isoc23_strtol@plt+0xbd18> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le 115f8 <__isoc23_strtol@plt+0xbc68> │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #80] │ │ │ │ ldrsw x1, [sp, #60] │ │ │ │ ldr x0, [sp, #80] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #16] │ │ │ │ @@ -11703,20 +11703,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #88] │ │ │ │ ldr x0, [sp, #88] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #80] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #88] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 1168c <__isoc23_strtol@plt+0xbcfc> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #60] │ │ │ │ b 114e8 <__isoc23_strtol@plt+0xbb58> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ @@ -11797,27 +11797,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 11894 <__isoc23_strtol@plt+0xbf04> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le 117e4 <__isoc23_strtol@plt+0xbe54> │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #80] │ │ │ │ ldrsw x1, [sp, #60] │ │ │ │ ldr x0, [sp, #80] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #16] │ │ │ │ @@ -11826,20 +11826,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #88] │ │ │ │ ldr x0, [sp, #88] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #80] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #88] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 11878 <__isoc23_strtol@plt+0xbee8> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #60] │ │ │ │ b 116d4 <__isoc23_strtol@plt+0xbd44> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ @@ -11920,27 +11920,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 11a80 <__isoc23_strtol@plt+0xc0f0> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le 119d0 <__isoc23_strtol@plt+0xc040> │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #80] │ │ │ │ ldrsw x1, [sp, #60] │ │ │ │ ldr x0, [sp, #80] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #16] │ │ │ │ @@ -11949,20 +11949,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #88] │ │ │ │ ldr x0, [sp, #88] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #80] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #88] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 11a64 <__isoc23_strtol@plt+0xc0d4> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #60] │ │ │ │ b 118c0 <__isoc23_strtol@plt+0xbf30> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ @@ -12043,27 +12043,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 11c6c <__isoc23_strtol@plt+0xc2dc> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le 11bbc <__isoc23_strtol@plt+0xc22c> │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #80] │ │ │ │ ldrsw x1, [sp, #60] │ │ │ │ ldr x0, [sp, #80] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #16] │ │ │ │ @@ -12072,20 +12072,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #88] │ │ │ │ ldr x0, [sp, #88] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #80] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #88] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 11c50 <__isoc23_strtol@plt+0xc2c0> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #60] │ │ │ │ b 11aac <__isoc23_strtol@plt+0xc11c> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ @@ -12166,27 +12166,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 11e58 <__isoc23_strtol@plt+0xc4c8> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le 11da8 <__isoc23_strtol@plt+0xc418> │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #80] │ │ │ │ ldrsw x1, [sp, #60] │ │ │ │ ldr x0, [sp, #80] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #16] │ │ │ │ @@ -12195,20 +12195,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #88] │ │ │ │ ldr x0, [sp, #88] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #80] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #88] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 11e3c <__isoc23_strtol@plt+0xc4ac> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #60] │ │ │ │ b 11c98 <__isoc23_strtol@plt+0xc308> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ @@ -12291,27 +12291,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 1204c <__isoc23_strtol@plt+0xc6bc> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le 11f9c <__isoc23_strtol@plt+0xc60c> │ │ │ │ ldr x2, [sp, #56] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #56] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #96] │ │ │ │ ldrsw x1, [sp, #76] │ │ │ │ ldr x0, [sp, #96] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #24] │ │ │ │ @@ -12320,20 +12320,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #104] │ │ │ │ ldr x0, [sp, #104] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #96] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #104] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 12030 <__isoc23_strtol@plt+0xc6a0> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #76] │ │ │ │ b 11e88 <__isoc23_strtol@plt+0xc4f8> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ @@ -12416,27 +12416,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 12240 <__isoc23_strtol@plt+0xc8b0> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le 12190 <__isoc23_strtol@plt+0xc800> │ │ │ │ ldr x2, [sp, #56] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #56] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #96] │ │ │ │ ldrsw x1, [sp, #76] │ │ │ │ ldr x0, [sp, #96] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #24] │ │ │ │ @@ -12445,20 +12445,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #104] │ │ │ │ ldr x0, [sp, #104] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #96] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #104] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 12224 <__isoc23_strtol@plt+0xc894> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #76] │ │ │ │ b 1207c <__isoc23_strtol@plt+0xc6ec> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ @@ -12539,27 +12539,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 1242c <__isoc23_strtol@plt+0xca9c> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le 1237c <__isoc23_strtol@plt+0xc9ec> │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #80] │ │ │ │ ldrsw x1, [sp, #60] │ │ │ │ ldr x0, [sp, #80] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #16] │ │ │ │ @@ -12568,20 +12568,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #88] │ │ │ │ ldr x0, [sp, #88] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #80] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #88] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 12410 <__isoc23_strtol@plt+0xca80> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #60] │ │ │ │ b 1226c <__isoc23_strtol@plt+0xc8dc> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ @@ -12664,27 +12664,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 12620 <__isoc23_strtol@plt+0xcc90> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le 12570 <__isoc23_strtol@plt+0xcbe0> │ │ │ │ ldr x2, [sp, #56] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #56] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #96] │ │ │ │ ldrsw x1, [sp, #76] │ │ │ │ ldr x0, [sp, #96] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #24] │ │ │ │ @@ -12693,20 +12693,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #104] │ │ │ │ ldr x0, [sp, #104] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #96] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #104] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 12604 <__isoc23_strtol@plt+0xcc74> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #76] │ │ │ │ b 1245c <__isoc23_strtol@plt+0xcacc> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ @@ -12789,27 +12789,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 12814 <__isoc23_strtol@plt+0xce84> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le 12764 <__isoc23_strtol@plt+0xcdd4> │ │ │ │ ldr x2, [sp, #56] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #56] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #96] │ │ │ │ ldrsw x1, [sp, #76] │ │ │ │ ldr x0, [sp, #96] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #24] │ │ │ │ @@ -12818,20 +12818,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #104] │ │ │ │ ldr x0, [sp, #104] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #96] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #104] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 127f8 <__isoc23_strtol@plt+0xce68> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #76] │ │ │ │ b 12650 <__isoc23_strtol@plt+0xccc0> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ @@ -12912,27 +12912,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 12a00 <__isoc23_strtol@plt+0xd070> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le 12950 <__isoc23_strtol@plt+0xcfc0> │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #80] │ │ │ │ ldrsw x1, [sp, #60] │ │ │ │ ldr x0, [sp, #80] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #16] │ │ │ │ @@ -12941,20 +12941,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #88] │ │ │ │ ldr x0, [sp, #88] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #80] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #88] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 129e4 <__isoc23_strtol@plt+0xd054> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #60] │ │ │ │ b 12840 <__isoc23_strtol@plt+0xceb0> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ @@ -12970,16 +12970,16 @@ │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-96]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str w2, [sp, #28] │ │ │ │ str x3, [sp, #16] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x4a8 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x4a0 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 12a50 <__isoc23_strtol@plt+0xd0c0> // b.any │ │ │ │ adrp x0, 63000 │ │ │ │ add x0, x0, #0x208 │ │ │ │ ldr w1, [sp, #28] │ │ │ │ @@ -13045,27 +13045,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 12c14 <__isoc23_strtol@plt+0xd284> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le 12b64 <__isoc23_strtol@plt+0xd1d4> │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #80] │ │ │ │ ldrsw x1, [sp, #60] │ │ │ │ ldr x0, [sp, #80] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #16] │ │ │ │ @@ -13074,20 +13074,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #88] │ │ │ │ ldr x0, [sp, #88] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #80] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #88] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 12bf8 <__isoc23_strtol@plt+0xd268> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #60] │ │ │ │ b 12a54 <__isoc23_strtol@plt+0xd0c4> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ @@ -13172,27 +13172,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 12e10 <__isoc23_strtol@plt+0xd480> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le 12d60 <__isoc23_strtol@plt+0xd3d0> │ │ │ │ ldr x2, [sp, #56] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #56] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #96] │ │ │ │ ldrsw x1, [sp, #76] │ │ │ │ ldr x0, [sp, #96] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #16] │ │ │ │ @@ -13201,20 +13201,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #104] │ │ │ │ ldr x0, [sp, #104] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #96] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #104] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 12df4 <__isoc23_strtol@plt+0xd464> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #76] │ │ │ │ b 12c48 <__isoc23_strtol@plt+0xd2b8> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ @@ -13311,28 +13311,28 @@ │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 13040 <__isoc23_strtol@plt+0xd6b0> │ │ │ │ ldr w0, [sp, #92] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le 12f8c <__isoc23_strtol@plt+0xd5fc> │ │ │ │ ldr x0, [sp, #72] │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x19, [sp, #72] │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ mov x2, x19 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #112] │ │ │ │ ldrsw x1, [sp, #92] │ │ │ │ ldr x0, [sp, #112] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #40] │ │ │ │ @@ -13341,20 +13341,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #120] │ │ │ │ ldr x0, [sp, #120] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #112] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #120] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #92] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 13024 <__isoc23_strtol@plt+0xd694> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #92] │ │ │ │ b 12e50 <__isoc23_strtol@plt+0xd4c0> │ │ │ │ ldr w0, [sp, #92] │ │ │ │ @@ -13440,27 +13440,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 13240 <__isoc23_strtol@plt+0xd8b0> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le 13190 <__isoc23_strtol@plt+0xd800> │ │ │ │ ldr x2, [sp, #56] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #56] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #96] │ │ │ │ ldrsw x1, [sp, #76] │ │ │ │ ldr x0, [sp, #96] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #16] │ │ │ │ @@ -13469,20 +13469,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #104] │ │ │ │ ldr x0, [sp, #104] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #96] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #104] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 13224 <__isoc23_strtol@plt+0xd894> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #76] │ │ │ │ b 13078 <__isoc23_strtol@plt+0xd6e8> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ @@ -13565,27 +13565,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 13434 <__isoc23_strtol@plt+0xdaa4> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le 13384 <__isoc23_strtol@plt+0xd9f4> │ │ │ │ ldr x2, [sp, #56] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #56] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #96] │ │ │ │ ldrsw x1, [sp, #76] │ │ │ │ ldr x0, [sp, #96] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #24] │ │ │ │ @@ -13594,20 +13594,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #104] │ │ │ │ ldr x0, [sp, #104] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #96] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #104] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 13418 <__isoc23_strtol@plt+0xda88> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #76] │ │ │ │ b 13270 <__isoc23_strtol@plt+0xd8e0> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ @@ -13702,28 +13702,28 @@ │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 1365c <__isoc23_strtol@plt+0xdccc> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le 135a8 <__isoc23_strtol@plt+0xdc18> │ │ │ │ ldr x0, [sp, #56] │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x19, [sp, #56] │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ mov x2, x19 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #96] │ │ │ │ ldrsw x1, [sp, #76] │ │ │ │ ldr x0, [sp, #96] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #32] │ │ │ │ @@ -13732,20 +13732,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #104] │ │ │ │ ldr x0, [sp, #104] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #96] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #104] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 13640 <__isoc23_strtol@plt+0xdcb0> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #76] │ │ │ │ b 13470 <__isoc23_strtol@plt+0xdae0> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ @@ -13829,27 +13829,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 13854 <__isoc23_strtol@plt+0xdec4> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le 137a4 <__isoc23_strtol@plt+0xde14> │ │ │ │ ldr x2, [sp, #56] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #56] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #96] │ │ │ │ ldrsw x1, [sp, #76] │ │ │ │ ldr x0, [sp, #96] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #24] │ │ │ │ @@ -13858,20 +13858,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #104] │ │ │ │ ldr x0, [sp, #104] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #96] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #104] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 13838 <__isoc23_strtol@plt+0xdea8> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #76] │ │ │ │ b 13690 <__isoc23_strtol@plt+0xdd00> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ @@ -13958,27 +13958,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 13a58 <__isoc23_strtol@plt+0xe0c8> │ │ │ │ ldr w0, [sp, #92] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le 139a8 <__isoc23_strtol@plt+0xe018> │ │ │ │ ldr x2, [sp, #72] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #72] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #112] │ │ │ │ ldrsw x1, [sp, #92] │ │ │ │ ldr x0, [sp, #112] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #24] │ │ │ │ @@ -13987,20 +13987,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #120] │ │ │ │ ldr x0, [sp, #120] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #112] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #120] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #92] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 13a3c <__isoc23_strtol@plt+0xe0ac> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #92] │ │ │ │ b 1388c <__isoc23_strtol@plt+0xdefc> │ │ │ │ ldr w0, [sp, #92] │ │ │ │ @@ -14099,28 +14099,28 @@ │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 13c90 <__isoc23_strtol@plt+0xe300> │ │ │ │ ldr w0, [sp, #92] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le 13bdc <__isoc23_strtol@plt+0xe24c> │ │ │ │ ldr x0, [sp, #72] │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x19, [sp, #72] │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ mov x2, x19 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #112] │ │ │ │ ldrsw x1, [sp, #92] │ │ │ │ ldr x0, [sp, #112] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #32] │ │ │ │ @@ -14129,20 +14129,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #120] │ │ │ │ ldr x0, [sp, #120] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #112] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #120] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #92] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 13c74 <__isoc23_strtol@plt+0xe2e4> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #92] │ │ │ │ b 13a9c <__isoc23_strtol@plt+0xe10c> │ │ │ │ ldr w0, [sp, #92] │ │ │ │ @@ -14230,27 +14230,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 13e98 <__isoc23_strtol@plt+0xe508> │ │ │ │ ldr w0, [sp, #92] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le 13de8 <__isoc23_strtol@plt+0xe458> │ │ │ │ ldr x2, [sp, #72] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #72] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #112] │ │ │ │ ldrsw x1, [sp, #92] │ │ │ │ ldr x0, [sp, #112] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #24] │ │ │ │ @@ -14259,20 +14259,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #120] │ │ │ │ ldr x0, [sp, #120] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #112] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #120] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #92] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 13e7c <__isoc23_strtol@plt+0xe4ec> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #92] │ │ │ │ b 13ccc <__isoc23_strtol@plt+0xe33c> │ │ │ │ ldr w0, [sp, #92] │ │ │ │ @@ -14353,27 +14353,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 14084 <__isoc23_strtol@plt+0xe6f4> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le 13fd4 <__isoc23_strtol@plt+0xe644> │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #80] │ │ │ │ ldrsw x1, [sp, #60] │ │ │ │ ldr x0, [sp, #80] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #16] │ │ │ │ @@ -14382,20 +14382,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #88] │ │ │ │ ldr x0, [sp, #88] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #80] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #88] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 14068 <__isoc23_strtol@plt+0xe6d8> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #60] │ │ │ │ b 13ec4 <__isoc23_strtol@plt+0xe534> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ @@ -14488,28 +14488,28 @@ │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 142a4 <__isoc23_strtol@plt+0xe914> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le 141f0 <__isoc23_strtol@plt+0xe860> │ │ │ │ ldr x0, [sp, #56] │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x19, [sp, #56] │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ mov x2, x19 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #96] │ │ │ │ ldrsw x1, [sp, #76] │ │ │ │ ldr x0, [sp, #96] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #40] │ │ │ │ @@ -14518,20 +14518,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #104] │ │ │ │ ldr x0, [sp, #104] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #96] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #104] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 14288 <__isoc23_strtol@plt+0xe8f8> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #76] │ │ │ │ b 140bc <__isoc23_strtol@plt+0xe72c> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ @@ -14613,27 +14613,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 14494 <__isoc23_strtol@plt+0xeb04> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le 143e4 <__isoc23_strtol@plt+0xea54> │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #80] │ │ │ │ ldrsw x1, [sp, #60] │ │ │ │ ldr x0, [sp, #80] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #16] │ │ │ │ @@ -14642,20 +14642,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #88] │ │ │ │ ldr x0, [sp, #88] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #80] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #88] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 14478 <__isoc23_strtol@plt+0xeae8> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #60] │ │ │ │ b 142d4 <__isoc23_strtol@plt+0xe944> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ @@ -14738,27 +14738,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 14688 <__isoc23_strtol@plt+0xecf8> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le 145d8 <__isoc23_strtol@plt+0xec48> │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #80] │ │ │ │ ldrsw x1, [sp, #60] │ │ │ │ ldr x0, [sp, #80] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #16] │ │ │ │ @@ -14767,20 +14767,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #88] │ │ │ │ ldr x0, [sp, #88] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #80] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #88] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 1466c <__isoc23_strtol@plt+0xecdc> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #60] │ │ │ │ b 144c0 <__isoc23_strtol@plt+0xeb30> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ @@ -14861,27 +14861,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 14874 <__isoc23_strtol@plt+0xeee4> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le 147c4 <__isoc23_strtol@plt+0xee34> │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #80] │ │ │ │ ldrsw x1, [sp, #60] │ │ │ │ ldr x0, [sp, #80] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #24] │ │ │ │ @@ -14890,20 +14890,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #88] │ │ │ │ ldr x0, [sp, #88] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #80] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #88] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 14858 <__isoc23_strtol@plt+0xeec8> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #60] │ │ │ │ b 146b0 <__isoc23_strtol@plt+0xed20> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ @@ -14984,27 +14984,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 14a60 <__isoc23_strtol@plt+0xf0d0> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le 149b0 <__isoc23_strtol@plt+0xf020> │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #80] │ │ │ │ ldrsw x1, [sp, #60] │ │ │ │ ldr x0, [sp, #80] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #24] │ │ │ │ @@ -15013,20 +15013,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #88] │ │ │ │ ldr x0, [sp, #88] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #80] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #88] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 14a44 <__isoc23_strtol@plt+0xf0b4> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #60] │ │ │ │ b 1489c <__isoc23_strtol@plt+0xef0c> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ @@ -15109,27 +15109,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 14c54 <__isoc23_strtol@plt+0xf2c4> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le 14ba4 <__isoc23_strtol@plt+0xf214> │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #80] │ │ │ │ ldrsw x1, [sp, #60] │ │ │ │ ldr x0, [sp, #80] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #16] │ │ │ │ @@ -15138,20 +15138,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #88] │ │ │ │ ldr x0, [sp, #88] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #80] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #88] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 14c38 <__isoc23_strtol@plt+0xf2a8> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #60] │ │ │ │ b 14a8c <__isoc23_strtol@plt+0xf0fc> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ @@ -15236,27 +15236,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 14e50 <__isoc23_strtol@plt+0xf4c0> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le 14da0 <__isoc23_strtol@plt+0xf410> │ │ │ │ ldr x2, [sp, #56] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #56] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #96] │ │ │ │ ldrsw x1, [sp, #76] │ │ │ │ ldr x0, [sp, #96] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #24] │ │ │ │ @@ -15265,20 +15265,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #104] │ │ │ │ ldr x0, [sp, #104] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #96] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #104] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 14e34 <__isoc23_strtol@plt+0xf4a4> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #76] │ │ │ │ b 14c84 <__isoc23_strtol@plt+0xf2f4> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ @@ -15359,27 +15359,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 1503c <__isoc23_strtol@plt+0xf6ac> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le 14f8c <__isoc23_strtol@plt+0xf5fc> │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #80] │ │ │ │ ldrsw x1, [sp, #60] │ │ │ │ ldr x0, [sp, #80] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #24] │ │ │ │ @@ -15388,20 +15388,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #88] │ │ │ │ ldr x0, [sp, #88] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #80] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #88] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 15020 <__isoc23_strtol@plt+0xf690> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #60] │ │ │ │ b 14e78 <__isoc23_strtol@plt+0xf4e8> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ @@ -15480,27 +15480,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 15220 <__isoc23_strtol@plt+0xf890> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le 15170 <__isoc23_strtol@plt+0xf7e0> │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #80] │ │ │ │ ldrsw x1, [sp, #60] │ │ │ │ ldr x0, [sp, #80] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #24] │ │ │ │ @@ -15509,20 +15509,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #88] │ │ │ │ ldr x0, [sp, #88] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #80] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #88] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 15204 <__isoc23_strtol@plt+0xf874> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #60] │ │ │ │ b 15064 <__isoc23_strtol@plt+0xf6d4> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ @@ -15605,27 +15605,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 15414 <__isoc23_strtol@plt+0xfa84> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le 15364 <__isoc23_strtol@plt+0xf9d4> │ │ │ │ ldr x2, [sp, #56] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #56] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #96] │ │ │ │ ldrsw x1, [sp, #76] │ │ │ │ ldr x0, [sp, #96] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #24] │ │ │ │ @@ -15634,20 +15634,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #104] │ │ │ │ ldr x0, [sp, #104] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #96] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #104] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 153f8 <__isoc23_strtol@plt+0xfa68> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #76] │ │ │ │ b 15250 <__isoc23_strtol@plt+0xf8c0> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ @@ -15728,27 +15728,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 15600 <__isoc23_strtol@plt+0xfc70> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le 15550 <__isoc23_strtol@plt+0xfbc0> │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #80] │ │ │ │ ldrsw x1, [sp, #60] │ │ │ │ ldr x0, [sp, #80] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #16] │ │ │ │ @@ -15757,20 +15757,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #88] │ │ │ │ ldr x0, [sp, #88] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #80] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #88] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 155e4 <__isoc23_strtol@plt+0xfc54> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #60] │ │ │ │ b 15440 <__isoc23_strtol@plt+0xfab0> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ @@ -15853,27 +15853,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 157f4 <__isoc23_strtol@plt+0xfe64> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le 15744 <__isoc23_strtol@plt+0xfdb4> │ │ │ │ ldr x2, [sp, #56] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #56] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #96] │ │ │ │ ldrsw x1, [sp, #76] │ │ │ │ ldr x0, [sp, #96] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #24] │ │ │ │ @@ -15882,20 +15882,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #104] │ │ │ │ ldr x0, [sp, #104] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #96] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #104] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 157d8 <__isoc23_strtol@plt+0xfe48> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #76] │ │ │ │ b 15630 <__isoc23_strtol@plt+0xfca0> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ @@ -15978,27 +15978,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 159e8 <__isoc23_strtol@plt+0x10058> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le 15938 <__isoc23_strtol@plt+0xffa8> │ │ │ │ ldr x2, [sp, #56] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #56] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #96] │ │ │ │ ldrsw x1, [sp, #76] │ │ │ │ ldr x0, [sp, #96] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #24] │ │ │ │ @@ -16007,20 +16007,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #104] │ │ │ │ ldr x0, [sp, #104] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #96] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #104] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 159cc <__isoc23_strtol@plt+0x1003c> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #76] │ │ │ │ b 15824 <__isoc23_strtol@plt+0xfe94> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ @@ -16105,27 +16105,27 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 15be4 <__isoc23_strtol@plt+0x10254> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le 15b34 <__isoc23_strtol@plt+0x101a4> │ │ │ │ ldr x2, [sp, #56] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x530 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #56] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x568 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x560 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #96] │ │ │ │ ldrsw x1, [sp, #76] │ │ │ │ ldr x0, [sp, #96] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #16] │ │ │ │ @@ -16134,20 +16134,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #104] │ │ │ │ ldr x0, [sp, #104] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #96] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #104] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 15bc8 <__isoc23_strtol@plt+0x10238> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #76] │ │ │ │ b 15a1c <__isoc23_strtol@plt+0x1008c> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ @@ -16728,18 +16728,18 @@ │ │ │ │ mov w1, #0x68 // #104 │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 1657c <__isoc23_strtol@plt+0x10bec> │ │ │ │ ldr w0, [sp, #52] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.le 164f0 <__isoc23_strtol@plt+0x10b60> │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x5a8 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x5a0 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #64] │ │ │ │ ldrsw x1, [sp, #52] │ │ │ │ ldr x0, [sp, #64] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #24] │ │ │ │ @@ -16748,20 +16748,20 @@ │ │ │ │ csel x0, x1, x0, le │ │ │ │ str x0, [sp, #72] │ │ │ │ ldr x0, [sp, #72] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #64] │ │ │ │ sub w0, w1, w0 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x588 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x580 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #72] │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ ldr w0, [sp, #52] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 16560 <__isoc23_strtol@plt+0x10bd0> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #52] │ │ │ │ b 16470 <__isoc23_strtol@plt+0x10ae0> │ │ │ │ ldr w0, [sp, #52] │ │ │ │ @@ -16774,42 +16774,42 @@ │ │ │ │ ldp x29, x30, [sp], #80 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x30 │ │ │ │ stp x29, x30, [sp, #32] │ │ │ │ add x29, sp, #0x20 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #24] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4032] │ │ │ │ ldr x0, [x0] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.eq 16600 <__isoc23_strtol@plt+0x10c70> // b.none │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4032] │ │ │ │ ldr x0, [x0] │ │ │ │ - bl 29094 │ │ │ │ + bl 29088 │ │ │ │ b 165dc <__isoc23_strtol@plt+0x10c4c> │ │ │ │ ldr x0, [sp, #8] │ │ │ │ bl c1b4 <__isoc23_strtol@plt+0x6824> │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4032] │ │ │ │ ldr x0, [x0] │ │ │ │ add x2, sp, #0x10 │ │ │ │ add x1, sp, #0x8 │ │ │ │ - bl 2912c │ │ │ │ + bl 29120 │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 165d4 <__isoc23_strtol@plt+0x10c44> // b.any │ │ │ │ b 16604 <__isoc23_strtol@plt+0x10c74> │ │ │ │ nop │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x2, [sp, #24] │ │ │ │ ldr x1, [x0] │ │ │ │ subs x2, x2, x1 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ b.eq 16624 <__isoc23_strtol@plt+0x10c94> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -16828,16 +16828,16 @@ │ │ │ │ b 1680c <__isoc23_strtol@plt+0x10e7c> │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, #0x7f │ │ │ │ cmp x0, #0x7e │ │ │ │ b.hi 16804 <__isoc23_strtol@plt+0x10e74> // b.pmore │ │ │ │ cmp w0, #0x7e │ │ │ │ b.hi 16804 <__isoc23_strtol@plt+0x10e74> // b.pmore │ │ │ │ - adrp x1, 38000 │ │ │ │ - add x1, x1, #0x5d0 │ │ │ │ + adrp x1, 39000 │ │ │ │ + add x1, x1, #0x5c8 │ │ │ │ ldr w0, [x1, w0, uxtw #2] │ │ │ │ adr x1, 16688 <__isoc23_strtol@plt+0x10cf8> │ │ │ │ add x0, x1, w0, sxtw #2 │ │ │ │ br x0 │ │ │ │ bti j │ │ │ │ bl 5960 │ │ │ │ mov w1, #0xd // #13 │ │ │ │ @@ -16948,60 +16948,60 @@ │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr w0, [x0, #1040] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 16858 <__isoc23_strtol@plt+0x10ec8> // b.any │ │ │ │ ldr w2, [sp, #20] │ │ │ │ ldr x1, [sp, #24] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ - bl 362bc │ │ │ │ + bl 372b4 │ │ │ │ b 16870 <__isoc23_strtol@plt+0x10ee0> │ │ │ │ ldr w3, [sp, #20] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0x7d0 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0x7c8 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ - bl 337a0 │ │ │ │ + bl 34798 │ │ │ │ nop │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x470 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #88] │ │ │ │ str x1, [sp, #80] │ │ │ │ str x2, [sp, #72] │ │ │ │ str x3, [sp, #64] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1128] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ mov x2, #0x68 // #104 │ │ │ │ mov w1, #0x0 // #0 │ │ │ │ ldr x0, [sp, #72] │ │ │ │ bl 5288 │ │ │ │ ldr x0, [sp, #88] │ │ │ │ ldr x0, [x0] │ │ │ │ add x1, sp, #0x68 │ │ │ │ ldr x3, [sp, #64] │ │ │ │ mov x2, #0x400 // #1024 │ │ │ │ - bl 2b8e4 │ │ │ │ + bl 2b8d8 │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 16928 <__isoc23_strtol@plt+0x10f98> // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x7d8 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x7d0 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #88] │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ str w1, [x0, #1032] │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x68 // #104 │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ @@ -17041,47 +17041,47 @@ │ │ │ │ str x7, [sp] │ │ │ │ mov x7, x6 │ │ │ │ mov x6, x5 │ │ │ │ mov x5, x4 │ │ │ │ mov x4, x3 │ │ │ │ mov x3, x2 │ │ │ │ mov x2, x1 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x7f8 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x7f0 │ │ │ │ mov x0, x8 │ │ │ │ bl 5138 │ │ │ │ sxtw x0, w0 │ │ │ │ str x0, [sp, #96] │ │ │ │ ldr x0, [sp, #72] │ │ │ │ mov x1, #0xffffffffffffffff // #-1 │ │ │ │ str x1, [x0] │ │ │ │ ldr x0, [sp, #72] │ │ │ │ str xzr, [x0, #48] │ │ │ │ ldr x0, [sp, #96] │ │ │ │ cmp x0, #0xd │ │ │ │ b.eq 16a34 <__isoc23_strtol@plt+0x110a4> // b.none │ │ │ │ add x0, sp, #0x68 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x830 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x828 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #88] │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ str w1, [x0, #1032] │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x68 // #104 │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 16b00 <__isoc23_strtol@plt+0x11170> │ │ │ │ ldr x0, [sp, #80] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ne 16a4c <__isoc23_strtol@plt+0x110bc> // b.any │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x0, x0, #0x868 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x0, x0, #0x860 │ │ │ │ str x0, [sp, #80] │ │ │ │ ldr x0, [sp, #72] │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #72] │ │ │ │ ldr x2, [x0, #8] │ │ │ │ ldr x0, [sp, #72] │ │ │ │ ldr x3, [x0, #16] │ │ │ │ @@ -17115,21 +17115,21 @@ │ │ │ │ str x6, [sp] │ │ │ │ mov x7, x5 │ │ │ │ mov x6, x4 │ │ │ │ mov x5, x3 │ │ │ │ mov x4, x2 │ │ │ │ mov x3, x1 │ │ │ │ ldr x2, [sp, #80] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x870 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x868 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1128] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 16b24 <__isoc23_strtol@plt+0x11194> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -17142,29 +17142,29 @@ │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x440 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1080] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ mov x2, #0x38 // #56 │ │ │ │ mov w1, #0x0 // #0 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ bl 5288 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x0, [x0] │ │ │ │ add x1, sp, #0x38 │ │ │ │ ldr x3, [sp, #24] │ │ │ │ mov x2, #0x400 // #1024 │ │ │ │ - bl 2b8e4 │ │ │ │ + bl 2b8d8 │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 16bbc <__isoc23_strtol@plt+0x1122c> // b.any │ │ │ │ ldr x0, [sp, #40] │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ str w1, [x0, #1032] │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x68 // #104 │ │ │ │ @@ -17188,16 +17188,16 @@ │ │ │ │ str x0, [sp] │ │ │ │ mov x7, x6 │ │ │ │ mov x6, x5 │ │ │ │ mov x5, x4 │ │ │ │ mov x4, x3 │ │ │ │ mov x3, x2 │ │ │ │ mov x2, x1 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x920 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x918 │ │ │ │ mov x0, x8 │ │ │ │ bl 5138 │ │ │ │ sxtw x0, w0 │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ cmp x0, #0x7 │ │ │ │ b.eq 16c54 <__isoc23_strtol@plt+0x112c4> // b.none │ │ │ │ @@ -17207,15 +17207,15 @@ │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x68 // #104 │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 16c58 <__isoc23_strtol@plt+0x112c8> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1080] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 16c7c <__isoc23_strtol@plt+0x112ec> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -17228,40 +17228,40 @@ │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ str x19, [sp, #16] │ │ │ │ sub sp, sp, #0x430 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #8] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1064] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr x0, [x0] │ │ │ │ add x1, sp, #0x28 │ │ │ │ ldr x3, [sp] │ │ │ │ mov x2, #0x400 // #1024 │ │ │ │ - bl 2b8e4 │ │ │ │ + bl 2b8d8 │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 16d04 <__isoc23_strtol@plt+0x11374> // b.any │ │ │ │ ldr x0, [sp, #8] │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ str w1, [x0, #1032] │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x68 // #104 │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 16db4 <__isoc23_strtol@plt+0x11424> │ │ │ │ add x0, sp, #0x18 │ │ │ │ add x3, sp, #0x28 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x940 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x938 │ │ │ │ mov x0, x3 │ │ │ │ bl 5138 │ │ │ │ sxtw x0, w0 │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ cmp x0, #0x1 │ │ │ │ b.eq 16d54 <__isoc23_strtol@plt+0x113c4> // b.none │ │ │ │ @@ -17277,32 +17277,32 @@ │ │ │ │ bl 16634 <__isoc23_strtol@plt+0x10ca4> │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.lt 16d88 <__isoc23_strtol@plt+0x113f8> // b.tstop │ │ │ │ ldr x0, [sp, #24] │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x948 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x940 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ b 16db0 <__isoc23_strtol@plt+0x11420> │ │ │ │ ldr x19, [sp, #24] │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ mov x2, x19 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x950 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x948 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #24] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1064] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 16dd8 <__isoc23_strtol@plt+0x11448> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -17319,32 +17319,32 @@ │ │ │ │ mov x13, #0x1090 // #4240 │ │ │ │ sub sp, sp, x13 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #56] │ │ │ │ str x1, [sp, #48] │ │ │ │ str x2, [sp, #40] │ │ │ │ mov x19, x3 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #4232] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x48 │ │ │ │ - bl 23c10 <__isoc23_strtol@plt+0x1e280> │ │ │ │ + bl 23c04 <__isoc23_strtol@plt+0x1e274> │ │ │ │ add x0, sp, #0x48 │ │ │ │ mov x1, #0x400 // #1024 │ │ │ │ - bl 23d24 <__isoc23_strtol@plt+0x1e394> │ │ │ │ + bl 23d18 <__isoc23_strtol@plt+0x1e388> │ │ │ │ add x1, sp, #0x1, lsl #12 │ │ │ │ add x1, x1, #0x80 │ │ │ │ add x0, sp, #0x48 │ │ │ │ mov x2, #0x400 // #1024 │ │ │ │ - bl 23c98 <__isoc23_strtol@plt+0x1e308> │ │ │ │ + bl 23c8c <__isoc23_strtol@plt+0x1e2fc> │ │ │ │ add x0, sp, #0x48 │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ - bl 23d4c <__isoc23_strtol@plt+0x1e3bc> │ │ │ │ + bl 23d40 <__isoc23_strtol@plt+0x1e3b0> │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr w0, [x0, #1032] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.eq 16e88 <__isoc23_strtol@plt+0x114f8> // b.none │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x68 // #104 │ │ │ │ str w1, [x0] │ │ │ │ @@ -17356,54 +17356,54 @@ │ │ │ │ ldr q31, [x1, #16] │ │ │ │ str q30, [x0] │ │ │ │ str q31, [x0, #16] │ │ │ │ mov x1, sp │ │ │ │ add x0, sp, #0x48 │ │ │ │ mov x2, x1 │ │ │ │ ldr x1, [sp, #40] │ │ │ │ - bl 24110 <__isoc23_strtol@plt+0x1e780> │ │ │ │ + bl 24104 <__isoc23_strtol@plt+0x1e774> │ │ │ │ ldr x0, [sp, #56] │ │ │ │ add x19, x0, #0x8 │ │ │ │ add x0, sp, #0x48 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ - bl 24510 <__isoc23_strtol@plt+0x1eb80> │ │ │ │ + bl 24504 <__isoc23_strtol@plt+0x1eb74> │ │ │ │ mov x3, x0 │ │ │ │ mov x2, x19 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x960 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x958 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x19, [x0] │ │ │ │ add x0, sp, #0x48 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ - bl 24510 <__isoc23_strtol@plt+0x1eb80> │ │ │ │ + bl 24504 <__isoc23_strtol@plt+0x1eb74> │ │ │ │ mov x20, x0 │ │ │ │ add x0, sp, #0x48 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ - bl 24510 <__isoc23_strtol@plt+0x1eb80> │ │ │ │ + bl 24504 <__isoc23_strtol@plt+0x1eb74> │ │ │ │ bl 5018 │ │ │ │ ldr x3, [sp, #48] │ │ │ │ mov x2, x0 │ │ │ │ mov x1, x20 │ │ │ │ mov x0, x19 │ │ │ │ - bl 2bb34 │ │ │ │ + bl 2bb28 │ │ │ │ str x0, [sp, #64] │ │ │ │ ldr x0, [sp, #64] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ge 16f44 <__isoc23_strtol@plt+0x115b4> // b.tcont │ │ │ │ ldr x0, [sp, #56] │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ str w1, [x0, #1032] │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x68 // #104 │ │ │ │ str w1, [x0] │ │ │ │ ldr x0, [sp, #64] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #4232] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 16f6c <__isoc23_strtol@plt+0x115dc> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -17430,15 +17430,15 @@ │ │ │ │ str q1, [sp, #144] │ │ │ │ str q2, [sp, #160] │ │ │ │ str q3, [sp, #176] │ │ │ │ str q4, [sp, #192] │ │ │ │ str q5, [sp, #208] │ │ │ │ str q6, [sp, #224] │ │ │ │ str q7, [sp, #240] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #104] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x130 │ │ │ │ str x0, [sp, #72] │ │ │ │ add x0, sp, #0x130 │ │ │ │ @@ -17460,15 +17460,15 @@ │ │ │ │ ldr x2, [sp, #40] │ │ │ │ ldr x1, [sp, #48] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ bl 16df0 <__isoc23_strtol@plt+0x11460> │ │ │ │ str x0, [sp, #64] │ │ │ │ ldr x0, [sp, #64] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #104] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 17070 <__isoc23_strtol@plt+0x116e0> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -17493,15 +17493,15 @@ │ │ │ │ str q1, [sp, #144] │ │ │ │ str q2, [sp, #160] │ │ │ │ str q3, [sp, #176] │ │ │ │ str q4, [sp, #192] │ │ │ │ str q5, [sp, #208] │ │ │ │ str q6, [sp, #224] │ │ │ │ str q7, [sp, #240] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #104] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x130 │ │ │ │ str x0, [sp, #72] │ │ │ │ add x0, sp, #0x130 │ │ │ │ @@ -17530,15 +17530,15 @@ │ │ │ │ b.lt 17160 <__isoc23_strtol@plt+0x117d0> // b.tstop │ │ │ │ ldr x1, [sp, #48] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ bl 16c90 <__isoc23_strtol@plt+0x11300> │ │ │ │ b 17164 <__isoc23_strtol@plt+0x117d4> │ │ │ │ ldr x0, [sp, #64] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #104] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 17188 <__isoc23_strtol@plt+0x117f8> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -17549,56 +17549,56 @@ │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0xc40 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #3128] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x968 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x0, x0, #0x970 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x960 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x0, x0, #0x968 │ │ │ │ bl 5ae0 <__isoc23_strtol@plt+0x150> │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ne 17204 <__isoc23_strtol@plt+0x11874> // b.any │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x968 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x0, x0, #0x980 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x960 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x0, x0, #0x978 │ │ │ │ bl 5ae0 <__isoc23_strtol@plt+0x150> │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ne 17228 <__isoc23_strtol@plt+0x11898> // b.any │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x968 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x0, x0, #0x990 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x960 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x0, x0, #0x988 │ │ │ │ bl 5ae0 <__isoc23_strtol@plt+0x150> │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ne 1723c <__isoc23_strtol@plt+0x118ac> // b.any │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ b 1733c <__isoc23_strtol@plt+0x119ac> │ │ │ │ add x2, sp, #0x838 │ │ │ │ add x1, sp, #0x18 │ │ │ │ add x0, sp, #0x38 │ │ │ │ mov x4, x2 │ │ │ │ mov x3, x1 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x9a0 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x998 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 51c8 │ │ │ │ str w0, [sp, #28] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 51e0 │ │ │ │ ldr w0, [sp, #28] │ │ │ │ cmp w0, #0x3 │ │ │ │ @@ -17609,19 +17609,19 @@ │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ b 1733c <__isoc23_strtol@plt+0x119ac> │ │ │ │ ldr w1, [sp, #24] │ │ │ │ add x0, sp, #0x38 │ │ │ │ add x5, sp, #0x438 │ │ │ │ mov w4, w1 │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0x9b0 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0x9a8 │ │ │ │ mov x1, #0x400 // #1024 │ │ │ │ mov x0, x5 │ │ │ │ - bl 35ac0 │ │ │ │ + bl 36ab8 │ │ │ │ add x0, sp, #0x438 │ │ │ │ ldr x2, [sp, #8] │ │ │ │ mov w1, #0x0 // #0 │ │ │ │ bl 17374 <__isoc23_strtol@plt+0x119e4> │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ cmp x0, #0x0 │ │ │ │ @@ -17648,15 +17648,15 @@ │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ b 1733c <__isoc23_strtol@plt+0x119ac> │ │ │ │ ldr x0, [sp, #48] │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ str w1, [x0, #1040] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #3128] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 17360 <__isoc23_strtol@plt+0x119d0> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -17668,15 +17668,15 @@ │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x190 │ │ │ │ stp x29, x30, [sp, #384] │ │ │ │ add x29, sp, #0x180 │ │ │ │ str x0, [sp, #24] │ │ │ │ str w1, [sp, #20] │ │ │ │ str x2, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #376] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x1, sp, #0x20 │ │ │ │ add x0, sp, #0x78 │ │ │ │ mov w3, #0x2386 // #9094 │ │ │ │ @@ -17689,15 +17689,15 @@ │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x16 // #22 │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ b 1753c <__isoc23_strtol@plt+0x11bac> │ │ │ │ add x1, sp, #0x48 │ │ │ │ add x0, sp, #0x78 │ │ │ │ - bl 25fd0 <__isoc23_strtol@plt+0x20640> │ │ │ │ + bl 25fc4 <__isoc23_strtol@plt+0x20634> │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 17404 <__isoc23_strtol@plt+0x11a74> // b.any │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x2 // #2 │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ b 1753c <__isoc23_strtol@plt+0x11bac> │ │ │ │ @@ -17706,15 +17706,15 @@ │ │ │ │ str x0, [sp, #64] │ │ │ │ ldr x0, [sp, #64] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.eq 17538 <__isoc23_strtol@plt+0x11ba8> // b.none │ │ │ │ ldr w1, [sp, #32] │ │ │ │ add x0, sp, #0x48 │ │ │ │ ldr x2, [sp, #8] │ │ │ │ - bl 2af00 │ │ │ │ + bl 2aef4 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #64] │ │ │ │ str x1, [x0] │ │ │ │ ldr x0, [sp, #64] │ │ │ │ str wzr, [x0, #1032] │ │ │ │ adrp x0, 63000 │ │ │ │ add x0, x0, #0x210 │ │ │ │ @@ -17734,15 +17734,15 @@ │ │ │ │ ldr x0, [sp, #64] │ │ │ │ ldr x0, [x0] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.eq 17518 <__isoc23_strtol@plt+0x11b88> // b.none │ │ │ │ ldr x0, [sp, #64] │ │ │ │ ldr x0, [x0] │ │ │ │ mov w1, #0x0 // #0 │ │ │ │ - bl 2ca58 │ │ │ │ + bl 2ca4c │ │ │ │ ldr w0, [sp, #20] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.eq 17510 <__isoc23_strtol@plt+0x11b80> // b.none │ │ │ │ ldr x0, [sp, #64] │ │ │ │ ldr x0, [x0] │ │ │ │ add x2, sp, #0x38 │ │ │ │ add x1, sp, #0x30 │ │ │ │ @@ -17776,15 +17776,15 @@ │ │ │ │ ldr x0, [sp, #64] │ │ │ │ bl 5258 │ │ │ │ bl 5960 │ │ │ │ ldr w1, [sp, #36] │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #376] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 17560 <__isoc23_strtol@plt+0x11bd0> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -17795,15 +17795,15 @@ │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0] │ │ │ │ - bl 2bf00 │ │ │ │ + bl 2bef4 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5258 │ │ │ │ nop │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ bti c │ │ │ │ @@ -17817,16 +17817,16 @@ │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ ldr x3, [sp, #32] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0x9b8 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0x9b0 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ @@ -17834,16 +17834,16 @@ │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ str x3, [sp, #16] │ │ │ │ ldr x4, [sp, #24] │ │ │ │ ldr x3, [sp, #32] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0x9c8 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0x9c0 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ @@ -17852,29 +17852,29 @@ │ │ │ │ sub sp, sp, #0x8b0 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ str x3, [sp, #16] │ │ │ │ str x4, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #2216] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x4a8 │ │ │ │ mov w3, #0x400 // #1024 │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 16818 <__isoc23_strtol@plt+0x10e88> │ │ │ │ add x0, sp, #0x4a8 │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0x9d8 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0x9d0 │ │ │ │ ldr x1, [sp, #8] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ str w0, [sp, #60] │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ge 1771c <__isoc23_strtol@plt+0x11d8c> // b.tcont │ │ │ │ @@ -17900,28 +17900,28 @@ │ │ │ │ ldr x2, [sp, #16] │ │ │ │ blr x3 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x0, [x0] │ │ │ │ add x1, sp, #0xa8 │ │ │ │ ldr x3, [sp, #8] │ │ │ │ mov x2, #0x400 // #1024 │ │ │ │ - bl 2b8e4 │ │ │ │ + bl 2b8d8 │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 176d0 <__isoc23_strtol@plt+0x11d40> // b.any │ │ │ │ b 17744 <__isoc23_strtol@plt+0x11db4> │ │ │ │ nop │ │ │ │ ldr x0, [sp, #40] │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ str w1, [x0, #1032] │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x68 // #104 │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #2216] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 17784 <__isoc23_strtol@plt+0x11df4> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -17966,34 +17966,34 @@ │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x430 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1064] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov w3, #0x400 // #1024 │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 16818 <__isoc23_strtol@plt+0x10e88> │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0x9e8 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0x9e0 │ │ │ │ ldr x1, [sp, #8] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1064] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 178a4 <__isoc23_strtol@plt+0x11f14> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -18010,15 +18010,15 @@ │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x4, [x0] │ │ │ │ ldr x3, [sp, #16] │ │ │ │ mov x2, #0x400 // #1024 │ │ │ │ adrp x0, 63000 │ │ │ │ add x1, x0, #0x218 │ │ │ │ mov x0, x4 │ │ │ │ - bl 2b8e4 │ │ │ │ + bl 2b8d8 │ │ │ │ cmp w0, #0x0 │ │ │ │ b.eq 1791c <__isoc23_strtol@plt+0x11f8c> // b.none │ │ │ │ adrp x0, 63000 │ │ │ │ add x0, x0, #0x218 │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.eq 17914 <__isoc23_strtol@plt+0x11f84> // b.none │ │ │ │ @@ -18073,34 +18073,34 @@ │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x430 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1064] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov w3, #0x400 // #1024 │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 16818 <__isoc23_strtol@plt+0x10e88> │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0x9f8 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0x9f0 │ │ │ │ ldr x1, [sp, #8] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1064] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 17a50 <__isoc23_strtol@plt+0x120c0> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -18117,15 +18117,15 @@ │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x4, [x0] │ │ │ │ ldr x3, [sp, #16] │ │ │ │ mov x2, #0x400 // #1024 │ │ │ │ adrp x0, 63000 │ │ │ │ add x1, x0, #0x618 │ │ │ │ mov x0, x4 │ │ │ │ - bl 2b8e4 │ │ │ │ + bl 2b8d8 │ │ │ │ cmp w0, #0x0 │ │ │ │ b.eq 17ac8 <__isoc23_strtol@plt+0x12138> // b.none │ │ │ │ adrp x0, 63000 │ │ │ │ add x0, x0, #0x618 │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.eq 17ac0 <__isoc23_strtol@plt+0x12130> // b.none │ │ │ │ @@ -18149,15 +18149,15 @@ │ │ │ │ mov x29, sp │ │ │ │ str x19, [sp, #16] │ │ │ │ mov x13, #0x3100 // #12544 │ │ │ │ sub sp, sp, x13 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #8] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #12536] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ str xzr, [sp, #40] │ │ │ │ str xzr, [sp, #56] │ │ │ │ str xzr, [sp, #64] │ │ │ │ @@ -18177,109 +18177,109 @@ │ │ │ │ ldr x0, [sp, #8] │ │ │ │ bl 53c0 │ │ │ │ cmn w0, #0x1 │ │ │ │ b.ne 17b80 <__isoc23_strtol@plt+0x121f0> // b.any │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ b 17cf8 <__isoc23_strtol@plt+0x12368> │ │ │ │ add x0, sp, #0x50 │ │ │ │ - bl 23c10 <__isoc23_strtol@plt+0x1e280> │ │ │ │ + bl 23c04 <__isoc23_strtol@plt+0x1e274> │ │ │ │ add x0, sp, #0x50 │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ - bl 23d4c <__isoc23_strtol@plt+0x1e3bc> │ │ │ │ + bl 23d40 <__isoc23_strtol@plt+0x1e3b0> │ │ │ │ add x0, sp, #0x1, lsl #12 │ │ │ │ add x0, x0, #0x88 │ │ │ │ - bl 23c10 <__isoc23_strtol@plt+0x1e280> │ │ │ │ + bl 23c04 <__isoc23_strtol@plt+0x1e274> │ │ │ │ add x0, sp, #0x1, lsl #12 │ │ │ │ add x0, x0, #0x88 │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ - bl 23d4c <__isoc23_strtol@plt+0x1e3bc> │ │ │ │ + bl 23d40 <__isoc23_strtol@plt+0x1e3b0> │ │ │ │ add x0, sp, #0x2, lsl #12 │ │ │ │ add x0, x0, #0xc0 │ │ │ │ - bl 23c10 <__isoc23_strtol@plt+0x1e280> │ │ │ │ + bl 23c04 <__isoc23_strtol@plt+0x1e274> │ │ │ │ add x0, sp, #0x2, lsl #12 │ │ │ │ add x0, x0, #0xc0 │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ - bl 23d4c <__isoc23_strtol@plt+0x1e3bc> │ │ │ │ + bl 23d40 <__isoc23_strtol@plt+0x1e3b0> │ │ │ │ add x3, sp, #0x2, lsl #12 │ │ │ │ add x3, x3, #0xc0 │ │ │ │ ldr x2, [sp, #8] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0xa08 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0xa00 │ │ │ │ mov x0, x3 │ │ │ │ - bl 24368 <__isoc23_strtol@plt+0x1e9d8> │ │ │ │ + bl 2435c <__isoc23_strtol@plt+0x1e9cc> │ │ │ │ add x0, sp, #0x2, lsl #12 │ │ │ │ add x0, x0, #0xc0 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ - bl 24510 <__isoc23_strtol@plt+0x1eb80> │ │ │ │ + bl 24504 <__isoc23_strtol@plt+0x1eb74> │ │ │ │ str x0, [sp, #56] │ │ │ │ add x3, sp, #0x1c │ │ │ │ add x2, sp, #0x1, lsl #12 │ │ │ │ add x2, x2, #0x88 │ │ │ │ add x1, sp, #0x50 │ │ │ │ add x0, sp, #0x38 │ │ │ │ mov x6, x3 │ │ │ │ mov x5, x2 │ │ │ │ mov x4, x1 │ │ │ │ mov x3, #0x0 // #0 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x0, x0, #0x158 │ │ │ │ - bl 327ac │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x0, x0, #0x150 │ │ │ │ + bl 337a4 │ │ │ │ sxtw x0, w0 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ne 17cd4 <__isoc23_strtol@plt+0x12344> // b.any │ │ │ │ ldr w19, [sp, #28] │ │ │ │ add x0, sp, #0x1, lsl #12 │ │ │ │ add x0, x0, #0x88 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ - bl 24510 <__isoc23_strtol@plt+0x1eb80> │ │ │ │ + bl 24504 <__isoc23_strtol@plt+0x1eb74> │ │ │ │ mov x3, x0 │ │ │ │ mov w2, w19 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0xa20 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0xa18 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr w0, [sp, #28] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 17cb0 <__isoc23_strtol@plt+0x12320> // b.any │ │ │ │ add x0, sp, #0x50 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ - bl 24510 <__isoc23_strtol@plt+0x1eb80> │ │ │ │ + bl 24504 <__isoc23_strtol@plt+0x1eb74> │ │ │ │ bl 1f96c <__isoc23_strtol@plt+0x19fdc> │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x3, [sp, #48] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xa48 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xa40 │ │ │ │ mov x1, #0x400 // #1024 │ │ │ │ ldr x0, [sp] │ │ │ │ - bl 35ac0 │ │ │ │ + bl 36ab8 │ │ │ │ b 17cd4 <__isoc23_strtol@plt+0x12344> │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0xa58 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0xa50 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x26 // #38 │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ str x0, [sp, #40] │ │ │ │ add x0, sp, #0x50 │ │ │ │ - bl 23d74 <__isoc23_strtol@plt+0x1e3e4> │ │ │ │ + bl 23d68 <__isoc23_strtol@plt+0x1e3d8> │ │ │ │ add x0, sp, #0x1, lsl #12 │ │ │ │ add x0, x0, #0x88 │ │ │ │ - bl 23d74 <__isoc23_strtol@plt+0x1e3e4> │ │ │ │ + bl 23d68 <__isoc23_strtol@plt+0x1e3d8> │ │ │ │ add x0, sp, #0x2, lsl #12 │ │ │ │ add x0, x0, #0xc0 │ │ │ │ - bl 23d74 <__isoc23_strtol@plt+0x1e3e4> │ │ │ │ + bl 23d68 <__isoc23_strtol@plt+0x1e3d8> │ │ │ │ ldr x0, [sp, #40] │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #12536] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 17d1c <__isoc23_strtol@plt+0x1238c> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -18314,27 +18314,27 @@ │ │ │ │ sub sp, sp, x13 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ str x3, [sp, #16] │ │ │ │ str x4, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #15688] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ str xzr, [sp, #72] │ │ │ │ str xzr, [sp, #144] │ │ │ │ str xzr, [sp, #152] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ne 17de0 <__isoc23_strtol@plt+0x12450> // b.any │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x0, x0, #0xa90 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x0, x0, #0xa88 │ │ │ │ str x0, [sp, #24] │ │ │ │ mov w1, #0x4 // #4 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ bl 53c0 │ │ │ │ cmn w0, #0x1 │ │ │ │ b.ne 17dfc <__isoc23_strtol@plt+0x1246c> // b.any │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ @@ -18345,118 +18345,118 @@ │ │ │ │ ldr x0, [sp, #32] │ │ │ │ bl 17af0 <__isoc23_strtol@plt+0x12160> │ │ │ │ cmn w0, #0x1 │ │ │ │ b.ne 17e20 <__isoc23_strtol@plt+0x12490> // b.any │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 1812c <__isoc23_strtol@plt+0x1279c> │ │ │ │ add x0, sp, #0xa0 │ │ │ │ - bl 23c10 <__isoc23_strtol@plt+0x1e280> │ │ │ │ + bl 23c04 <__isoc23_strtol@plt+0x1e274> │ │ │ │ add x0, sp, #0xa0 │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ - bl 23d4c <__isoc23_strtol@plt+0x1e3bc> │ │ │ │ + bl 23d40 <__isoc23_strtol@plt+0x1e3b0> │ │ │ │ add x0, sp, #0x1, lsl #12 │ │ │ │ add x0, x0, #0xd8 │ │ │ │ - bl 23c10 <__isoc23_strtol@plt+0x1e280> │ │ │ │ + bl 23c04 <__isoc23_strtol@plt+0x1e274> │ │ │ │ add x0, sp, #0x1, lsl #12 │ │ │ │ add x0, x0, #0xd8 │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ - bl 23d4c <__isoc23_strtol@plt+0x1e3bc> │ │ │ │ + bl 23d40 <__isoc23_strtol@plt+0x1e3b0> │ │ │ │ add x0, sp, #0x2, lsl #12 │ │ │ │ add x0, x0, #0x110 │ │ │ │ - bl 23c10 <__isoc23_strtol@plt+0x1e280> │ │ │ │ + bl 23c04 <__isoc23_strtol@plt+0x1e274> │ │ │ │ add x0, sp, #0x2, lsl #12 │ │ │ │ add x0, x0, #0x110 │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ - bl 23d4c <__isoc23_strtol@plt+0x1e3bc> │ │ │ │ + bl 23d40 <__isoc23_strtol@plt+0x1e3b0> │ │ │ │ add x3, sp, #0x2, lsl #12 │ │ │ │ add x3, x3, #0x110 │ │ │ │ ldr x2, [sp, #32] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0xa08 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0xa00 │ │ │ │ mov x0, x3 │ │ │ │ - bl 24368 <__isoc23_strtol@plt+0x1e9d8> │ │ │ │ + bl 2435c <__isoc23_strtol@plt+0x1e9cc> │ │ │ │ add x0, sp, #0x2, lsl #12 │ │ │ │ add x0, x0, #0x110 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ - bl 24510 <__isoc23_strtol@plt+0x1eb80> │ │ │ │ + bl 24504 <__isoc23_strtol@plt+0x1eb74> │ │ │ │ str x0, [sp, #144] │ │ │ │ add x3, sp, #0x3c │ │ │ │ add x2, sp, #0x1, lsl #12 │ │ │ │ add x2, x2, #0xd8 │ │ │ │ add x1, sp, #0xa0 │ │ │ │ add x0, sp, #0x90 │ │ │ │ mov x6, x3 │ │ │ │ mov x5, x2 │ │ │ │ mov x4, x1 │ │ │ │ mov x3, #0x0 // #0 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x0, x0, #0x248 │ │ │ │ - bl 327ac │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x0, x0, #0x240 │ │ │ │ + bl 337a4 │ │ │ │ sxtw x0, w0 │ │ │ │ str x0, [sp, #72] │ │ │ │ ldr x0, [sp, #72] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ne 180fc <__isoc23_strtol@plt+0x1276c> // b.any │ │ │ │ ldr w19, [sp, #60] │ │ │ │ add x0, sp, #0x1, lsl #12 │ │ │ │ add x0, x0, #0xd8 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ - bl 24510 <__isoc23_strtol@plt+0x1eb80> │ │ │ │ + bl 24504 <__isoc23_strtol@plt+0x1eb74> │ │ │ │ mov x3, x0 │ │ │ │ mov w2, w19 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0xa20 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0xa18 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.eq 17f48 <__isoc23_strtol@plt+0x125b8> // b.none │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0xa58 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0xa50 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x26 // #38 │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ str x0, [sp, #72] │ │ │ │ b 18108 <__isoc23_strtol@plt+0x12778> │ │ │ │ ldr x19, [sp, #16] │ │ │ │ add x0, sp, #0xa0 │ │ │ │ - bl 2455c <__isoc23_strtol@plt+0x1ebcc> │ │ │ │ + bl 24550 <__isoc23_strtol@plt+0x1ebc0> │ │ │ │ mov x5, x0 │ │ │ │ mov x4, x19 │ │ │ │ ldr x3, [sp, #24] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xa98 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xa90 │ │ │ │ ldr x1, [sp, #8] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 16f88 <__isoc23_strtol@plt+0x115f8> │ │ │ │ str x0, [sp, #72] │ │ │ │ ldr x0, [sp, #72] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.lt 18104 <__isoc23_strtol@plt+0x12774> // b.tstop │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x19, [x0] │ │ │ │ add x0, sp, #0xa0 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ - bl 24510 <__isoc23_strtol@plt+0x1eb80> │ │ │ │ + bl 24504 <__isoc23_strtol@plt+0x1eb74> │ │ │ │ mov x20, x0 │ │ │ │ add x0, sp, #0xa0 │ │ │ │ - bl 2455c <__isoc23_strtol@plt+0x1ebcc> │ │ │ │ + bl 24550 <__isoc23_strtol@plt+0x1ebc0> │ │ │ │ ldr x3, [sp, #8] │ │ │ │ mov x2, x0 │ │ │ │ mov x1, x20 │ │ │ │ mov x0, x19 │ │ │ │ - bl 2b9ec │ │ │ │ + bl 2b9e0 │ │ │ │ str x0, [sp, #72] │ │ │ │ add x0, sp, #0xa0 │ │ │ │ - bl 2455c <__isoc23_strtol@plt+0x1ebcc> │ │ │ │ + bl 24550 <__isoc23_strtol@plt+0x1ebc0> │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #72] │ │ │ │ cmp x1, x0 │ │ │ │ b.eq 17ff8 <__isoc23_strtol@plt+0x12668> // b.none │ │ │ │ ldr x0, [sp, #40] │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ str w1, [x0, #1032] │ │ │ │ @@ -18478,37 +18478,37 @@ │ │ │ │ add x1, sp, #0x58 │ │ │ │ add x0, sp, #0x40 │ │ │ │ bl 57c8 │ │ │ │ add x0, sp, #0x58 │ │ │ │ add x4, sp, #0x3, lsl #12 │ │ │ │ add x4, x4, #0x548 │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xab8 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xab0 │ │ │ │ mov w1, #0x400 // #1024 │ │ │ │ mov x0, x4 │ │ │ │ bl 17d38 <__isoc23_strtol@plt+0x123a8> │ │ │ │ ldr x1, [sp, #64] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ add x0, x1, x0 │ │ │ │ str x0, [sp, #64] │ │ │ │ add x1, sp, #0x58 │ │ │ │ add x0, sp, #0x40 │ │ │ │ bl 57c8 │ │ │ │ add x0, sp, #0x58 │ │ │ │ add x4, sp, #0x3, lsl #12 │ │ │ │ add x4, x4, #0x948 │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xab8 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xab0 │ │ │ │ mov w1, #0x400 // #1024 │ │ │ │ mov x0, x4 │ │ │ │ bl 17d38 <__isoc23_strtol@plt+0x123a8> │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0xac0 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0xab8 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ bl 5ae0 <__isoc23_strtol@plt+0x150> │ │ │ │ str x0, [sp, #80] │ │ │ │ ldr x0, [sp, #80] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ne 180b8 <__isoc23_strtol@plt+0x12728> // b.any │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ @@ -18520,35 +18520,35 @@ │ │ │ │ add x2, x2, #0x948 │ │ │ │ add x0, sp, #0x3, lsl #12 │ │ │ │ add x0, x0, #0x548 │ │ │ │ mov x5, x2 │ │ │ │ ldr x4, [sp, #24] │ │ │ │ mov x3, x1 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0xac8 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0xac0 │ │ │ │ ldr x0, [sp, #80] │ │ │ │ bl 5030 │ │ │ │ ldr x0, [sp, #80] │ │ │ │ bl 51e0 │ │ │ │ b 18108 <__isoc23_strtol@plt+0x12778> │ │ │ │ nop │ │ │ │ b 18108 <__isoc23_strtol@plt+0x12778> │ │ │ │ nop │ │ │ │ add x0, sp, #0xa0 │ │ │ │ - bl 23d74 <__isoc23_strtol@plt+0x1e3e4> │ │ │ │ + bl 23d68 <__isoc23_strtol@plt+0x1e3d8> │ │ │ │ add x0, sp, #0x1, lsl #12 │ │ │ │ add x0, x0, #0xd8 │ │ │ │ - bl 23d74 <__isoc23_strtol@plt+0x1e3e4> │ │ │ │ + bl 23d68 <__isoc23_strtol@plt+0x1e3d8> │ │ │ │ add x0, sp, #0x2, lsl #12 │ │ │ │ add x0, x0, #0x110 │ │ │ │ - bl 23d74 <__isoc23_strtol@plt+0x1e3e4> │ │ │ │ + bl 23d68 <__isoc23_strtol@plt+0x1e3d8> │ │ │ │ ldr x0, [sp, #72] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #15688] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 18150 <__isoc23_strtol@plt+0x127c0> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -18566,67 +18566,67 @@ │ │ │ │ mov x13, #0x3100 // #12544 │ │ │ │ sub sp, sp, x13 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str w2, [sp, #12] │ │ │ │ str x3, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #12536] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ str xzr, [sp, #48] │ │ │ │ str xzr, [sp, #56] │ │ │ │ str xzr, [sp, #64] │ │ │ │ str xzr, [sp, #72] │ │ │ │ add x0, sp, #0x50 │ │ │ │ - bl 23c10 <__isoc23_strtol@plt+0x1e280> │ │ │ │ + bl 23c04 <__isoc23_strtol@plt+0x1e274> │ │ │ │ add x0, sp, #0x50 │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ - bl 23d4c <__isoc23_strtol@plt+0x1e3bc> │ │ │ │ + bl 23d40 <__isoc23_strtol@plt+0x1e3b0> │ │ │ │ add x0, sp, #0x1, lsl #12 │ │ │ │ add x0, x0, #0x88 │ │ │ │ - bl 23c10 <__isoc23_strtol@plt+0x1e280> │ │ │ │ + bl 23c04 <__isoc23_strtol@plt+0x1e274> │ │ │ │ add x0, sp, #0x1, lsl #12 │ │ │ │ add x0, x0, #0x88 │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ - bl 23d4c <__isoc23_strtol@plt+0x1e3bc> │ │ │ │ + bl 23d40 <__isoc23_strtol@plt+0x1e3b0> │ │ │ │ add x0, sp, #0x2, lsl #12 │ │ │ │ add x0, x0, #0xc0 │ │ │ │ - bl 23c10 <__isoc23_strtol@plt+0x1e280> │ │ │ │ + bl 23c04 <__isoc23_strtol@plt+0x1e274> │ │ │ │ add x0, sp, #0x2, lsl #12 │ │ │ │ add x0, x0, #0xc0 │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ - bl 23d4c <__isoc23_strtol@plt+0x1e3bc> │ │ │ │ + bl 23d40 <__isoc23_strtol@plt+0x1e3b0> │ │ │ │ add x3, sp, #0x2, lsl #12 │ │ │ │ add x3, x3, #0xc0 │ │ │ │ ldr w2, [sp, #12] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0xb08 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0xb00 │ │ │ │ mov x0, x3 │ │ │ │ - bl 24368 <__isoc23_strtol@plt+0x1e9d8> │ │ │ │ + bl 2435c <__isoc23_strtol@plt+0x1e9cc> │ │ │ │ add x3, sp, #0x2, lsl #12 │ │ │ │ add x3, x3, #0xc0 │ │ │ │ mov x2, #0x1 // #1 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0xb20 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0xb18 │ │ │ │ mov x0, x3 │ │ │ │ - bl 24460 <__isoc23_strtol@plt+0x1ead0> │ │ │ │ + bl 24454 <__isoc23_strtol@plt+0x1eac4> │ │ │ │ add x3, sp, #0x2, lsl #12 │ │ │ │ add x3, x3, #0xc0 │ │ │ │ ldr x2, [sp, #16] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0xa08 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0xa00 │ │ │ │ mov x0, x3 │ │ │ │ - bl 24368 <__isoc23_strtol@plt+0x1e9d8> │ │ │ │ + bl 2435c <__isoc23_strtol@plt+0x1e9cc> │ │ │ │ add x0, sp, #0x2, lsl #12 │ │ │ │ add x0, x0, #0xc0 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ - bl 24510 <__isoc23_strtol@plt+0x1eb80> │ │ │ │ + bl 24504 <__isoc23_strtol@plt+0x1eb74> │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x19, [sp, #56] │ │ │ │ mov x0, x19 │ │ │ │ bl 5018 │ │ │ │ add x0, x19, x0 │ │ │ │ add x0, x0, #0x1 │ │ │ │ str x0, [sp, #64] │ │ │ │ @@ -18637,66 +18637,66 @@ │ │ │ │ add x0, sp, #0x38 │ │ │ │ mov x6, x3 │ │ │ │ mov x5, x2 │ │ │ │ mov x4, x1 │ │ │ │ mov x3, #0x0 // #0 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x0, x0, #0x370 │ │ │ │ - bl 327ac │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x0, x0, #0x368 │ │ │ │ + bl 337a4 │ │ │ │ sxtw x0, w0 │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ne 18358 <__isoc23_strtol@plt+0x129c8> // b.any │ │ │ │ ldr w19, [sp, #44] │ │ │ │ add x0, sp, #0x1, lsl #12 │ │ │ │ add x0, x0, #0x88 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ - bl 24510 <__isoc23_strtol@plt+0x1eb80> │ │ │ │ + bl 24504 <__isoc23_strtol@plt+0x1eb74> │ │ │ │ mov x3, x0 │ │ │ │ mov w2, w19 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0xa20 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0xa18 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr w0, [sp, #44] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 18334 <__isoc23_strtol@plt+0x129a4> // b.any │ │ │ │ add x0, sp, #0x50 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ - bl 24510 <__isoc23_strtol@plt+0x1eb80> │ │ │ │ + bl 24504 <__isoc23_strtol@plt+0x1eb74> │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xb28 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xb20 │ │ │ │ mov x1, #0x400 // #1024 │ │ │ │ ldr x0, [sp, #16] │ │ │ │ - bl 35ac0 │ │ │ │ + bl 36ab8 │ │ │ │ b 18358 <__isoc23_strtol@plt+0x129c8> │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0xa58 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0xa50 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x26 // #38 │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ str x0, [sp, #48] │ │ │ │ add x0, sp, #0x50 │ │ │ │ - bl 23d74 <__isoc23_strtol@plt+0x1e3e4> │ │ │ │ + bl 23d68 <__isoc23_strtol@plt+0x1e3d8> │ │ │ │ add x0, sp, #0x1, lsl #12 │ │ │ │ add x0, x0, #0x88 │ │ │ │ - bl 23d74 <__isoc23_strtol@plt+0x1e3e4> │ │ │ │ + bl 23d68 <__isoc23_strtol@plt+0x1e3d8> │ │ │ │ add x0, sp, #0x2, lsl #12 │ │ │ │ add x0, x0, #0xc0 │ │ │ │ - bl 23d74 <__isoc23_strtol@plt+0x1e3e4> │ │ │ │ + bl 23d68 <__isoc23_strtol@plt+0x1e3d8> │ │ │ │ ldr x0, [sp, #48] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #12536] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 183a0 <__isoc23_strtol@plt+0x12a10> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -18711,43 +18711,43 @@ │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x430 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1064] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #16] │ │ │ │ bl 17af0 <__isoc23_strtol@plt+0x12160> │ │ │ │ cmn w0, #0x1 │ │ │ │ b.ne 18410 <__isoc23_strtol@plt+0x12a80> // b.any │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 18448 <__isoc23_strtol@plt+0x12ab8> │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xb30 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xb28 │ │ │ │ ldr x1, [sp, #8] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ne 18444 <__isoc23_strtol@plt+0x12ab4> // b.any │ │ │ │ ldr x0, [sp, #16] │ │ │ │ bl 5540 <__isoc23_strtoul@plt> │ │ │ │ ldr x0, [sp, #32] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1064] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 1846c <__isoc23_strtol@plt+0x12adc> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -18766,15 +18766,15 @@ │ │ │ │ str x0, [sp, #56] │ │ │ │ str x1, [sp, #48] │ │ │ │ str x2, [sp, #40] │ │ │ │ str x3, [sp, #32] │ │ │ │ str x4, [sp, #24] │ │ │ │ str x5, [sp, #16] │ │ │ │ str x6, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #4200] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ str xzr, [x0] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ @@ -18789,171 +18789,171 @@ │ │ │ │ bl 17af0 <__isoc23_strtol@plt+0x12160> │ │ │ │ cmn w0, #0x1 │ │ │ │ b.ne 1850c <__isoc23_strtol@plt+0x12b7c> // b.any │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 18918 <__isoc23_strtol@plt+0x12f88> │ │ │ │ add x0, sp, #0x68 │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xb48 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xb40 │ │ │ │ ldr x1, [sp, #8] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ str x0, [sp, #64] │ │ │ │ ldr x0, [sp, #64] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.lt 18914 <__isoc23_strtol@plt+0x12f84> // b.tstop │ │ │ │ str xzr, [sp, #88] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x0, [x0] │ │ │ │ add x1, sp, #0x468 │ │ │ │ ldr x3, [sp, #8] │ │ │ │ mov x2, #0x400 // #1024 │ │ │ │ - bl 2b8e4 │ │ │ │ + bl 2b8d8 │ │ │ │ cmp w0, #0x0 │ │ │ │ b.eq 1880c <__isoc23_strtol@plt+0x12e7c> // b.none │ │ │ │ add x0, sp, #0x48 │ │ │ │ add x3, sp, #0x468 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0xb58 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0xb50 │ │ │ │ mov x0, x3 │ │ │ │ bl 5138 │ │ │ │ cmp w0, #0x1 │ │ │ │ b.ne 18814 <__isoc23_strtol@plt+0x12e84> // b.any │ │ │ │ ldr x0, [sp, #72] │ │ │ │ add x0, x0, #0x1 │ │ │ │ - bl 366a4 │ │ │ │ + bl 3769c │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ str x1, [x0] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x4, [x0] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x1, [sp, #72] │ │ │ │ ldr x3, [sp, #8] │ │ │ │ mov x2, x1 │ │ │ │ mov x1, x0 │ │ │ │ mov x0, x4 │ │ │ │ - bl 2b4f0 │ │ │ │ + bl 2b4e4 │ │ │ │ cmp x0, #0x0 │ │ │ │ b.eq 1881c <__isoc23_strtol@plt+0x12e8c> // b.none │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #72] │ │ │ │ add x0, x1, x0 │ │ │ │ strb wzr, [x0] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x0, [x0] │ │ │ │ add x1, sp, #0x468 │ │ │ │ ldr x3, [sp, #8] │ │ │ │ mov x2, #0x400 // #1024 │ │ │ │ - bl 2b8e4 │ │ │ │ + bl 2b8d8 │ │ │ │ cmp w0, #0x0 │ │ │ │ b.eq 18824 <__isoc23_strtol@plt+0x12e94> // b.none │ │ │ │ add x0, sp, #0x48 │ │ │ │ add x3, sp, #0x468 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0xb58 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0xb50 │ │ │ │ mov x0, x3 │ │ │ │ bl 5138 │ │ │ │ cmp w0, #0x1 │ │ │ │ b.ne 1882c <__isoc23_strtol@plt+0x12e9c> // b.any │ │ │ │ ldr x0, [sp, #72] │ │ │ │ add x0, x0, #0x1 │ │ │ │ - bl 366a4 │ │ │ │ + bl 3769c │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ str x1, [x0] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x4, [x0] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x1, [sp, #72] │ │ │ │ ldr x3, [sp, #8] │ │ │ │ mov x2, x1 │ │ │ │ mov x1, x0 │ │ │ │ mov x0, x4 │ │ │ │ - bl 2b4f0 │ │ │ │ + bl 2b4e4 │ │ │ │ cmp x0, #0x0 │ │ │ │ b.eq 18834 <__isoc23_strtol@plt+0x12ea4> // b.none │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #72] │ │ │ │ add x0, x1, x0 │ │ │ │ strb wzr, [x0] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x0, [x0] │ │ │ │ add x1, sp, #0x468 │ │ │ │ ldr x3, [sp, #8] │ │ │ │ mov x2, #0x400 // #1024 │ │ │ │ - bl 2b8e4 │ │ │ │ + bl 2b8d8 │ │ │ │ cmp w0, #0x0 │ │ │ │ b.eq 1883c <__isoc23_strtol@plt+0x12eac> // b.none │ │ │ │ add x0, sp, #0x50 │ │ │ │ add x3, sp, #0x468 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0xb60 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0xb58 │ │ │ │ mov x0, x3 │ │ │ │ bl 5138 │ │ │ │ cmp w0, #0x1 │ │ │ │ b.ne 18844 <__isoc23_strtol@plt+0x12eb4> // b.any │ │ │ │ ldr x0, [sp, #80] │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ str x1, [x0] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x0, [x0] │ │ │ │ add x1, sp, #0x468 │ │ │ │ ldr x3, [sp, #8] │ │ │ │ mov x2, #0x400 // #1024 │ │ │ │ - bl 2b8e4 │ │ │ │ + bl 2b8d8 │ │ │ │ cmp w0, #0x0 │ │ │ │ b.eq 1884c <__isoc23_strtol@plt+0x12ebc> // b.none │ │ │ │ add x1, sp, #0xc68 │ │ │ │ add x0, sp, #0x868 │ │ │ │ add x4, sp, #0x468 │ │ │ │ mov x3, x1 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0xb68 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0xb60 │ │ │ │ mov x0, x4 │ │ │ │ bl 5138 │ │ │ │ cmp w0, #0x2 │ │ │ │ b.ne 187d4 <__isoc23_strtol@plt+0x12e44> // b.any │ │ │ │ ldr x0, [sp, #16] │ │ │ │ ldr x2, [x0] │ │ │ │ ldr x0, [sp, #88] │ │ │ │ add x0, x0, #0x2 │ │ │ │ lsl x0, x0, #4 │ │ │ │ mov x1, x0 │ │ │ │ mov x0, x2 │ │ │ │ - bl 3673c │ │ │ │ + bl 37734 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #16] │ │ │ │ str x1, [x0] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #88] │ │ │ │ lsl x0, x0, #4 │ │ │ │ add x19, x1, x0 │ │ │ │ add x0, sp, #0x868 │ │ │ │ - bl 366f0 │ │ │ │ + bl 376e8 │ │ │ │ str x0, [x19] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #88] │ │ │ │ lsl x0, x0, #4 │ │ │ │ add x0, x0, #0x8 │ │ │ │ add x19, x1, x0 │ │ │ │ add x0, sp, #0xc68 │ │ │ │ - bl 366f0 │ │ │ │ + bl 376e8 │ │ │ │ str x0, [x19] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #88] │ │ │ │ add x0, x0, #0x1 │ │ │ │ lsl x0, x0, #4 │ │ │ │ add x0, x1, x0 │ │ │ │ @@ -18968,16 +18968,16 @@ │ │ │ │ ldr x0, [sp, #88] │ │ │ │ add x0, x0, #0x1 │ │ │ │ str x0, [sp, #88] │ │ │ │ b 186d0 <__isoc23_strtol@plt+0x12d40> │ │ │ │ add x0, sp, #0x40 │ │ │ │ add x3, sp, #0x468 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0x940 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0x938 │ │ │ │ mov x0, x3 │ │ │ │ bl 5138 │ │ │ │ cmp w0, #0x1 │ │ │ │ b.ne 18854 <__isoc23_strtol@plt+0x12ec4> // b.any │ │ │ │ ldr x0, [sp, #64] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ne 18854 <__isoc23_strtol@plt+0x12ec4> // b.any │ │ │ │ @@ -19047,15 +19047,15 @@ │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x68 // #104 │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 18918 <__isoc23_strtol@plt+0x12f88> │ │ │ │ ldr x0, [sp, #64] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #4200] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 1893c <__isoc23_strtol@plt+0x12fac> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -19072,45 +19072,45 @@ │ │ │ │ str x19, [sp, #16] │ │ │ │ sub sp, sp, #0x450 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ str x3, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1096] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ str xzr, [sp, #48] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ str xzr, [x0] │ │ │ │ ldr x3, [sp, #16] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xb70 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xb68 │ │ │ │ ldr x1, [sp] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ne 18b30 <__isoc23_strtol@plt+0x131a0> // b.any │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0] │ │ │ │ add x1, sp, #0x48 │ │ │ │ ldr x3, [sp] │ │ │ │ mov x2, #0x400 // #1024 │ │ │ │ - bl 2b8e4 │ │ │ │ + bl 2b8d8 │ │ │ │ cmp w0, #0x0 │ │ │ │ b.eq 18b04 <__isoc23_strtol@plt+0x13174> // b.none │ │ │ │ add x0, sp, #0x28 │ │ │ │ add x3, sp, #0x48 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0xb58 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0xb50 │ │ │ │ mov x0, x3 │ │ │ │ bl 5138 │ │ │ │ cmp w0, #0x1 │ │ │ │ b.ne 18b0c <__isoc23_strtol@plt+0x1317c> // b.any │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.eq 18b2c <__isoc23_strtol@plt+0x1319c> // b.none │ │ │ │ @@ -19120,28 +19120,28 @@ │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr x2, [x0] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ add x0, x0, #0x1 │ │ │ │ lsl x0, x0, #3 │ │ │ │ mov x1, x0 │ │ │ │ mov x0, x2 │ │ │ │ - bl 3673c │ │ │ │ + bl 37734 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ str x1, [x0] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x2, x0, #0x1 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ lsl x0, x0, #3 │ │ │ │ sub x0, x0, #0x8 │ │ │ │ add x19, x1, x0 │ │ │ │ mov x0, x2 │ │ │ │ - bl 366a4 │ │ │ │ + bl 3769c │ │ │ │ str x0, [x19] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x4, [x0] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ lsl x0, x0, #3 │ │ │ │ @@ -19149,15 +19149,15 @@ │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x1, [sp, #40] │ │ │ │ ldr x3, [sp] │ │ │ │ mov x2, x1 │ │ │ │ mov x1, x0 │ │ │ │ mov x0, x4 │ │ │ │ - bl 2b4f0 │ │ │ │ + bl 2b4e4 │ │ │ │ cmp x0, #0x0 │ │ │ │ b.eq 18b14 <__isoc23_strtol@plt+0x13184> // b.none │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ lsl x0, x0, #3 │ │ │ │ sub x0, x0, #0x8 │ │ │ │ @@ -19204,15 +19204,15 @@ │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ str w1, [x0, #1032] │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x68 // #104 │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1096] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 18bb0 <__isoc23_strtol@plt+0x13220> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -19228,15 +19228,15 @@ │ │ │ │ sub sp, sp, #0xc90 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ str x3, [sp, #16] │ │ │ │ str x4, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #3208] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x88 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ @@ -19252,16 +19252,16 @@ │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 16818 <__isoc23_strtol@plt+0x10e88> │ │ │ │ add x1, sp, #0x488 │ │ │ │ add x0, sp, #0x88 │ │ │ │ ldr x5, [sp, #16] │ │ │ │ mov x4, x1 │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xb80 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xb78 │ │ │ │ ldr x1, [sp, #8] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ str x0, [sp, #64] │ │ │ │ ldr x0, [sp, #64] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ne 18d04 <__isoc23_strtol@plt+0x13374> // b.any │ │ │ │ @@ -19269,21 +19269,21 @@ │ │ │ │ bl 5930 │ │ │ │ add x1, sp, #0x50 │ │ │ │ add x0, sp, #0x38 │ │ │ │ bl 57c8 │ │ │ │ add x0, sp, #0x50 │ │ │ │ add x4, sp, #0x888 │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xab8 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xab0 │ │ │ │ mov w1, #0x400 // #1024 │ │ │ │ mov x0, x4 │ │ │ │ bl 17d38 <__isoc23_strtol@plt+0x123a8> │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0xac0 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0xab8 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ bl 5ae0 <__isoc23_strtol@plt+0x150> │ │ │ │ str x0, [sp, #72] │ │ │ │ ldr x0, [sp, #72] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ne 18cd0 <__isoc23_strtol@plt+0x13340> // b.any │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ @@ -19291,23 +19291,23 @@ │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x1, x0, #0x8 │ │ │ │ add x0, sp, #0x888 │ │ │ │ ldr x5, [sp, #16] │ │ │ │ ldr x4, [sp, #24] │ │ │ │ mov x3, x1 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0xb98 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0xb90 │ │ │ │ ldr x0, [sp, #72] │ │ │ │ bl 5030 │ │ │ │ ldr x0, [sp, #72] │ │ │ │ bl 51e0 │ │ │ │ ldr x0, [sp, #64] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #3208] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 18d2c <__isoc23_strtol@plt+0x1339c> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -19322,36 +19322,36 @@ │ │ │ │ sub sp, sp, #0x440 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ str x3, [sp, #16] │ │ │ │ str x4, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1080] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x38 │ │ │ │ mov w3, #0x400 // #1024 │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 16818 <__isoc23_strtol@plt+0x10e88> │ │ │ │ add x0, sp, #0x38 │ │ │ │ ldr x5, [sp, #16] │ │ │ │ ldr x4, [sp, #24] │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xbd0 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xbc8 │ │ │ │ ldr x1, [sp, #8] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1080] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 18ddc <__isoc23_strtol@plt+0x1344c> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -19365,35 +19365,35 @@ │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x430 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ str x3, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1064] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov w3, #0x400 // #1024 │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 16818 <__isoc23_strtol@plt+0x10e88> │ │ │ │ add x0, sp, #0x28 │ │ │ │ ldr x4, [sp, #8] │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xbe8 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xbe0 │ │ │ │ ldr x1, [sp] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1064] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 18e84 <__isoc23_strtol@plt+0x134f4> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -19408,43 +19408,43 @@ │ │ │ │ sub sp, sp, #0x840 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ str x3, [sp, #16] │ │ │ │ str x4, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #2104] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x3, x0, #0x8 │ │ │ │ add x0, sp, #0x438 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0xbf8 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0xbf0 │ │ │ │ mov x0, x3 │ │ │ │ bl 5138 │ │ │ │ add x0, sp, #0x438 │ │ │ │ add x5, sp, #0x38 │ │ │ │ ldr x4, [sp, #32] │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xc08 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xc00 │ │ │ │ mov x1, #0x400 // #1024 │ │ │ │ mov x0, x5 │ │ │ │ - bl 35ac0 │ │ │ │ + bl 36ab8 │ │ │ │ add x0, sp, #0x38 │ │ │ │ ldr x2, [sp, #24] │ │ │ │ ldr x1, [sp, #16] │ │ │ │ blr x2 │ │ │ │ mov x0, #0x1 // #1 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #2104] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 18f50 <__isoc23_strtol@plt+0x135c0> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -19460,15 +19460,15 @@ │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ str x3, [sp, #16] │ │ │ │ str x4, [sp, #8] │ │ │ │ str x5, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1336] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x138 │ │ │ │ mov w3, #0x400 // #1024 │ │ │ │ mov x2, x0 │ │ │ │ @@ -19493,16 +19493,16 @@ │ │ │ │ cmp x0, #0x0 │ │ │ │ b.eq 19034 <__isoc23_strtol@plt+0x136a4> // b.none │ │ │ │ add x0, sp, #0x38 │ │ │ │ bl 5018 │ │ │ │ mov x1, x0 │ │ │ │ add x0, sp, #0x38 │ │ │ │ add x2, x0, x1 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0xc10 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0xc08 │ │ │ │ mov x0, x2 │ │ │ │ ldrh w2, [x1] │ │ │ │ ldrb w1, [x1, #2] │ │ │ │ strh w2, [x0] │ │ │ │ strb w1, [x0, #2] │ │ │ │ b 19050 <__isoc23_strtol@plt+0x136c0> │ │ │ │ add x0, sp, #0x38 │ │ │ │ @@ -19570,16 +19570,16 @@ │ │ │ │ mov w1, #0x73 // #115 │ │ │ │ strh w1, [x0] │ │ │ │ add x1, sp, #0x38 │ │ │ │ add x0, sp, #0x138 │ │ │ │ ldr x5, [sp, #16] │ │ │ │ mov x4, x1 │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xc18 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xc10 │ │ │ │ ldr x1, [sp] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.lt 191b0 <__isoc23_strtol@plt+0x13820> // b.tstop │ │ │ │ @@ -19598,15 +19598,15 @@ │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x68 // #104 │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 191b4 <__isoc23_strtol@plt+0x13824> │ │ │ │ ldr x0, [sp, #48] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1336] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 191d8 <__isoc23_strtol@plt+0x13848> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -19618,16 +19618,16 @@ │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ ldr x3, [sp, #32] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xc30 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xc28 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ @@ -19638,16 +19638,16 @@ │ │ │ │ str x2, [sp, #40] │ │ │ │ str x3, [sp, #32] │ │ │ │ str x4, [sp, #24] │ │ │ │ str x5, [sp, #16] │ │ │ │ ldr x5, [sp, #24] │ │ │ │ ldr x4, [sp, #32] │ │ │ │ ldr x3, [sp, #48] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xc40 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xc38 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ bl 16f88 <__isoc23_strtol@plt+0x115f8> │ │ │ │ ldp x29, x30, [sp], #64 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ @@ -19668,15 +19668,15 @@ │ │ │ │ b.le 192fc <__isoc23_strtol@plt+0x1396c> │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x1, [sp, #64] │ │ │ │ ldr x3, [sp, #16] │ │ │ │ mov x2, x1 │ │ │ │ ldr x1, [sp, #40] │ │ │ │ - bl 2b4f0 │ │ │ │ + bl 2b4e4 │ │ │ │ str x0, [sp, #72] │ │ │ │ ldr x1, [sp, #72] │ │ │ │ ldr x0, [sp, #64] │ │ │ │ cmp x1, x0 │ │ │ │ b.eq 192fc <__isoc23_strtol@plt+0x1396c> // b.none │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x68 // #104 │ │ │ │ @@ -19731,16 +19731,16 @@ │ │ │ │ str x6, [sp, #24] │ │ │ │ str x7, [sp, #16] │ │ │ │ ldr x7, [sp, #24] │ │ │ │ ldr x6, [sp, #32] │ │ │ │ ldr x5, [sp, #40] │ │ │ │ ldr x4, [sp, #48] │ │ │ │ ldr x3, [sp, #64] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xc58 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xc50 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #72] │ │ │ │ bl 16f88 <__isoc23_strtol@plt+0x115f8> │ │ │ │ ldp x29, x30, [sp], #80 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ @@ -19763,15 +19763,15 @@ │ │ │ │ b.le 19478 <__isoc23_strtol@plt+0x13ae8> │ │ │ │ ldr x0, [sp, #72] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x1, [sp, #80] │ │ │ │ ldr x3, [sp, #16] │ │ │ │ mov x2, x1 │ │ │ │ ldr x1, [sp, #56] │ │ │ │ - bl 2b4f0 │ │ │ │ + bl 2b4e4 │ │ │ │ str x0, [sp, #88] │ │ │ │ ldr x1, [sp, #88] │ │ │ │ ldr x0, [sp, #80] │ │ │ │ cmp x1, x0 │ │ │ │ b.eq 19478 <__isoc23_strtol@plt+0x13ae8> // b.none │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x68 // #104 │ │ │ │ @@ -19825,57 +19825,57 @@ │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x430 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ str x3, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1064] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov w3, #0x400 // #1024 │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 16818 <__isoc23_strtol@plt+0x10e88> │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xc78 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xc70 │ │ │ │ ldr x1, [sp] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.lt 195e4 <__isoc23_strtol@plt+0x13c54> // b.tstop │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x3, [sp] │ │ │ │ ldr x2, [sp, #32] │ │ │ │ ldr x1, [sp, #8] │ │ │ │ - bl 2c5c4 │ │ │ │ + bl 2c5b8 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ cmp x0, x1 │ │ │ │ b.ne 195cc <__isoc23_strtol@plt+0x13c3c> // b.any │ │ │ │ ldr x0, [sp, #32] │ │ │ │ b 195e8 <__isoc23_strtol@plt+0x13c58> │ │ │ │ ldr x0, [sp, #24] │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ str w1, [x0, #1032] │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x68 // #104 │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1064] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 1960c <__isoc23_strtol@plt+0x13c7c> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -19889,31 +19889,31 @@ │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x440 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ str x3, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1080] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x38 │ │ │ │ mov w3, #0x400 // #1024 │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 16818 <__isoc23_strtol@plt+0x10e88> │ │ │ │ ldr x0, [sp, #8] │ │ │ │ str xzr, [x0] │ │ │ │ add x0, sp, #0x38 │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xc78 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xc70 │ │ │ │ ldr x1, [sp] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.gt 196ac <__isoc23_strtol@plt+0x13d1c> │ │ │ │ @@ -19942,15 +19942,15 @@ │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x1, [sp, #40] │ │ │ │ ldr x3, [sp] │ │ │ │ mov x2, x1 │ │ │ │ mov x1, x0 │ │ │ │ mov x0, x4 │ │ │ │ - bl 2b4f0 │ │ │ │ + bl 2b4e4 │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ge 1975c <__isoc23_strtol@plt+0x13dcc> // b.tcont │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr x0, [x0] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ @@ -19966,15 +19966,15 @@ │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x0, x1, x0 │ │ │ │ strb wzr, [x0] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1080] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 19798 <__isoc23_strtol@plt+0x13e08> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -19989,44 +19989,44 @@ │ │ │ │ sub sp, sp, #0x450 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ str x3, [sp, #16] │ │ │ │ str x4, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1096] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x48 │ │ │ │ mov w3, #0x400 // #1024 │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 16818 <__isoc23_strtol@plt+0x10e88> │ │ │ │ add x0, sp, #0x48 │ │ │ │ ldr x4, [sp, #16] │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xc88 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xc80 │ │ │ │ ldr x1, [sp, #8] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.le 19880 <__isoc23_strtol@plt+0x13ef0> │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x1, [sp, #56] │ │ │ │ ldr x3, [sp, #8] │ │ │ │ mov x2, x1 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ - bl 2b4f0 │ │ │ │ + bl 2b4e4 │ │ │ │ str x0, [sp, #64] │ │ │ │ ldr x1, [sp, #64] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x1, x0 │ │ │ │ b.eq 19880 <__isoc23_strtol@plt+0x13ef0> // b.none │ │ │ │ ldr x0, [sp, #40] │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ @@ -20034,15 +20034,15 @@ │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x68 // #104 │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 19884 <__isoc23_strtol@plt+0x13ef4> │ │ │ │ ldr x0, [sp, #56] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1096] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 198a8 <__isoc23_strtol@plt+0x13f18> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -20057,42 +20057,42 @@ │ │ │ │ sub sp, sp, #0x450 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ str w3, [sp, #20] │ │ │ │ str x4, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1096] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x48 │ │ │ │ mov w3, #0x400 // #1024 │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 16818 <__isoc23_strtol@plt+0x10e88> │ │ │ │ ldr x3, [sp, #32] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xca0 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xc98 │ │ │ │ ldr x1, [sp, #8] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.le 19988 <__isoc23_strtol@plt+0x13ff8> │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x1, [sp, #56] │ │ │ │ ldr x3, [sp, #8] │ │ │ │ mov x2, x1 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ - bl 2b4f0 │ │ │ │ + bl 2b4e4 │ │ │ │ str x0, [sp, #64] │ │ │ │ ldr x1, [sp, #64] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x1, x0 │ │ │ │ b.eq 19988 <__isoc23_strtol@plt+0x13ff8> // b.none │ │ │ │ ldr x0, [sp, #40] │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ @@ -20100,15 +20100,15 @@ │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x68 // #104 │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 1998c <__isoc23_strtol@plt+0x13ffc> │ │ │ │ ldr x0, [sp, #56] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1096] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 199b0 <__isoc23_strtol@plt+0x14020> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -20121,30 +20121,30 @@ │ │ │ │ stp x29, x30, [sp, #-64]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ str x3, [sp, #16] │ │ │ │ ldr x3, [sp, #24] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xcb0 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xca8 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.le 19a68 <__isoc23_strtol@plt+0x140d8> │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x1, [sp, #48] │ │ │ │ ldr x3, [sp, #16] │ │ │ │ mov x2, x1 │ │ │ │ ldr x1, [sp, #32] │ │ │ │ - bl 2b4f0 │ │ │ │ + bl 2b4e4 │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x1, [sp, #56] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ cmp x1, x0 │ │ │ │ b.eq 19a58 <__isoc23_strtol@plt+0x140c8> // b.none │ │ │ │ ldr x0, [sp, #40] │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ @@ -20168,30 +20168,30 @@ │ │ │ │ str x0, [sp, #56] │ │ │ │ str x1, [sp, #48] │ │ │ │ str x2, [sp, #40] │ │ │ │ str x3, [sp, #32] │ │ │ │ str x4, [sp, #24] │ │ │ │ ldr x4, [sp, #32] │ │ │ │ ldr x3, [sp, #48] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xcc0 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xcb8 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ str x0, [sp, #64] │ │ │ │ ldr x0, [sp, #64] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.le 19b14 <__isoc23_strtol@plt+0x14184> │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x1, [sp, #64] │ │ │ │ ldr x3, [sp, #24] │ │ │ │ mov x2, x1 │ │ │ │ ldr x1, [sp, #40] │ │ │ │ - bl 2b4f0 │ │ │ │ + bl 2b4e4 │ │ │ │ str x0, [sp, #72] │ │ │ │ ldr x1, [sp, #72] │ │ │ │ ldr x0, [sp, #64] │ │ │ │ cmp x1, x0 │ │ │ │ b.eq 19b14 <__isoc23_strtol@plt+0x14184> // b.none │ │ │ │ ldr x0, [sp, #56] │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ @@ -20219,16 +20219,16 @@ │ │ │ │ cmp x1, x0 │ │ │ │ b.le 19b60 <__isoc23_strtol@plt+0x141d0> │ │ │ │ mov x0, #0x1000000 // #16777216 │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x5, [sp, #24] │ │ │ │ ldr x4, [sp, #32] │ │ │ │ ldr x3, [sp, #48] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xcd8 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xcd0 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ bl 16f88 <__isoc23_strtol@plt+0x115f8> │ │ │ │ str x0, [sp, #72] │ │ │ │ ldr x0, [sp, #72] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ge 19b98 <__isoc23_strtol@plt+0x14208> // b.tcont │ │ │ │ @@ -20236,15 +20236,15 @@ │ │ │ │ b 19bec <__isoc23_strtol@plt+0x1425c> │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr x3, [sp, #16] │ │ │ │ mov x2, x1 │ │ │ │ ldr x1, [sp, #40] │ │ │ │ - bl 2bb34 │ │ │ │ + bl 2bb28 │ │ │ │ str x0, [sp, #72] │ │ │ │ ldr x1, [sp, #72] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ cmp x1, x0 │ │ │ │ b.eq 19be8 <__isoc23_strtol@plt+0x14258> // b.none │ │ │ │ ldr x0, [sp, #56] │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ @@ -20323,16 +20323,16 @@ │ │ │ │ mov x0, #0x1000000 // #16777216 │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x7, [sp, #24] │ │ │ │ ldr x6, [sp, #32] │ │ │ │ ldr x5, [sp, #40] │ │ │ │ ldr x4, [sp, #48] │ │ │ │ ldr x3, [sp, #64] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xcf0 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xce8 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #72] │ │ │ │ bl 16f88 <__isoc23_strtol@plt+0x115f8> │ │ │ │ str x0, [sp, #88] │ │ │ │ ldr x0, [sp, #88] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ge 19d38 <__isoc23_strtol@plt+0x143a8> // b.tcont │ │ │ │ @@ -20340,15 +20340,15 @@ │ │ │ │ b 19d8c <__isoc23_strtol@plt+0x143fc> │ │ │ │ ldr x0, [sp, #72] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x1, [sp, #48] │ │ │ │ ldr x3, [sp, #16] │ │ │ │ mov x2, x1 │ │ │ │ ldr x1, [sp, #56] │ │ │ │ - bl 2bb34 │ │ │ │ + bl 2bb28 │ │ │ │ str x0, [sp, #88] │ │ │ │ ldr x1, [sp, #88] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ cmp x1, x0 │ │ │ │ b.eq 19d88 <__isoc23_strtol@plt+0x143f8> // b.none │ │ │ │ ldr x0, [sp, #72] │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ @@ -20424,46 +20424,46 @@ │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ str x3, [sp, #16] │ │ │ │ str x4, [sp, #8] │ │ │ │ str x5, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1080] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x38 │ │ │ │ mov w3, #0x400 // #1024 │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 16818 <__isoc23_strtol@plt+0x10e88> │ │ │ │ add x0, sp, #0x38 │ │ │ │ ldr x5, [sp, #8] │ │ │ │ ldr x4, [sp, #16] │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xd18 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xd10 │ │ │ │ ldr x1, [sp] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ge 19f08 <__isoc23_strtol@plt+0x14578> // b.tcont │ │ │ │ ldr x0, [sp, #48] │ │ │ │ b 19f60 <__isoc23_strtol@plt+0x145d0> │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x3, [sp] │ │ │ │ ldr x2, [sp, #8] │ │ │ │ ldr x1, [sp, #24] │ │ │ │ - bl 2c834 │ │ │ │ + bl 2c828 │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x1, [sp, #48] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ cmp x1, x0 │ │ │ │ b.eq 19f54 <__isoc23_strtol@plt+0x145c4> // b.none │ │ │ │ ldr x0, [sp, #40] │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ @@ -20473,15 +20473,15 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 19f60 <__isoc23_strtol@plt+0x145d0> │ │ │ │ ldr x1, [sp] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 16c90 <__isoc23_strtol@plt+0x11300> │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1080] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 19f84 <__isoc23_strtol@plt+0x145f4> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -20497,46 +20497,46 @@ │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ str x3, [sp, #16] │ │ │ │ str x4, [sp, #8] │ │ │ │ str x5, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1080] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x38 │ │ │ │ mov w3, #0x400 // #1024 │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 16818 <__isoc23_strtol@plt+0x10e88> │ │ │ │ add x0, sp, #0x38 │ │ │ │ ldr x5, [sp, #8] │ │ │ │ ldr x4, [sp, #16] │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xd18 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xd10 │ │ │ │ ldr x1, [sp] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ge 1a02c <__isoc23_strtol@plt+0x1469c> // b.tcont │ │ │ │ ldr x0, [sp, #48] │ │ │ │ b 1a084 <__isoc23_strtol@plt+0x146f4> │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x3, [sp] │ │ │ │ ldr x2, [sp, #8] │ │ │ │ ldr x1, [sp, #24] │ │ │ │ - bl 2bb34 │ │ │ │ + bl 2bb28 │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr x1, [sp, #48] │ │ │ │ cmp x1, x0 │ │ │ │ b.eq 1a078 <__isoc23_strtol@plt+0x146e8> // b.none │ │ │ │ ldr x0, [sp, #40] │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ @@ -20546,15 +20546,15 @@ │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 1a084 <__isoc23_strtol@plt+0x146f4> │ │ │ │ ldr x1, [sp] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 16c90 <__isoc23_strtol@plt+0x11300> │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1080] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 1a0a8 <__isoc23_strtol@plt+0x14718> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -20567,33 +20567,33 @@ │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x430 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1064] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov w3, #0x400 // #1024 │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 16818 <__isoc23_strtol@plt+0x10e88> │ │ │ │ ldr x3, [sp, #16] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xd30 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xd28 │ │ │ │ ldr x1, [sp, #8] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1064] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 1a144 <__isoc23_strtol@plt+0x147b4> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -20611,45 +20611,45 @@ │ │ │ │ str x3, [sp, #16] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x1, [sp, #24] │ │ │ │ ldr x3, [sp, #16] │ │ │ │ mov x2, x1 │ │ │ │ ldr x1, [sp, #32] │ │ │ │ - bl 2b70c │ │ │ │ + bl 2b700 │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x430 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1064] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov w3, #0x400 // #1024 │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 16818 <__isoc23_strtol@plt+0x10e88> │ │ │ │ ldr x3, [sp, #16] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xd40 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xd38 │ │ │ │ ldr x1, [sp, #8] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1064] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 1a224 <__isoc23_strtol@plt+0x14894> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -20667,29 +20667,29 @@ │ │ │ │ str x3, [sp, #16] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x1, [sp, #24] │ │ │ │ ldr x3, [sp, #16] │ │ │ │ mov x2, x1 │ │ │ │ ldr x1, [sp, #32] │ │ │ │ - bl 2bb34 │ │ │ │ + bl 2bb28 │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x840 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ str x3, [sp, #16] │ │ │ │ str x4, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #2104] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x38 │ │ │ │ mov w3, #0x400 // #1024 │ │ │ │ mov x2, x0 │ │ │ │ @@ -20703,21 +20703,21 @@ │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 16818 <__isoc23_strtol@plt+0x10e88> │ │ │ │ add x1, sp, #0x438 │ │ │ │ add x0, sp, #0x38 │ │ │ │ mov x5, x1 │ │ │ │ ldr x4, [sp, #24] │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xd50 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xd48 │ │ │ │ ldr x1, [sp, #8] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #2104] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 1a334 <__isoc23_strtol@plt+0x149a4> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -20731,16 +20731,16 @@ │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ str x3, [sp, #16] │ │ │ │ ldr x4, [sp, #24] │ │ │ │ ldr x3, [sp, #32] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xd68 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xd60 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ @@ -20750,16 +20750,16 @@ │ │ │ │ str x1, [sp, #48] │ │ │ │ str x2, [sp, #40] │ │ │ │ str x3, [sp, #32] │ │ │ │ str x4, [sp, #24] │ │ │ │ ldr x5, [sp, #32] │ │ │ │ ldr x4, [sp, #40] │ │ │ │ ldr x3, [sp, #48] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xd80 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xd78 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ ldp x29, x30, [sp], #64 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ @@ -20767,32 +20767,32 @@ │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ str x3, [sp, #16] │ │ │ │ ldr x4, [sp, #24] │ │ │ │ ldr x3, [sp, #32] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xd98 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xd90 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ str x3, [sp, #16] │ │ │ │ ldr x3, [sp, #32] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xdb0 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xda8 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 16f88 <__isoc23_strtol@plt+0x115f8> │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ @@ -20850,29 +20850,29 @@ │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x430 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ str x3, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1064] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov w3, #0x400 // #1024 │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 16818 <__isoc23_strtol@plt+0x10e88> │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xdc0 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xdb8 │ │ │ │ ldr x1, [sp] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.lt 1a5b8 <__isoc23_strtol@plt+0x14c28> // b.tstop │ │ │ │ @@ -20880,15 +20880,15 @@ │ │ │ │ ldr x2, [sp, #8] │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 16880 <__isoc23_strtol@plt+0x10ef0> │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1064] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 1a5e0 <__isoc23_strtol@plt+0x14c50> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -20902,29 +20902,29 @@ │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x430 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ str x3, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1064] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov w3, #0x400 // #1024 │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 16818 <__isoc23_strtol@plt+0x10e88> │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xdd0 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xdc8 │ │ │ │ ldr x1, [sp] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.lt 1a688 <__isoc23_strtol@plt+0x14cf8> // b.tstop │ │ │ │ @@ -20932,15 +20932,15 @@ │ │ │ │ ldr x2, [sp, #8] │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 16880 <__isoc23_strtol@plt+0x10ef0> │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1064] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 1a6b0 <__isoc23_strtol@plt+0x14d20> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -20953,16 +20953,16 @@ │ │ │ │ stp x29, x30, [sp, #-64]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ str x3, [sp, #16] │ │ │ │ ldr x3, [sp, #32] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xde0 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xdd8 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.lt 1a71c <__isoc23_strtol@plt+0x14d8c> // b.tstop │ │ │ │ @@ -20980,44 +20980,44 @@ │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x430 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ str x3, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1064] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov w3, #0x400 // #1024 │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 16818 <__isoc23_strtol@plt+0x10e88> │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xdf0 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xde8 │ │ │ │ ldr x1, [sp] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.lt 1a7bc <__isoc23_strtol@plt+0x14e2c> // b.tstop │ │ │ │ ldr x2, [sp] │ │ │ │ ldr x1, [sp, #8] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 16b38 <__isoc23_strtol@plt+0x111a8> │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1064] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 1a7e4 <__isoc23_strtol@plt+0x14e54> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -21030,34 +21030,34 @@ │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x430 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1064] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov w3, #0x400 // #1024 │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 16818 <__isoc23_strtol@plt+0x10e88> │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xe00 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xdf8 │ │ │ │ ldr x1, [sp, #8] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1064] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 1a884 <__isoc23_strtol@plt+0x14ef4> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -21071,15 +21071,15 @@ │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x830 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ str x3, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #2088] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov w3, #0x400 // #1024 │ │ │ │ mov x2, x0 │ │ │ │ @@ -21092,21 +21092,21 @@ │ │ │ │ ldr x1, [sp, #8] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 16818 <__isoc23_strtol@plt+0x10e88> │ │ │ │ add x1, sp, #0x428 │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov x4, x1 │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xe10 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xe08 │ │ │ │ ldr x1, [sp] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #2088] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 1a948 <__isoc23_strtol@plt+0x14fb8> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -21120,15 +21120,15 @@ │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x830 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ str x3, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #2088] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov w3, #0x400 // #1024 │ │ │ │ mov x2, x0 │ │ │ │ @@ -21141,21 +21141,21 @@ │ │ │ │ ldr x1, [sp, #8] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 16818 <__isoc23_strtol@plt+0x10e88> │ │ │ │ add x1, sp, #0x428 │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov x4, x1 │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xe20 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xe18 │ │ │ │ ldr x1, [sp] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #2088] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 1aa0c <__isoc23_strtol@plt+0x1507c> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -21169,15 +21169,15 @@ │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x830 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ str x3, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #2088] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov w3, #0x400 // #1024 │ │ │ │ mov x2, x0 │ │ │ │ @@ -21190,29 +21190,29 @@ │ │ │ │ ldr x1, [sp, #8] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 16818 <__isoc23_strtol@plt+0x10e88> │ │ │ │ add x1, sp, #0x428 │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov x3, x1 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0xe30 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0xe28 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ add x1, sp, #0x428 │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov x4, x1 │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xe40 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xe38 │ │ │ │ ldr x1, [sp] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #2088] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 1aaf0 <__isoc23_strtol@plt+0x15160> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -21224,16 +21224,16 @@ │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ ldr x3, [sp, #32] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xe50 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xe48 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 16f88 <__isoc23_strtol@plt+0x115f8> │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ @@ -21275,35 +21275,35 @@ │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x430 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ str x3, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1064] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov w3, #0x400 // #1024 │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 16818 <__isoc23_strtol@plt+0x10e88> │ │ │ │ add x0, sp, #0x28 │ │ │ │ ldr x4, [sp, #8] │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xe60 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xe58 │ │ │ │ ldr x1, [sp] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1064] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 1ac5c <__isoc23_strtol@plt+0x152cc> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -21316,34 +21316,34 @@ │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x430 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1064] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov w3, #0x400 // #1024 │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 16818 <__isoc23_strtol@plt+0x10e88> │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xe70 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xe68 │ │ │ │ ldr x1, [sp, #8] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1064] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 1acfc <__isoc23_strtol@plt+0x1536c> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -21356,34 +21356,34 @@ │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x430 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1064] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov w3, #0x400 // #1024 │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 16818 <__isoc23_strtol@plt+0x10e88> │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xe80 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xe78 │ │ │ │ ldr x1, [sp, #8] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1064] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 1ad9c <__isoc23_strtol@plt+0x1540c> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -21397,35 +21397,35 @@ │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x430 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ str x3, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1064] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov w3, #0x400 // #1024 │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 16818 <__isoc23_strtol@plt+0x10e88> │ │ │ │ add x0, sp, #0x28 │ │ │ │ ldr x4, [sp, #8] │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xe90 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xe88 │ │ │ │ ldr x1, [sp] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1064] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 1ae44 <__isoc23_strtol@plt+0x154b4> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -21440,36 +21440,36 @@ │ │ │ │ sub sp, sp, #0x440 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ str x3, [sp, #16] │ │ │ │ str x4, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1080] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x38 │ │ │ │ mov w3, #0x400 // #1024 │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 16818 <__isoc23_strtol@plt+0x10e88> │ │ │ │ add x0, sp, #0x38 │ │ │ │ ldr x5, [sp, #16] │ │ │ │ ldr x4, [sp, #24] │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xea8 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xea0 │ │ │ │ ldr x1, [sp, #8] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1080] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 1aef4 <__isoc23_strtol@plt+0x15564> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -21483,35 +21483,35 @@ │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x430 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ str x3, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1064] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov w3, #0x400 // #1024 │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 16818 <__isoc23_strtol@plt+0x10e88> │ │ │ │ add x0, sp, #0x28 │ │ │ │ ldr x4, [sp, #8] │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xeb8 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xeb0 │ │ │ │ ldr x1, [sp] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1064] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 1af9c <__isoc23_strtol@plt+0x1560c> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -21525,35 +21525,35 @@ │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x430 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ str x3, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1064] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov w3, #0x400 // #1024 │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 16818 <__isoc23_strtol@plt+0x10e88> │ │ │ │ add x0, sp, #0x28 │ │ │ │ ldr x4, [sp, #8] │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xec8 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xec0 │ │ │ │ ldr x1, [sp] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1064] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 1b044 <__isoc23_strtol@plt+0x156b4> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -21568,36 +21568,36 @@ │ │ │ │ sub sp, sp, #0x440 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ str x3, [sp, #16] │ │ │ │ str x4, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1080] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x38 │ │ │ │ mov w3, #0x400 // #1024 │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 16818 <__isoc23_strtol@plt+0x10e88> │ │ │ │ add x0, sp, #0x38 │ │ │ │ ldr x5, [sp, #16] │ │ │ │ ldr x4, [sp, #24] │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xed8 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xed0 │ │ │ │ ldr x1, [sp, #8] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1080] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 1b0f4 <__isoc23_strtol@plt+0x15764> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -21612,36 +21612,36 @@ │ │ │ │ sub sp, sp, #0x440 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ str x3, [sp, #16] │ │ │ │ str x4, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1080] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x38 │ │ │ │ mov w3, #0x400 // #1024 │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 16818 <__isoc23_strtol@plt+0x10e88> │ │ │ │ add x0, sp, #0x38 │ │ │ │ ldr x5, [sp, #16] │ │ │ │ ldr x4, [sp, #24] │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xef0 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xee8 │ │ │ │ ldr x1, [sp, #8] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1080] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 1b1a4 <__isoc23_strtol@plt+0x15814> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -21656,43 +21656,43 @@ │ │ │ │ sub sp, sp, #0x450 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ str x3, [sp, #16] │ │ │ │ str x4, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1096] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x48 │ │ │ │ mov w3, #0x400 // #1024 │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 16818 <__isoc23_strtol@plt+0x10e88> │ │ │ │ ldr x4, [sp, #32] │ │ │ │ ldr x3, [sp, #24] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xf08 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xf00 │ │ │ │ ldr x1, [sp, #8] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.le 1b280 <__isoc23_strtol@plt+0x158f0> │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x1, [sp, #56] │ │ │ │ ldr x3, [sp, #8] │ │ │ │ mov x2, x1 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ - bl 2b4f0 │ │ │ │ + bl 2b4e4 │ │ │ │ str x0, [sp, #64] │ │ │ │ ldr x1, [sp, #64] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x1, x0 │ │ │ │ b.eq 1b2a0 <__isoc23_strtol@plt+0x15910> // b.none │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x68 // #104 │ │ │ │ @@ -21706,15 +21706,15 @@ │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ str x0, [sp, #56] │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x68 // #104 │ │ │ │ str w1, [x0] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1096] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 1b2c8 <__isoc23_strtol@plt+0x15938> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -21728,16 +21728,16 @@ │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ str x3, [sp, #16] │ │ │ │ ldr x4, [sp, #16] │ │ │ │ ldr x3, [sp, #24] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xf18 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xf10 │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 1b1b8 <__isoc23_strtol@plt+0x15828> │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ @@ -21745,35 +21745,35 @@ │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x430 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str w2, [sp, #12] │ │ │ │ str x3, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1064] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov w3, #0x400 // #1024 │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 16818 <__isoc23_strtol@plt+0x10e88> │ │ │ │ add x0, sp, #0x28 │ │ │ │ ldr w4, [sp, #12] │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xf20 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xf18 │ │ │ │ ldr x1, [sp] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1064] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 1b3b4 <__isoc23_strtol@plt+0x15a24> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -21787,20 +21787,20 @@ │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ne 1b3f8 <__isoc23_strtol@plt+0x15a68> // b.any │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x0, x0, #0xf30 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x0, x0, #0xf28 │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x3, [sp, #32] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xf38 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xf30 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ @@ -21808,29 +21808,29 @@ │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x840 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ str x3, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #2104] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x438 │ │ │ │ mov w3, #0x400 // #1024 │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 16818 <__isoc23_strtol@plt+0x10e88> │ │ │ │ add x0, sp, #0x438 │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xf48 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xf40 │ │ │ │ ldr x1, [sp] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.gt 1b4a0 <__isoc23_strtol@plt+0x15b10> │ │ │ │ @@ -21853,15 +21853,15 @@ │ │ │ │ str wzr, [sp, #32] │ │ │ │ b 1b584 <__isoc23_strtol@plt+0x15bf4> │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0] │ │ │ │ add x1, sp, #0x38 │ │ │ │ ldr x3, [sp] │ │ │ │ mov x2, #0x400 // #1024 │ │ │ │ - bl 2b8e4 │ │ │ │ + bl 2b8d8 │ │ │ │ str w0, [sp, #36] │ │ │ │ ldr w0, [sp, #36] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.gt 1b52c <__isoc23_strtol@plt+0x15b9c> │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr x0, [x0] │ │ │ │ bl 5258 │ │ │ │ @@ -21879,31 +21879,31 @@ │ │ │ │ ldr x0, [sp, #48] │ │ │ │ add x0, x0, #0x410 │ │ │ │ add x6, sp, #0x38 │ │ │ │ mov x5, x0 │ │ │ │ mov x4, x3 │ │ │ │ mov x3, x2 │ │ │ │ mov x2, x1 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0xf58 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0xf50 │ │ │ │ mov x0, x6 │ │ │ │ bl 5138 │ │ │ │ ldr x0, [sp, #48] │ │ │ │ add x0, x0, #0x418 │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr w0, [sp, #32] │ │ │ │ add w0, w0, #0x1 │ │ │ │ str w0, [sp, #32] │ │ │ │ ldrsw x0, [sp, #32] │ │ │ │ ldr x1, [sp, #40] │ │ │ │ cmp x1, x0 │ │ │ │ b.gt 1b4e0 <__isoc23_strtol@plt+0x15b50> │ │ │ │ ldr x0, [sp, #40] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #2104] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 1b5bc <__isoc23_strtol@plt+0x15c2c> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -21918,36 +21918,36 @@ │ │ │ │ sub sp, sp, #0x440 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ str x3, [sp, #16] │ │ │ │ str x4, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1080] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x38 │ │ │ │ mov w3, #0x400 // #1024 │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 16818 <__isoc23_strtol@plt+0x10e88> │ │ │ │ add x0, sp, #0x38 │ │ │ │ ldr x5, [sp, #16] │ │ │ │ ldr x4, [sp, #24] │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xf68 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xf60 │ │ │ │ ldr x1, [sp, #8] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1080] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 1b66c <__isoc23_strtol@plt+0x15cdc> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -21963,64 +21963,64 @@ │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ str x3, [sp, #16] │ │ │ │ str x4, [sp, #8] │ │ │ │ str x5, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #2104] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x438 │ │ │ │ mov w3, #0x400 // #1024 │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 16818 <__isoc23_strtol@plt+0x10e88> │ │ │ │ add x0, sp, #0x438 │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xf80 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xf78 │ │ │ │ ldr x1, [sp] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ str w0, [sp, #52] │ │ │ │ ldr w0, [sp, #52] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 1b768 <__isoc23_strtol@plt+0x15dd8> // b.any │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x0, [x0] │ │ │ │ add x1, sp, #0x38 │ │ │ │ ldr x3, [sp] │ │ │ │ mov x2, #0x400 // #1024 │ │ │ │ - bl 2b8e4 │ │ │ │ + bl 2b8d8 │ │ │ │ cmp w0, #0x0 │ │ │ │ b.eq 1b748 <__isoc23_strtol@plt+0x15db8> // b.none │ │ │ │ add x5, sp, #0x38 │ │ │ │ ldr x4, [sp, #8] │ │ │ │ ldr x3, [sp, #16] │ │ │ │ ldr x2, [sp, #24] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0xf90 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0xf88 │ │ │ │ mov x0, x5 │ │ │ │ bl 5138 │ │ │ │ b 1b768 <__isoc23_strtol@plt+0x15dd8> │ │ │ │ ldr x0, [sp, #40] │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ str w1, [x0, #1032] │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x68 // #104 │ │ │ │ str w1, [x0] │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ str w0, [sp, #52] │ │ │ │ ldrsw x0, [sp, #52] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #2104] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 1b790 <__isoc23_strtol@plt+0x15e00> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -22036,24 +22036,24 @@ │ │ │ │ sub sp, sp, #0x450 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ str w3, [sp, #20] │ │ │ │ str x4, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1096] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr w5, [sp, #20] │ │ │ │ ldr x4, [sp, #32] │ │ │ │ ldr x3, [sp, #24] │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xfa0 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xf98 │ │ │ │ ldr x1, [sp, #8] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ne 1b910 <__isoc23_strtol@plt+0x15f80> // b.any │ │ │ │ @@ -22064,69 +22064,69 @@ │ │ │ │ ldr x0, [sp, #64] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ne 1b838 <__isoc23_strtol@plt+0x15ea8> // b.any │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ b 1b914 <__isoc23_strtol@plt+0x15f84> │ │ │ │ ldr x0, [sp, #64] │ │ │ │ add x0, x0, #0x478 │ │ │ │ - bl 23c10 <__isoc23_strtol@plt+0x1e280> │ │ │ │ + bl 23c04 <__isoc23_strtol@plt+0x1e274> │ │ │ │ ldr x0, [sp, #64] │ │ │ │ add x0, x0, #0x478 │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ - bl 23d4c <__isoc23_strtol@plt+0x1e3bc> │ │ │ │ + bl 23d40 <__isoc23_strtol@plt+0x1e3b0> │ │ │ │ b 1b898 <__isoc23_strtol@plt+0x15f08> │ │ │ │ ldr x0, [sp, #64] │ │ │ │ add x19, x0, #0x478 │ │ │ │ add x0, sp, #0x48 │ │ │ │ bl 5018 │ │ │ │ mov x1, x0 │ │ │ │ add x0, sp, #0x48 │ │ │ │ mov x2, x1 │ │ │ │ mov x1, x0 │ │ │ │ mov x0, x19 │ │ │ │ - bl 24460 <__isoc23_strtol@plt+0x1ead0> │ │ │ │ + bl 24454 <__isoc23_strtol@plt+0x1eac4> │ │ │ │ add x0, sp, #0x48 │ │ │ │ bl 5018 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #48] │ │ │ │ add x0, x0, x1 │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x0, [x0] │ │ │ │ add x1, sp, #0x48 │ │ │ │ ldr x3, [sp, #8] │ │ │ │ mov x2, #0x400 // #1024 │ │ │ │ - bl 2b8e4 │ │ │ │ + bl 2b8d8 │ │ │ │ cmp w0, #0x0 │ │ │ │ b.eq 1b8c4 <__isoc23_strtol@plt+0x15f34> // b.none │ │ │ │ ldrb w0, [sp, #72] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 1b858 <__isoc23_strtol@plt+0x15ec8> // b.any │ │ │ │ ldr x0, [sp, #48] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ne 1b8ec <__isoc23_strtol@plt+0x15f5c> // b.any │ │ │ │ ldr x0, [sp, #64] │ │ │ │ add x3, x0, #0x478 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0xfb8 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0xfb0 │ │ │ │ mov x0, x3 │ │ │ │ - bl 24460 <__isoc23_strtol@plt+0x1ead0> │ │ │ │ + bl 24454 <__isoc23_strtol@plt+0x1eac4> │ │ │ │ ldr x0, [sp, #64] │ │ │ │ add x0, x0, #0x478 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ - bl 24510 <__isoc23_strtol@plt+0x1eb80> │ │ │ │ + bl 24504 <__isoc23_strtol@plt+0x1eb74> │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #64] │ │ │ │ str x1, [x0, #1136] │ │ │ │ ldr x0, [sp, #64] │ │ │ │ b 1b914 <__isoc23_strtol@plt+0x15f84> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1096] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 1b938 <__isoc23_strtol@plt+0x15fa8> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -22160,15 +22160,15 @@ │ │ │ │ str x0, [sp, #32] │ │ │ │ b 1b9b8 <__isoc23_strtol@plt+0x16028> │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5018 │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ add x0, x0, #0x1 │ │ │ │ - bl 366a4 │ │ │ │ + bl 3769c │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #16] │ │ │ │ str x1, [x0] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ mov x2, x1 │ │ │ │ @@ -22228,29 +22228,29 @@ │ │ │ │ str x7, [sp] │ │ │ │ mov x7, x6 │ │ │ │ mov x6, x5 │ │ │ │ mov x5, x4 │ │ │ │ mov x4, x3 │ │ │ │ mov x3, x2 │ │ │ │ mov x2, x1 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x1, x0, #0xfc0 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x1, x0, #0xfb8 │ │ │ │ ldr x0, [sp, #88] │ │ │ │ bl 5138 │ │ │ │ nop │ │ │ │ ldp x29, x30, [sp, #64] │ │ │ │ add sp, sp, #0x60 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x40 │ │ │ │ stp x29, x30, [sp, #48] │ │ │ │ add x29, sp, #0x30 │ │ │ │ str x0, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #40] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr x0, [x0, #1136] │ │ │ │ add x1, sp, #0x18 │ │ │ │ @@ -22343,15 +22343,15 @@ │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ str x1, [x0, #1136] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ b 1bc98 <__isoc23_strtol@plt+0x16308> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #40] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 1bcbc <__isoc23_strtol@plt+0x1632c> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -22362,15 +22362,15 @@ │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, #0x478 │ │ │ │ - bl 23d74 <__isoc23_strtol@plt+0x1e3e4> │ │ │ │ + bl 23d68 <__isoc23_strtol@plt+0x1e3d8> │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5258 │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ @@ -22380,30 +22380,30 @@ │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ str x3, [sp, #16] │ │ │ │ str x4, [sp, #8] │ │ │ │ str x5, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1080] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x38 │ │ │ │ mov w3, #0x400 // #1024 │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 16818 <__isoc23_strtol@plt+0x10e88> │ │ │ │ add x0, sp, #0x38 │ │ │ │ ldr x4, [sp, #24] │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 38000 │ │ │ │ - add x2, x0, #0xff8 │ │ │ │ + adrp x0, 39000 │ │ │ │ + add x2, x0, #0xff0 │ │ │ │ ldr x1, [sp] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 16f88 <__isoc23_strtol@plt+0x115f8> │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ge 1bd94 <__isoc23_strtol@plt+0x16404> // b.tcont │ │ │ │ @@ -22430,34 +22430,34 @@ │ │ │ │ ldr x1, [sp, #48] │ │ │ │ cmp x1, x0 │ │ │ │ b.le 1be10 <__isoc23_strtol@plt+0x16480> │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x2, [sp] │ │ │ │ ldr x1, [sp, #48] │ │ │ │ - bl 2c95c │ │ │ │ + bl 2c950 │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x22 // #34 │ │ │ │ str w1, [x0] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ b 1be40 <__isoc23_strtol@plt+0x164b0> │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x1, [sp, #48] │ │ │ │ ldr x3, [sp] │ │ │ │ mov x2, x1 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ - bl 2b4f0 │ │ │ │ + bl 2b4e4 │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ne 1be3c <__isoc23_strtol@plt+0x164ac> // b.any │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 1be40 <__isoc23_strtol@plt+0x164b0> │ │ │ │ ldr x0, [sp, #48] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1080] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 1be64 <__isoc23_strtol@plt+0x164d4> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -22473,16 +22473,16 @@ │ │ │ │ str x1, [sp, #48] │ │ │ │ str x2, [sp, #40] │ │ │ │ str x3, [sp, #32] │ │ │ │ str x4, [sp, #24] │ │ │ │ str x5, [sp, #16] │ │ │ │ ldr x4, [sp, #40] │ │ │ │ ldr x3, [sp, #48] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x2, x0, #0x8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x2, x0, #0x0 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ bl 16f88 <__isoc23_strtol@plt+0x115f8> │ │ │ │ str x0, [sp, #72] │ │ │ │ ldr x0, [sp, #72] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ge 1bed0 <__isoc23_strtol@plt+0x16540> // b.tcont │ │ │ │ @@ -22509,27 +22509,27 @@ │ │ │ │ ldr x1, [sp, #72] │ │ │ │ cmp x1, x0 │ │ │ │ b.le 1bf4c <__isoc23_strtol@plt+0x165bc> │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x2, [sp, #16] │ │ │ │ ldr x1, [sp, #72] │ │ │ │ - bl 2c95c │ │ │ │ + bl 2c950 │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x22 // #34 │ │ │ │ str w1, [x0] │ │ │ │ ldr x0, [sp, #72] │ │ │ │ b 1bf7c <__isoc23_strtol@plt+0x165ec> │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x1, [sp, #72] │ │ │ │ ldr x3, [sp, #16] │ │ │ │ mov x2, x1 │ │ │ │ ldr x1, [sp, #32] │ │ │ │ - bl 2b4f0 │ │ │ │ + bl 2b4e4 │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ne 1bf78 <__isoc23_strtol@plt+0x165e8> // b.any │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 1bf7c <__isoc23_strtol@plt+0x165ec> │ │ │ │ ldr x0, [sp, #72] │ │ │ │ ldp x29, x30, [sp], #80 │ │ │ │ autiasp │ │ │ │ @@ -22541,30 +22541,30 @@ │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ str x3, [sp, #16] │ │ │ │ str x4, [sp, #8] │ │ │ │ str x5, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1080] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x38 │ │ │ │ mov w3, #0x400 // #1024 │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 16818 <__isoc23_strtol@plt+0x10e88> │ │ │ │ add x0, sp, #0x38 │ │ │ │ ldr x4, [sp, #24] │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x2, x0, #0x20 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x2, x0, #0x18 │ │ │ │ ldr x1, [sp] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 16f88 <__isoc23_strtol@plt+0x115f8> │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ge 1c018 <__isoc23_strtol@plt+0x16688> // b.tcont │ │ │ │ @@ -22591,34 +22591,34 @@ │ │ │ │ ldr x1, [sp, #48] │ │ │ │ cmp x1, x0 │ │ │ │ b.le 1c094 <__isoc23_strtol@plt+0x16704> │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x2, [sp] │ │ │ │ ldr x1, [sp, #48] │ │ │ │ - bl 2c95c │ │ │ │ + bl 2c950 │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x22 // #34 │ │ │ │ str w1, [x0] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ b 1c0c4 <__isoc23_strtol@plt+0x16734> │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x1, [sp, #48] │ │ │ │ ldr x3, [sp] │ │ │ │ mov x2, x1 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ - bl 2b4f0 │ │ │ │ + bl 2b4e4 │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ne 1c0c0 <__isoc23_strtol@plt+0x16730> // b.any │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 1c0c4 <__isoc23_strtol@plt+0x16734> │ │ │ │ ldr x0, [sp, #48] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1080] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 1c0e8 <__isoc23_strtol@plt+0x16758> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -22633,29 +22633,29 @@ │ │ │ │ sub sp, sp, #0x440 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ str x3, [sp, #16] │ │ │ │ str x4, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1080] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x38 │ │ │ │ mov w3, #0x400 // #1024 │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 16818 <__isoc23_strtol@plt+0x10e88> │ │ │ │ add x0, sp, #0x38 │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x2, x0, #0x38 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x2, x0, #0x30 │ │ │ │ ldr x1, [sp, #8] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 16f88 <__isoc23_strtol@plt+0x115f8> │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ge 1c184 <__isoc23_strtol@plt+0x167f4> // b.tcont │ │ │ │ @@ -22675,34 +22675,34 @@ │ │ │ │ ldr x1, [sp, #48] │ │ │ │ cmp x1, x0 │ │ │ │ b.le 1c1e4 <__isoc23_strtol@plt+0x16854> │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x2, [sp, #8] │ │ │ │ ldr x1, [sp, #48] │ │ │ │ - bl 2c95c │ │ │ │ + bl 2c950 │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x22 // #34 │ │ │ │ str w1, [x0] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ b 1c214 <__isoc23_strtol@plt+0x16884> │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x1, [sp, #48] │ │ │ │ ldr x3, [sp, #8] │ │ │ │ mov x2, x1 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ - bl 2b4f0 │ │ │ │ + bl 2b4e4 │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ne 1c210 <__isoc23_strtol@plt+0x16880> // b.any │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 1c214 <__isoc23_strtol@plt+0x16884> │ │ │ │ ldr x0, [sp, #48] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1080] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 1c238 <__isoc23_strtol@plt+0x168a8> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -22716,16 +22716,16 @@ │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #56] │ │ │ │ str x1, [sp, #48] │ │ │ │ str x2, [sp, #40] │ │ │ │ str x3, [sp, #32] │ │ │ │ str x4, [sp, #24] │ │ │ │ ldr x3, [sp, #48] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x2, x0, #0x48 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x2, x0, #0x40 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ bl 16f88 <__isoc23_strtol@plt+0x115f8> │ │ │ │ str x0, [sp, #72] │ │ │ │ ldr x0, [sp, #72] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ge 1c29c <__isoc23_strtol@plt+0x1690c> // b.tcont │ │ │ │ @@ -22745,27 +22745,27 @@ │ │ │ │ ldr x1, [sp, #72] │ │ │ │ cmp x1, x0 │ │ │ │ b.le 1c2fc <__isoc23_strtol@plt+0x1696c> │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x2, [sp, #24] │ │ │ │ ldr x1, [sp, #72] │ │ │ │ - bl 2c95c │ │ │ │ + bl 2c950 │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x22 // #34 │ │ │ │ str w1, [x0] │ │ │ │ ldr x0, [sp, #72] │ │ │ │ b 1c32c <__isoc23_strtol@plt+0x1699c> │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x1, [sp, #72] │ │ │ │ ldr x3, [sp, #24] │ │ │ │ mov x2, x1 │ │ │ │ ldr x1, [sp, #40] │ │ │ │ - bl 2b4f0 │ │ │ │ + bl 2b4e4 │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ne 1c328 <__isoc23_strtol@plt+0x16998> // b.any │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 1c32c <__isoc23_strtol@plt+0x1699c> │ │ │ │ ldr x0, [sp, #72] │ │ │ │ ldp x29, x30, [sp], #80 │ │ │ │ autiasp │ │ │ │ @@ -22776,29 +22776,29 @@ │ │ │ │ sub sp, sp, #0x440 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ str x3, [sp, #16] │ │ │ │ str x4, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1080] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x38 │ │ │ │ mov w3, #0x400 // #1024 │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 16818 <__isoc23_strtol@plt+0x10e88> │ │ │ │ add x0, sp, #0x38 │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x2, x0, #0x60 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x2, x0, #0x58 │ │ │ │ ldr x1, [sp, #8] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 16f88 <__isoc23_strtol@plt+0x115f8> │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ge 1c3c0 <__isoc23_strtol@plt+0x16a30> // b.tcont │ │ │ │ @@ -22818,34 +22818,34 @@ │ │ │ │ ldr x1, [sp, #48] │ │ │ │ cmp x1, x0 │ │ │ │ b.le 1c420 <__isoc23_strtol@plt+0x16a90> │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x2, [sp, #8] │ │ │ │ ldr x1, [sp, #48] │ │ │ │ - bl 2c95c │ │ │ │ + bl 2c950 │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x22 // #34 │ │ │ │ str w1, [x0] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ b 1c450 <__isoc23_strtol@plt+0x16ac0> │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x1, [sp, #48] │ │ │ │ ldr x3, [sp, #8] │ │ │ │ mov x2, x1 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ - bl 2b4f0 │ │ │ │ + bl 2b4e4 │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ne 1c44c <__isoc23_strtol@plt+0x16abc> // b.any │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 1c450 <__isoc23_strtol@plt+0x16ac0> │ │ │ │ ldr x0, [sp, #48] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1080] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 1c474 <__isoc23_strtol@plt+0x16ae4> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -22862,15 +22862,15 @@ │ │ │ │ str x0, [sp, #56] │ │ │ │ str x1, [sp, #48] │ │ │ │ str x2, [sp, #40] │ │ │ │ str x3, [sp, #32] │ │ │ │ str x4, [sp, #24] │ │ │ │ str w5, [sp, #20] │ │ │ │ str x6, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1096] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x48 │ │ │ │ mov w3, #0x400 // #1024 │ │ │ │ mov x2, x0 │ │ │ │ @@ -22878,31 +22878,31 @@ │ │ │ │ ldr x0, [sp, #56] │ │ │ │ bl 16818 <__isoc23_strtol@plt+0x10e88> │ │ │ │ add x0, sp, #0x48 │ │ │ │ ldr w6, [sp, #20] │ │ │ │ ldr x5, [sp, #24] │ │ │ │ ldr x4, [sp, #40] │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x2, x0, #0x70 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x2, x0, #0x68 │ │ │ │ ldr x1, [sp, #8] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ bl 16f88 <__isoc23_strtol@plt+0x115f8> │ │ │ │ str x0, [sp, #64] │ │ │ │ ldr x0, [sp, #64] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ge 1c524 <__isoc23_strtol@plt+0x16b94> // b.tcont │ │ │ │ ldr x0, [sp, #64] │ │ │ │ b 1c5b8 <__isoc23_strtol@plt+0x16c28> │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x3, [sp, #8] │ │ │ │ ldr x2, [sp, #24] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ - bl 2bb34 │ │ │ │ + bl 2bb28 │ │ │ │ str x0, [sp, #64] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ sxtw x0, w0 │ │ │ │ ldr x1, [sp, #64] │ │ │ │ cmp x1, x0 │ │ │ │ b.eq 1c574 <__isoc23_strtol@plt+0x16be4> // b.none │ │ │ │ ldr x0, [sp, #56] │ │ │ │ @@ -22927,15 +22927,15 @@ │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x16 // #22 │ │ │ │ str w1, [x0] │ │ │ │ ldr x0, [sp, #64] │ │ │ │ b 1c5b8 <__isoc23_strtol@plt+0x16c28> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1096] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 1c5dc <__isoc23_strtol@plt+0x16c4c> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -22954,31 +22954,31 @@ │ │ │ │ str x4, [sp, #40] │ │ │ │ str w5, [sp, #36] │ │ │ │ str x6, [sp, #24] │ │ │ │ ldr w6, [sp, #36] │ │ │ │ ldr x5, [sp, #40] │ │ │ │ ldr x4, [sp, #56] │ │ │ │ ldr x3, [sp, #64] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x2, x0, #0x88 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x2, x0, #0x80 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ ldr x0, [sp, #72] │ │ │ │ bl 16f88 <__isoc23_strtol@plt+0x115f8> │ │ │ │ str x0, [sp, #88] │ │ │ │ ldr x0, [sp, #88] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ge 1c654 <__isoc23_strtol@plt+0x16cc4> // b.tcont │ │ │ │ ldr x0, [sp, #88] │ │ │ │ b 1c6e8 <__isoc23_strtol@plt+0x16d58> │ │ │ │ ldr x0, [sp, #72] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x3, [sp, #24] │ │ │ │ ldr x2, [sp, #40] │ │ │ │ ldr x1, [sp, #48] │ │ │ │ - bl 2bb34 │ │ │ │ + bl 2bb28 │ │ │ │ str x0, [sp, #88] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ sxtw x0, w0 │ │ │ │ ldr x1, [sp, #88] │ │ │ │ cmp x1, x0 │ │ │ │ b.eq 1c6a4 <__isoc23_strtol@plt+0x16d14> // b.none │ │ │ │ ldr x0, [sp, #72] │ │ │ │ @@ -23017,15 +23017,15 @@ │ │ │ │ str x0, [sp, #56] │ │ │ │ str x1, [sp, #48] │ │ │ │ str x2, [sp, #40] │ │ │ │ str x3, [sp, #32] │ │ │ │ str x4, [sp, #24] │ │ │ │ str w5, [sp, #20] │ │ │ │ str x6, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1096] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x48 │ │ │ │ mov w3, #0x400 // #1024 │ │ │ │ mov x2, x0 │ │ │ │ @@ -23033,31 +23033,31 @@ │ │ │ │ ldr x0, [sp, #56] │ │ │ │ bl 16818 <__isoc23_strtol@plt+0x10e88> │ │ │ │ add x0, sp, #0x48 │ │ │ │ ldr w6, [sp, #20] │ │ │ │ ldr x5, [sp, #24] │ │ │ │ ldr x4, [sp, #40] │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x2, x0, #0xa0 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x2, x0, #0x98 │ │ │ │ ldr x1, [sp, #8] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ bl 16f88 <__isoc23_strtol@plt+0x115f8> │ │ │ │ str x0, [sp, #64] │ │ │ │ ldr x0, [sp, #64] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ge 1c790 <__isoc23_strtol@plt+0x16e00> // b.tcont │ │ │ │ ldr x0, [sp, #64] │ │ │ │ b 1c824 <__isoc23_strtol@plt+0x16e94> │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x3, [sp, #8] │ │ │ │ ldr x2, [sp, #24] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ - bl 2bb34 │ │ │ │ + bl 2bb28 │ │ │ │ str x0, [sp, #64] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ sxtw x0, w0 │ │ │ │ ldr x1, [sp, #64] │ │ │ │ cmp x1, x0 │ │ │ │ b.eq 1c7e0 <__isoc23_strtol@plt+0x16e50> // b.none │ │ │ │ ldr x0, [sp, #56] │ │ │ │ @@ -23082,15 +23082,15 @@ │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x16 // #22 │ │ │ │ str w1, [x0] │ │ │ │ ldr x0, [sp, #64] │ │ │ │ b 1c824 <__isoc23_strtol@plt+0x16e94> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1096] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 1c848 <__isoc23_strtol@plt+0x16eb8> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -23104,30 +23104,30 @@ │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x430 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ str x3, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1064] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov w3, #0x400 // #1024 │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 16818 <__isoc23_strtol@plt+0x10e88> │ │ │ │ add x0, sp, #0x28 │ │ │ │ ldr x4, [sp, #8] │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x2, x0, #0xb8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x2, x0, #0xb0 │ │ │ │ ldr x1, [sp] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ cmn x0, #0x1 │ │ │ │ b.ne 1c8f8 <__isoc23_strtol@plt+0x16f68> // b.any │ │ │ │ @@ -23136,15 +23136,15 @@ │ │ │ │ cmp w0, #0x16 │ │ │ │ b.ne 1c8f8 <__isoc23_strtol@plt+0x16f68> // b.any │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x16 // #22 │ │ │ │ str w1, [x0] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1064] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 1c920 <__isoc23_strtol@plt+0x16f90> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -23158,16 +23158,16 @@ │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ str x3, [sp, #16] │ │ │ │ ldr x4, [sp, #24] │ │ │ │ ldr x3, [sp, #32] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x2, x0, #0xd0 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x2, x0, #0xc8 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmn x0, #0x1 │ │ │ │ b.ne 1c998 <__isoc23_strtol@plt+0x17008> // b.any │ │ │ │ @@ -23187,30 +23187,30 @@ │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x430 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ str x3, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1064] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov w3, #0x400 // #1024 │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 16818 <__isoc23_strtol@plt+0x10e88> │ │ │ │ add x0, sp, #0x28 │ │ │ │ ldr x4, [sp, #8] │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x2, x0, #0xe8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x2, x0, #0xe0 │ │ │ │ ldr x1, [sp] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ cmn x0, #0x1 │ │ │ │ b.ne 1ca44 <__isoc23_strtol@plt+0x170b4> // b.any │ │ │ │ @@ -23219,15 +23219,15 @@ │ │ │ │ cmp w0, #0x16 │ │ │ │ b.ne 1ca44 <__isoc23_strtol@plt+0x170b4> // b.any │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x16 // #22 │ │ │ │ str w1, [x0] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1064] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 1ca6c <__isoc23_strtol@plt+0x170dc> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -23252,31 +23252,31 @@ │ │ │ │ b.ls 1cacc <__isoc23_strtol@plt+0x1713c> // b.plast │ │ │ │ bl 5960 │ │ │ │ mov w1, #0xc // #12 │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ b 1cb78 <__isoc23_strtol@plt+0x171e8> │ │ │ │ ldr x3, [sp, #56] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x2, x0, #0x100 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x2, x0, #0xf8 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 16f88 <__isoc23_strtol@plt+0x115f8> │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ge 1cafc <__isoc23_strtol@plt+0x1716c> // b.tcont │ │ │ │ ldr x0, [sp, #48] │ │ │ │ b 1cb78 <__isoc23_strtol@plt+0x171e8> │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x3, [sp, #16] │ │ │ │ ldr x2, [sp, #56] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ - bl 2bb34 │ │ │ │ + bl 2bb28 │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x1, [sp, #48] │ │ │ │ cmp x1, x0 │ │ │ │ b.eq 1cb48 <__isoc23_strtol@plt+0x171b8> // b.none │ │ │ │ ldr x0, [sp, #40] │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ @@ -23304,47 +23304,47 @@ │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ ldr x3, [sp, #32] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x2, x0, #0x110 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x2, x0, #0x108 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ ldr x3, [sp, #32] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x2, x0, #0x120 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x2, x0, #0x118 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-64]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ str x3, [sp, #16] │ │ │ │ ldr x3, [sp, #32] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x2, x0, #0x130 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x2, x0, #0x128 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.le 1cd18 <__isoc23_strtol@plt+0x17388> │ │ │ │ @@ -23380,15 +23380,15 @@ │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x1, [sp, #48] │ │ │ │ ldr x3, [sp, #16] │ │ │ │ mov x2, x1 │ │ │ │ mov x1, x0 │ │ │ │ mov x0, x4 │ │ │ │ - bl 2b4f0 │ │ │ │ + bl 2b4e4 │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x1, [sp, #56] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ cmp x1, x0 │ │ │ │ b.eq 1cd18 <__isoc23_strtol@plt+0x17388> // b.none │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0] │ │ │ │ @@ -23412,16 +23412,16 @@ │ │ │ │ str x0, [sp, #56] │ │ │ │ str x1, [sp, #48] │ │ │ │ str x2, [sp, #40] │ │ │ │ str x3, [sp, #32] │ │ │ │ str x4, [sp, #24] │ │ │ │ ldr x4, [sp, #40] │ │ │ │ ldr x3, [sp, #48] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x2, x0, #0x140 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x2, x0, #0x138 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ str x0, [sp, #64] │ │ │ │ ldr x0, [sp, #64] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.le 1ce4c <__isoc23_strtol@plt+0x174bc> │ │ │ │ @@ -23457,15 +23457,15 @@ │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x1, [sp, #64] │ │ │ │ ldr x3, [sp, #24] │ │ │ │ mov x2, x1 │ │ │ │ mov x1, x0 │ │ │ │ mov x0, x4 │ │ │ │ - bl 2b4f0 │ │ │ │ + bl 2b4e4 │ │ │ │ str x0, [sp, #72] │ │ │ │ ldr x1, [sp, #72] │ │ │ │ ldr x0, [sp, #64] │ │ │ │ cmp x1, x0 │ │ │ │ b.eq 1ce4c <__isoc23_strtol@plt+0x174bc> // b.none │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x0, [x0] │ │ │ │ @@ -23486,16 +23486,16 @@ │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ ldr x3, [sp, #32] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x2, x0, #0x120 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x2, x0, #0x118 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 17084 <__isoc23_strtol@plt+0x116f4> │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ @@ -23516,15 +23516,15 @@ │ │ │ │ str w3, [x0, #10888] │ │ │ │ sub x0, x29, #0x4, lsl #12 │ │ │ │ str w4, [x0, #10884] │ │ │ │ sub x0, x29, #0x4, lsl #12 │ │ │ │ str w5, [x0, #10880] │ │ │ │ sub x0, x29, #0x4, lsl #12 │ │ │ │ str x6, [x0, #10872] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ stur x1, [x29, #-8] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ mov x0, sp │ │ │ │ mov x21, x0 │ │ │ │ sub x0, x29, #0x4, lsl #12 │ │ │ │ @@ -23618,111 +23618,111 @@ │ │ │ │ b.cc 1d074 <__isoc23_strtol@plt+0x176e4> // b.lo, b.ul, b.last │ │ │ │ str xzr, [sp, #1024] │ │ │ │ add x0, sp, #0x10 │ │ │ │ sub x1, x29, #0x4, lsl #12 │ │ │ │ str x0, [x1, #10960] │ │ │ │ sub x0, x29, #0x4, lsl #12 │ │ │ │ str xzr, [x0, #10936] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x0, x0, #0x650 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x0, x0, #0x648 │ │ │ │ bl 5c30 <__isoc23_strtol@plt+0x2a0> │ │ │ │ cmp x0, #0x0 │ │ │ │ b.eq 1d0e4 <__isoc23_strtol@plt+0x17754> // b.none │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x0, x0, #0x650 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x0, x0, #0x648 │ │ │ │ bl 5c30 <__isoc23_strtol@plt+0x2a0> │ │ │ │ sub x3, x29, #0x1, lsl #12 │ │ │ │ sub x3, x3, #0x408 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x660 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x658 │ │ │ │ mov x0, x3 │ │ │ │ bl 54b0 │ │ │ │ sub x2, x29, #0x1, lsl #12 │ │ │ │ sub x2, x2, #0x408 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x668 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x660 │ │ │ │ mov x0, x2 │ │ │ │ bl 5ae0 <__isoc23_strtol@plt+0x150> │ │ │ │ sub x1, x29, #0x4, lsl #12 │ │ │ │ str x0, [x1, #10936] │ │ │ │ sub x0, x29, #0x4, lsl #12 │ │ │ │ ldr x0, [x0, #10936] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ne 1d150 <__isoc23_strtol@plt+0x177c0> // b.any │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x0, x0, #0x670 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x0, x0, #0x668 │ │ │ │ bl 5c30 <__isoc23_strtol@plt+0x2a0> │ │ │ │ cmp x0, #0x0 │ │ │ │ b.eq 1d150 <__isoc23_strtol@plt+0x177c0> // b.none │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x0, x0, #0x670 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x0, x0, #0x668 │ │ │ │ bl 5c30 <__isoc23_strtol@plt+0x2a0> │ │ │ │ sub x3, x29, #0x1, lsl #12 │ │ │ │ sub x3, x3, #0x408 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x678 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x670 │ │ │ │ mov x0, x3 │ │ │ │ bl 54b0 │ │ │ │ sub x2, x29, #0x1, lsl #12 │ │ │ │ sub x2, x2, #0x408 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x668 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x660 │ │ │ │ mov x0, x2 │ │ │ │ bl 5ae0 <__isoc23_strtol@plt+0x150> │ │ │ │ sub x1, x29, #0x4, lsl #12 │ │ │ │ str x0, [x1, #10936] │ │ │ │ sub x0, x29, #0x4, lsl #12 │ │ │ │ ldr x0, [x0, #10936] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ne 1d21c <__isoc23_strtol@plt+0x1788c> // b.any │ │ │ │ sub x2, x29, #0x1, lsl #12 │ │ │ │ sub x2, x2, #0x408 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x688 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x680 │ │ │ │ mov x0, x2 │ │ │ │ bl 54b0 │ │ │ │ sub x2, x29, #0x1, lsl #12 │ │ │ │ sub x2, x2, #0x408 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x668 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x660 │ │ │ │ mov x0, x2 │ │ │ │ bl 5ae0 <__isoc23_strtol@plt+0x150> │ │ │ │ sub x1, x29, #0x4, lsl #12 │ │ │ │ str x0, [x1, #10936] │ │ │ │ sub x0, x29, #0x4, lsl #12 │ │ │ │ ldr x0, [x0, #10936] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ne 1d21c <__isoc23_strtol@plt+0x1788c> // b.any │ │ │ │ sub x2, x29, #0x1, lsl #12 │ │ │ │ sub x2, x2, #0x408 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x698 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x690 │ │ │ │ mov x0, x2 │ │ │ │ bl 5ae0 <__isoc23_strtol@plt+0x150> │ │ │ │ sub x1, x29, #0x4, lsl #12 │ │ │ │ str x0, [x1, #10936] │ │ │ │ sub x0, x29, #0x408 │ │ │ │ mov x1, #0x3ff // #1023 │ │ │ │ bl 5978 │ │ │ │ sub x0, x29, #0x408 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x6a0 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x698 │ │ │ │ sub x0, x29, #0x4, lsl #12 │ │ │ │ ldr x0, [x0, #10936] │ │ │ │ bl 5030 │ │ │ │ sub x0, x29, #0x4, lsl #12 │ │ │ │ ldr x0, [x0, #10936] │ │ │ │ bl 51e0 │ │ │ │ sub x2, x29, #0x1, lsl #12 │ │ │ │ sub x2, x2, #0x408 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x668 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x660 │ │ │ │ mov x0, x2 │ │ │ │ bl 5ae0 <__isoc23_strtol@plt+0x150> │ │ │ │ sub x1, x29, #0x4, lsl #12 │ │ │ │ str x0, [x1, #10936] │ │ │ │ sub x0, x29, #0x4, lsl #12 │ │ │ │ ldr x0, [x0, #10936] │ │ │ │ cmp x0, #0x0 │ │ │ │ @@ -23731,19 +23731,19 @@ │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x1, x0 │ │ │ │ sub x0, x29, #0x1, lsl #12 │ │ │ │ sub x0, x0, #0x408 │ │ │ │ mov x3, x1 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x6a8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x6a0 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ movk x0, #0x8, lsl #16 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x16 // #22 │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ b 1d814 <__isoc23_strtol@plt+0x17e84> │ │ │ │ sub x0, x29, #0x4, lsl #12 │ │ │ │ ldrsw x0, [x0, #10880] │ │ │ │ @@ -23823,52 +23823,52 @@ │ │ │ │ ldr w5, [x0, #10880] │ │ │ │ sub x0, x29, #0x4, lsl #12 │ │ │ │ ldr w4, [x0, #10884] │ │ │ │ sub x0, x29, #0x4, lsl #12 │ │ │ │ ldr w3, [x0, #10888] │ │ │ │ sub x0, x29, #0x4, lsl #12 │ │ │ │ ldr w2, [x0, #10892] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x6d8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x6d0 │ │ │ │ sub x0, x29, #0x4, lsl #12 │ │ │ │ ldr x0, [x0, #10960] │ │ │ │ bl 54b0 │ │ │ │ sub x0, x29, #0x1, lsl #12 │ │ │ │ sub x0, x0, #0x508 │ │ │ │ - bl 36558 │ │ │ │ + bl 37550 │ │ │ │ sub x0, x29, #0x1, lsl #12 │ │ │ │ sub x0, x0, #0x518 │ │ │ │ mov w1, #0x10 // #16 │ │ │ │ - bl 3493c │ │ │ │ + bl 35934 │ │ │ │ sub x0, x29, #0x1, lsl #12 │ │ │ │ sub x0, x0, #0x508 │ │ │ │ sub x3, x29, #0x1, lsl #12 │ │ │ │ sub x3, x3, #0x8 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x6e8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x6e0 │ │ │ │ mov x0, x3 │ │ │ │ bl 54b0 │ │ │ │ sub x0, x29, #0x1, lsl #12 │ │ │ │ sub x0, x0, #0x508 │ │ │ │ sub x3, x29, #0xc08 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x6f0 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x6e8 │ │ │ │ mov x0, x3 │ │ │ │ bl 54b0 │ │ │ │ sub x1, x29, #0x1, lsl #12 │ │ │ │ sub x1, x1, #0x518 │ │ │ │ sub x0, x29, #0x1, lsl #12 │ │ │ │ sub x0, x0, #0x508 │ │ │ │ sub x4, x29, #0x808 │ │ │ │ mov x3, x1 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x700 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x6f8 │ │ │ │ mov x0, x4 │ │ │ │ bl 54b0 │ │ │ │ sub x0, x29, #0x4, lsl #12 │ │ │ │ str wzr, [x0, #10912] │ │ │ │ b 1d578 <__isoc23_strtol@plt+0x17be8> │ │ │ │ sub x0, x29, #0x4, lsl #12 │ │ │ │ ldr w1, [x0, #10880] │ │ │ │ @@ -23925,16 +23925,16 @@ │ │ │ │ add x5, x0, x1 │ │ │ │ sub x0, x29, #0x808 │ │ │ │ sub x1, x29, #0x4, lsl #12 │ │ │ │ ldr w4, [x1, #10912] │ │ │ │ mov x3, x0 │ │ │ │ sub x0, x29, #0x4, lsl #12 │ │ │ │ ldr x2, [x0, #10976] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x718 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x710 │ │ │ │ mov x0, x5 │ │ │ │ bl 54b0 │ │ │ │ sub x0, x29, #0x4, lsl #12 │ │ │ │ ldr w0, [x0, #10912] │ │ │ │ add w0, w0, #0x1 │ │ │ │ sub x1, x29, #0x4, lsl #12 │ │ │ │ str w0, [x1, #10912] │ │ │ │ @@ -24030,18 +24030,18 @@ │ │ │ │ bl 53f0 │ │ │ │ mov x1, x0 │ │ │ │ sub x0, x29, #0x408 │ │ │ │ mov x4, x1 │ │ │ │ mov x3, x0 │ │ │ │ sub x0, x29, #0x4, lsl #12 │ │ │ │ ldr x2, [x0, #10904] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x728 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x720 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ b 1d814 <__isoc23_strtol@plt+0x17e84> │ │ │ │ sub x0, x29, #0x4, lsl #12 │ │ │ │ ldr w0, [x0, #10912] │ │ │ │ sub x1, x29, #0x408 │ │ │ │ mov w2, #0x2f // #47 │ │ │ │ strb w2, [x1, x0] │ │ │ │ @@ -24080,38 +24080,38 @@ │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x4, x0 │ │ │ │ sub x0, x29, #0x4, lsl #12 │ │ │ │ ldr x3, [x0, #10896] │ │ │ │ sub x0, x29, #0x4, lsl #12 │ │ │ │ ldr x2, [x0, #10904] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x778 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x770 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ b 1d814 <__isoc23_strtol@plt+0x17e84> │ │ │ │ sub x0, x29, #0x4, lsl #12 │ │ │ │ ldr x3, [x0, #10896] │ │ │ │ sub x0, x29, #0x4, lsl #12 │ │ │ │ ldr x2, [x0, #10904] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x7b8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x7b0 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ sub x0, x29, #0x4, lsl #12 │ │ │ │ ldr x2, [x0, #10872] │ │ │ │ sub x0, x29, #0x4, lsl #12 │ │ │ │ ldr x1, [x0, #10896] │ │ │ │ sub x0, x29, #0x4, lsl #12 │ │ │ │ ldr x0, [x0, #10904] │ │ │ │ bl 1d858 <__isoc23_strtol@plt+0x17ec8> │ │ │ │ mov sp, x21 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldur x3, [x29, #-8] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 1d83c <__isoc23_strtol@plt+0x17eac> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -24126,21 +24126,21 @@ │ │ │ │ sub sp, sp, #0x80 │ │ │ │ stp x29, x30, [sp, #96] │ │ │ │ add x29, sp, #0x60 │ │ │ │ str x19, [sp, #112] │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #88] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ mov x0, #0x28 // #40 │ │ │ │ - bl 366a4 │ │ │ │ + bl 3769c │ │ │ │ str x0, [sp, #56] │ │ │ │ add x0, sp, #0x30 │ │ │ │ ldr x3, [sp, #8] │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl e708 <__isoc23_strtol@plt+0x8d78> │ │ │ │ @@ -24150,63 +24150,63 @@ │ │ │ │ b.ge 1d8f0 <__isoc23_strtol@plt+0x17f60> // b.tcont │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x4, x0 │ │ │ │ ldr x3, [sp, #16] │ │ │ │ ldr x2, [sp, #24] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x778 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x770 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ b 1db5c <__isoc23_strtol@plt+0x181cc> │ │ │ │ ldr x2, [sp, #48] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x7e8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x7e0 │ │ │ │ mov x0, x2 │ │ │ │ bl 5468 <__ctype_b_loc@plt+0x8> │ │ │ │ str x0, [sp, #64] │ │ │ │ ldr x0, [sp, #64] │ │ │ │ bl 55a0 │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ str w1, [x0] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x7e8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x7e0 │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5468 <__ctype_b_loc@plt+0x8> │ │ │ │ str x0, [sp, #64] │ │ │ │ ldr x0, [sp, #64] │ │ │ │ bl 55a0 │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ str w1, [x0, #4] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x7e8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x7e0 │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5468 <__ctype_b_loc@plt+0x8> │ │ │ │ str x0, [sp, #64] │ │ │ │ ldr x0, [sp, #64] │ │ │ │ bl 55a0 │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ str w1, [x0, #8] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x7e8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x7e0 │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5468 <__ctype_b_loc@plt+0x8> │ │ │ │ str x0, [sp, #64] │ │ │ │ ldr x0, [sp, #64] │ │ │ │ bl 55a0 │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ str w1, [x0, #12] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x7e8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x7e0 │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5468 <__ctype_b_loc@plt+0x8> │ │ │ │ str x0, [sp, #64] │ │ │ │ ldr x0, [sp, #64] │ │ │ │ bl 55a0 │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ @@ -24249,21 +24249,21 @@ │ │ │ │ lsl x0, x0, #4 │ │ │ │ bl 5bb8 <__isoc23_strtol@plt+0x228> │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ str x1, [x0, #32] │ │ │ │ str wzr, [sp, #36] │ │ │ │ b 1db3c <__isoc23_strtol@plt+0x181ac> │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x7e8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x7e0 │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5468 <__ctype_b_loc@plt+0x8> │ │ │ │ str x0, [sp, #72] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x7e8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x7e0 │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5468 <__ctype_b_loc@plt+0x8> │ │ │ │ str x0, [sp, #80] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x1, [x0, #24] │ │ │ │ ldrsw x0, [sp, #36] │ │ │ │ lsl x0, x0, #3 │ │ │ │ @@ -24312,15 +24312,15 @@ │ │ │ │ ldr w1, [sp, #36] │ │ │ │ cmp w1, w0 │ │ │ │ b.lt 1da64 <__isoc23_strtol@plt+0x180d4> // b.tstop │ │ │ │ ldr x0, [sp, #48] │ │ │ │ bl 5258 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #88] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 1db80 <__isoc23_strtol@plt+0x181f0> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -24984,77 +24984,77 @@ │ │ │ │ stp x29, x30, [sp, #128] │ │ │ │ add x29, sp, #0x80 │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ str x3, [sp, #16] │ │ │ │ str x4, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #120] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ mov x0, #0x28 // #40 │ │ │ │ - bl 366a4 │ │ │ │ + bl 3769c │ │ │ │ str x0, [sp, #80] │ │ │ │ add x0, sp, #0x48 │ │ │ │ ldr x3, [sp, #8] │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl e708 <__isoc23_strtol@plt+0x8d78> │ │ │ │ str w0, [sp, #68] │ │ │ │ ldr w0, [sp, #68] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ge 1e630 <__isoc23_strtol@plt+0x18ca0> // b.tcont │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ b 1e984 <__isoc23_strtol@plt+0x18ff4> │ │ │ │ ldr x2, [sp, #72] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x7e8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x7e0 │ │ │ │ mov x0, x2 │ │ │ │ bl 5468 <__ctype_b_loc@plt+0x8> │ │ │ │ str x0, [sp, #88] │ │ │ │ ldr x0, [sp, #88] │ │ │ │ bl 55a0 │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #80] │ │ │ │ str w1, [x0] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x7e8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x7e0 │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5468 <__ctype_b_loc@plt+0x8> │ │ │ │ str x0, [sp, #88] │ │ │ │ ldr x0, [sp, #88] │ │ │ │ bl 55a0 │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #80] │ │ │ │ str w1, [x0, #4] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x7e8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x7e0 │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5468 <__ctype_b_loc@plt+0x8> │ │ │ │ str x0, [sp, #88] │ │ │ │ ldr x0, [sp, #88] │ │ │ │ bl 55a0 │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #80] │ │ │ │ str w1, [x0, #8] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x7e8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x7e0 │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5468 <__ctype_b_loc@plt+0x8> │ │ │ │ str x0, [sp, #88] │ │ │ │ ldr x0, [sp, #88] │ │ │ │ bl 55a0 │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #80] │ │ │ │ str w1, [x0, #12] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x7e8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x7e0 │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5468 <__ctype_b_loc@plt+0x8> │ │ │ │ str x0, [sp, #88] │ │ │ │ ldr x0, [sp, #88] │ │ │ │ bl 55a0 │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #80] │ │ │ │ @@ -25079,15 +25079,15 @@ │ │ │ │ ldr w0, [x0, #20] │ │ │ │ add w1, w0, #0x1 │ │ │ │ ldr x0, [sp, #80] │ │ │ │ str w1, [x0, #20] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ bl 5018 │ │ │ │ add x0, x0, #0x1 │ │ │ │ - bl 366a4 │ │ │ │ + bl 3769c │ │ │ │ str x0, [sp, #96] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr x0, [sp, #96] │ │ │ │ bl 5408 │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #64] │ │ │ │ b 1e81c <__isoc23_strtol@plt+0x18e8c> │ │ │ │ @@ -25113,18 +25113,18 @@ │ │ │ │ b.ge 1e7fc <__isoc23_strtol@plt+0x18e6c> // b.tcont │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x4, x0 │ │ │ │ ldr x3, [sp, #96] │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x7f0 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x7e8 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr w0, [sp, #68] │ │ │ │ b 1e984 <__isoc23_strtol@plt+0x18ff4> │ │ │ │ ldrsw x0, [sp, #64] │ │ │ │ ldr x1, [sp, #96] │ │ │ │ add x0, x1, x0 │ │ │ │ mov w1, #0x2f // #47 │ │ │ │ strb w1, [x0] │ │ │ │ @@ -25138,28 +25138,28 @@ │ │ │ │ cmp w0, w1 │ │ │ │ b.lt 1e77c <__isoc23_strtol@plt+0x18dec> // b.tstop │ │ │ │ ldr x0, [sp, #96] │ │ │ │ bl 5258 │ │ │ │ str xzr, [sp, #96] │ │ │ │ str wzr, [sp, #60] │ │ │ │ b 1e96c <__isoc23_strtol@plt+0x18fdc> │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x7e8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x7e0 │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5468 <__ctype_b_loc@plt+0x8> │ │ │ │ str x0, [sp, #104] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x7e8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x7e0 │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5468 <__ctype_b_loc@plt+0x8> │ │ │ │ str x0, [sp, #112] │ │ │ │ ldr x0, [sp, #112] │ │ │ │ bl 5018 │ │ │ │ add x0, x0, #0x1 │ │ │ │ - bl 366a4 │ │ │ │ + bl 3769c │ │ │ │ str x0, [sp, #96] │ │ │ │ ldr x1, [sp, #112] │ │ │ │ ldr x0, [sp, #96] │ │ │ │ bl 5408 │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #64] │ │ │ │ b 1e93c <__isoc23_strtol@plt+0x18fac> │ │ │ │ @@ -25185,18 +25185,18 @@ │ │ │ │ b.ge 1e91c <__isoc23_strtol@plt+0x18f8c> // b.tcont │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x4, x0 │ │ │ │ ldr x3, [sp, #96] │ │ │ │ ldr x2, [sp, #104] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x7f0 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x7e8 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr w0, [sp, #68] │ │ │ │ b 1e984 <__isoc23_strtol@plt+0x18ff4> │ │ │ │ ldrsw x0, [sp, #64] │ │ │ │ ldr x1, [sp, #96] │ │ │ │ add x0, x1, x0 │ │ │ │ mov w1, #0x2f // #47 │ │ │ │ strb w1, [x0] │ │ │ │ @@ -25218,15 +25218,15 @@ │ │ │ │ ldr x0, [sp, #80] │ │ │ │ ldr w0, [x0, #16] │ │ │ │ ldr w1, [sp, #60] │ │ │ │ cmp w1, w0 │ │ │ │ b.lt 1e848 <__isoc23_strtol@plt+0x18eb8> // b.tstop │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #120] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 1e9a8 <__isoc23_strtol@plt+0x19018> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -25320,15 +25320,15 @@ │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x70 │ │ │ │ stp x29, x30, [sp, #96] │ │ │ │ add x29, sp, #0x60 │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #88] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x30 │ │ │ │ ldr x3, [sp, #8] │ │ │ │ mov x2, x0 │ │ │ │ @@ -25338,51 +25338,51 @@ │ │ │ │ str w0, [sp, #40] │ │ │ │ ldr w0, [sp, #40] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ge 1eb64 <__isoc23_strtol@plt+0x191d4> // b.tcont │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ b 1ec68 <__isoc23_strtol@plt+0x192d8> │ │ │ │ ldr x2, [sp, #48] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x7e8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x7e0 │ │ │ │ mov x0, x2 │ │ │ │ bl 5468 <__ctype_b_loc@plt+0x8> │ │ │ │ str x0, [sp, #56] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x7e8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x7e0 │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5468 <__ctype_b_loc@plt+0x8> │ │ │ │ str x0, [sp, #56] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x7e8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x7e0 │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5468 <__ctype_b_loc@plt+0x8> │ │ │ │ str x0, [sp, #56] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x7e8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x7e0 │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5468 <__ctype_b_loc@plt+0x8> │ │ │ │ str x0, [sp, #56] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x7e8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x7e0 │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5468 <__ctype_b_loc@plt+0x8> │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ bl 55a0 │ │ │ │ str w0, [sp, #44] │ │ │ │ str wzr, [sp, #36] │ │ │ │ b 1ec48 <__isoc23_strtol@plt+0x192b8> │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x7e8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x7e0 │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5468 <__ctype_b_loc@plt+0x8> │ │ │ │ str x0, [sp, #64] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x7e8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x7e0 │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5468 <__ctype_b_loc@plt+0x8> │ │ │ │ str x0, [sp, #72] │ │ │ │ mov w1, #0x2f // #47 │ │ │ │ ldr x0, [sp, #72] │ │ │ │ bl 5948 │ │ │ │ str x0, [sp, #80] │ │ │ │ @@ -25403,15 +25403,15 @@ │ │ │ │ cmp w1, w0 │ │ │ │ b.lt 1ebe0 <__isoc23_strtol@plt+0x19250> // b.tstop │ │ │ │ ldr x2, [sp, #8] │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 10484 <__isoc23_strtol@plt+0xaaf4> │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #88] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 1ec8c <__isoc23_strtol@plt+0x192fc> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -25543,48 +25543,48 @@ │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ mov x13, #0x1060 // #4192 │ │ │ │ sub sp, sp, x13 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #4184] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x20 │ │ │ │ - bl 23c10 <__isoc23_strtol@plt+0x1e280> │ │ │ │ + bl 23c04 <__isoc23_strtol@plt+0x1e274> │ │ │ │ add x0, sp, #0x20 │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ - bl 23d4c <__isoc23_strtol@plt+0x1e3bc> │ │ │ │ + bl 23d40 <__isoc23_strtol@plt+0x1e3b0> │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr x0, [x0] │ │ │ │ add x3, sp, #0x20 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x828 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x820 │ │ │ │ mov x0, x3 │ │ │ │ - bl 24368 <__isoc23_strtol@plt+0x1e9d8> │ │ │ │ + bl 2435c <__isoc23_strtol@plt+0x1e9cc> │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr x0, [x0, #8] │ │ │ │ add x3, sp, #0x20 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x838 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x830 │ │ │ │ mov x0, x3 │ │ │ │ - bl 24368 <__isoc23_strtol@plt+0x1e9d8> │ │ │ │ + bl 2435c <__isoc23_strtol@plt+0x1e9cc> │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr x0, [x0, #16] │ │ │ │ add x3, sp, #0x20 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x848 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x840 │ │ │ │ mov x0, x3 │ │ │ │ - bl 24368 <__isoc23_strtol@plt+0x1e9d8> │ │ │ │ + bl 2435c <__isoc23_strtol@plt+0x1e9cc> │ │ │ │ str xzr, [sp, #24] │ │ │ │ b 1ef80 <__isoc23_strtol@plt+0x195f0> │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr x1, [x0, #40] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ lsl x0, x0, #4 │ │ │ │ add x0, x1, x0 │ │ │ │ @@ -25593,35 +25593,35 @@ │ │ │ │ ldr x1, [x0, #40] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ lsl x0, x0, #4 │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x0, [x0, #8] │ │ │ │ add x4, sp, #0x20 │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x860 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x858 │ │ │ │ mov x0, x4 │ │ │ │ - bl 24368 <__isoc23_strtol@plt+0x1e9d8> │ │ │ │ + bl 2435c <__isoc23_strtol@plt+0x1e9cc> │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, #0x1 │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ ldr x1, [sp, #24] │ │ │ │ cmp x1, x0 │ │ │ │ b.cc 1ef2c <__isoc23_strtol@plt+0x1959c> // b.lo, b.ul, b.last │ │ │ │ add x1, sp, #0x10 │ │ │ │ add x0, sp, #0x20 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - bl 245c4 <__isoc23_strtol@plt+0x1ec34> │ │ │ │ + bl 245b8 <__isoc23_strtol@plt+0x1ec28> │ │ │ │ add x0, sp, #0x20 │ │ │ │ - bl 23d74 <__isoc23_strtol@plt+0x1e3e4> │ │ │ │ + bl 23d68 <__isoc23_strtol@plt+0x1e3d8> │ │ │ │ ldr x0, [sp, #16] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #4184] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 1efd4 <__isoc23_strtol@plt+0x19644> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -25634,15 +25634,15 @@ │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x80 │ │ │ │ stp x29, x30, [sp, #96] │ │ │ │ add x29, sp, #0x60 │ │ │ │ str x19, [sp, #112] │ │ │ │ str x0, [sp, #8] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #88] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ str wzr, [sp, #20] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ str x0, [sp, #48] │ │ │ │ @@ -25681,16 +25681,16 @@ │ │ │ │ add x0, x1, x0 │ │ │ │ ldrh w0, [x0] │ │ │ │ and w0, w0, #0x2000 │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 1f084 <__isoc23_strtol@plt+0x196f4> // b.any │ │ │ │ ldr x3, [sp, #40] │ │ │ │ mov x2, #0x7 // #7 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x878 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x870 │ │ │ │ mov x0, x3 │ │ │ │ bl 5678 │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 1f154 <__isoc23_strtol@plt+0x197c4> // b.any │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x0, x0, #0x7 │ │ │ │ str x0, [sp, #40] │ │ │ │ @@ -25702,15 +25702,15 @@ │ │ │ │ b.eq 1f494 <__isoc23_strtol@plt+0x19b04> // b.none │ │ │ │ ldr x0, [sp] │ │ │ │ ldr x2, [x0] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, #0x1 │ │ │ │ mov x1, x0 │ │ │ │ mov x0, x2 │ │ │ │ - bl 3673c │ │ │ │ + bl 37734 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp] │ │ │ │ str x1, [x0] │ │ │ │ ldr x0, [sp] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr x2, [sp, #24] │ │ │ │ @@ -25719,16 +25719,16 @@ │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x1, x0 │ │ │ │ strb wzr, [x0] │ │ │ │ b 1f080 <__isoc23_strtol@plt+0x196f0> │ │ │ │ ldr x3, [sp, #40] │ │ │ │ mov x2, #0x6 // #6 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x880 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x878 │ │ │ │ mov x0, x3 │ │ │ │ bl 5678 │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 1f1ec <__isoc23_strtol@plt+0x1985c> // b.any │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x0, x0, #0x6 │ │ │ │ str x0, [sp, #40] │ │ │ │ @@ -25740,15 +25740,15 @@ │ │ │ │ b.eq 1f49c <__isoc23_strtol@plt+0x19b0c> // b.none │ │ │ │ ldr x0, [sp] │ │ │ │ ldr x2, [x0, #8] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, #0x1 │ │ │ │ mov x1, x0 │ │ │ │ mov x0, x2 │ │ │ │ - bl 3673c │ │ │ │ + bl 37734 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp] │ │ │ │ str x1, [x0, #8] │ │ │ │ ldr x0, [sp] │ │ │ │ ldr x0, [x0, #8] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr x2, [sp, #24] │ │ │ │ @@ -25757,16 +25757,16 @@ │ │ │ │ ldr x1, [x0, #8] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x1, x0 │ │ │ │ strb wzr, [x0] │ │ │ │ b 1f080 <__isoc23_strtol@plt+0x196f0> │ │ │ │ ldr x3, [sp, #40] │ │ │ │ mov x2, #0xa // #10 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x888 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x880 │ │ │ │ mov x0, x3 │ │ │ │ bl 5678 │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 1f2b4 <__isoc23_strtol@plt+0x19924> // b.any │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x0, x0, #0xa │ │ │ │ str x0, [sp, #40] │ │ │ │ @@ -25774,15 +25774,15 @@ │ │ │ │ add x1, sp, #0x20 │ │ │ │ add x0, sp, #0x28 │ │ │ │ bl 1eca0 <__isoc23_strtol@plt+0x19310> │ │ │ │ cmp w0, #0x0 │ │ │ │ b.eq 1f4a4 <__isoc23_strtol@plt+0x19b14> // b.none │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, #0x1 │ │ │ │ - bl 366a4 │ │ │ │ + bl 3769c │ │ │ │ str x0, [sp, #80] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x1, [sp, #24] │ │ │ │ mov x2, x1 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #80] │ │ │ │ bl 4e68 │ │ │ │ @@ -25807,16 +25807,16 @@ │ │ │ │ ldr x0, [sp] │ │ │ │ strh w1, [x0, #24] │ │ │ │ ldr x0, [sp, #80] │ │ │ │ bl 5258 │ │ │ │ b 1f080 <__isoc23_strtol@plt+0x196f0> │ │ │ │ ldr x3, [sp, #40] │ │ │ │ mov x2, #0x6 // #6 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x898 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x890 │ │ │ │ mov x0, x3 │ │ │ │ bl 5678 │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 1f448 <__isoc23_strtol@plt+0x19ab8> // b.any │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x0, x0, #0x6 │ │ │ │ str x0, [sp, #40] │ │ │ │ @@ -25835,29 +25835,29 @@ │ │ │ │ str x1, [x0, #32] │ │ │ │ ldr x0, [sp] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ lsl x0, x0, #4 │ │ │ │ add x0, x0, #0x1 │ │ │ │ mov x1, x0 │ │ │ │ mov x0, x2 │ │ │ │ - bl 3673c │ │ │ │ + bl 37734 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp] │ │ │ │ str x1, [x0, #40] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x2, x0, #0x1 │ │ │ │ ldr x0, [sp] │ │ │ │ ldr x1, [x0, #40] │ │ │ │ ldr x0, [sp] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ lsl x0, x0, #4 │ │ │ │ sub x0, x0, #0x10 │ │ │ │ add x19, x1, x0 │ │ │ │ mov x0, x2 │ │ │ │ - bl 366a4 │ │ │ │ + bl 3769c │ │ │ │ str x0, [x19] │ │ │ │ ldr x0, [sp] │ │ │ │ ldr x1, [x0, #40] │ │ │ │ ldr x0, [sp] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ lsl x0, x0, #4 │ │ │ │ sub x0, x0, #0x10 │ │ │ │ @@ -25881,15 +25881,15 @@ │ │ │ │ add x1, sp, #0x20 │ │ │ │ add x0, sp, #0x28 │ │ │ │ bl 1eca0 <__isoc23_strtol@plt+0x19310> │ │ │ │ cmp w0, #0x0 │ │ │ │ b.eq 1f4b4 <__isoc23_strtol@plt+0x19b24> // b.none │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, #0x1 │ │ │ │ - bl 366a4 │ │ │ │ + bl 3769c │ │ │ │ str x0, [sp, #72] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x1, [sp, #24] │ │ │ │ mov x2, x1 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #72] │ │ │ │ bl 4e68 │ │ │ │ @@ -25901,15 +25901,15 @@ │ │ │ │ ldr x1, [x0, #40] │ │ │ │ ldr x0, [sp] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ lsl x0, x0, #4 │ │ │ │ sub x0, x0, #0x10 │ │ │ │ add x19, x1, x0 │ │ │ │ ldr x0, [sp, #72] │ │ │ │ - bl 366f0 │ │ │ │ + bl 376e8 │ │ │ │ str x0, [x19, #8] │ │ │ │ ldr x0, [sp, #72] │ │ │ │ bl 5258 │ │ │ │ b 1f080 <__isoc23_strtol@plt+0x196f0> │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ @@ -25955,39 +25955,39 @@ │ │ │ │ str x1, [x0, #32] │ │ │ │ ldr x0, [sp] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ lsl x0, x0, #4 │ │ │ │ add x0, x0, #0x1 │ │ │ │ mov x1, x0 │ │ │ │ mov x0, x2 │ │ │ │ - bl 3673c │ │ │ │ + bl 37734 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp] │ │ │ │ str x1, [x0, #40] │ │ │ │ ldr x0, [sp] │ │ │ │ ldr x1, [x0, #40] │ │ │ │ ldr x0, [sp] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ lsl x0, x0, #4 │ │ │ │ sub x0, x0, #0x10 │ │ │ │ add x19, x1, x0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x0, x0, #0x8a0 │ │ │ │ - bl 366f0 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x0, x0, #0x898 │ │ │ │ + bl 376e8 │ │ │ │ str x0, [x19] │ │ │ │ ldr x0, [sp] │ │ │ │ ldr x1, [x0, #40] │ │ │ │ ldr x0, [sp] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ lsl x0, x0, #4 │ │ │ │ sub x0, x0, #0x10 │ │ │ │ add x19, x1, x0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x0, x0, #0x8a8 │ │ │ │ - bl 366f0 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x0, x0, #0x8a0 │ │ │ │ + bl 376e8 │ │ │ │ str x0, [x19, #8] │ │ │ │ ldr x0, [sp] │ │ │ │ mov x1, #0x1 // #1 │ │ │ │ str x1, [x0, #32] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.eq 1f5a4 <__isoc23_strtol@plt+0x19c14> // b.none │ │ │ │ @@ -25995,15 +25995,15 @@ │ │ │ │ ldrsh w0, [x0, #24] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 1f5a4 <__isoc23_strtol@plt+0x19c14> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ b 1f5a8 <__isoc23_strtol@plt+0x19c18> │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #88] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 1f5cc <__isoc23_strtol@plt+0x19c3c> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -26016,47 +26016,47 @@ │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0xb0 │ │ │ │ stp x29, x30, [sp, #160] │ │ │ │ add x29, sp, #0xa0 │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #152] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x20 │ │ │ │ - bl 2e838 │ │ │ │ + bl 2f830 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5018 │ │ │ │ mov x1, x0 │ │ │ │ add x0, sp, #0x20 │ │ │ │ mov x2, x1 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ - bl 30170 │ │ │ │ + bl 31168 │ │ │ │ add x1, sp, #0x20 │ │ │ │ add x0, sp, #0x78 │ │ │ │ - bl 302fc │ │ │ │ + bl 312f4 │ │ │ │ add x0, sp, #0x78 │ │ │ │ - bl 30624 │ │ │ │ + bl 3161c │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x8b0 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x8a8 │ │ │ │ ldr x0, [sp, #16] │ │ │ │ bl 54b0 │ │ │ │ add x0, sp, #0x78 │ │ │ │ - bl 30624 │ │ │ │ + bl 3161c │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x8c0 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x8b8 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ bl 54b0 │ │ │ │ nop │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x2, [sp, #152] │ │ │ │ ldr x1, [x0] │ │ │ │ subs x2, x2, x1 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ b.eq 1f6a0 <__isoc23_strtol@plt+0x19d10> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -26076,46 +26076,46 @@ │ │ │ │ add x0, sp, #0x18 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ bl 1f884 <__isoc23_strtol@plt+0x19ef4> │ │ │ │ str w0, [sp, #60] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x8c0 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x8b8 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 54b0 │ │ │ │ nop │ │ │ │ ldp x29, x30, [sp], #64 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x40 │ │ │ │ stp x29, x30, [sp, #48] │ │ │ │ add x29, sp, #0x30 │ │ │ │ str x0, [sp, #8] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #40] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x20 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp] │ │ │ │ bl 1f79c <__isoc23_strtol@plt+0x19e0c> │ │ │ │ str w0, [sp, #28] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x8b0 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x8a8 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ bl 54b0 │ │ │ │ nop │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x2, [sp, #40] │ │ │ │ ldr x1, [x0] │ │ │ │ subs x2, x2, x1 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ b.eq 1f78c <__isoc23_strtol@plt+0x19dfc> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -26125,27 +26125,27 @@ │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x60 │ │ │ │ stp x29, x30, [sp, #80] │ │ │ │ add x29, sp, #0x50 │ │ │ │ str x0, [sp, #8] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #72] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x2, sp, #0x1c │ │ │ │ add x1, sp, #0x20 │ │ │ │ add x0, sp, #0x18 │ │ │ │ mov x4, x2 │ │ │ │ mov x3, x1 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x8d0 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x8c8 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ bl 5138 │ │ │ │ cmp w0, #0x1 │ │ │ │ b.ne 1f848 <__isoc23_strtol@plt+0x19eb8> // b.any │ │ │ │ ldr w1, [sp, #28] │ │ │ │ ldr w0, [sp, #24] │ │ │ │ sub w0, w1, w0 │ │ │ │ @@ -26164,15 +26164,15 @@ │ │ │ │ add x1, x1, x0 │ │ │ │ ldr x0, [sp] │ │ │ │ str x1, [x0] │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ b 1f84c <__isoc23_strtol@plt+0x19ebc> │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #72] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 1f870 <__isoc23_strtol@plt+0x19ee0> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -26183,27 +26183,27 @@ │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x60 │ │ │ │ stp x29, x30, [sp, #80] │ │ │ │ add x29, sp, #0x50 │ │ │ │ str x0, [sp, #8] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #72] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x2, sp, #0x1c │ │ │ │ add x1, sp, #0x20 │ │ │ │ add x0, sp, #0x18 │ │ │ │ mov x4, x2 │ │ │ │ mov x3, x1 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x900 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x8f8 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ bl 5138 │ │ │ │ cmp w0, #0x1 │ │ │ │ b.ne 1f930 <__isoc23_strtol@plt+0x19fa0> // b.any │ │ │ │ ldr w1, [sp, #28] │ │ │ │ ldr w0, [sp, #24] │ │ │ │ sub w0, w1, w0 │ │ │ │ @@ -26222,15 +26222,15 @@ │ │ │ │ add x1, x1, x0 │ │ │ │ ldr x0, [sp] │ │ │ │ str x1, [x0] │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ b 1f934 <__isoc23_strtol@plt+0x19fa4> │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #72] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 1f958 <__isoc23_strtol@plt+0x19fc8> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -26240,35 +26240,35 @@ │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0xa0 │ │ │ │ stp x29, x30, [sp, #144] │ │ │ │ add x29, sp, #0x90 │ │ │ │ str x0, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #136] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x10 │ │ │ │ - bl 2e838 │ │ │ │ + bl 2f830 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ bl 5018 │ │ │ │ mov x1, x0 │ │ │ │ add x0, sp, #0x10 │ │ │ │ mov x2, x1 │ │ │ │ ldr x1, [sp, #8] │ │ │ │ - bl 30170 │ │ │ │ + bl 31168 │ │ │ │ add x1, sp, #0x10 │ │ │ │ add x0, sp, #0x68 │ │ │ │ - bl 302fc │ │ │ │ + bl 312f4 │ │ │ │ add x0, sp, #0x68 │ │ │ │ - bl 30624 │ │ │ │ + bl 3161c │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #136] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 1f9f0 <__isoc23_strtol@plt+0x1a060> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -26277,76 +26277,76 @@ │ │ │ │ add sp, sp, #0xa0 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x0, x0, #0x928 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x0, x0, #0x920 │ │ │ │ bl 5c30 <__isoc23_strtol@plt+0x2a0> │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ne 1fa3c <__isoc23_strtol@plt+0x1a0ac> // b.any │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x0, x0, #0x938 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x0, x0, #0x930 │ │ │ │ str x0, [sp, #40] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x940 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x938 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 1fa64 <__isoc23_strtol@plt+0x1a0d4> // b.any │ │ │ │ ldr x0, [sp, #24] │ │ │ │ str wzr, [x0, #4] │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ b 1fadc <__isoc23_strtol@plt+0x1a14c> │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x938 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x930 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 1fa90 <__isoc23_strtol@plt+0x1a100> // b.any │ │ │ │ ldr x0, [sp, #24] │ │ │ │ mov w1, #0x2 // #2 │ │ │ │ str w1, [x0, #4] │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ b 1fadc <__isoc23_strtol@plt+0x1a14c> │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x948 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x940 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 1fabc <__isoc23_strtol@plt+0x1a12c> // b.any │ │ │ │ ldr x0, [sp, #24] │ │ │ │ mov w1, #0xa // #10 │ │ │ │ str w1, [x0, #4] │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ b 1fadc <__isoc23_strtol@plt+0x1a14c> │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x950 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x948 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #24] │ │ │ │ str wzr, [x0, #4] │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x80 │ │ │ │ stp x29, x30, [sp, #112] │ │ │ │ add x29, sp, #0x70 │ │ │ │ str x0, [sp, #24] │ │ │ │ str w1, [sp, #20] │ │ │ │ str x2, [sp, #8] │ │ │ │ str x3, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #104] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x38 │ │ │ │ mov x2, #0x30 // #48 │ │ │ │ mov w1, #0x0 // #0 │ │ │ │ @@ -26373,15 +26373,15 @@ │ │ │ │ ldr x0, [sp] │ │ │ │ mov w1, #0x1c // #28 │ │ │ │ str w1, [x0] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ mov w1, #0xa // #10 │ │ │ │ strh w1, [x0] │ │ │ │ ldr x2, [sp, #48] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3992] │ │ │ │ ldp x0, x1, [x0] │ │ │ │ stp x0, x1, [x2, #8] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ and w0, w0, #0xffff │ │ │ │ bl 4df0 │ │ │ │ and w1, w0, #0xffff │ │ │ │ @@ -26459,15 +26459,15 @@ │ │ │ │ and w1, w0, #0xffff │ │ │ │ ldr x0, [sp, #48] │ │ │ │ strh w1, [x0, #2] │ │ │ │ mov w0, #0xa // #10 │ │ │ │ b 1fce8 <__isoc23_strtol@plt+0x1a358> │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #104] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 1fd0c <__isoc23_strtol@plt+0x1a37c> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -26565,28 +26565,28 @@ │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ b 1fef4 <__isoc23_strtol@plt+0x1a564> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x1 │ │ │ │ b.ne 1febc <__isoc23_strtol@plt+0x1a52c> // b.any │ │ │ │ ldr x3, [sp, #24] │ │ │ │ ldr x2, [sp, #32] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x9a0 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x998 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 5138 │ │ │ │ cmp w0, #0x2 │ │ │ │ b.ne 1feb4 <__isoc23_strtol@plt+0x1a524> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ b 1fef4 <__isoc23_strtol@plt+0x1a564> │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ b 1fef4 <__isoc23_strtol@plt+0x1a564> │ │ │ │ ldr x3, [sp, #24] │ │ │ │ ldr x2, [sp, #32] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x9b0 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x9a8 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 5138 │ │ │ │ cmp w0, #0x2 │ │ │ │ b.ne 1fee4 <__isoc23_strtol@plt+0x1a554> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ b 1fef4 <__isoc23_strtol@plt+0x1a564> │ │ │ │ ldr x1, [sp, #40] │ │ │ │ @@ -26597,29 +26597,29 @@ │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0xb0 │ │ │ │ stp x29, x30, [sp, #160] │ │ │ │ add x29, sp, #0xa0 │ │ │ │ str x0, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #152] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ str wzr, [sp, #20] │ │ │ │ add x1, sp, #0x10 │ │ │ │ add x0, sp, #0x18 │ │ │ │ mov x3, x1 │ │ │ │ mov x2, x0 │ │ │ │ ldr w1, [sp, #20] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ bl 1fae8 <__isoc23_strtol@plt+0x1a158> │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #152] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 1ff6c <__isoc23_strtol@plt+0x1a5dc> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -26702,68 +26702,68 @@ │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x840 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ str x3, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #2104] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ adrp x0, 63000 │ │ │ │ add x0, x0, #0xa18 │ │ │ │ ldr x0, [x0] │ │ │ │ str x0, [sp, #48] │ │ │ │ b 20554 <__isoc23_strtol@plt+0x1abc4> │ │ │ │ ldr x0, [sp, #48] │ │ │ │ ldr x0, [x0] │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x9c0 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x9b8 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #48] │ │ │ │ ldr x0, [x0] │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x2, x0, #0x9e0 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x2, x0, #0x9d8 │ │ │ │ ldr x1, [sp] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2be04 │ │ │ │ + bl 2bdf8 │ │ │ │ str w0, [sp, #44] │ │ │ │ ldr w0, [sp, #44] │ │ │ │ cmn w0, #0x1 │ │ │ │ b.ne 20178 <__isoc23_strtol@plt+0x1a7e8> // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #44] │ │ │ │ ldr w0, [sp, #44] │ │ │ │ bl 53f0 │ │ │ │ mov x7, x0 │ │ │ │ ldr w6, [sp, #44] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x5, x0, #0x9e8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x5, x0, #0x9e0 │ │ │ │ mov w4, #0x48 // #72 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x3, x0, #0x9f0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x2, x0, #0xc58 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x9f8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x3, x0, #0x9e8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x2, x0, #0xc50 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x9f0 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ b 2057c <__isoc23_strtol@plt+0x1abec> │ │ │ │ add x0, sp, #0x38 │ │ │ │ ldr x3, [sp] │ │ │ │ mov x2, #0x800 // #2048 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2b8e4 │ │ │ │ + bl 2b8d8 │ │ │ │ cmp w0, #0x0 │ │ │ │ b.eq 201a0 <__isoc23_strtol@plt+0x1a810> // b.none │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ b 201a4 <__isoc23_strtol@plt+0x1a814> │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ str w0, [sp, #44] │ │ │ │ ldr w0, [sp, #44] │ │ │ │ @@ -26772,57 +26772,57 @@ │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #44] │ │ │ │ ldr w0, [sp, #44] │ │ │ │ bl 53f0 │ │ │ │ mov x7, x0 │ │ │ │ ldr w6, [sp, #44] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x5, x0, #0x9e8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x5, x0, #0x9e0 │ │ │ │ mov w4, #0x4a // #74 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x3, x0, #0x9f0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x2, x0, #0xc58 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x9f8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x3, x0, #0x9e8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x2, x0, #0xc50 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x9f0 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ b 2057c <__isoc23_strtol@plt+0x1abec> │ │ │ │ add x2, sp, #0x38 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0xa28 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0xa20 │ │ │ │ mov x0, x2 │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 2051c <__isoc23_strtol@plt+0x1ab8c> // b.any │ │ │ │ ldr x0, [sp, #48] │ │ │ │ ldr x0, [x0] │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0xa30 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0xa28 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #48] │ │ │ │ ldr x2, [x0, #8] │ │ │ │ ldr x1, [sp] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ blr x2 │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 204a0 <__isoc23_strtol@plt+0x1ab10> // b.any │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0xa50 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0xa48 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ add x0, sp, #0x38 │ │ │ │ ldr x3, [sp] │ │ │ │ mov x2, #0x800 // #2048 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2b8e4 │ │ │ │ + bl 2b8d8 │ │ │ │ cmp w0, #0x0 │ │ │ │ b.eq 2028c <__isoc23_strtol@plt+0x1a8fc> // b.none │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ b 20290 <__isoc23_strtol@plt+0x1a900> │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ str w0, [sp, #44] │ │ │ │ ldr w0, [sp, #44] │ │ │ │ @@ -26831,43 +26831,43 @@ │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #44] │ │ │ │ ldr w0, [sp, #44] │ │ │ │ bl 53f0 │ │ │ │ mov x7, x0 │ │ │ │ ldr w6, [sp, #44] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x5, x0, #0x9e8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x5, x0, #0x9e0 │ │ │ │ mov w4, #0x51 // #81 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x3, x0, #0x9f0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x2, x0, #0xc58 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x9f8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x3, x0, #0x9e8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x2, x0, #0xc50 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x9f0 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ b 2057c <__isoc23_strtol@plt+0x1abec> │ │ │ │ add x2, sp, #0x38 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0xa28 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0xa20 │ │ │ │ mov x0, x2 │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 2048c <__isoc23_strtol@plt+0x1aafc> // b.any │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0xa70 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0xa68 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ add x0, sp, #0x38 │ │ │ │ ldr x3, [sp] │ │ │ │ mov x2, #0x800 // #2048 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2b8e4 │ │ │ │ + bl 2b8d8 │ │ │ │ cmp w0, #0x0 │ │ │ │ b.eq 20340 <__isoc23_strtol@plt+0x1a9b0> // b.none │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ b 20344 <__isoc23_strtol@plt+0x1a9b4> │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ str w0, [sp, #44] │ │ │ │ ldr w0, [sp, #44] │ │ │ │ @@ -26876,37 +26876,37 @@ │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #44] │ │ │ │ ldr w0, [sp, #44] │ │ │ │ bl 53f0 │ │ │ │ mov x7, x0 │ │ │ │ ldr w6, [sp, #44] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x5, x0, #0x9e8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x5, x0, #0x9e0 │ │ │ │ mov w4, #0x54 // #84 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x3, x0, #0x9f0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x2, x0, #0xc58 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x9f8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x3, x0, #0x9e8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x2, x0, #0xc50 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x9f0 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ b 2057c <__isoc23_strtol@plt+0x1abec> │ │ │ │ add x0, sp, #0x38 │ │ │ │ - bl 366f0 │ │ │ │ + bl 376e8 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #16] │ │ │ │ str x1, [x0] │ │ │ │ add x0, sp, #0x38 │ │ │ │ ldr x3, [sp] │ │ │ │ mov x2, #0x800 // #2048 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2b8e4 │ │ │ │ + bl 2b8d8 │ │ │ │ cmp w0, #0x0 │ │ │ │ b.eq 203dc <__isoc23_strtol@plt+0x1aa4c> // b.none │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ b 203e0 <__isoc23_strtol@plt+0x1aa50> │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ str w0, [sp, #44] │ │ │ │ ldr w0, [sp, #44] │ │ │ │ @@ -26915,112 +26915,112 @@ │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #44] │ │ │ │ ldr w0, [sp, #44] │ │ │ │ bl 53f0 │ │ │ │ mov x7, x0 │ │ │ │ ldr w6, [sp, #44] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x5, x0, #0x9e8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x5, x0, #0x9e0 │ │ │ │ mov w4, #0x56 // #86 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x3, x0, #0x9f0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x2, x0, #0xc58 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x9f8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x3, x0, #0x9e8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x2, x0, #0xc50 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x9f0 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ b 2057c <__isoc23_strtol@plt+0x1abec> │ │ │ │ add x0, sp, #0x38 │ │ │ │ - bl 366f0 │ │ │ │ + bl 376e8 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ str x1, [x0] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr x0, [x0] │ │ │ │ bl 1ffec <__isoc23_strtol@plt+0x1a65c> │ │ │ │ ldr x0, [sp, #16] │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr x0, [x0] │ │ │ │ mov x3, x0 │ │ │ │ mov x2, x1 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0xa98 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0xa90 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ str wzr, [sp, #44] │ │ │ │ b 2057c <__isoc23_strtol@plt+0x1abec> │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0xab8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0xab0 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ b 20538 <__isoc23_strtol@plt+0x1aba8> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ cmp w0, #0xd │ │ │ │ b.ne 204c4 <__isoc23_strtol@plt+0x1ab34> // b.any │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0xad8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0xad0 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ b 20538 <__isoc23_strtol@plt+0x1aba8> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #44] │ │ │ │ ldr w0, [sp, #44] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.eq 20538 <__isoc23_strtol@plt+0x1aba8> // b.none │ │ │ │ ldr w0, [sp, #44] │ │ │ │ bl 53f0 │ │ │ │ mov x7, x0 │ │ │ │ ldr w6, [sp, #44] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x5, x0, #0x9e8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x5, x0, #0x9e0 │ │ │ │ mov w4, #0x62 // #98 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x3, x0, #0x9f0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x2, x0, #0xc58 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0xaf0 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x3, x0, #0x9e8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x2, x0, #0xc50 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0xae8 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ b 2057c <__isoc23_strtol@plt+0x1abec> │ │ │ │ ldr x0, [sp, #48] │ │ │ │ ldr x0, [x0] │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0xb10 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0xb08 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0xb30 │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0xb28 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #48] │ │ │ │ ldr x0, [x0, #24] │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ne 200e0 <__isoc23_strtol@plt+0x1a750> // b.any │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0xb40 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0xb38 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov w0, #0xd // #13 │ │ │ │ str w0, [sp, #44] │ │ │ │ nop │ │ │ │ ldr w0, [sp, #44] │ │ │ │ cmp w0, #0x0 │ │ │ │ cset w0, eq // eq = none │ │ │ │ and w0, w0, #0xff │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #2104] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 205b0 <__isoc23_strtol@plt+0x1ac20> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -27034,74 +27034,74 @@ │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x470 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ str x3, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #1128] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ str xzr, [x0] │ │ │ │ add x1, sp, #0x2c │ │ │ │ add x0, sp, #0x38 │ │ │ │ mov x2, x1 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2c23c │ │ │ │ + bl 2c230 │ │ │ │ b 207f4 <__isoc23_strtol@plt+0x1ae64> │ │ │ │ add x0, sp, #0x68 │ │ │ │ - bl 33b44 │ │ │ │ + bl 34b3c │ │ │ │ ldr w1, [sp, #44] │ │ │ │ add x2, sp, #0x68 │ │ │ │ add x0, sp, #0x38 │ │ │ │ mov x4, x2 │ │ │ │ mov w3, w1 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0xb60 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0xb58 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ add x0, sp, #0x68 │ │ │ │ bl 1ff80 <__isoc23_strtol@plt+0x1a5f0> │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.eq 206a8 <__isoc23_strtol@plt+0x1ad18> // b.none │ │ │ │ add x0, sp, #0x68 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0xb88 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0xb80 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x3, [sp] │ │ │ │ mov x2, #0x4 // #4 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0xba0 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0xb98 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2bb34 │ │ │ │ + bl 2bb28 │ │ │ │ cmp x0, #0x0 │ │ │ │ b.gt 206e8 <__isoc23_strtol@plt+0x1ad58> │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ b 20838 <__isoc23_strtol@plt+0x1aea8> │ │ │ │ add x0, sp, #0x68 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0xba8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0xba0 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x3, [sp] │ │ │ │ mov x2, #0x3 // #3 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0xbc0 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0xbb8 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2bb34 │ │ │ │ + bl 2bb28 │ │ │ │ cmp x0, #0x0 │ │ │ │ b.gt 207f0 <__isoc23_strtol@plt+0x1ae60> │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ b 20838 <__isoc23_strtol@plt+0x1aea8> │ │ │ │ ldr x0, [sp, #48] │ │ │ │ ldr x3, [x0, #16] │ │ │ │ ldr x2, [sp] │ │ │ │ @@ -27111,87 +27111,87 @@ │ │ │ │ cmp w0, #0x0 │ │ │ │ b.eq 207b4 <__isoc23_strtol@plt+0x1ae24> // b.none │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr x0, [x0] │ │ │ │ bl 1ffec <__isoc23_strtol@plt+0x1a65c> │ │ │ │ add x0, sp, #0x68 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0xbc8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0xbc0 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr w1, [sp, #44] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr x3, [x0] │ │ │ │ add x2, sp, #0x68 │ │ │ │ add x0, sp, #0x38 │ │ │ │ mov x5, x3 │ │ │ │ mov x4, x2 │ │ │ │ mov w3, w1 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0xbe8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0xbe0 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr x1, [x0] │ │ │ │ add x0, sp, #0x68 │ │ │ │ mov x4, x1 │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x2, x0, #0xbf8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x2, x0, #0xbf0 │ │ │ │ ldr x1, [sp] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2be04 │ │ │ │ + bl 2bdf8 │ │ │ │ cmp x0, #0x0 │ │ │ │ b.gt 20798 <__isoc23_strtol@plt+0x1ae08> │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ b 20838 <__isoc23_strtol@plt+0x1aea8> │ │ │ │ add x0, sp, #0x68 │ │ │ │ - bl 366f0 │ │ │ │ + bl 376e8 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #16] │ │ │ │ str x1, [x0] │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ b 20838 <__isoc23_strtol@plt+0x1aea8> │ │ │ │ ldr w1, [sp, #44] │ │ │ │ add x2, sp, #0x68 │ │ │ │ add x0, sp, #0x38 │ │ │ │ mov x4, x2 │ │ │ │ mov w3, w1 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0xc08 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0xc00 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0xc30 │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0xc28 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ b 207f4 <__isoc23_strtol@plt+0x1ae64> │ │ │ │ nop │ │ │ │ add x0, sp, #0x68 │ │ │ │ ldr x3, [sp] │ │ │ │ mov x2, #0x400 // #1024 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2b8e4 │ │ │ │ + bl 2b8d8 │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 20620 <__isoc23_strtol@plt+0x1ac90> // b.any │ │ │ │ ldr w1, [sp, #44] │ │ │ │ add x0, sp, #0x38 │ │ │ │ mov w3, w1 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0xc40 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0xc38 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #1128] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 2085c <__isoc23_strtol@plt+0x1aecc> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -27204,55 +27204,55 @@ │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x830 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #2088] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp, #16] │ │ │ │ bl 5018 │ │ │ │ ldr x3, [sp, #8] │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2bb34 │ │ │ │ + bl 2bb28 │ │ │ │ str w0, [sp, #36] │ │ │ │ ldr w0, [sp, #36] │ │ │ │ cmn w0, #0x1 │ │ │ │ b.ne 2091c <__isoc23_strtol@plt+0x1af8c> // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #36] │ │ │ │ ldr w0, [sp, #36] │ │ │ │ bl 53f0 │ │ │ │ mov x7, x0 │ │ │ │ ldr w6, [sp, #36] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x5, x0, #0x9e8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x5, x0, #0x9e0 │ │ │ │ mov w4, #0xa5 // #165 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x3, x0, #0x9f0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x2, x0, #0xc68 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x9f8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x3, x0, #0x9e8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x2, x0, #0xc60 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x9f0 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ b 209d4 <__isoc23_strtol@plt+0x1b044> │ │ │ │ add x0, sp, #0x28 │ │ │ │ ldr x3, [sp, #8] │ │ │ │ mov x2, #0x800 // #2048 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2b8e4 │ │ │ │ + bl 2b8d8 │ │ │ │ cmp w0, #0x0 │ │ │ │ b.eq 20944 <__isoc23_strtol@plt+0x1afb4> // b.none │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ b 20948 <__isoc23_strtol@plt+0x1afb8> │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ str w0, [sp, #36] │ │ │ │ ldr w0, [sp, #36] │ │ │ │ @@ -27261,29 +27261,29 @@ │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #36] │ │ │ │ ldr w0, [sp, #36] │ │ │ │ bl 53f0 │ │ │ │ mov x7, x0 │ │ │ │ ldr w6, [sp, #36] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x5, x0, #0x9e8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x5, x0, #0x9e0 │ │ │ │ mov w4, #0xa6 // #166 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x3, x0, #0x9f0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x2, x0, #0xc68 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0x9f8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x3, x0, #0x9e8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x2, x0, #0xc60 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0x9f0 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ b 209d4 <__isoc23_strtol@plt+0x1b044> │ │ │ │ add x2, sp, #0x28 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0xa28 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0xa20 │ │ │ │ mov x0, x2 │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ b.eq 209cc <__isoc23_strtol@plt+0x1b03c> // b.none │ │ │ │ mov w0, #0xd // #13 │ │ │ │ str w0, [sp, #36] │ │ │ │ b 209d4 <__isoc23_strtol@plt+0x1b044> │ │ │ │ @@ -27295,15 +27295,15 @@ │ │ │ │ bl 5960 │ │ │ │ ldr w1, [sp, #36] │ │ │ │ str w1, [x0] │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ b 209f8 <__isoc23_strtol@plt+0x1b068> │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #2088] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 20a1c <__isoc23_strtol@plt+0x1b08c> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -27393,26 +27393,26 @@ │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 366a4 │ │ │ │ + bl 3769c │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ adrp x1, 63000 │ │ │ │ add x1, x1, #0xa18 │ │ │ │ ldr x1, [x1] │ │ │ │ str x1, [x0] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ str x0, [sp, #24] │ │ │ │ b 20bf0 <__isoc23_strtol@plt+0x1b260> │ │ │ │ mov x0, #0x20 // #32 │ │ │ │ - bl 366a4 │ │ │ │ + bl 3769c │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr q30, [x1] │ │ │ │ ldr q31, [x1, #16] │ │ │ │ str q30, [x0] │ │ │ │ @@ -27470,61 +27470,61 @@ │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0xc78 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0xc70 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 20cd8 <__isoc23_strtol@plt+0x1b348> // b.any │ │ │ │ bl 21864 <__isoc23_strtol@plt+0x1bed4> │ │ │ │ b 20d88 <__isoc23_strtol@plt+0x1b3f8> │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0xc88 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0xc80 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 20cf8 <__isoc23_strtol@plt+0x1b368> // b.any │ │ │ │ bl 21548 <__isoc23_strtol@plt+0x1bbb8> │ │ │ │ b 20d88 <__isoc23_strtol@plt+0x1b3f8> │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0xc90 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0xc88 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 20d18 <__isoc23_strtol@plt+0x1b388> // b.any │ │ │ │ - bl 234a8 <__isoc23_strtol@plt+0x1db18> │ │ │ │ + bl 2349c <__isoc23_strtol@plt+0x1db0c> │ │ │ │ b 20d88 <__isoc23_strtol@plt+0x1b3f8> │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0xc98 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0xc90 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 20d38 <__isoc23_strtol@plt+0x1b3a8> // b.any │ │ │ │ bl 21820 <__isoc23_strtol@plt+0x1be90> │ │ │ │ b 20d88 <__isoc23_strtol@plt+0x1b3f8> │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0xca8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0xca0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 20d58 <__isoc23_strtol@plt+0x1b3c8> // b.any │ │ │ │ - bl 36a4c │ │ │ │ + bl 37a44 │ │ │ │ b 20d88 <__isoc23_strtol@plt+0x1b3f8> │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0xcb0 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0xca8 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 20d78 <__isoc23_strtol@plt+0x1b3e8> // b.any │ │ │ │ - bl 22a80 <__isoc23_strtol@plt+0x1d0f0> │ │ │ │ + bl 22a74 <__isoc23_strtol@plt+0x1d0e4> │ │ │ │ b 20d88 <__isoc23_strtol@plt+0x1b3f8> │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x16 // #22 │ │ │ │ str w1, [x0] │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ @@ -27533,49 +27533,49 @@ │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ str x19, [sp, #16] │ │ │ │ bl 21864 <__isoc23_strtol@plt+0x1bed4> │ │ │ │ mov w19, w0 │ │ │ │ bl 21548 <__isoc23_strtol@plt+0x1bbb8> │ │ │ │ add w19, w19, w0 │ │ │ │ - bl 234a8 <__isoc23_strtol@plt+0x1db18> │ │ │ │ + bl 2349c <__isoc23_strtol@plt+0x1db0c> │ │ │ │ add w19, w19, w0 │ │ │ │ - bl 22a80 <__isoc23_strtol@plt+0x1d0f0> │ │ │ │ + bl 22a74 <__isoc23_strtol@plt+0x1d0e4> │ │ │ │ add w19, w19, w0 │ │ │ │ bl 21820 <__isoc23_strtol@plt+0x1be90> │ │ │ │ add w19, w19, w0 │ │ │ │ - bl 36a4c │ │ │ │ + bl 37a44 │ │ │ │ add w0, w19, w0 │ │ │ │ ldr x19, [sp, #16] │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x840 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #2104] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ add x0, x0, #0xe10 │ │ │ │ str x0, [sp, #48] │ │ │ │ add x0, sp, #0x38 │ │ │ │ ldr x3, [sp, #48] │ │ │ │ mov x2, #0x800 // #2048 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2b8e4 │ │ │ │ + bl 2b8d8 │ │ │ │ cmp w0, #0x0 │ │ │ │ b.eq 20ed4 <__isoc23_strtol@plt+0x1b544> // b.none │ │ │ │ add x0, sp, #0x38 │ │ │ │ bl 55a0 │ │ │ │ sxtw x1, w0 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ str x1, [x0] │ │ │ │ @@ -27592,30 +27592,30 @@ │ │ │ │ ldr x0, [sp, #16] │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x3, [sp, #48] │ │ │ │ mov x2, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2b4f0 │ │ │ │ + bl 2b4e4 │ │ │ │ str w0, [sp, #44] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr x0, [x0] │ │ │ │ mov w1, w0 │ │ │ │ ldr w0, [sp, #44] │ │ │ │ cmp w0, w1 │ │ │ │ b.ne 20ec8 <__isoc23_strtol@plt+0x1b538> // b.any │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ b 20ed8 <__isoc23_strtol@plt+0x1b548> │ │ │ │ ldr x0, [sp, #16] │ │ │ │ ldr x0, [x0] │ │ │ │ bl 5258 │ │ │ │ mov w0, #0x3 // #3 │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #2104] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 20efc <__isoc23_strtol@plt+0x1b56c> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -27631,24 +27631,24 @@ │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ add x0, x0, #0xe10 │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x3, [sp, #24] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x2, x0, #0xcb8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x2, x0, #0xcb0 │ │ │ │ ldr x1, [sp, #56] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - bl 2be04 │ │ │ │ + bl 2bdf8 │ │ │ │ ldr x3, [sp, #56] │ │ │ │ ldr x2, [sp, #24] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - bl 2bb34 │ │ │ │ + bl 2bb28 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ sxtw x0, w0 │ │ │ │ cmp x1, x0 │ │ │ │ b.ne 20f80 <__isoc23_strtol@plt+0x1b5f0> // b.any │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ b 20f84 <__isoc23_strtol@plt+0x1b5f4> │ │ │ │ @@ -27658,74 +27658,74 @@ │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x80 │ │ │ │ stp x29, x30, [sp, #112] │ │ │ │ add x29, sp, #0x70 │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #104] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ str xzr, [sp, #80] │ │ │ │ str xzr, [sp, #88] │ │ │ │ str wzr, [sp, #68] │ │ │ │ str xzr, [sp, #96] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4064] │ │ │ │ bl 5750 │ │ │ │ adrp x0, 63000 │ │ │ │ add x0, x0, #0xa30 │ │ │ │ ldr w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.eq 21028 <__isoc23_strtol@plt+0x1b698> // b.none │ │ │ │ adrp x0, 63000 │ │ │ │ add x0, x0, #0xa28 │ │ │ │ ldr x0, [x0] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.eq 21028 <__isoc23_strtol@plt+0x1b698> // b.none │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0xcc0 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0xcb8 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ adrp x0, 63000 │ │ │ │ add x0, x0, #0xa28 │ │ │ │ ldr x0, [x0] │ │ │ │ str x0, [sp, #80] │ │ │ │ str wzr, [sp, #60] │ │ │ │ b 21050 <__isoc23_strtol@plt+0x1b6c0> │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0xce8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0xce0 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ add x1, sp, #0x50 │ │ │ │ add x0, sp, #0x40 │ │ │ │ mov x2, x1 │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ bl 51b0 │ │ │ │ str w0, [sp, #60] │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 211a8 <__isoc23_strtol@plt+0x1b818> // b.any │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0xd08 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0xd00 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x2, [sp, #32] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0xd30 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0xd28 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 20870 <__isoc23_strtol@plt+0x1aee0> │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 2118c <__isoc23_strtol@plt+0x1b7fc> // b.any │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0xd38 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0xd30 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x1, [sp, #80] │ │ │ │ add x4, sp, #0x48 │ │ │ │ add x3, sp, #0x44 │ │ │ │ add x2, sp, #0x58 │ │ │ │ add x8, sp, #0x40 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ str x0, [sp, #16] │ │ │ │ @@ -27735,100 +27735,100 @@ │ │ │ │ ldr x0, [sp, #40] │ │ │ │ str x0, [sp] │ │ │ │ adrp x0, 20000 <__isoc23_strtol@plt+0x1a670> │ │ │ │ add x7, x0, #0xde4 │ │ │ │ mov x6, x4 │ │ │ │ mov x5, x3 │ │ │ │ mov w4, #0x0 // #0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x3, x0, #0xd60 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x3, x0, #0xd58 │ │ │ │ mov x0, x8 │ │ │ │ bl 4f28 │ │ │ │ str w0, [sp, #60] │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 21124 <__isoc23_strtol@plt+0x1b794> // b.any │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0xd70 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0xd68 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ add x1, sp, #0x58 │ │ │ │ add x0, sp, #0x40 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ bl 5060 │ │ │ │ str wzr, [sp, #76] │ │ │ │ b 211d4 <__isoc23_strtol@plt+0x1b844> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ ldr w1, [sp, #64] │ │ │ │ ldr w2, [sp, #72] │ │ │ │ add x5, sp, #0x60 │ │ │ │ mov w4, w2 │ │ │ │ mov w3, w1 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0xd90 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0xd88 │ │ │ │ mov x0, x5 │ │ │ │ bl 5c00 <__isoc23_strtol@plt+0x270> │ │ │ │ ldr x0, [sp, #96] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.eq 21164 <__isoc23_strtol@plt+0x1b7d4> // b.none │ │ │ │ ldr x0, [sp, #96] │ │ │ │ b 2116c <__isoc23_strtol@plt+0x1b7dc> │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x0, x0, #0xd98 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x0, x0, #0xd90 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0xda8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0xda0 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov w0, #0xd // #13 │ │ │ │ str w0, [sp, #76] │ │ │ │ b 211d4 <__isoc23_strtol@plt+0x1b844> │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0xdd0 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0xdc8 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov w0, #0xd // #13 │ │ │ │ str w0, [sp, #76] │ │ │ │ b 211d4 <__isoc23_strtol@plt+0x1b844> │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0xe00 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0xdf8 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x2, [sp, #32] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0xe40 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0xe38 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 20870 <__isoc23_strtol@plt+0x1aee0> │ │ │ │ mov w0, #0xd // #13 │ │ │ │ str w0, [sp, #76] │ │ │ │ adrp x0, 63000 │ │ │ │ add x0, x0, #0xa30 │ │ │ │ ldr w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 211f4 <__isoc23_strtol@plt+0x1b864> // b.any │ │ │ │ add x1, sp, #0x50 │ │ │ │ add x0, sp, #0x3c │ │ │ │ bl 4fa0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4064] │ │ │ │ bl 5870 │ │ │ │ ldr x0, [sp, #96] │ │ │ │ bl 5258 │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.eq 21228 <__isoc23_strtol@plt+0x1b898> // b.none │ │ │ │ bl 5960 │ │ │ │ ldr w1, [sp, #76] │ │ │ │ str w1, [x0] │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ b 2122c <__isoc23_strtol@plt+0x1b89c> │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #104] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 21250 <__isoc23_strtol@plt+0x1b8c0> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -27840,59 +27840,59 @@ │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x90 │ │ │ │ stp x29, x30, [sp, #128] │ │ │ │ add x29, sp, #0x80 │ │ │ │ str x0, [sp, #56] │ │ │ │ str x1, [sp, #48] │ │ │ │ str x2, [sp, #40] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #120] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ str xzr, [sp, #96] │ │ │ │ str xzr, [sp, #104] │ │ │ │ str wzr, [sp, #84] │ │ │ │ str wzr, [sp, #92] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4064] │ │ │ │ bl 5750 │ │ │ │ ldr x0, [sp, #48] │ │ │ │ str xzr, [x0] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0xce8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0xce0 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ add x1, sp, #0x60 │ │ │ │ add x0, sp, #0x50 │ │ │ │ mov x2, x1 │ │ │ │ mov w1, #0x2 // #2 │ │ │ │ bl 51b0 │ │ │ │ str w0, [sp, #76] │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 21494 <__isoc23_strtol@plt+0x1bb04> // b.any │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0xe48 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0xe40 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0xd30 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0xd28 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ bl 20870 <__isoc23_strtol@plt+0x1aee0> │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 21474 <__isoc23_strtol@plt+0x1bae4> // b.any │ │ │ │ adrp x0, 63000 │ │ │ │ add x0, x0, #0xa28 │ │ │ │ str xzr, [x0] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0xe70 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0xe68 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x2, [sp, #96] │ │ │ │ add x4, sp, #0x58 │ │ │ │ add x3, sp, #0x54 │ │ │ │ add x1, sp, #0x68 │ │ │ │ add x8, sp, #0x50 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ str x0, [sp, #24] │ │ │ │ @@ -27915,87 +27915,87 @@ │ │ │ │ str w0, [sp, #76] │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 213fc <__isoc23_strtol@plt+0x1ba6c> // b.any │ │ │ │ ldr x0, [sp, #48] │ │ │ │ ldr x0, [x0] │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0xe90 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0xe88 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ adrp x0, 63000 │ │ │ │ add x0, x0, #0xa28 │ │ │ │ ldr x0, [x0] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.eq 213e0 <__isoc23_strtol@plt+0x1ba50> // b.none │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0xeb0 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0xea8 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #92] │ │ │ │ add x1, sp, #0x68 │ │ │ │ add x0, sp, #0x50 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ bl 5060 │ │ │ │ b 21484 <__isoc23_strtol@plt+0x1baf4> │ │ │ │ ldr w0, [sp, #76] │ │ │ │ ldr w1, [sp, #80] │ │ │ │ ldr w2, [sp, #88] │ │ │ │ add x5, sp, #0x70 │ │ │ │ mov w4, w2 │ │ │ │ mov w3, w1 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0xd90 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0xd88 │ │ │ │ mov x0, x5 │ │ │ │ bl 5c00 <__isoc23_strtol@plt+0x270> │ │ │ │ ldr x0, [sp, #112] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ne 21444 <__isoc23_strtol@plt+0x1bab4> // b.any │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x0, x0, #0xd98 │ │ │ │ - bl 366f0 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x0, x0, #0xd90 │ │ │ │ + bl 376e8 │ │ │ │ str x0, [sp, #112] │ │ │ │ ldr x0, [sp, #112] │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0xee0 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0xed8 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #112] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.eq 21484 <__isoc23_strtol@plt+0x1baf4> // b.none │ │ │ │ ldr x0, [sp, #112] │ │ │ │ bl 5258 │ │ │ │ b 21484 <__isoc23_strtol@plt+0x1baf4> │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0xf10 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0xf08 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ add x1, sp, #0x60 │ │ │ │ add x0, sp, #0x4c │ │ │ │ bl 4fa0 │ │ │ │ b 214b8 <__isoc23_strtol@plt+0x1bb28> │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0xf40 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0xf38 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0xe40 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0xe38 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ bl 20870 <__isoc23_strtol@plt+0x1aee0> │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4064] │ │ │ │ bl 5870 │ │ │ │ ldr w0, [sp, #92] │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #120] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 214ec <__isoc23_strtol@plt+0x1bb5c> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -28021,46 +28021,46 @@ │ │ │ │ cmp x0, #0x0 │ │ │ │ cset w0, ne // ne = any │ │ │ │ and w0, w0, #0xff │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0xf88 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0xf80 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ adrp x0, 21000 <__isoc23_strtol@plt+0x1b670> │ │ │ │ add x2, x0, #0x264 │ │ │ │ adrp x0, 20000 <__isoc23_strtol@plt+0x1a670> │ │ │ │ add x1, x0, #0xf90 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x0, x0, #0xfa0 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x0, x0, #0xf98 │ │ │ │ bl 20a30 <__isoc23_strtol@plt+0x1b0a0> │ │ │ │ ldp x29, x30, [sp], #16 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x820 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #8] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #2072] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x18 │ │ │ │ ldr x3, [sp] │ │ │ │ mov x2, #0x800 // #2048 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ - bl 2b8e4 │ │ │ │ + bl 2b8d8 │ │ │ │ cmp w0, #0x0 │ │ │ │ b.eq 215e4 <__isoc23_strtol@plt+0x1bc54> // b.none │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ b 215e8 <__isoc23_strtol@plt+0x1bc58> │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ str w0, [sp, #20] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ @@ -28069,53 +28069,53 @@ │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #20] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ bl 53f0 │ │ │ │ mov x7, x0 │ │ │ │ ldr w6, [sp, #20] │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x5, x0, #0xfa8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x5, x0, #0xfa0 │ │ │ │ mov w4, #0x18 // #24 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x3, x0, #0xfb0 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x2, x0, #0xb0 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0xfc0 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x3, x0, #0xfa8 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x2, x0, #0xa8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0xfb8 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ b 21684 <__isoc23_strtol@plt+0x1bcf4> │ │ │ │ add x2, sp, #0x18 │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0xff0 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0xfe8 │ │ │ │ mov x0, x2 │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ b.eq 2166c <__isoc23_strtol@plt+0x1bcdc> // b.none │ │ │ │ mov w0, #0xd // #13 │ │ │ │ str w0, [sp, #20] │ │ │ │ b 21684 <__isoc23_strtol@plt+0x1bcf4> │ │ │ │ - adrp x0, 39000 │ │ │ │ - add x1, x0, #0xff8 │ │ │ │ + adrp x0, 3a000 │ │ │ │ + add x1, x0, #0xff0 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ str wzr, [sp, #20] │ │ │ │ nop │ │ │ │ ldr w0, [sp, #20] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.eq 216a4 <__isoc23_strtol@plt+0x1bd14> // b.none │ │ │ │ bl 5960 │ │ │ │ ldr w1, [sp, #20] │ │ │ │ str w1, [x0] │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ b 216a8 <__isoc23_strtol@plt+0x1bd18> │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #2072] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 216cc <__isoc23_strtol@plt+0x1bd3c> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -28127,75 +28127,75 @@ │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x170 │ │ │ │ stp x29, x30, [sp, #352] │ │ │ │ add x29, sp, #0x160 │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #344] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x1, sp, #0x24 │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov x2, x1 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2c23c │ │ │ │ + bl 2c230 │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 21744 <__isoc23_strtol@plt+0x1bdb4> // b.any │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x10 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x8 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ b 217cc <__isoc23_strtol@plt+0x1be3c> │ │ │ │ add x1, sp, #0x58 │ │ │ │ add x0, sp, #0x28 │ │ │ │ - bl 260a4 <__isoc23_strtol@plt+0x20714> │ │ │ │ + bl 26098 <__isoc23_strtol@plt+0x20708> │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 21774 <__isoc23_strtol@plt+0x1bde4> // b.any │ │ │ │ add x0, sp, #0x58 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x38 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x30 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ b 217cc <__isoc23_strtol@plt+0x1be3c> │ │ │ │ add x0, sp, #0x58 │ │ │ │ bl 52d0 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #16] │ │ │ │ str x1, [x0] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ ldr x0, [x0] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ne 217ac <__isoc23_strtol@plt+0x1be1c> // b.any │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x60 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x58 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ b 217cc <__isoc23_strtol@plt+0x1be3c> │ │ │ │ ldr x3, [sp, #8] │ │ │ │ mov x2, #0x4 // #4 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x78 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x70 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2bb34 │ │ │ │ + bl 2bb28 │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ b 217e8 <__isoc23_strtol@plt+0x1be58> │ │ │ │ ldr x3, [sp, #8] │ │ │ │ mov x2, #0x3 // #3 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x80 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x78 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2bb34 │ │ │ │ + bl 2bb28 │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #344] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 2180c <__isoc23_strtol@plt+0x1be7c> // b.none │ │ │ │ bl 5090 │ │ │ │ @@ -28203,35 +28203,35 @@ │ │ │ │ ldp x29, x30, [sp, #352] │ │ │ │ add sp, sp, #0x170 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x88 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x80 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ adrp x0, 21000 <__isoc23_strtol@plt+0x1b670> │ │ │ │ add x2, x0, #0x6e0 │ │ │ │ adrp x0, 21000 <__isoc23_strtol@plt+0x1b670> │ │ │ │ add x1, x0, #0x58c │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x0, x0, #0xa0 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x0, x0, #0x98 │ │ │ │ bl 20a30 <__isoc23_strtol@plt+0x1b0a0> │ │ │ │ ldp x29, x30, [sp], #16 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0xc8 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0xc0 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ ldp x29, x30, [sp], #16 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ @@ -28239,24 +28239,24 @@ │ │ │ │ sub sp, sp, #0x10, lsl #12 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ mov x13, #0x6d60 // #28000 │ │ │ │ sub sp, sp, x13 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #8] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ add x1, sp, #0x14, lsl #12 │ │ │ │ ldr x2, [x0] │ │ │ │ str x2, [x1, #11608] │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ adrp x0, 63000 │ │ │ │ add x0, x0, #0xa40 │ │ │ │ ldr x0, [x0] │ │ │ │ - bl 2e45c │ │ │ │ + bl 2e450 │ │ │ │ b 22370 <__isoc23_strtol@plt+0x1c9e0> │ │ │ │ add x0, sp, #0x4, lsl #12 │ │ │ │ add x0, x0, #0x200 │ │ │ │ stp xzr, xzr, [x0, #-208] │ │ │ │ add x0, sp, #0x4, lsl #12 │ │ │ │ add x0, x0, #0x200 │ │ │ │ stp xzr, xzr, [x0, #-192] │ │ │ │ @@ -28268,240 +28268,240 @@ │ │ │ │ cmn w0, #0x1 │ │ │ │ b.ne 21944 <__isoc23_strtol@plt+0x1bfb4> // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #32] │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0xe8 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0xe0 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ b 22370 <__isoc23_strtol@plt+0x1c9e0> │ │ │ │ str xzr, [sp, #48] │ │ │ │ str xzr, [sp, #56] │ │ │ │ add x0, sp, #0x40 │ │ │ │ - bl 23c10 <__isoc23_strtol@plt+0x1e280> │ │ │ │ + bl 23c04 <__isoc23_strtol@plt+0x1e274> │ │ │ │ add x0, sp, #0x40 │ │ │ │ mov x1, #0x2000 // #8192 │ │ │ │ - bl 23d24 <__isoc23_strtol@plt+0x1e394> │ │ │ │ + bl 23d18 <__isoc23_strtol@plt+0x1e388> │ │ │ │ add x1, sp, #0x6, lsl #12 │ │ │ │ add x1, x1, #0xd58 │ │ │ │ add x0, sp, #0x40 │ │ │ │ mov x2, #0x2000 // #8192 │ │ │ │ - bl 23c98 <__isoc23_strtol@plt+0x1e308> │ │ │ │ + bl 23c8c <__isoc23_strtol@plt+0x1e2fc> │ │ │ │ add x0, sp, #0x40 │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ - bl 23d4c <__isoc23_strtol@plt+0x1e3bc> │ │ │ │ + bl 23d40 <__isoc23_strtol@plt+0x1e3b0> │ │ │ │ add x0, sp, #0x1, lsl #12 │ │ │ │ add x0, x0, #0x78 │ │ │ │ - bl 23c10 <__isoc23_strtol@plt+0x1e280> │ │ │ │ + bl 23c04 <__isoc23_strtol@plt+0x1e274> │ │ │ │ add x0, sp, #0x1, lsl #12 │ │ │ │ add x0, x0, #0x78 │ │ │ │ mov x1, #0x1000 // #4096 │ │ │ │ - bl 23d24 <__isoc23_strtol@plt+0x1e394> │ │ │ │ + bl 23d18 <__isoc23_strtol@plt+0x1e388> │ │ │ │ add x1, sp, #0x4, lsl #12 │ │ │ │ add x1, x1, #0x120 │ │ │ │ add x0, sp, #0x1, lsl #12 │ │ │ │ add x0, x0, #0x78 │ │ │ │ mov x2, #0x1000 // #4096 │ │ │ │ - bl 23c98 <__isoc23_strtol@plt+0x1e308> │ │ │ │ + bl 23c8c <__isoc23_strtol@plt+0x1e2fc> │ │ │ │ add x0, sp, #0x2, lsl #12 │ │ │ │ add x0, x0, #0xb0 │ │ │ │ - bl 23c10 <__isoc23_strtol@plt+0x1e280> │ │ │ │ + bl 23c04 <__isoc23_strtol@plt+0x1e274> │ │ │ │ add x0, sp, #0x2, lsl #12 │ │ │ │ add x0, x0, #0xb0 │ │ │ │ mov x1, #0x1000 // #4096 │ │ │ │ - bl 23d24 <__isoc23_strtol@plt+0x1e394> │ │ │ │ + bl 23d18 <__isoc23_strtol@plt+0x1e388> │ │ │ │ add x1, sp, #0x4, lsl #12 │ │ │ │ add x1, x1, #0x128 │ │ │ │ add x0, sp, #0x2, lsl #12 │ │ │ │ add x0, x0, #0xb0 │ │ │ │ mov x2, #0x1000 // #4096 │ │ │ │ - bl 23c98 <__isoc23_strtol@plt+0x1e308> │ │ │ │ + bl 23c8c <__isoc23_strtol@plt+0x1e2fc> │ │ │ │ add x3, sp, #0x40 │ │ │ │ ldr x2, [sp, #32] │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x108 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x100 │ │ │ │ mov x0, x3 │ │ │ │ - bl 24368 <__isoc23_strtol@plt+0x1e9d8> │ │ │ │ + bl 2435c <__isoc23_strtol@plt+0x1e9cc> │ │ │ │ add x0, sp, #0x40 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ - bl 24510 <__isoc23_strtol@plt+0x1eb80> │ │ │ │ + bl 24504 <__isoc23_strtol@plt+0x1eb74> │ │ │ │ str x0, [sp, #48] │ │ │ │ add x3, sp, #0x10 │ │ │ │ add x2, sp, #0x2, lsl #12 │ │ │ │ add x2, x2, #0xb0 │ │ │ │ add x1, sp, #0x1, lsl #12 │ │ │ │ add x1, x1, #0x78 │ │ │ │ add x0, sp, #0x30 │ │ │ │ mov x6, x3 │ │ │ │ mov x5, x2 │ │ │ │ mov x4, x1 │ │ │ │ mov x3, #0x0 // #0 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x0, x0, #0x6b0 │ │ │ │ - bl 327ac │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x0, x0, #0x698 │ │ │ │ + bl 337a4 │ │ │ │ str w0, [sp, #20] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ cmn w0, #0x1 │ │ │ │ b.ne 21aa8 <__isoc23_strtol@plt+0x1c118> // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #20] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ bl 53f0 │ │ │ │ mov x7, x0 │ │ │ │ ldr w6, [sp, #20] │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x5, x0, #0x118 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x5, x0, #0x110 │ │ │ │ mov w4, #0x51 // #81 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x3, x0, #0x120 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x2, x0, #0x770 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x130 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x3, x0, #0x118 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x2, x0, #0x758 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x128 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ b 22410 <__isoc23_strtol@plt+0x1ca80> │ │ │ │ add x0, sp, #0x2, lsl #12 │ │ │ │ add x0, x0, #0xb0 │ │ │ │ - bl 2455c <__isoc23_strtol@plt+0x1ebcc> │ │ │ │ + bl 24550 <__isoc23_strtol@plt+0x1ebc0> │ │ │ │ cmp x0, #0x0 │ │ │ │ b.eq 21ae0 <__isoc23_strtol@plt+0x1c150> // b.none │ │ │ │ add x0, sp, #0x2, lsl #12 │ │ │ │ add x0, x0, #0xb0 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ - bl 24510 <__isoc23_strtol@plt+0x1eb80> │ │ │ │ + bl 24504 <__isoc23_strtol@plt+0x1eb74> │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x160 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x158 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr w0, [sp, #16] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 21c3c <__isoc23_strtol@plt+0x1c2ac> // b.any │ │ │ │ add x0, sp, #0x1, lsl #12 │ │ │ │ add x0, x0, #0x78 │ │ │ │ - bl 2455c <__isoc23_strtol@plt+0x1ebcc> │ │ │ │ + bl 24550 <__isoc23_strtol@plt+0x1ebc0> │ │ │ │ cmp x0, #0x0 │ │ │ │ b.eq 21c3c <__isoc23_strtol@plt+0x1c2ac> // b.none │ │ │ │ add x0, sp, #0x3, lsl #12 │ │ │ │ add x0, x0, #0xe8 │ │ │ │ - bl 23c10 <__isoc23_strtol@plt+0x1e280> │ │ │ │ + bl 23c04 <__isoc23_strtol@plt+0x1e274> │ │ │ │ add x0, sp, #0x3, lsl #12 │ │ │ │ add x0, x0, #0xe8 │ │ │ │ mov x1, #0x21 // #33 │ │ │ │ - bl 23d24 <__isoc23_strtol@plt+0x1e394> │ │ │ │ + bl 23d18 <__isoc23_strtol@plt+0x1e388> │ │ │ │ add x1, sp, #0x4, lsl #12 │ │ │ │ add x1, x1, #0x158 │ │ │ │ add x0, sp, #0x3, lsl #12 │ │ │ │ add x0, x0, #0xe8 │ │ │ │ mov x2, #0x21 // #33 │ │ │ │ - bl 23c98 <__isoc23_strtol@plt+0x1e308> │ │ │ │ + bl 23c8c <__isoc23_strtol@plt+0x1e2fc> │ │ │ │ add x0, sp, #0x3, lsl #12 │ │ │ │ add x0, x0, #0xe8 │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ - bl 23d4c <__isoc23_strtol@plt+0x1e3bc> │ │ │ │ + bl 23d40 <__isoc23_strtol@plt+0x1e3b0> │ │ │ │ add x0, sp, #0x1, lsl #12 │ │ │ │ add x0, x0, #0x78 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ - bl 24510 <__isoc23_strtol@plt+0x1eb80> │ │ │ │ + bl 24504 <__isoc23_strtol@plt+0x1eb74> │ │ │ │ mov x19, x0 │ │ │ │ add x0, sp, #0x1, lsl #12 │ │ │ │ add x0, x0, #0x78 │ │ │ │ - bl 2455c <__isoc23_strtol@plt+0x1ebcc> │ │ │ │ + bl 24550 <__isoc23_strtol@plt+0x1ebc0> │ │ │ │ mov x1, x0 │ │ │ │ add x0, sp, #0x4, lsl #12 │ │ │ │ add x0, x0, #0xd58 │ │ │ │ mov x2, x0 │ │ │ │ mov x0, x19 │ │ │ │ - bl 30400 │ │ │ │ + bl 313f8 │ │ │ │ str xzr, [sp, #24] │ │ │ │ b 21bbc <__isoc23_strtol@plt+0x1c22c> │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x1, sp, #0x4, lsl #12 │ │ │ │ add x1, x1, #0xd58 │ │ │ │ ldrb w0, [x1, x0] │ │ │ │ add x3, sp, #0x3, lsl #12 │ │ │ │ add x3, x3, #0xe8 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x170 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x168 │ │ │ │ mov x0, x3 │ │ │ │ - bl 24368 <__isoc23_strtol@plt+0x1e9d8> │ │ │ │ + bl 2435c <__isoc23_strtol@plt+0x1e9cc> │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, #0x1 │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ cmp x0, #0xf │ │ │ │ b.ls 21b84 <__isoc23_strtol@plt+0x1c1f4> // b.plast │ │ │ │ add x0, sp, #0x3, lsl #12 │ │ │ │ add x0, x0, #0xe8 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ - bl 24510 <__isoc23_strtol@plt+0x1eb80> │ │ │ │ + bl 24504 <__isoc23_strtol@plt+0x1eb74> │ │ │ │ mov x1, x0 │ │ │ │ add x0, sp, #0x4, lsl #12 │ │ │ │ add x0, x0, #0x130 │ │ │ │ bl 5408 │ │ │ │ nop │ │ │ │ add x0, sp, #0x4, lsl #12 │ │ │ │ add x0, x0, #0x130 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x1b0 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x1a8 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ add x0, sp, #0x4, lsl #12 │ │ │ │ add x0, x0, #0x130 │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x2, x0, #0x1c8 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x2, x0, #0x1c0 │ │ │ │ ldr x1, [sp] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ - bl 2be04 │ │ │ │ + bl 2bdf8 │ │ │ │ str w0, [sp, #20] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ cmn w0, #0x1 │ │ │ │ b.ne 21c9c <__isoc23_strtol@plt+0x1c30c> // b.any │ │ │ │ b 21c50 <__isoc23_strtol@plt+0x1c2c0> │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x178 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x170 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ b 22370 <__isoc23_strtol@plt+0x1c9e0> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #20] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ bl 53f0 │ │ │ │ mov x7, x0 │ │ │ │ ldr w6, [sp, #20] │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x5, x0, #0x118 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x5, x0, #0x110 │ │ │ │ mov w4, #0x65 // #101 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x3, x0, #0x120 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x2, x0, #0x770 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x130 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x3, x0, #0x118 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x2, x0, #0x758 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x128 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ b 22410 <__isoc23_strtol@plt+0x1ca80> │ │ │ │ add x0, sp, #0x4, lsl #12 │ │ │ │ add x0, x0, #0x558 │ │ │ │ ldr x3, [sp] │ │ │ │ mov x2, #0x800 // #2048 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ - bl 2b8e4 │ │ │ │ + bl 2b8d8 │ │ │ │ cmp w0, #0x0 │ │ │ │ b.eq 21cc8 <__isoc23_strtol@plt+0x1c338> // b.none │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ b 21ccc <__isoc23_strtol@plt+0x1c33c> │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ str w0, [sp, #20] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ @@ -28510,41 +28510,41 @@ │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #20] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ bl 53f0 │ │ │ │ mov x7, x0 │ │ │ │ ldr w6, [sp, #20] │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x5, x0, #0x118 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x5, x0, #0x110 │ │ │ │ mov w4, #0x67 // #103 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x3, x0, #0x120 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x2, x0, #0x770 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x130 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x3, x0, #0x118 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x2, x0, #0x758 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x128 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ b 22410 <__isoc23_strtol@plt+0x1ca80> │ │ │ │ add x2, sp, #0x4, lsl #12 │ │ │ │ add x2, x2, #0x558 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x1d0 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x1c8 │ │ │ │ mov x0, x2 │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 21d68 <__isoc23_strtol@plt+0x1c3d8> // b.any │ │ │ │ add x0, sp, #0x4, lsl #12 │ │ │ │ add x0, x0, #0x130 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x1e0 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x1d8 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ b 22370 <__isoc23_strtol@plt+0x1c9e0> │ │ │ │ bl 5960 │ │ │ │ str wzr, [x0] │ │ │ │ add x0, sp, #0x4, lsl #12 │ │ │ │ add x0, x0, #0x558 │ │ │ │ mov w2, #0xa // #10 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ @@ -28563,145 +28563,145 @@ │ │ │ │ ldr w0, [sp, #20] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.eq 21e5c <__isoc23_strtol@plt+0x1c4cc> // b.none │ │ │ │ ldr w0, [sp, #20] │ │ │ │ bl 53f0 │ │ │ │ mov x7, x0 │ │ │ │ ldr w6, [sp, #20] │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x5, x0, #0x118 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x5, x0, #0x110 │ │ │ │ mov w4, #0x70 // #112 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x3, x0, #0x120 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x2, x0, #0x770 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x208 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x3, x0, #0x118 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x2, x0, #0x758 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x200 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ b 22410 <__isoc23_strtol@plt+0x1ca80> │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x400 │ │ │ │ b.ls 21e5c <__isoc23_strtol@plt+0x1c4cc> // b.plast │ │ │ │ mov w0, #0x16 // #22 │ │ │ │ str w0, [sp, #20] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.eq 21e5c <__isoc23_strtol@plt+0x1c4cc> // b.none │ │ │ │ ldr w0, [sp, #20] │ │ │ │ bl 53f0 │ │ │ │ mov x7, x0 │ │ │ │ ldr w6, [sp, #20] │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x5, x0, #0x118 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x5, x0, #0x110 │ │ │ │ mov w4, #0x72 // #114 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x3, x0, #0x120 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x2, x0, #0x770 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x208 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x3, x0, #0x118 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x2, x0, #0x758 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x200 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ b 22410 <__isoc23_strtol@plt+0x1ca80> │ │ │ │ add x0, sp, #0x4, lsl #12 │ │ │ │ add x0, x0, #0x158 │ │ │ │ ldr x3, [sp] │ │ │ │ ldr x2, [sp, #40] │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ - bl 2b4f0 │ │ │ │ + bl 2b4e4 │ │ │ │ str w0, [sp, #20] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ cmn w0, #0x1 │ │ │ │ b.ne 21ed4 <__isoc23_strtol@plt+0x1c544> // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #20] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ bl 53f0 │ │ │ │ mov x7, x0 │ │ │ │ ldr w6, [sp, #20] │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x5, x0, #0x118 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x5, x0, #0x110 │ │ │ │ mov w4, #0x74 // #116 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x3, x0, #0x120 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x2, x0, #0x770 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x130 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x3, x0, #0x118 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x2, x0, #0x758 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x128 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ b 22410 <__isoc23_strtol@plt+0x1ca80> │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x228 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x220 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ str xzr, [sp, #64] │ │ │ │ str xzr, [sp, #72] │ │ │ │ add x0, sp, #0x1, lsl #12 │ │ │ │ add x0, x0, #0x78 │ │ │ │ - bl 23c10 <__isoc23_strtol@plt+0x1e280> │ │ │ │ + bl 23c04 <__isoc23_strtol@plt+0x1e274> │ │ │ │ add x0, sp, #0x1, lsl #12 │ │ │ │ add x0, x0, #0x78 │ │ │ │ mov x1, #0x2000 // #8192 │ │ │ │ - bl 23d24 <__isoc23_strtol@plt+0x1e394> │ │ │ │ + bl 23d18 <__isoc23_strtol@plt+0x1e388> │ │ │ │ add x1, sp, #0x4, lsl #12 │ │ │ │ add x1, x1, #0xd58 │ │ │ │ add x0, sp, #0x1, lsl #12 │ │ │ │ add x0, x0, #0x78 │ │ │ │ mov x2, #0x2000 // #8192 │ │ │ │ - bl 23c98 <__isoc23_strtol@plt+0x1e308> │ │ │ │ + bl 23c8c <__isoc23_strtol@plt+0x1e2fc> │ │ │ │ add x0, sp, #0x1, lsl #12 │ │ │ │ add x0, x0, #0x78 │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ - bl 23d4c <__isoc23_strtol@plt+0x1e3bc> │ │ │ │ + bl 23d40 <__isoc23_strtol@plt+0x1e3b0> │ │ │ │ add x0, sp, #0x2, lsl #12 │ │ │ │ add x0, x0, #0xb0 │ │ │ │ - bl 23c10 <__isoc23_strtol@plt+0x1e280> │ │ │ │ + bl 23c04 <__isoc23_strtol@plt+0x1e274> │ │ │ │ add x0, sp, #0x2, lsl #12 │ │ │ │ add x0, x0, #0xb0 │ │ │ │ mov x1, #0x10000 // #65536 │ │ │ │ - bl 23d24 <__isoc23_strtol@plt+0x1e394> │ │ │ │ + bl 23d18 <__isoc23_strtol@plt+0x1e388> │ │ │ │ add x1, sp, #0x6, lsl #12 │ │ │ │ add x1, x1, #0xd58 │ │ │ │ add x0, sp, #0x2, lsl #12 │ │ │ │ add x0, x0, #0xb0 │ │ │ │ mov x2, #0x10000 // #65536 │ │ │ │ - bl 23c98 <__isoc23_strtol@plt+0x1e308> │ │ │ │ + bl 23c8c <__isoc23_strtol@plt+0x1e2fc> │ │ │ │ add x0, sp, #0x2, lsl #12 │ │ │ │ add x0, x0, #0xb0 │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ - bl 23d4c <__isoc23_strtol@plt+0x1e3bc> │ │ │ │ + bl 23d40 <__isoc23_strtol@plt+0x1e3b0> │ │ │ │ add x0, sp, #0x3, lsl #12 │ │ │ │ add x0, x0, #0xe8 │ │ │ │ - bl 23c10 <__isoc23_strtol@plt+0x1e280> │ │ │ │ + bl 23c04 <__isoc23_strtol@plt+0x1e274> │ │ │ │ add x0, sp, #0x3, lsl #12 │ │ │ │ add x0, x0, #0xe8 │ │ │ │ mov x1, #0x1000 // #4096 │ │ │ │ - bl 23d24 <__isoc23_strtol@plt+0x1e394> │ │ │ │ + bl 23d18 <__isoc23_strtol@plt+0x1e388> │ │ │ │ add x1, sp, #0x4, lsl #12 │ │ │ │ add x1, x1, #0x128 │ │ │ │ add x0, sp, #0x3, lsl #12 │ │ │ │ add x0, x0, #0xe8 │ │ │ │ mov x2, #0x1000 // #4096 │ │ │ │ - bl 23c98 <__isoc23_strtol@plt+0x1e308> │ │ │ │ + bl 23c8c <__isoc23_strtol@plt+0x1e2fc> │ │ │ │ add x3, sp, #0x1, lsl #12 │ │ │ │ add x3, x3, #0x78 │ │ │ │ ldr x2, [sp, #32] │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x108 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x100 │ │ │ │ mov x0, x3 │ │ │ │ - bl 24368 <__isoc23_strtol@plt+0x1e9d8> │ │ │ │ + bl 2435c <__isoc23_strtol@plt+0x1e9cc> │ │ │ │ add x0, sp, #0x1, lsl #12 │ │ │ │ add x0, x0, #0x78 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ - bl 24510 <__isoc23_strtol@plt+0x1eb80> │ │ │ │ + bl 24504 <__isoc23_strtol@plt+0x1eb74> │ │ │ │ str x0, [sp, #64] │ │ │ │ add x4, sp, #0x10 │ │ │ │ add x3, sp, #0x3, lsl #12 │ │ │ │ add x3, x3, #0xe8 │ │ │ │ add x2, sp, #0x2, lsl #12 │ │ │ │ add x2, x2, #0xb0 │ │ │ │ add x1, sp, #0x4, lsl #12 │ │ │ │ @@ -28709,156 +28709,156 @@ │ │ │ │ add x0, sp, #0x40 │ │ │ │ mov x6, x4 │ │ │ │ mov x5, x3 │ │ │ │ mov x4, x2 │ │ │ │ ldr x3, [sp, #40] │ │ │ │ mov x2, x1 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x0, x0, #0x788 │ │ │ │ - bl 327ac │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x0, x0, #0x770 │ │ │ │ + bl 337a4 │ │ │ │ str w0, [sp, #20] │ │ │ │ add x0, sp, #0x3, lsl #12 │ │ │ │ add x0, x0, #0xe8 │ │ │ │ - bl 2455c <__isoc23_strtol@plt+0x1ebcc> │ │ │ │ + bl 24550 <__isoc23_strtol@plt+0x1ebc0> │ │ │ │ cmp x0, #0x0 │ │ │ │ b.eq 2205c <__isoc23_strtol@plt+0x1c6cc> // b.none │ │ │ │ add x0, sp, #0x3, lsl #12 │ │ │ │ add x0, x0, #0xe8 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ - bl 24510 <__isoc23_strtol@plt+0x1eb80> │ │ │ │ + bl 24504 <__isoc23_strtol@plt+0x1eb74> │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x160 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x158 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr w0, [sp, #20] │ │ │ │ cmn w0, #0x1 │ │ │ │ b.ne 220e0 <__isoc23_strtol@plt+0x1c750> // b.any │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x248 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x240 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x278 │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x270 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr w0, [sp, #20] │ │ │ │ cmn w0, #0x1 │ │ │ │ b.ne 220e0 <__isoc23_strtol@plt+0x1c750> // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #20] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ bl 53f0 │ │ │ │ mov x7, x0 │ │ │ │ ldr w6, [sp, #20] │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x5, x0, #0x118 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x5, x0, #0x110 │ │ │ │ mov w4, #0x8e // #142 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x3, x0, #0x120 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x2, x0, #0x770 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x130 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x3, x0, #0x118 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x2, x0, #0x758 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x128 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ b 22410 <__isoc23_strtol@plt+0x1ca80> │ │ │ │ ldr w0, [sp, #16] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.eq 22100 <__isoc23_strtol@plt+0x1c770> // b.none │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x2e0 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x2d8 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ b 22370 <__isoc23_strtol@plt+0x1c9e0> │ │ │ │ add x0, sp, #0x2, lsl #12 │ │ │ │ add x0, x0, #0xb0 │ │ │ │ - bl 2455c <__isoc23_strtol@plt+0x1ebcc> │ │ │ │ + bl 24550 <__isoc23_strtol@plt+0x1ebc0> │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x2, x0, #0x318 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x2, x0, #0x310 │ │ │ │ ldr x1, [sp] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ - bl 2be04 │ │ │ │ + bl 2bdf8 │ │ │ │ str w0, [sp, #20] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ cmn w0, #0x1 │ │ │ │ b.ne 22180 <__isoc23_strtol@plt+0x1c7f0> // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #20] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ bl 53f0 │ │ │ │ mov x7, x0 │ │ │ │ ldr w6, [sp, #20] │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x5, x0, #0x118 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x5, x0, #0x110 │ │ │ │ mov w4, #0x96 // #150 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x3, x0, #0x120 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x2, x0, #0x770 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x130 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x3, x0, #0x118 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x2, x0, #0x758 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x128 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ b 22410 <__isoc23_strtol@plt+0x1ca80> │ │ │ │ add x0, sp, #0x2, lsl #12 │ │ │ │ add x0, x0, #0xb0 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ - bl 24510 <__isoc23_strtol@plt+0x1eb80> │ │ │ │ + bl 24504 <__isoc23_strtol@plt+0x1eb74> │ │ │ │ mov x19, x0 │ │ │ │ add x0, sp, #0x2, lsl #12 │ │ │ │ add x0, x0, #0xb0 │ │ │ │ - bl 2455c <__isoc23_strtol@plt+0x1ebcc> │ │ │ │ + bl 24550 <__isoc23_strtol@plt+0x1ebc0> │ │ │ │ ldr x3, [sp] │ │ │ │ mov x2, x0 │ │ │ │ mov x1, x19 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ - bl 2bb34 │ │ │ │ + bl 2bb28 │ │ │ │ str w0, [sp, #20] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ cmn w0, #0x1 │ │ │ │ b.ne 22210 <__isoc23_strtol@plt+0x1c880> // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #20] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ bl 53f0 │ │ │ │ mov x7, x0 │ │ │ │ ldr w6, [sp, #20] │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x5, x0, #0x118 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x5, x0, #0x110 │ │ │ │ mov w4, #0x97 // #151 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x3, x0, #0x120 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x2, x0, #0x770 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x130 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x3, x0, #0x118 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x2, x0, #0x758 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x128 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ b 22410 <__isoc23_strtol@plt+0x1ca80> │ │ │ │ add x0, sp, #0x2, lsl #12 │ │ │ │ add x0, x0, #0xb0 │ │ │ │ - bl 2455c <__isoc23_strtol@plt+0x1ebcc> │ │ │ │ + bl 24550 <__isoc23_strtol@plt+0x1ebc0> │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x320 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x318 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ add x0, sp, #0x4, lsl #12 │ │ │ │ add x0, x0, #0x558 │ │ │ │ ldr x3, [sp] │ │ │ │ mov x2, #0x800 // #2048 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ - bl 2b8e4 │ │ │ │ + bl 2b8d8 │ │ │ │ cmp w0, #0x0 │ │ │ │ b.eq 2225c <__isoc23_strtol@plt+0x1c8cc> // b.none │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ b 22260 <__isoc23_strtol@plt+0x1c8d0> │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ str w0, [sp, #20] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ @@ -28867,122 +28867,122 @@ │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #20] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ bl 53f0 │ │ │ │ mov x7, x0 │ │ │ │ ldr w6, [sp, #20] │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x5, x0, #0x118 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x5, x0, #0x110 │ │ │ │ mov w4, #0x9b // #155 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x3, x0, #0x120 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x2, x0, #0x770 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x130 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x3, x0, #0x118 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x2, x0, #0x758 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x128 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ b 22410 <__isoc23_strtol@plt+0x1ca80> │ │ │ │ add x2, sp, #0x4, lsl #12 │ │ │ │ add x2, x2, #0x558 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x348 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x340 │ │ │ │ mov x0, x2 │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 22300 <__isoc23_strtol@plt+0x1c970> // b.any │ │ │ │ add x0, sp, #0x4, lsl #12 │ │ │ │ add x0, x0, #0x130 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x350 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x348 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ str wzr, [sp, #20] │ │ │ │ b 22410 <__isoc23_strtol@plt+0x1ca80> │ │ │ │ add x2, sp, #0x4, lsl #12 │ │ │ │ add x2, x2, #0x558 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x370 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x368 │ │ │ │ mov x0, x2 │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 22348 <__isoc23_strtol@plt+0x1c9b8> // b.any │ │ │ │ add x0, sp, #0x4, lsl #12 │ │ │ │ add x0, x0, #0x130 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x378 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x370 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov w0, #0x16 // #22 │ │ │ │ str w0, [sp, #20] │ │ │ │ b 22410 <__isoc23_strtol@plt+0x1ca80> │ │ │ │ add x0, sp, #0x4, lsl #12 │ │ │ │ add x0, x0, #0x558 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x390 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x388 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov w0, #0x16 // #22 │ │ │ │ str w0, [sp, #20] │ │ │ │ b 22410 <__isoc23_strtol@plt+0x1ca80> │ │ │ │ adrp x0, 63000 │ │ │ │ add x0, x0, #0xa40 │ │ │ │ ldr x0, [x0] │ │ │ │ - bl 2e48c │ │ │ │ + bl 2e480 │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ne 218e8 <__isoc23_strtol@plt+0x1bf58> // b.any │ │ │ │ ldr x3, [sp] │ │ │ │ mov x2, #0x3 // #3 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x3b0 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x3a8 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ - bl 2bb34 │ │ │ │ + bl 2bb28 │ │ │ │ str w0, [sp, #20] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ cmn w0, #0x1 │ │ │ │ b.ne 22404 <__isoc23_strtol@plt+0x1ca74> // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #20] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ bl 53f0 │ │ │ │ mov x7, x0 │ │ │ │ ldr w6, [sp, #20] │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x5, x0, #0x118 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x5, x0, #0x110 │ │ │ │ mov w4, #0xa9 // #169 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x3, x0, #0x120 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x2, x0, #0x770 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x130 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x3, x0, #0x118 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x2, x0, #0x758 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x128 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ b 22410 <__isoc23_strtol@plt+0x1ca80> │ │ │ │ mov w0, #0xd // #13 │ │ │ │ str w0, [sp, #20] │ │ │ │ nop │ │ │ │ ldr w0, [sp, #20] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.eq 22430 <__isoc23_strtol@plt+0x1caa0> // b.none │ │ │ │ bl 5960 │ │ │ │ ldr w1, [sp, #20] │ │ │ │ str w1, [x0] │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ b 22434 <__isoc23_strtol@plt+0x1caa4> │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ add x3, sp, #0x14, lsl #12 │ │ │ │ ldr x4, [x3, #11608] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x4, x4, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ b.eq 2245c <__isoc23_strtol@plt+0x1cacc> // b.none │ │ │ │ @@ -28997,16 +28997,16 @@ │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-64]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str w2, [sp, #28] │ │ │ │ ldr x1, [sp, #40] │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x0, x0, #0x3b8 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x0, x0, #0x3b0 │ │ │ │ mov x2, x1 │ │ │ │ mov x3, x0 │ │ │ │ ldp x0, x1, [x3] │ │ │ │ ldur x3, [x3, #15] │ │ │ │ stp x0, x1, [x2] │ │ │ │ stur x3, [x2, #15] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ @@ -29016,25 +29016,25 @@ │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ge 224f8 <__isoc23_strtol@plt+0x1cb68> // b.tcont │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x3d0 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x3c8 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ b 22518 <__isoc23_strtol@plt+0x1cb88> │ │ │ │ ldrsw x0, [sp, #28] │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr w0, [sp, #60] │ │ │ │ - bl 266bc <__isoc23_strtol@plt+0x20d2c> │ │ │ │ + bl 266b0 <__isoc23_strtol@plt+0x20d20> │ │ │ │ ldr w0, [sp, #60] │ │ │ │ bl 5af8 <__isoc23_strtol@plt+0x168> │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ ldp x29, x30, [sp], #64 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ @@ -29042,111 +29042,111 @@ │ │ │ │ mov x29, sp │ │ │ │ mov x13, #0x4880 // #18560 │ │ │ │ sub sp, sp, x13 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #18552] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ str wzr, [sp, #32] │ │ │ │ adrp x0, 63000 │ │ │ │ add x0, x0, #0xa38 │ │ │ │ ldr x0, [x0] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ne 2257c <__isoc23_strtol@plt+0x1cbec> // b.any │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 228b8 <__isoc23_strtol@plt+0x1cf28> │ │ │ │ + b 228ac <__isoc23_strtol@plt+0x1cf1c> │ │ │ │ adrp x0, 63000 │ │ │ │ add x0, x0, #0xa38 │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ blr x1 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x0 │ │ │ │ b.ne 225a8 <__isoc23_strtol@plt+0x1cc18> // b.any │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 228b8 <__isoc23_strtol@plt+0x1cf28> │ │ │ │ + b 228ac <__isoc23_strtol@plt+0x1cf1c> │ │ │ │ add x0, sp, #0x38 │ │ │ │ mov x1, #0x40 // #64 │ │ │ │ - bl 32138 │ │ │ │ + bl 33130 │ │ │ │ mov x2, #0x40 // #64 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x400 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x3f8 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x3, #0x40 // #64 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x2, x0, #0x318 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x2, x0, #0x310 │ │ │ │ ldr x1, [sp, #8] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2be04 │ │ │ │ + bl 2bdf8 │ │ │ │ add x0, sp, #0x38 │ │ │ │ ldr x3, [sp, #8] │ │ │ │ mov x2, #0x40 // #64 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2bb34 │ │ │ │ + bl 2bb28 │ │ │ │ add x0, sp, #0x78 │ │ │ │ ldr x3, [sp, #8] │ │ │ │ mov x2, #0x800 // #2048 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2b8e4 │ │ │ │ + bl 2b8d8 │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 22620 <__isoc23_strtol@plt+0x1cc90> // b.any │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 228b8 <__isoc23_strtol@plt+0x1cf28> │ │ │ │ + b 228ac <__isoc23_strtol@plt+0x1cf1c> │ │ │ │ bl 5960 │ │ │ │ str wzr, [x0] │ │ │ │ add x0, sp, #0x78 │ │ │ │ mov w2, #0xa // #10 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ bl 5f60 <__isoc23_strtol@plt+0x5d0> │ │ │ │ str w0, [sp, #32] │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 22658 <__isoc23_strtol@plt+0x1ccc8> // b.any │ │ │ │ ldr w0, [sp, #32] │ │ │ │ cmp w0, #0x1, lsl #12 │ │ │ │ b.le 22670 <__isoc23_strtol@plt+0x1cce0> │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x428 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x420 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 228b8 <__isoc23_strtol@plt+0x1cf28> │ │ │ │ + b 228ac <__isoc23_strtol@plt+0x1cf1c> │ │ │ │ ldrsw x1, [sp, #32] │ │ │ │ add x0, sp, #0x878 │ │ │ │ ldr x3, [sp, #8] │ │ │ │ mov x2, x1 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2b4f0 │ │ │ │ + bl 2b4e4 │ │ │ │ mov x1, x0 │ │ │ │ ldrsw x0, [sp, #32] │ │ │ │ cmp x1, x0 │ │ │ │ b.eq 226b8 <__isoc23_strtol@plt+0x1cd28> // b.none │ │ │ │ ldr w2, [sp, #32] │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x450 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x448 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 228b8 <__isoc23_strtol@plt+0x1cf28> │ │ │ │ + b 228ac <__isoc23_strtol@plt+0x1cf1c> │ │ │ │ ldr w2, [sp, #32] │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x488 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x480 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 5018 │ │ │ │ mov w1, w0 │ │ │ │ add x0, sp, #0x1, lsl #12 │ │ │ │ add x0, x0, #0x878 │ │ │ │ mov w2, w1 │ │ │ │ ldr x1, [sp, #40] │ │ │ │ @@ -29157,20 +29157,20 @@ │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x1, x0 │ │ │ │ add x0, sp, #0x1, lsl #12 │ │ │ │ add x0, x0, #0x878 │ │ │ │ mov x3, x1 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x4b8 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x4b0 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 228b8 <__isoc23_strtol@plt+0x1cf28> │ │ │ │ + b 228ac <__isoc23_strtol@plt+0x1cf1c> │ │ │ │ add x1, sp, #0x878 │ │ │ │ add x0, sp, #0x2, lsl #12 │ │ │ │ add x0, x0, #0x878 │ │ │ │ ldr w2, [sp, #32] │ │ │ │ bl 22478 <__isoc23_strtol@plt+0x1cae8> │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 2278c <__isoc23_strtol@plt+0x1cdfc> // b.any │ │ │ │ @@ -29178,23 +29178,23 @@ │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x1, x0 │ │ │ │ add x0, sp, #0x2, lsl #12 │ │ │ │ add x0, x0, #0x878 │ │ │ │ mov x3, x1 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x4b8 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x4b0 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ add x0, sp, #0x1, lsl #12 │ │ │ │ add x0, x0, #0x878 │ │ │ │ bl 5540 <__isoc23_strtoul@plt> │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 228b8 <__isoc23_strtol@plt+0x1cf28> │ │ │ │ + b 228ac <__isoc23_strtol@plt+0x1cf1c> │ │ │ │ add x1, sp, #0x38 │ │ │ │ add x0, sp, #0x3, lsl #12 │ │ │ │ add x0, x0, #0x878 │ │ │ │ mov w2, #0x40 // #64 │ │ │ │ bl 22478 <__isoc23_strtol@plt+0x1cae8> │ │ │ │ cmp w0, #0x0 │ │ │ │ b.ne 227f8 <__isoc23_strtol@plt+0x1ce68> // b.any │ │ │ │ @@ -29202,44 +29202,41 @@ │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x1, x0 │ │ │ │ add x0, sp, #0x3, lsl #12 │ │ │ │ add x0, x0, #0x878 │ │ │ │ mov x3, x1 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x4b8 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x4b0 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ add x0, sp, #0x1, lsl #12 │ │ │ │ add x0, x0, #0x878 │ │ │ │ bl 5540 <__isoc23_strtoul@plt> │ │ │ │ add x0, sp, #0x2, lsl #12 │ │ │ │ add x0, x0, #0x878 │ │ │ │ bl 5540 <__isoc23_strtoul@plt> │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 228b8 <__isoc23_strtol@plt+0x1cf28> │ │ │ │ - add x2, sp, #0x2, lsl #12 │ │ │ │ - add x2, x2, #0x878 │ │ │ │ - add x1, sp, #0x3, lsl #12 │ │ │ │ + b 228ac <__isoc23_strtol@plt+0x1cf1c> │ │ │ │ + add x1, sp, #0x2, lsl #12 │ │ │ │ add x1, x1, #0x878 │ │ │ │ add x0, sp, #0x1, lsl #12 │ │ │ │ add x0, x0, #0x878 │ │ │ │ - mov x3, x2 │ │ │ │ mov x2, x1 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x0, x0, #0x4e0 │ │ │ │ - bl 35934 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x0, x0, #0x4d8 │ │ │ │ + bl 3692c │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x2, [sp, #48] │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x528 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x510 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #48] │ │ │ │ bl 5a50 <__isoc23_strtol@plt+0xc0> │ │ │ │ str w0, [sp, #36] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ bl 5258 │ │ │ │ add x0, sp, #0x2, lsl #12 │ │ │ │ add x0, x0, #0x878 │ │ │ │ @@ -29248,36 +29245,36 @@ │ │ │ │ add x0, x0, #0x878 │ │ │ │ bl 5540 <__isoc23_strtoul@plt> │ │ │ │ add x0, sp, #0x1, lsl #12 │ │ │ │ add x0, x0, #0x878 │ │ │ │ bl 5540 <__isoc23_strtoul@plt> │ │ │ │ ldr w0, [sp, #36] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 228a0 <__isoc23_strtol@plt+0x1cf10> // b.none │ │ │ │ + b.eq 22894 <__isoc23_strtol@plt+0x1cf04> // b.none │ │ │ │ ldr x2, [sp, #16] │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x520 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 228b8 <__isoc23_strtol@plt+0x1cf28> │ │ │ │ + b 228ac <__isoc23_strtol@plt+0x1cf1c> │ │ │ │ ldr x2, [sp, #16] │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x558 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x540 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #18552] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 228dc <__isoc23_strtol@plt+0x1cf4c> // b.none │ │ │ │ + b.eq 228d0 <__isoc23_strtol@plt+0x1cf40> // b.none │ │ │ │ bl 5090 │ │ │ │ mov w0, w1 │ │ │ │ mov x13, #0x4880 // #18560 │ │ │ │ add sp, sp, x13 │ │ │ │ ldp x29, x30, [sp], #16 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ @@ -29285,128 +29282,128 @@ │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x830 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #2088] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x580 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x568 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ add x0, sp, #0x28 │ │ │ │ ldr x3, [sp, #8] │ │ │ │ mov x2, #0x800 // #2048 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2b8e4 │ │ │ │ + bl 2b8d8 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 2296c <__isoc23_strtol@plt+0x1cfdc> // b.any │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x5a0 │ │ │ │ + b.ne 22960 <__isoc23_strtol@plt+0x1cfd0> // b.any │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x588 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ - b 22a44 <__isoc23_strtol@plt+0x1d0b4> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ + b 22a38 <__isoc23_strtol@plt+0x1d0a8> │ │ │ │ add x2, sp, #0x28 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x5c8 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x5b0 │ │ │ │ mov x0, x2 │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 2299c <__isoc23_strtol@plt+0x1d00c> // b.any │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x5d0 │ │ │ │ + b.ne 22990 <__isoc23_strtol@plt+0x1d000> // b.any │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x5b8 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ - b 22a44 <__isoc23_strtol@plt+0x1d0b4> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ + b 22a38 <__isoc23_strtol@plt+0x1d0a8> │ │ │ │ add x0, sp, #0x28 │ │ │ │ bl 5018 │ │ │ │ cmp x0, #0x20 │ │ │ │ - b.eq 229c0 <__isoc23_strtol@plt+0x1d030> // b.none │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x5f8 │ │ │ │ + b.eq 229b4 <__isoc23_strtol@plt+0x1d024> // b.none │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x5e0 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ - b 22a44 <__isoc23_strtol@plt+0x1d0b4> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ + b 22a38 <__isoc23_strtol@plt+0x1d0a8> │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x610 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x5f8 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ add x0, sp, #0x28 │ │ │ │ ldr x2, [sp, #8] │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 22524 <__isoc23_strtol@plt+0x1cb94> │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 22a28 <__isoc23_strtol@plt+0x1d098> // b.none │ │ │ │ + b.eq 22a1c <__isoc23_strtol@plt+0x1d08c> // b.none │ │ │ │ ldr x3, [sp, #8] │ │ │ │ mov x2, #0x8 // #8 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x630 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x618 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2bb34 │ │ │ │ + bl 2bb28 │ │ │ │ add x0, sp, #0x28 │ │ │ │ bl 52d0 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #16] │ │ │ │ str x1, [x0] │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ - b 22a48 <__isoc23_strtol@plt+0x1d0b8> │ │ │ │ + b 22a3c <__isoc23_strtol@plt+0x1d0ac> │ │ │ │ ldr x3, [sp, #8] │ │ │ │ mov x2, #0x8 // #8 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x640 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x628 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2bb34 │ │ │ │ - b 22938 <__isoc23_strtol@plt+0x1cfa8> │ │ │ │ + bl 2bb28 │ │ │ │ + b 2292c <__isoc23_strtol@plt+0x1cf9c> │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #2088] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 22a6c <__isoc23_strtol@plt+0x1d0dc> // b.none │ │ │ │ + b.eq 22a60 <__isoc23_strtol@plt+0x1d0d0> // b.none │ │ │ │ bl 5090 │ │ │ │ mov w0, w1 │ │ │ │ add sp, sp, #0x830 │ │ │ │ ldp x29, x30, [sp], #16 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ adrp x0, 63000 │ │ │ │ add x0, x0, #0xa40 │ │ │ │ ldr x0, [x0] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 22ab4 <__isoc23_strtol@plt+0x1d124> // b.any │ │ │ │ - bl 2d030 │ │ │ │ + b.ne 22aa8 <__isoc23_strtol@plt+0x1d118> // b.any │ │ │ │ + bl 2d024 │ │ │ │ mov x1, x0 │ │ │ │ adrp x0, 63000 │ │ │ │ add x0, x0, #0xa40 │ │ │ │ str x1, [x0] │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x650 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x638 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ adrp x0, 22000 <__isoc23_strtol@plt+0x1c670> │ │ │ │ - add x2, x0, #0x8f4 │ │ │ │ + add x2, x0, #0x8e8 │ │ │ │ adrp x0, 21000 <__isoc23_strtol@plt+0x1b670> │ │ │ │ add x1, x0, #0x890 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x0, x0, #0x668 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x0, x0, #0x650 │ │ │ │ bl 20a30 <__isoc23_strtol@plt+0x1b0a0> │ │ │ │ ldp x29, x30, [sp], #16 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ bti c │ │ │ │ sub sp, sp, #0x10 │ │ │ │ str x0, [sp, #8] │ │ │ │ @@ -29419,138 +29416,138 @@ │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x60 │ │ │ │ stp x29, x30, [sp, #64] │ │ │ │ add x29, sp, #0x40 │ │ │ │ str x19, [sp, #80] │ │ │ │ str x0, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #56] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 22bd0 <__isoc23_strtol@plt+0x1d240> // b.none │ │ │ │ + b.eq 22bc4 <__isoc23_strtol@plt+0x1d234> // b.none │ │ │ │ ldr x0, [sp, #8] │ │ │ │ bl 52d0 │ │ │ │ str x0, [sp, #48] │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x670 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x658 │ │ │ │ ldr x0, [sp, #48] │ │ │ │ bl 5468 <__ctype_b_loc@plt+0x8> │ │ │ │ str x0, [sp, #40] │ │ │ │ - b 22bb8 <__isoc23_strtol@plt+0x1d228> │ │ │ │ + b 22bac <__isoc23_strtol@plt+0x1d21c> │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x678 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x660 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ adrp x0, 63000 │ │ │ │ add x0, x0, #0xa40 │ │ │ │ ldr x19, [x0] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 52d0 │ │ │ │ mov x1, x0 │ │ │ │ mov x0, x19 │ │ │ │ - bl 2dc80 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x670 │ │ │ │ + bl 2dc74 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x658 │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5468 <__ctype_b_loc@plt+0x8> │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 22b70 <__isoc23_strtol@plt+0x1d1e0> // b.any │ │ │ │ + b.ne 22b64 <__isoc23_strtol@plt+0x1d1d4> // b.any │ │ │ │ ldr x0, [sp, #48] │ │ │ │ bl 5258 │ │ │ │ - b 22ccc <__isoc23_strtol@plt+0x1d33c> │ │ │ │ + b 22cc0 <__isoc23_strtol@plt+0x1d330> │ │ │ │ add x0, sp, #0x20 │ │ │ │ - adrp x2, 5f000 │ │ │ │ + adrp x2, 5f000 │ │ │ │ ldr x2, [x2, #3984] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x0, x0, #0x688 │ │ │ │ - bl 33350 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x0, x0, #0x670 │ │ │ │ + bl 34348 │ │ │ │ str wzr, [sp, #28] │ │ │ │ - b 22ca8 <__isoc23_strtol@plt+0x1d318> │ │ │ │ + b 22c9c <__isoc23_strtol@plt+0x1d30c> │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldrsw x0, [sp, #28] │ │ │ │ lsl x0, x0, #3 │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x3, [x0] │ │ │ │ mov x2, #0x7 // #7 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x690 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x678 │ │ │ │ mov x0, x3 │ │ │ │ bl 5678 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 22c9c <__isoc23_strtol@plt+0x1d30c> // b.any │ │ │ │ + b.ne 22c90 <__isoc23_strtol@plt+0x1d300> // b.any │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldrsw x0, [sp, #28] │ │ │ │ lsl x0, x0, #3 │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x0, [x0] │ │ │ │ bl 5018 │ │ │ │ cmp x0, #0x27 │ │ │ │ - b.ne 22c9c <__isoc23_strtol@plt+0x1d30c> // b.any │ │ │ │ + b.ne 22c90 <__isoc23_strtol@plt+0x1d300> // b.any │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldrsw x0, [sp, #28] │ │ │ │ lsl x0, x0, #3 │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x0, [x0] │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x698 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x680 │ │ │ │ mov x0, #0x80000 // #524288 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ adrp x0, 63000 │ │ │ │ add x0, x0, #0xa40 │ │ │ │ ldr x19, [x0] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldrsw x0, [sp, #28] │ │ │ │ lsl x0, x0, #3 │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x0, [x0] │ │ │ │ bl 52d0 │ │ │ │ mov x1, x0 │ │ │ │ mov x0, x19 │ │ │ │ - bl 2dc80 │ │ │ │ + bl 2dc74 │ │ │ │ ldr w0, [sp, #28] │ │ │ │ add w0, w0, #0x1 │ │ │ │ str w0, [sp, #28] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldrsw x0, [sp, #28] │ │ │ │ lsl x0, x0, #3 │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x0, [x0] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 22bf4 <__isoc23_strtol@plt+0x1d264> // b.any │ │ │ │ + b.ne 22be8 <__isoc23_strtol@plt+0x1d258> // b.any │ │ │ │ ldr x0, [sp, #32] │ │ │ │ - bl 3342c │ │ │ │ + bl 34424 │ │ │ │ nop │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x2, [sp, #56] │ │ │ │ ldr x1, [x0] │ │ │ │ subs x2, x2, x1 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ - b.eq 22cf0 <__isoc23_strtol@plt+0x1d360> // b.none │ │ │ │ + b.eq 22ce4 <__isoc23_strtol@plt+0x1d354> // b.none │ │ │ │ bl 5090 │ │ │ │ ldp x29, x30, [sp, #64] │ │ │ │ ldr x19, [sp, #80] │ │ │ │ add sp, sp, #0x60 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x1, [sp, #24] │ │ │ │ - adrp x0, 61000 │ │ │ │ + adrp x0, 61000 │ │ │ │ add x0, x0, #0x598 │ │ │ │ bl 5408 │ │ │ │ nop │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ @@ -29564,188 +29561,188 @@ │ │ │ │ nop │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ bti c │ │ │ │ sub sp, sp, #0x10 │ │ │ │ str w0, [sp, #12] │ │ │ │ - adrp x0, 61000 │ │ │ │ + adrp x0, 61000 │ │ │ │ add x0, x0, #0xd98 │ │ │ │ ldr w1, [sp, #12] │ │ │ │ str w1, [x0] │ │ │ │ nop │ │ │ │ add sp, sp, #0x10 │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x820 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #8] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #2072] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x850 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x838 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ add x0, sp, #0x18 │ │ │ │ ldr x3, [sp] │ │ │ │ mov x2, #0x800 // #2048 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ - bl 2b8e4 │ │ │ │ + bl 2b8d8 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 22df4 <__isoc23_strtol@plt+0x1d464> // b.none │ │ │ │ + b.eq 22de8 <__isoc23_strtol@plt+0x1d458> // b.none │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 22df8 <__isoc23_strtol@plt+0x1d468> │ │ │ │ + b 22dec <__isoc23_strtol@plt+0x1d45c> │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ str w0, [sp, #20] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.ne 22e54 <__isoc23_strtol@plt+0x1d4c4> // b.any │ │ │ │ + b.ne 22e48 <__isoc23_strtol@plt+0x1d4b8> // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #20] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ bl 53f0 │ │ │ │ mov x7, x0 │ │ │ │ ldr w6, [sp, #20] │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x5, x0, #0x870 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x5, x0, #0x858 │ │ │ │ mov w4, #0x32 // #50 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x3, x0, #0x878 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x2, x0, #0xb70 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x888 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x3, x0, #0x860 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x2, x0, #0xb58 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x870 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ - b 22fe4 <__isoc23_strtol@plt+0x1d654> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ + b 22fd8 <__isoc23_strtol@plt+0x1d648> │ │ │ │ add x0, sp, #0x18 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x8b8 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x8a0 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ add x0, sp, #0x18 │ │ │ │ mov w2, #0x180 // #384 │ │ │ │ mov w1, #0x11c1 // #4545 │ │ │ │ movk w1, #0x10, lsl #16 │ │ │ │ bl 5198 │ │ │ │ str w0, [sp, #20] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.ne 22f20 <__isoc23_strtol@plt+0x1d590> // b.any │ │ │ │ + b.ne 22f14 <__isoc23_strtol@plt+0x1d584> // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x8d0 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x8b8 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x3, [sp] │ │ │ │ mov x2, #0x3 // #3 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x8f8 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x8e0 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ - bl 2bb34 │ │ │ │ + bl 2bb28 │ │ │ │ ldr w0, [sp, #20] │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.ne 22f20 <__isoc23_strtol@plt+0x1d590> // b.any │ │ │ │ + b.ne 22f14 <__isoc23_strtol@plt+0x1d584> // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #20] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ bl 53f0 │ │ │ │ mov x7, x0 │ │ │ │ ldr w6, [sp, #20] │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x5, x0, #0x870 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x5, x0, #0x858 │ │ │ │ mov w4, #0x39 // #57 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x3, x0, #0x878 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x2, x0, #0xb70 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x888 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x3, x0, #0x860 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x2, x0, #0xb58 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x870 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ - b 22fe4 <__isoc23_strtol@plt+0x1d654> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ + b 22fd8 <__isoc23_strtol@plt+0x1d648> │ │ │ │ ldr w0, [sp, #20] │ │ │ │ bl 5af8 <__isoc23_strtol@plt+0x168> │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x900 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x8e8 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x2, [sp] │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x918 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x900 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ bl 20870 <__isoc23_strtol@plt+0x1aee0> │ │ │ │ str w0, [sp, #20] │ │ │ │ add x0, sp, #0x18 │ │ │ │ bl 5540 <__isoc23_strtoul@plt> │ │ │ │ ldr w0, [sp, #20] │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.ne 22fcc <__isoc23_strtol@plt+0x1d63c> // b.any │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x920 │ │ │ │ + b.ne 22fc0 <__isoc23_strtol@plt+0x1d630> // b.any │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x908 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #20] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 22fcc <__isoc23_strtol@plt+0x1d63c> // b.none │ │ │ │ + b.eq 22fc0 <__isoc23_strtol@plt+0x1d630> // b.none │ │ │ │ ldr w0, [sp, #20] │ │ │ │ bl 53f0 │ │ │ │ mov x7, x0 │ │ │ │ ldr w6, [sp, #20] │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x5, x0, #0x870 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x5, x0, #0x858 │ │ │ │ mov w4, #0x41 // #65 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x3, x0, #0x878 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x2, x0, #0xb70 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x938 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x3, x0, #0x860 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x2, x0, #0xb58 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x920 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ - b 22fe4 <__isoc23_strtol@plt+0x1d654> │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x958 │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ + b 22fd8 <__isoc23_strtol@plt+0x1d648> │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x940 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ str wzr, [sp, #20] │ │ │ │ nop │ │ │ │ ldr w0, [sp, #20] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 23004 <__isoc23_strtol@plt+0x1d674> // b.none │ │ │ │ + b.eq 22ff8 <__isoc23_strtol@plt+0x1d668> // b.none │ │ │ │ bl 5960 │ │ │ │ ldr w1, [sp, #20] │ │ │ │ str w1, [x0] │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ - b 23008 <__isoc23_strtol@plt+0x1d678> │ │ │ │ + b 22ffc <__isoc23_strtol@plt+0x1d66c> │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #2072] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 2302c <__isoc23_strtol@plt+0x1d69c> // b.none │ │ │ │ + b.eq 23020 <__isoc23_strtol@plt+0x1d690> // b.none │ │ │ │ bl 5090 │ │ │ │ mov w0, w1 │ │ │ │ add sp, sp, #0x820 │ │ │ │ ldp x29, x30, [sp], #16 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ @@ -29754,327 +29751,327 @@ │ │ │ │ str x19, [sp, #16] │ │ │ │ str x0, [sp, #40] │ │ │ │ bl 5630 │ │ │ │ mov w19, w0 │ │ │ │ bl 5270 │ │ │ │ mov w3, w0 │ │ │ │ mov w2, w19 │ │ │ │ - adrp x0, 61000 │ │ │ │ + adrp x0, 61000 │ │ │ │ add x1, x0, #0x598 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x0, x0, #0x970 │ │ │ │ - bl 35934 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x0, x0, #0x958 │ │ │ │ + bl 3692c │ │ │ │ str x0, [sp, #56] │ │ │ │ mov x2, #0x7ff // #2047 │ │ │ │ ldr x1, [sp, #56] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 56d8 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x0, x0, #0x7ff │ │ │ │ strb wzr, [x0] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 5540 <__isoc23_strtoul@plt> │ │ │ │ str w0, [sp, #52] │ │ │ │ ldr w0, [sp, #52] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 230e0 <__isoc23_strtol@plt+0x1d750> // b.none │ │ │ │ + b.eq 230d4 <__isoc23_strtol@plt+0x1d744> // b.none │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ cmp w0, #0x2 │ │ │ │ - b.eq 230e8 <__isoc23_strtol@plt+0x1d758> // b.none │ │ │ │ + b.eq 230dc <__isoc23_strtol@plt+0x1d74c> // b.none │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x988 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x970 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ nop │ │ │ │ - b 23054 <__isoc23_strtol@plt+0x1d6c4> │ │ │ │ + b 23048 <__isoc23_strtol@plt+0x1d6b8> │ │ │ │ nop │ │ │ │ - b 230ec <__isoc23_strtol@plt+0x1d75c> │ │ │ │ + b 230e0 <__isoc23_strtol@plt+0x1d750> │ │ │ │ nop │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x9b0 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x998 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ nop │ │ │ │ ldr x19, [sp, #16] │ │ │ │ ldp x29, x30, [sp], #64 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str w0, [sp, #28] │ │ │ │ adrp x0, 63000 │ │ │ │ add x0, x0, #0xa48 │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 231dc <__isoc23_strtol@plt+0x1d84c> // b.none │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x9d0 │ │ │ │ + b.eq 231d0 <__isoc23_strtol@plt+0x1d840> // b.none │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x9b8 │ │ │ │ adrp x0, 63000 │ │ │ │ add x0, x0, #0xa48 │ │ │ │ bl 5ae0 <__isoc23_strtol@plt+0x150> │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 231ac <__isoc23_strtol@plt+0x1d81c> // b.none │ │ │ │ + b.eq 231a0 <__isoc23_strtol@plt+0x1d810> // b.none │ │ │ │ ldr x0, [sp, #32] │ │ │ │ bl 5ca8 <__isoc23_strtol@plt+0x318> │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 23198 <__isoc23_strtol@plt+0x1d808> // b.none │ │ │ │ + b.eq 2318c <__isoc23_strtol@plt+0x1d7fc> // b.none │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr w0, [x0, #16] │ │ │ │ ldr w1, [sp, #28] │ │ │ │ cmp w1, w0 │ │ │ │ - b.ne 2315c <__isoc23_strtol@plt+0x1d7cc> // b.any │ │ │ │ + b.ne 23150 <__isoc23_strtol@plt+0x1d7c0> // b.any │ │ │ │ ldr x0, [sp, #32] │ │ │ │ bl 51e0 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - b 231e4 <__isoc23_strtol@plt+0x1d854> │ │ │ │ + b 231d8 <__isoc23_strtol@plt+0x1d848> │ │ │ │ nop │ │ │ │ ldr x0, [sp, #32] │ │ │ │ bl 51e0 │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ - b 231e4 <__isoc23_strtol@plt+0x1d854> │ │ │ │ + b 231d8 <__isoc23_strtol@plt+0x1d848> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ adrp x0, 63000 │ │ │ │ add x2, x0, #0xa48 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x9d8 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x9c0 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ - b 231e4 <__isoc23_strtol@plt+0x1d854> │ │ │ │ + b 231d8 <__isoc23_strtol@plt+0x1d848> │ │ │ │ ldr w0, [sp, #28] │ │ │ │ bl 5888 │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ mov x13, #0x10d0 // #4304 │ │ │ │ sub sp, sp, x13 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #4296] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ str wzr, [sp, #44] │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x9f8 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x9e0 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ add x0, sp, #0xc8 │ │ │ │ - bl 23040 <__isoc23_strtol@plt+0x1d6b0> │ │ │ │ + bl 23034 <__isoc23_strtol@plt+0x1d6a4> │ │ │ │ add x0, sp, #0xc8 │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x2, x0, #0xa18 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x2, x0, #0xa00 │ │ │ │ ldr x1, [sp, #8] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2be04 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0xa20 │ │ │ │ + bl 2bdf8 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0xa08 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ add x0, sp, #0x8c8 │ │ │ │ ldr x3, [sp, #8] │ │ │ │ mov x2, #0x800 // #2048 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2b8e4 │ │ │ │ + bl 2b8d8 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 23460 <__isoc23_strtol@plt+0x1dad0> // b.none │ │ │ │ + b.eq 23454 <__isoc23_strtol@plt+0x1dac4> // b.none │ │ │ │ add x2, sp, #0x8c8 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0xa40 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0xa28 │ │ │ │ mov x0, x2 │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 23450 <__isoc23_strtol@plt+0x1dac0> // b.any │ │ │ │ + b.ne 23444 <__isoc23_strtol@plt+0x1dab4> // b.any │ │ │ │ str wzr, [sp, #48] │ │ │ │ str wzr, [sp, #52] │ │ │ │ str wzr, [sp, #52] │ │ │ │ - b 23324 <__isoc23_strtol@plt+0x1d994> │ │ │ │ - adrp x0, 61000 │ │ │ │ + b 23318 <__isoc23_strtol@plt+0x1d988> │ │ │ │ + adrp x0, 61000 │ │ │ │ add x0, x0, #0x598 │ │ │ │ bl 5768 │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 232e0 <__isoc23_strtol@plt+0x1d950> // b.none │ │ │ │ + b.eq 232d4 <__isoc23_strtol@plt+0x1d944> // b.none │ │ │ │ ldr x0, [sp, #56] │ │ │ │ bl 5480 │ │ │ │ add x1, sp, #0x48 │ │ │ │ add x0, sp, #0xc8 │ │ │ │ bl 55d0 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 23300 <__isoc23_strtol@plt+0x1d970> // b.any │ │ │ │ + b.ne 232f4 <__isoc23_strtol@plt+0x1d964> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #48] │ │ │ │ - b 2333c <__isoc23_strtol@plt+0x1d9ac> │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0xa48 │ │ │ │ + b 23330 <__isoc23_strtol@plt+0x1d9a0> │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0xa30 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ bl 51f8 │ │ │ │ ldr w0, [sp, #52] │ │ │ │ add w0, w0, #0x1 │ │ │ │ str w0, [sp, #52] │ │ │ │ - adrp x0, 61000 │ │ │ │ + adrp x0, 61000 │ │ │ │ add x0, x0, #0xd98 │ │ │ │ ldr w0, [x0] │ │ │ │ ldr w1, [sp, #52] │ │ │ │ cmp w1, w0 │ │ │ │ - b.lt 232bc <__isoc23_strtol@plt+0x1d92c> // b.tstop │ │ │ │ + b.lt 232b0 <__isoc23_strtol@plt+0x1d920> // b.tstop │ │ │ │ ldr w0, [sp, #48] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 23414 <__isoc23_strtol@plt+0x1da84> // b.none │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0xa80 │ │ │ │ + b.eq 23408 <__isoc23_strtol@plt+0x1da78> // b.none │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0xa68 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr w0, [sp, #96] │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0xa98 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0xa80 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr w0, [sp, #96] │ │ │ │ - bl 23114 <__isoc23_strtol@plt+0x1d784> │ │ │ │ + bl 23108 <__isoc23_strtol@plt+0x1d778> │ │ │ │ str x0, [sp, #64] │ │ │ │ ldr x0, [sp, #64] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 233e0 <__isoc23_strtol@plt+0x1da50> // b.none │ │ │ │ + b.eq 233d4 <__isoc23_strtol@plt+0x1da44> // b.none │ │ │ │ ldr x0, [sp, #64] │ │ │ │ ldr x0, [x0] │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0xab0 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0xa98 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x3, [sp, #8] │ │ │ │ mov x2, #0x4 // #4 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x918 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x900 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2bb34 │ │ │ │ + bl 2bb28 │ │ │ │ ldr x0, [sp, #64] │ │ │ │ ldr x0, [x0] │ │ │ │ - bl 366f0 │ │ │ │ + bl 376e8 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #16] │ │ │ │ str x1, [x0] │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #44] │ │ │ │ - b 23460 <__isoc23_strtol@plt+0x1dad0> │ │ │ │ + b 23454 <__isoc23_strtol@plt+0x1dac4> │ │ │ │ ldr w0, [sp, #96] │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0xad0 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0xab8 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x3, [sp, #8] │ │ │ │ mov x2, #0x3 // #3 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x8f8 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x8e0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2bb34 │ │ │ │ - b 23460 <__isoc23_strtol@plt+0x1dad0> │ │ │ │ + bl 2bb28 │ │ │ │ + b 23454 <__isoc23_strtol@plt+0x1dac4> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0xb00 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0xae8 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x3, [sp, #8] │ │ │ │ mov x2, #0x3 // #3 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0x8f8 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0x8e0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2bb34 │ │ │ │ - b 23460 <__isoc23_strtol@plt+0x1dad0> │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0xb28 │ │ │ │ + bl 2bb28 │ │ │ │ + b 23454 <__isoc23_strtol@plt+0x1dac4> │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0xb10 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ add x0, sp, #0xc8 │ │ │ │ bl 5540 <__isoc23_strtoul@plt> │ │ │ │ ldr w0, [sp, #44] │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #4296] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 23490 <__isoc23_strtol@plt+0x1db00> // b.none │ │ │ │ + b.eq 23484 <__isoc23_strtol@plt+0x1daf4> // b.none │ │ │ │ bl 5090 │ │ │ │ mov w0, w1 │ │ │ │ mov x13, #0x10d0 // #4304 │ │ │ │ add sp, sp, x13 │ │ │ │ ldp x29, x30, [sp], #16 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0xb50 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0xb38 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ adrp x0, 23000 <__isoc23_strtol@plt+0x1d670> │ │ │ │ - add x2, x0, #0x1f0 │ │ │ │ + add x2, x0, #0x1e4 │ │ │ │ adrp x0, 22000 <__isoc23_strtol@plt+0x1c670> │ │ │ │ - add x1, x0, #0xd8c │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x0, x0, #0xb68 │ │ │ │ + add x1, x0, #0xd80 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x0, x0, #0xb50 │ │ │ │ bl 20a30 <__isoc23_strtol@plt+0x1b0a0> │ │ │ │ ldp x29, x30, [sp], #16 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x60 │ │ │ │ stp x29, x30, [sp, #80] │ │ │ │ add x29, sp, #0x50 │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #72] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ str x0, [sp, #56] │ │ │ │ - b 23690 <__isoc23_strtol@plt+0x1dd00> │ │ │ │ + b 23684 <__isoc23_strtol@plt+0x1dcf4> │ │ │ │ ldr x0, [sp, #48] │ │ │ │ ldrb w0, [x0] │ │ │ │ lsr w0, w0, #2 │ │ │ │ and w0, w0, #0xff │ │ │ │ and w2, w0, #0x3f │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0xbc8 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0xbb0 │ │ │ │ sxtw x0, w2 │ │ │ │ ldrb w0, [x1, x0] │ │ │ │ strb w0, [sp, #64] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ ldrb w0, [x0] │ │ │ │ lsl w0, w0, #4 │ │ │ │ and w1, w0, #0x30 │ │ │ │ @@ -30082,16 +30079,16 @@ │ │ │ │ add x0, x0, #0x1 │ │ │ │ ldrb w0, [x0] │ │ │ │ lsr w0, w0, #4 │ │ │ │ and w0, w0, #0xff │ │ │ │ and w0, w0, #0xf │ │ │ │ orr w0, w1, w0 │ │ │ │ and w2, w0, #0x3f │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0xbc8 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0xbb0 │ │ │ │ sxtw x0, w2 │ │ │ │ ldrb w0, [x1, x0] │ │ │ │ strb w0, [sp, #65] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ add x0, x0, #0x1 │ │ │ │ ldrb w0, [x0] │ │ │ │ lsl w0, w0, #2 │ │ │ │ @@ -30100,408 +30097,408 @@ │ │ │ │ add x0, x0, #0x2 │ │ │ │ ldrb w0, [x0] │ │ │ │ lsr w0, w0, #6 │ │ │ │ and w0, w0, #0xff │ │ │ │ and w0, w0, #0x3 │ │ │ │ orr w0, w1, w0 │ │ │ │ and w2, w0, #0x3f │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0xbc8 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0xbb0 │ │ │ │ sxtw x0, w2 │ │ │ │ ldrb w0, [x1, x0] │ │ │ │ strb w0, [sp, #66] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ add x0, x0, #0x2 │ │ │ │ ldrb w0, [x0] │ │ │ │ and w2, w0, #0x3f │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0xbc8 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0xbb0 │ │ │ │ sxtw x0, w2 │ │ │ │ ldrb w0, [x1, x0] │ │ │ │ strb w0, [sp, #67] │ │ │ │ add x0, sp, #0x40 │ │ │ │ mov x2, #0x4 // #4 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ - bl 24460 <__isoc23_strtol@plt+0x1ead0> │ │ │ │ + bl 24454 <__isoc23_strtol@plt+0x1eac4> │ │ │ │ str w0, [sp, #44] │ │ │ │ ldr w0, [sp, #44] │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.ne 23678 <__isoc23_strtol@plt+0x1dce8> // b.any │ │ │ │ + b.ne 2366c <__isoc23_strtol@plt+0x1dcdc> // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #44] │ │ │ │ ldr w0, [sp, #44] │ │ │ │ bl 53f0 │ │ │ │ mov x7, x0 │ │ │ │ ldr w6, [sp, #44] │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x5, x0, #0xb88 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x5, x0, #0xb70 │ │ │ │ mov w4, #0x5c // #92 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x3, x0, #0xb90 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x2, x0, #0xc08 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0xb98 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x3, x0, #0xb78 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x2, x0, #0xbf0 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0xb80 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ - b 237f8 <__isoc23_strtol@plt+0x1de68> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ + b 237ec <__isoc23_strtol@plt+0x1de5c> │ │ │ │ ldr x0, [sp, #56] │ │ │ │ sub x0, x0, #0x3 │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ add x0, x0, #0x3 │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x2 │ │ │ │ - b.hi 23530 <__isoc23_strtol@plt+0x1dba0> // b.pmore │ │ │ │ + b.hi 23524 <__isoc23_strtol@plt+0x1db94> // b.pmore │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 237f0 <__isoc23_strtol@plt+0x1de60> // b.none │ │ │ │ + b.eq 237e4 <__isoc23_strtol@plt+0x1de54> // b.none │ │ │ │ ldr x0, [sp, #48] │ │ │ │ ldrb w0, [x0] │ │ │ │ lsr w0, w0, #2 │ │ │ │ and w0, w0, #0xff │ │ │ │ and w2, w0, #0x3f │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0xbc8 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0xbb0 │ │ │ │ sxtw x0, w2 │ │ │ │ ldrb w0, [x1, x0] │ │ │ │ strb w0, [sp, #64] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x1 │ │ │ │ - b.ne 2370c <__isoc23_strtol@plt+0x1dd7c> // b.any │ │ │ │ + b.ne 23700 <__isoc23_strtol@plt+0x1dd70> // b.any │ │ │ │ ldr x0, [sp, #48] │ │ │ │ ldrb w0, [x0] │ │ │ │ lsl w0, w0, #4 │ │ │ │ and w2, w0, #0x30 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0xbc8 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0xbb0 │ │ │ │ sxtw x0, w2 │ │ │ │ ldrb w0, [x1, x0] │ │ │ │ strb w0, [sp, #65] │ │ │ │ mov w0, #0x3d // #61 │ │ │ │ strb w0, [sp, #66] │ │ │ │ - b 23778 <__isoc23_strtol@plt+0x1dde8> │ │ │ │ + b 2376c <__isoc23_strtol@plt+0x1dddc> │ │ │ │ ldr x0, [sp, #48] │ │ │ │ ldrb w0, [x0] │ │ │ │ lsl w0, w0, #4 │ │ │ │ and w1, w0, #0x30 │ │ │ │ ldr x0, [sp, #48] │ │ │ │ add x0, x0, #0x1 │ │ │ │ ldrb w0, [x0] │ │ │ │ lsr w0, w0, #4 │ │ │ │ and w0, w0, #0xff │ │ │ │ and w0, w0, #0xf │ │ │ │ orr w0, w1, w0 │ │ │ │ and w2, w0, #0x3f │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0xbc8 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0xbb0 │ │ │ │ sxtw x0, w2 │ │ │ │ ldrb w0, [x1, x0] │ │ │ │ strb w0, [sp, #65] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ add x0, x0, #0x1 │ │ │ │ ldrb w0, [x0] │ │ │ │ lsl w0, w0, #2 │ │ │ │ and w2, w0, #0x3c │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0xbc8 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0xbb0 │ │ │ │ sxtw x0, w2 │ │ │ │ ldrb w0, [x1, x0] │ │ │ │ strb w0, [sp, #66] │ │ │ │ mov w0, #0x3d // #61 │ │ │ │ strb w0, [sp, #67] │ │ │ │ add x0, sp, #0x40 │ │ │ │ mov x2, #0x4 // #4 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ - bl 24460 <__isoc23_strtol@plt+0x1ead0> │ │ │ │ + bl 24454 <__isoc23_strtol@plt+0x1eac4> │ │ │ │ str w0, [sp, #44] │ │ │ │ ldr w0, [sp, #44] │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.ne 237f0 <__isoc23_strtol@plt+0x1de60> // b.any │ │ │ │ + b.ne 237e4 <__isoc23_strtol@plt+0x1de54> // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #44] │ │ │ │ ldr w0, [sp, #44] │ │ │ │ bl 53f0 │ │ │ │ mov x7, x0 │ │ │ │ ldr w6, [sp, #44] │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x5, x0, #0xb88 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x5, x0, #0xb70 │ │ │ │ mov w4, #0x6a // #106 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x3, x0, #0xb90 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x2, x0, #0xc08 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0xb98 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x3, x0, #0xb78 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x2, x0, #0xbf0 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0xb80 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ - b 237f8 <__isoc23_strtol@plt+0x1de68> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ + b 237ec <__isoc23_strtol@plt+0x1de5c> │ │ │ │ str wzr, [sp, #44] │ │ │ │ nop │ │ │ │ ldr w0, [sp, #44] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 23818 <__isoc23_strtol@plt+0x1de88> // b.none │ │ │ │ + b.eq 2380c <__isoc23_strtol@plt+0x1de7c> // b.none │ │ │ │ bl 5960 │ │ │ │ ldr w1, [sp, #44] │ │ │ │ str w1, [x0] │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ - b 2381c <__isoc23_strtol@plt+0x1de8c> │ │ │ │ + b 23810 <__isoc23_strtol@plt+0x1de80> │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #72] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 23840 <__isoc23_strtol@plt+0x1deb0> // b.none │ │ │ │ + b.eq 23834 <__isoc23_strtol@plt+0x1dea4> // b.none │ │ │ │ bl 5090 │ │ │ │ mov w0, w1 │ │ │ │ ldp x29, x30, [sp, #80] │ │ │ │ add sp, sp, #0x60 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x50 │ │ │ │ stp x29, x30, [sp, #64] │ │ │ │ add x29, sp, #0x40 │ │ │ │ str x0, [sp, #8] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #56] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ - b 23b94 <__isoc23_strtol@plt+0x1e204> │ │ │ │ + b 23b88 <__isoc23_strtol@plt+0x1e1f8> │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldrb w0, [x0] │ │ │ │ strb w0, [sp, #48] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ add x0, x0, #0x1 │ │ │ │ ldrb w0, [x0] │ │ │ │ strb w0, [sp, #49] │ │ │ │ strb wzr, [sp, #50] │ │ │ │ strb wzr, [sp, #51] │ │ │ │ mov x0, #0x3 // #3 │ │ │ │ str x0, [sp, #32] │ │ │ │ ldrb w0, [sp, #48] │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x0, x0, #0xc18 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x0, x0, #0xc00 │ │ │ │ sxtw x1, w1 │ │ │ │ ldr w0, [x0, x1, lsl #2] │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.eq 238f0 <__isoc23_strtol@plt+0x1df60> // b.none │ │ │ │ + b.eq 238e4 <__isoc23_strtol@plt+0x1df54> // b.none │ │ │ │ ldrb w0, [sp, #49] │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x0, x0, #0xc18 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x0, x0, #0xc00 │ │ │ │ sxtw x1, w1 │ │ │ │ ldr w0, [x0, x1, lsl #2] │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.ne 23904 <__isoc23_strtol@plt+0x1df74> // b.any │ │ │ │ + b.ne 238f8 <__isoc23_strtol@plt+0x1df68> // b.any │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x16 // #22 │ │ │ │ str w1, [x0] │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ - b 23bd8 <__isoc23_strtol@plt+0x1e248> │ │ │ │ + b 23bcc <__isoc23_strtol@plt+0x1e23c> │ │ │ │ ldr x0, [sp, #8] │ │ │ │ add x0, x0, #0x2 │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 2392c <__isoc23_strtol@plt+0x1df9c> // b.none │ │ │ │ + b.eq 23920 <__isoc23_strtol@plt+0x1df90> // b.none │ │ │ │ ldr x0, [sp, #8] │ │ │ │ add x0, x0, #0x3 │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 23940 <__isoc23_strtol@plt+0x1dfb0> // b.any │ │ │ │ + b.ne 23934 <__isoc23_strtol@plt+0x1dfa4> // b.any │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x16 // #22 │ │ │ │ str w1, [x0] │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ - b 23bd8 <__isoc23_strtol@plt+0x1e248> │ │ │ │ + b 23bcc <__isoc23_strtol@plt+0x1e23c> │ │ │ │ ldr x0, [sp, #8] │ │ │ │ add x0, x0, #0x3 │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x3d │ │ │ │ - b.ne 23964 <__isoc23_strtol@plt+0x1dfd4> // b.any │ │ │ │ + b.ne 23958 <__isoc23_strtol@plt+0x1dfc8> // b.any │ │ │ │ mov x0, #0x2 // #2 │ │ │ │ str x0, [sp, #32] │ │ │ │ mov w0, #0x41 // #65 │ │ │ │ - b 23970 <__isoc23_strtol@plt+0x1dfe0> │ │ │ │ + b 23964 <__isoc23_strtol@plt+0x1dfd4> │ │ │ │ ldr x0, [sp, #8] │ │ │ │ add x0, x0, #0x3 │ │ │ │ ldrb w0, [x0] │ │ │ │ strb w0, [sp, #51] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ add x0, x0, #0x2 │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x3d │ │ │ │ - b.ne 23998 <__isoc23_strtol@plt+0x1e008> // b.any │ │ │ │ + b.ne 2398c <__isoc23_strtol@plt+0x1dffc> // b.any │ │ │ │ mov x0, #0x1 // #1 │ │ │ │ str x0, [sp, #32] │ │ │ │ mov w0, #0x41 // #65 │ │ │ │ - b 239a4 <__isoc23_strtol@plt+0x1e014> │ │ │ │ + b 23998 <__isoc23_strtol@plt+0x1e008> │ │ │ │ ldr x0, [sp, #8] │ │ │ │ add x0, x0, #0x2 │ │ │ │ ldrb w0, [x0] │ │ │ │ strb w0, [sp, #50] │ │ │ │ ldrb w0, [sp, #50] │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x0, x0, #0xc18 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x0, x0, #0xc00 │ │ │ │ sxtw x1, w1 │ │ │ │ ldr w0, [x0, x1, lsl #2] │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.eq 239e8 <__isoc23_strtol@plt+0x1e058> // b.none │ │ │ │ + b.eq 239dc <__isoc23_strtol@plt+0x1e04c> // b.none │ │ │ │ ldrb w0, [sp, #51] │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x0, x0, #0xc18 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x0, x0, #0xc00 │ │ │ │ sxtw x1, w1 │ │ │ │ ldr w0, [x0, x1, lsl #2] │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.ne 239fc <__isoc23_strtol@plt+0x1e06c> // b.any │ │ │ │ + b.ne 239f0 <__isoc23_strtol@plt+0x1e060> // b.any │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x16 // #22 │ │ │ │ str w1, [x0] │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ - b 23bd8 <__isoc23_strtol@plt+0x1e248> │ │ │ │ + b 23bcc <__isoc23_strtol@plt+0x1e23c> │ │ │ │ ldrb w0, [sp, #48] │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x0, x0, #0xc18 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x0, x0, #0xc00 │ │ │ │ sxtw x1, w1 │ │ │ │ ldr w0, [x0, x1, lsl #2] │ │ │ │ sxtb w0, w0 │ │ │ │ ubfiz w0, w0, #2, #6 │ │ │ │ sxtb w1, w0 │ │ │ │ ldrb w0, [sp, #49] │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x0, x0, #0xc18 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x0, x0, #0xc00 │ │ │ │ sxtw x2, w2 │ │ │ │ ldr w0, [x0, x2, lsl #2] │ │ │ │ asr w0, w0, #4 │ │ │ │ sxtb w0, w0 │ │ │ │ and w0, w0, #0x3 │ │ │ │ sxtb w0, w0 │ │ │ │ orr w0, w1, w0 │ │ │ │ sxtb w0, w0 │ │ │ │ and w0, w0, #0xff │ │ │ │ strb w0, [sp, #40] │ │ │ │ ldrb w0, [sp, #49] │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x0, x0, #0xc18 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x0, x0, #0xc00 │ │ │ │ sxtw x1, w1 │ │ │ │ ldr w0, [x0, x1, lsl #2] │ │ │ │ sxtb w0, w0 │ │ │ │ ubfiz w0, w0, #4, #4 │ │ │ │ sxtb w1, w0 │ │ │ │ ldrb w0, [sp, #50] │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x0, x0, #0xc18 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x0, x0, #0xc00 │ │ │ │ sxtw x2, w2 │ │ │ │ ldr w0, [x0, x2, lsl #2] │ │ │ │ asr w0, w0, #2 │ │ │ │ sxtb w0, w0 │ │ │ │ and w0, w0, #0xf │ │ │ │ sxtb w0, w0 │ │ │ │ orr w0, w1, w0 │ │ │ │ sxtb w0, w0 │ │ │ │ and w0, w0, #0xff │ │ │ │ strb w0, [sp, #41] │ │ │ │ ldrb w0, [sp, #50] │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x0, x0, #0xc18 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x0, x0, #0xc00 │ │ │ │ sxtw x1, w1 │ │ │ │ ldr w0, [x0, x1, lsl #2] │ │ │ │ sxtb w0, w0 │ │ │ │ ubfiz w0, w0, #6, #2 │ │ │ │ sxtb w1, w0 │ │ │ │ ldrb w0, [sp, #51] │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x0, x0, #0xc18 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x0, x0, #0xc00 │ │ │ │ sxtw x2, w2 │ │ │ │ ldr w0, [x0, x2, lsl #2] │ │ │ │ sxtb w0, w0 │ │ │ │ and w0, w0, #0x3f │ │ │ │ sxtb w0, w0 │ │ │ │ orr w0, w1, w0 │ │ │ │ sxtb w0, w0 │ │ │ │ and w0, w0, #0xff │ │ │ │ strb w0, [sp, #42] │ │ │ │ add x0, sp, #0x28 │ │ │ │ ldr x2, [sp, #32] │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp] │ │ │ │ - bl 24460 <__isoc23_strtol@plt+0x1ead0> │ │ │ │ + bl 24454 <__isoc23_strtol@plt+0x1eac4> │ │ │ │ str w0, [sp, #28] │ │ │ │ ldr w0, [sp, #28] │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.ne 23b7c <__isoc23_strtol@plt+0x1e1ec> // b.any │ │ │ │ + b.ne 23b70 <__isoc23_strtol@plt+0x1e1e0> // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #28] │ │ │ │ ldr w0, [sp, #28] │ │ │ │ bl 53f0 │ │ │ │ mov x7, x0 │ │ │ │ ldr w6, [sp, #28] │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x5, x0, #0xb88 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x5, x0, #0xb70 │ │ │ │ mov w4, #0x189 // #393 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x3, x0, #0xb90 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x2, x0, #0x18 │ │ │ │ - adrp x0, 3a000 │ │ │ │ - add x1, x0, #0xb98 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x3, x0, #0xb78 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x2, x0, #0x0 │ │ │ │ + adrp x0, 3b000 │ │ │ │ + add x1, x0, #0xb80 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ - b 23bb4 <__isoc23_strtol@plt+0x1e224> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ + b 23ba8 <__isoc23_strtol@plt+0x1e218> │ │ │ │ ldr x0, [sp, #32] │ │ │ │ cmp x0, #0x2 │ │ │ │ - b.ls 23ba8 <__isoc23_strtol@plt+0x1e218> // b.plast │ │ │ │ + b.ls 23b9c <__isoc23_strtol@plt+0x1e20c> // b.plast │ │ │ │ ldr x0, [sp, #8] │ │ │ │ add x0, x0, #0x4 │ │ │ │ str x0, [sp, #8] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 23884 <__isoc23_strtol@plt+0x1def4> // b.any │ │ │ │ - b 23bac <__isoc23_strtol@plt+0x1e21c> │ │ │ │ + b.ne 23878 <__isoc23_strtol@plt+0x1dee8> // b.any │ │ │ │ + b 23ba0 <__isoc23_strtol@plt+0x1e210> │ │ │ │ nop │ │ │ │ str wzr, [sp, #28] │ │ │ │ nop │ │ │ │ ldr w0, [sp, #28] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 23bd4 <__isoc23_strtol@plt+0x1e244> // b.none │ │ │ │ + b.eq 23bc8 <__isoc23_strtol@plt+0x1e238> // b.none │ │ │ │ bl 5960 │ │ │ │ ldr w1, [sp, #28] │ │ │ │ str w1, [x0] │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ - b 23bd8 <__isoc23_strtol@plt+0x1e248> │ │ │ │ + b 23bcc <__isoc23_strtol@plt+0x1e23c> │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #56] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 23bfc <__isoc23_strtol@plt+0x1e26c> // b.none │ │ │ │ + b.eq 23bf0 <__isoc23_strtol@plt+0x1e260> // b.none │ │ │ │ bl 5090 │ │ │ │ mov w0, w1 │ │ │ │ ldp x29, x30, [sp, #64] │ │ │ │ add sp, sp, #0x50 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ @@ -30541,18 +30538,18 @@ │ │ │ │ bti c │ │ │ │ sub sp, sp, #0x20 │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 23d18 <__isoc23_strtol@plt+0x1e388> // b.none │ │ │ │ + b.eq 23d0c <__isoc23_strtol@plt+0x1e37c> // b.none │ │ │ │ ldr x0, [sp, #8] │ │ │ │ cmp x0, #0x1, lsl #12 │ │ │ │ - b.ls 23d18 <__isoc23_strtol@plt+0x1e388> // b.plast │ │ │ │ + b.ls 23d0c <__isoc23_strtol@plt+0x1e37c> // b.plast │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x1, [sp, #16] │ │ │ │ str x1, [x0, #40] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x1, [x0, #40] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ str x1, [x0, #8] │ │ │ │ @@ -30598,21 +30595,21 @@ │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #40] │ │ │ │ cmp x1, x0 │ │ │ │ - b.eq 23dc0 <__isoc23_strtol@plt+0x1e430> // b.none │ │ │ │ + b.eq 23db4 <__isoc23_strtol@plt+0x1e424> // b.none │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, #0x38 │ │ │ │ cmp x1, x0 │ │ │ │ - b.eq 23dc0 <__isoc23_strtol@plt+0x1e430> // b.none │ │ │ │ + b.eq 23db4 <__isoc23_strtol@plt+0x1e424> // b.none │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0] │ │ │ │ bl 5258 │ │ │ │ nop │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ @@ -30625,46 +30622,46 @@ │ │ │ │ ldr x1, [x0, #8] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0] │ │ │ │ sub x0, x1, x0 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #16] │ │ │ │ cmp x0, x1 │ │ │ │ - b.cc 23e78 <__isoc23_strtol@plt+0x1e4e8> // b.lo, b.ul, b.last │ │ │ │ + b.cc 23e6c <__isoc23_strtol@plt+0x1e4dc> // b.lo, b.ul, b.last │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x1, [x0, #8] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0] │ │ │ │ sub x0, x1, x0 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #16] │ │ │ │ sub x0, x0, x1 │ │ │ │ add x0, x0, #0x1 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 23e94 <__isoc23_strtol@plt+0x1e504> │ │ │ │ + bl 23e88 <__isoc23_strtol@plt+0x1e4f8> │ │ │ │ str w0, [sp, #44] │ │ │ │ ldr w0, [sp, #44] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ge 23e50 <__isoc23_strtol@plt+0x1e4c0> // b.tcont │ │ │ │ + b.ge 23e44 <__isoc23_strtol@plt+0x1e4b4> // b.tcont │ │ │ │ ldr w0, [sp, #44] │ │ │ │ - b 23e88 <__isoc23_strtol@plt+0x1e4f8> │ │ │ │ + b 23e7c <__isoc23_strtol@plt+0x1e4ec> │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ add x1, x1, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ str x1, [x0, #8] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #8] │ │ │ │ strb wzr, [x0] │ │ │ │ - b 23e84 <__isoc23_strtol@plt+0x1e4f4> │ │ │ │ + b 23e78 <__isoc23_strtol@plt+0x1e4e8> │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 24584 <__isoc23_strtol@plt+0x1ebf4> │ │ │ │ + bl 24578 <__isoc23_strtol@plt+0x1ebe8> │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-64]! │ │ │ │ mov x29, sp │ │ │ │ @@ -30674,141 +30671,141 @@ │ │ │ │ ldr x1, [x0, #8] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0] │ │ │ │ sub x0, x1, x0 │ │ │ │ str x0, [sp, #40] │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ str x0, [sp, #32] │ │ │ │ - b 23ed8 <__isoc23_strtol@plt+0x1e548> │ │ │ │ + b 23ecc <__isoc23_strtol@plt+0x1e53c> │ │ │ │ ldr x0, [sp, #32] │ │ │ │ lsl x0, x0, #1 │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x1, [sp, #40] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x1, [sp, #32] │ │ │ │ cmp x1, x0 │ │ │ │ - b.cc 23ecc <__isoc23_strtol@plt+0x1e53c> // b.lo, b.ul, b.last │ │ │ │ + b.cc 23ec0 <__isoc23_strtol@plt+0x1e530> // b.lo, b.ul, b.last │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #24] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 23f90 <__isoc23_strtol@plt+0x1e600> // b.none │ │ │ │ + b.eq 23f84 <__isoc23_strtol@plt+0x1e5f4> // b.none │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #24] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ cmp x1, x0 │ │ │ │ - b.ls 23f90 <__isoc23_strtol@plt+0x1e600> // b.plast │ │ │ │ + b.ls 23f84 <__isoc23_strtol@plt+0x1e5f4> // b.plast │ │ │ │ ldr x1, [sp, #40] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ add x1, x1, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #24] │ │ │ │ cmp x1, x0 │ │ │ │ - b.hi 23f40 <__isoc23_strtol@plt+0x1e5b0> // b.pmore │ │ │ │ + b.hi 23f34 <__isoc23_strtol@plt+0x1e5a4> // b.pmore │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #24] │ │ │ │ str x0, [sp, #32] │ │ │ │ - b 23f90 <__isoc23_strtol@plt+0x1e600> │ │ │ │ + b 23f84 <__isoc23_strtol@plt+0x1e5f4> │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x69 // #105 │ │ │ │ str w1, [x0] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr w0, [x0, #32] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 23f88 <__isoc23_strtol@plt+0x1e5f8> // b.none │ │ │ │ + b.eq 23f7c <__isoc23_strtol@plt+0x1e5ec> // b.none │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ mov w2, #0x65 // #101 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x28 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x0, x0, #0x38 │ │ │ │ - bl 252bc <__isoc23_strtol@plt+0x1f92c> │ │ │ │ - b 23f90 <__isoc23_strtol@plt+0x1e600> │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x10 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x0, x0, #0x20 │ │ │ │ + bl 252b0 <__isoc23_strtol@plt+0x1f920> │ │ │ │ + b 23f84 <__isoc23_strtol@plt+0x1e5f4> │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ - b 24104 <__isoc23_strtol@plt+0x1e774> │ │ │ │ + b 240f8 <__isoc23_strtol@plt+0x1e768> │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #16] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ cmp x1, x0 │ │ │ │ - b.hi 23fac <__isoc23_strtol@plt+0x1e61c> // b.pmore │ │ │ │ + b.hi 23fa0 <__isoc23_strtol@plt+0x1e610> // b.pmore │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 24104 <__isoc23_strtol@plt+0x1e774> │ │ │ │ + b 240f8 <__isoc23_strtol@plt+0x1e768> │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #40] │ │ │ │ cmp x1, x0 │ │ │ │ - b.eq 23fdc <__isoc23_strtol@plt+0x1e64c> // b.none │ │ │ │ + b.eq 23fd0 <__isoc23_strtol@plt+0x1e640> // b.none │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, #0x38 │ │ │ │ cmp x1, x0 │ │ │ │ - b.ne 24060 <__isoc23_strtol@plt+0x1e6d0> // b.any │ │ │ │ + b.ne 24054 <__isoc23_strtol@plt+0x1e6c4> // b.any │ │ │ │ ldr x0, [sp, #32] │ │ │ │ bl 5bb8 <__isoc23_strtol@plt+0x228> │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 24038 <__isoc23_strtol@plt+0x1e6a8> // b.any │ │ │ │ + b.ne 2402c <__isoc23_strtol@plt+0x1e69c> // b.any │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr w0, [x0, #32] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 24030 <__isoc23_strtol@plt+0x1e6a0> // b.none │ │ │ │ + b.eq 24024 <__isoc23_strtol@plt+0x1e694> // b.none │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ mov w2, #0x6f // #111 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x28 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x0, x0, #0x38 │ │ │ │ - bl 252bc <__isoc23_strtol@plt+0x1f92c> │ │ │ │ - b 24038 <__isoc23_strtol@plt+0x1e6a8> │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x10 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x0, x0, #0x20 │ │ │ │ + bl 252b0 <__isoc23_strtol@plt+0x1f920> │ │ │ │ + b 2402c <__isoc23_strtol@plt+0x1e69c> │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ - b 24104 <__isoc23_strtol@plt+0x1e774> │ │ │ │ + b 240f8 <__isoc23_strtol@plt+0x1e768> │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x2, [sp, #40] │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ bl 4e68 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x1, [sp, #56] │ │ │ │ str x1, [x0] │ │ │ │ - b 240d0 <__isoc23_strtol@plt+0x1e740> │ │ │ │ + b 240c4 <__isoc23_strtol@plt+0x1e734> │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ bl 5360 │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 240c4 <__isoc23_strtol@plt+0x1e734> // b.any │ │ │ │ + b.ne 240b8 <__isoc23_strtol@plt+0x1e728> // b.any │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr w0, [x0, #32] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 240bc <__isoc23_strtol@plt+0x1e72c> // b.none │ │ │ │ + b.eq 240b0 <__isoc23_strtol@plt+0x1e720> // b.none │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ mov w2, #0x74 // #116 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x28 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x0, x0, #0x38 │ │ │ │ - bl 252bc <__isoc23_strtol@plt+0x1f92c> │ │ │ │ - b 240c4 <__isoc23_strtol@plt+0x1e734> │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x10 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x0, x0, #0x20 │ │ │ │ + bl 252b0 <__isoc23_strtol@plt+0x1f920> │ │ │ │ + b 240b8 <__isoc23_strtol@plt+0x1e728> │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ - b 24104 <__isoc23_strtol@plt+0x1e774> │ │ │ │ + b 240f8 <__isoc23_strtol@plt+0x1e768> │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x1, [sp, #48] │ │ │ │ str x1, [x0] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x1, x1, x0 │ │ │ │ @@ -30828,15 +30825,15 @@ │ │ │ │ sub sp, sp, #0x90 │ │ │ │ stp x29, x30, [sp, #112] │ │ │ │ add x29, sp, #0x70 │ │ │ │ str x19, [sp, #128] │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ mov x19, x2 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #104] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x1, [x0, #8] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ @@ -30870,63 +30867,63 @@ │ │ │ │ ldr x2, [sp, #32] │ │ │ │ mov x1, x5 │ │ │ │ mov x0, x4 │ │ │ │ bl 5a20 <__isoc23_strtol@plt+0x90> │ │ │ │ str w0, [sp, #60] │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.ne 24220 <__isoc23_strtol@plt+0x1e890> // b.any │ │ │ │ + b.ne 24214 <__isoc23_strtol@plt+0x1e884> // b.any │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr w0, [x0, #32] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 24218 <__isoc23_strtol@plt+0x1e888> // b.none │ │ │ │ + b.eq 2420c <__isoc23_strtol@plt+0x1e87c> // b.none │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ mov w2, #0x88 // #136 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x28 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x0, x0, #0x38 │ │ │ │ - bl 252bc <__isoc23_strtol@plt+0x1f92c> │ │ │ │ - b 24220 <__isoc23_strtol@plt+0x1e890> │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x10 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x0, x0, #0x20 │ │ │ │ + bl 252b0 <__isoc23_strtol@plt+0x1f920> │ │ │ │ + b 24214 <__isoc23_strtol@plt+0x1e884> │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ - b 2432c <__isoc23_strtol@plt+0x1e99c> │ │ │ │ + b 24320 <__isoc23_strtol@plt+0x1e990> │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x0, [x0, #16] │ │ │ │ ldr x1, [sp, #40] │ │ │ │ ldr x2, [x1, #8] │ │ │ │ ldr x1, [sp, #40] │ │ │ │ ldr x1, [x1] │ │ │ │ sub x1, x2, x1 │ │ │ │ sub x1, x0, x1 │ │ │ │ ldrsw x0, [sp, #60] │ │ │ │ cmp x1, x0 │ │ │ │ - b.hi 2427c <__isoc23_strtol@plt+0x1e8ec> // b.pmore │ │ │ │ + b.hi 24270 <__isoc23_strtol@plt+0x1e8e0> // b.pmore │ │ │ │ ldr w0, [sp, #60] │ │ │ │ add w0, w0, #0x1 │ │ │ │ sxtw x0, w0 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - bl 23e94 <__isoc23_strtol@plt+0x1e504> │ │ │ │ + bl 23e88 <__isoc23_strtol@plt+0x1e4f8> │ │ │ │ str w0, [sp, #60] │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.ne 2429c <__isoc23_strtol@plt+0x1e90c> // b.any │ │ │ │ + b.ne 24290 <__isoc23_strtol@plt+0x1e900> // b.any │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ - b 2432c <__isoc23_strtol@plt+0x1e99c> │ │ │ │ + b 24320 <__isoc23_strtol@plt+0x1e990> │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x1, [x0, #8] │ │ │ │ ldrsw x0, [sp, #60] │ │ │ │ add x1, x1, x0 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ str x1, [x0, #8] │ │ │ │ ldr w0, [sp, #60] │ │ │ │ - b 2432c <__isoc23_strtol@plt+0x1e99c> │ │ │ │ + b 24320 <__isoc23_strtol@plt+0x1e990> │ │ │ │ add x0, sp, #0x48 │ │ │ │ mov x1, x19 │ │ │ │ ldr q30, [x1] │ │ │ │ ldr q31, [x1, #16] │ │ │ │ str q30, [x0] │ │ │ │ str q31, [x0, #16] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ @@ -30956,21 +30953,21 @@ │ │ │ │ ldr x1, [x0, #8] │ │ │ │ ldrsw x0, [sp, #60] │ │ │ │ add x1, x1, x0 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ str x1, [x0, #8] │ │ │ │ ldr w0, [sp, #60] │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #104] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 24350 <__isoc23_strtol@plt+0x1e9c0> // b.none │ │ │ │ + b.eq 24344 <__isoc23_strtol@plt+0x1e9b4> // b.none │ │ │ │ bl 5090 │ │ │ │ mov w0, w1 │ │ │ │ ldp x29, x30, [sp, #112] │ │ │ │ ldr x19, [sp, #128] │ │ │ │ add sp, sp, #0x90 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ @@ -30990,15 +30987,15 @@ │ │ │ │ str q1, [sp, #128] │ │ │ │ str q2, [sp, #144] │ │ │ │ str q3, [sp, #160] │ │ │ │ str q4, [sp, #176] │ │ │ │ str q5, [sp, #192] │ │ │ │ str q6, [sp, #208] │ │ │ │ str q7, [sp, #224] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #88] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x120 │ │ │ │ str x0, [sp, #56] │ │ │ │ add x0, sp, #0x120 │ │ │ │ @@ -31015,25 +31012,25 @@ │ │ │ │ ldr q31, [x1, #16] │ │ │ │ str q30, [x0] │ │ │ │ str q31, [x0, #16] │ │ │ │ mov x0, sp │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - bl 24110 <__isoc23_strtol@plt+0x1e780> │ │ │ │ + bl 24104 <__isoc23_strtol@plt+0x1e774> │ │ │ │ str w0, [sp, #52] │ │ │ │ ldr w0, [sp, #52] │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #88] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 2444c <__isoc23_strtol@plt+0x1eabc> // b.none │ │ │ │ + b.eq 24440 <__isoc23_strtol@plt+0x1eab0> // b.none │ │ │ │ bl 5090 │ │ │ │ mov w0, w1 │ │ │ │ ldp x29, x30, [sp, #96] │ │ │ │ add sp, sp, #0x120 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ @@ -31048,24 +31045,24 @@ │ │ │ │ ldr x2, [x1, #8] │ │ │ │ ldr x1, [sp, #40] │ │ │ │ ldr x1, [x1] │ │ │ │ sub x1, x2, x1 │ │ │ │ sub x0, x0, x1 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ cmp x1, x0 │ │ │ │ - b.cc 244c8 <__isoc23_strtol@plt+0x1eb38> // b.lo, b.ul, b.last │ │ │ │ + b.cc 244bc <__isoc23_strtol@plt+0x1eb2c> // b.lo, b.ul, b.last │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, #0x1 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - bl 23e94 <__isoc23_strtol@plt+0x1e504> │ │ │ │ + bl 23e88 <__isoc23_strtol@plt+0x1e4f8> │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.ne 244c8 <__isoc23_strtol@plt+0x1eb38> // b.any │ │ │ │ + b.ne 244bc <__isoc23_strtol@plt+0x1eb2c> // b.any │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ - b 24504 <__isoc23_strtol@plt+0x1eb74> │ │ │ │ + b 244f8 <__isoc23_strtol@plt+0x1eb68> │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x0, [x0, #8] │ │ │ │ ldr x2, [sp, #24] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ bl 4e68 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x1, [x0, #8] │ │ │ │ @@ -31082,15 +31079,15 @@ │ │ │ │ ret │ │ │ │ bti c │ │ │ │ sub sp, sp, #0x10 │ │ │ │ str x0, [sp, #8] │ │ │ │ str x1, [sp] │ │ │ │ ldr x0, [sp] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 2454c <__isoc23_strtol@plt+0x1ebbc> // b.none │ │ │ │ + b.eq 24540 <__isoc23_strtol@plt+0x1ebb0> // b.none │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr x1, [x0, #8] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr x0, [x0] │ │ │ │ sub x0, x1, x0 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp] │ │ │ │ @@ -31142,35 +31139,35 @@ │ │ │ │ bl 5bb8 <__isoc23_strtol@plt+0x228> │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ str x1, [x0] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x0, [x0] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 24660 <__isoc23_strtol@plt+0x1ecd0> // b.any │ │ │ │ + b.ne 24654 <__isoc23_strtol@plt+0x1ecc4> // b.any │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr w0, [x0, #32] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 24658 <__isoc23_strtol@plt+0x1ecc8> // b.none │ │ │ │ + b.eq 2464c <__isoc23_strtol@plt+0x1ecbc> // b.none │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ mov w2, #0xcb // #203 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x28 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x0, x0, #0x38 │ │ │ │ - bl 252bc <__isoc23_strtol@plt+0x1f92c> │ │ │ │ - b 24660 <__isoc23_strtol@plt+0x1ecd0> │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x10 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x0, x0, #0x20 │ │ │ │ + bl 252b0 <__isoc23_strtol@plt+0x1f920> │ │ │ │ + b 24654 <__isoc23_strtol@plt+0x1ecc4> │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ - b 246a0 <__isoc23_strtol@plt+0x1ed10> │ │ │ │ + b 24694 <__isoc23_strtol@plt+0x1ed04> │ │ │ │ ldr x0, [sp, #24] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 24678 <__isoc23_strtol@plt+0x1ece8> // b.none │ │ │ │ + b.eq 2466c <__isoc23_strtol@plt+0x1ecdc> // b.none │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x1, [sp, #56] │ │ │ │ str x1, [x0] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x3, [x0] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x1, [x0] │ │ │ │ @@ -31184,112 +31181,112 @@ │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x4, x0, #0x48 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x3, x0, #0x68 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x4, x0, #0x30 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x3, x0, #0x50 │ │ │ │ ldr x2, [sp, #16] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x78 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x60 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5030 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x4, x0, #0x98 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x3, x0, #0xa8 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x2, x0, #0xa8 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xb0 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x4, x0, #0x80 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x3, x0, #0x90 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x2, x0, #0x90 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x98 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5030 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x2, x0, #0xc8 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xe0 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x2, x0, #0xb0 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xc8 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5030 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x2, x0, #0xf0 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x220 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x2, x0, #0xd8 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x208 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5030 │ │ │ │ nop │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ mov w3, #0x5 // #5 │ │ │ │ mov w2, #0xe // #14 │ │ │ │ mov w1, #0x7 // #7 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x0, x0, #0x238 │ │ │ │ - bl 35934 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x0, x0, #0x220 │ │ │ │ + bl 3692c │ │ │ │ ldp x29, x30, [sp], #16 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ ldr x5, [sp, #24] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x4, x0, #0x48 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x3, x0, #0x68 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x4, x0, #0x30 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x3, x0, #0x50 │ │ │ │ ldr x2, [sp, #16] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x248 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x230 │ │ │ │ mov x0, x5 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x5, [sp, #24] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x4, x0, #0x98 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x3, x0, #0xa8 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x2, x0, #0xa8 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x268 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x4, x0, #0x80 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x3, x0, #0x90 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x2, x0, #0x90 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x250 │ │ │ │ mov x0, x5 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x3, [sp, #24] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x2, x0, #0xc8 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x280 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x2, x0, #0xb0 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x268 │ │ │ │ mov x0, x3 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x3, [sp, #24] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x2, x0, #0xf0 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x290 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x2, x0, #0xd8 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x278 │ │ │ │ mov x0, x3 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ nop │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x50 │ │ │ │ stp x29, x30, [sp, #64] │ │ │ │ add x29, sp, #0x40 │ │ │ │ str x0, [sp, #8] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #56] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ str wzr, [sp, #28] │ │ │ │ str wzr, [sp, #32] │ │ │ │ str wzr, [sp, #36] │ │ │ │ @@ -31298,276 +31295,276 @@ │ │ │ │ str wzr, [sp, #48] │ │ │ │ add x2, sp, #0x24 │ │ │ │ add x1, sp, #0x20 │ │ │ │ add x0, sp, #0x1c │ │ │ │ mov x4, x2 │ │ │ │ mov x3, x1 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x238 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x220 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ bl 5138 │ │ │ │ add x2, sp, #0x30 │ │ │ │ add x1, sp, #0x2c │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov x4, x2 │ │ │ │ mov x3, x1 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x238 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x220 │ │ │ │ ldr x0, [sp] │ │ │ │ bl 5138 │ │ │ │ add x1, sp, #0x28 │ │ │ │ add x0, sp, #0x1c │ │ │ │ mov x2, #0x4 // #4 │ │ │ │ bl 5210 │ │ │ │ str w0, [sp, #52] │ │ │ │ ldr w0, [sp, #52] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 248f4 <__isoc23_strtol@plt+0x1ef64> // b.any │ │ │ │ + b.ne 248e8 <__isoc23_strtol@plt+0x1ef58> // b.any │ │ │ │ add x1, sp, #0x2c │ │ │ │ add x0, sp, #0x20 │ │ │ │ mov x2, #0x4 // #4 │ │ │ │ bl 5210 │ │ │ │ str w0, [sp, #52] │ │ │ │ ldr w0, [sp, #52] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 24914 <__isoc23_strtol@plt+0x1ef84> // b.any │ │ │ │ + b.ne 24908 <__isoc23_strtol@plt+0x1ef78> // b.any │ │ │ │ add x1, sp, #0x30 │ │ │ │ add x0, sp, #0x24 │ │ │ │ mov x2, #0x4 // #4 │ │ │ │ bl 5210 │ │ │ │ str w0, [sp, #52] │ │ │ │ ldr w0, [sp, #52] │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #56] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 2493c <__isoc23_strtol@plt+0x1efac> // b.none │ │ │ │ + b.eq 24930 <__isoc23_strtol@plt+0x1efa0> // b.none │ │ │ │ bl 5090 │ │ │ │ mov w0, w1 │ │ │ │ ldp x29, x30, [sp, #64] │ │ │ │ add sp, sp, #0x50 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x4a8 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x490 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 24984 <__isoc23_strtol@plt+0x1eff4> // b.any │ │ │ │ - bl 255dc <__isoc23_strtol@plt+0x1fc4c> │ │ │ │ + b.ne 24978 <__isoc23_strtol@plt+0x1efe8> // b.any │ │ │ │ + bl 255d0 <__isoc23_strtol@plt+0x1fc40> │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ - b 249fc <__isoc23_strtol@plt+0x1f06c> │ │ │ │ - adrp x0, 61000 │ │ │ │ + b 249f0 <__isoc23_strtol@plt+0x1f060> │ │ │ │ + adrp x0, 61000 │ │ │ │ add x0, x0, #0xdb0 │ │ │ │ str x0, [sp, #40] │ │ │ │ - b 249e8 <__isoc23_strtol@plt+0x1f058> │ │ │ │ + b 249dc <__isoc23_strtol@plt+0x1f04c> │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x0, [x0] │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 249dc <__isoc23_strtol@plt+0x1f04c> // b.any │ │ │ │ + b.ne 249d0 <__isoc23_strtol@plt+0x1f040> // b.any │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x1, [x0, #8] │ │ │ │ - adrp x0, 61000 │ │ │ │ + adrp x0, 61000 │ │ │ │ add x0, x0, #0xda0 │ │ │ │ ldr x0, [x0] │ │ │ │ orr x1, x1, x0 │ │ │ │ - adrp x0, 61000 │ │ │ │ + adrp x0, 61000 │ │ │ │ add x0, x0, #0xda0 │ │ │ │ str x1, [x0] │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ - b 249fc <__isoc23_strtol@plt+0x1f06c> │ │ │ │ + b 249f0 <__isoc23_strtol@plt+0x1f060> │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x0, x0, #0x10 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x0, [x0] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 24994 <__isoc23_strtol@plt+0x1f004> // b.any │ │ │ │ + b.ne 24988 <__isoc23_strtol@plt+0x1eff8> // b.any │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x3, [sp, #24] │ │ │ │ mov x2, #0x18 // #24 │ │ │ │ mov x1, #0x1 // #1 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x0, x0, #0x4b0 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x0, x0, #0x498 │ │ │ │ bl 5d68 <__isoc23_strtol@plt+0x3d8> │ │ │ │ str wzr, [sp, #44] │ │ │ │ - b 24a70 <__isoc23_strtol@plt+0x1f0e0> │ │ │ │ - adrp x0, 61000 │ │ │ │ + b 24a64 <__isoc23_strtol@plt+0x1f0d4> │ │ │ │ + adrp x0, 61000 │ │ │ │ add x1, x0, #0xdb0 │ │ │ │ ldrsw x0, [sp, #44] │ │ │ │ lsl x0, x0, #4 │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x0, [x0] │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x4d0 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x4b8 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5030 │ │ │ │ ldr w0, [sp, #44] │ │ │ │ add w0, w0, #0x1 │ │ │ │ str w0, [sp, #44] │ │ │ │ - adrp x0, 61000 │ │ │ │ + adrp x0, 61000 │ │ │ │ add x1, x0, #0xdb0 │ │ │ │ ldrsw x0, [sp, #44] │ │ │ │ lsl x0, x0, #4 │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x0, [x0] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 24a38 <__isoc23_strtol@plt+0x1f0a8> // b.any │ │ │ │ + b.ne 24a2c <__isoc23_strtol@plt+0x1f09c> // b.any │ │ │ │ nop │ │ │ │ nop │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ bti c │ │ │ │ sub sp, sp, #0x20 │ │ │ │ str x0, [sp, #8] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 61000 │ │ │ │ + adrp x0, 61000 │ │ │ │ add x0, x0, #0xdb0 │ │ │ │ str x0, [sp, #24] │ │ │ │ - b 24af8 <__isoc23_strtol@plt+0x1f168> │ │ │ │ + b 24aec <__isoc23_strtol@plt+0x1f15c> │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x1, [x0, #8] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ and x0, x1, x0 │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 24aec <__isoc23_strtol@plt+0x1f15c> // b.none │ │ │ │ + b.eq 24ae0 <__isoc23_strtol@plt+0x1f150> // b.none │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x1, [sp] │ │ │ │ str x1, [x0] │ │ │ │ - b 24b0c <__isoc23_strtol@plt+0x1f17c> │ │ │ │ + b 24b00 <__isoc23_strtol@plt+0x1f170> │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, #0x10 │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 24ac4 <__isoc23_strtol@plt+0x1f134> // b.any │ │ │ │ + b.ne 24ab8 <__isoc23_strtol@plt+0x1f128> // b.any │ │ │ │ nop │ │ │ │ nop │ │ │ │ add sp, sp, #0x20 │ │ │ │ ret │ │ │ │ bti c │ │ │ │ sub sp, sp, #0x20 │ │ │ │ str x0, [sp, #8] │ │ │ │ - adrp x0, 61000 │ │ │ │ + adrp x0, 61000 │ │ │ │ add x0, x0, #0xdb0 │ │ │ │ str x0, [sp, #24] │ │ │ │ - b 24b64 <__isoc23_strtol@plt+0x1f1d4> │ │ │ │ + b 24b58 <__isoc23_strtol@plt+0x1f1c8> │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x1, [x0, #8] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ and x0, x1, x0 │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 24b58 <__isoc23_strtol@plt+0x1f1c8> // b.none │ │ │ │ + b.eq 24b4c <__isoc23_strtol@plt+0x1f1bc> // b.none │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0] │ │ │ │ - b 24b7c <__isoc23_strtol@plt+0x1f1ec> │ │ │ │ + b 24b70 <__isoc23_strtol@plt+0x1f1e0> │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, #0x10 │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 24b34 <__isoc23_strtol@plt+0x1f1a4> // b.any │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x0, x0, #0x2c0 │ │ │ │ + b.ne 24b28 <__isoc23_strtol@plt+0x1f198> // b.any │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x0, x0, #0x2a8 │ │ │ │ add sp, sp, #0x20 │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ stp x19, x20, [sp, #16] │ │ │ │ sub sp, sp, #0x10, lsl #12 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ mov x13, #0x10b0 // #4272 │ │ │ │ sub sp, sp, x13 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #72] │ │ │ │ str x1, [sp, #64] │ │ │ │ mov x19, x2 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ add x1, sp, #0x10, lsl #12 │ │ │ │ ldr x2, [x0] │ │ │ │ str x2, [x1, #4264] │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ add x0, sp, #0x70 │ │ │ │ - bl 23c10 <__isoc23_strtol@plt+0x1e280> │ │ │ │ + bl 23c04 <__isoc23_strtol@plt+0x1e274> │ │ │ │ add x1, sp, #0x1, lsl #12 │ │ │ │ add x1, x1, #0xa8 │ │ │ │ add x0, sp, #0x70 │ │ │ │ mov x2, #0x10000 // #65536 │ │ │ │ - bl 23c98 <__isoc23_strtol@plt+0x1e308> │ │ │ │ + bl 23c8c <__isoc23_strtol@plt+0x1e2fc> │ │ │ │ add x0, sp, #0x70 │ │ │ │ mov x1, #0x10000 // #65536 │ │ │ │ - bl 23d24 <__isoc23_strtol@plt+0x1e394> │ │ │ │ - adrp x0, 61000 │ │ │ │ + bl 23d18 <__isoc23_strtol@plt+0x1e388> │ │ │ │ + adrp x0, 61000 │ │ │ │ add x0, x0, #0xda8 │ │ │ │ ldr x1, [x0] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3888] │ │ │ │ cmp x1, x0 │ │ │ │ - b.eq 24c48 <__isoc23_strtol@plt+0x1f2b8> // b.none │ │ │ │ - adrp x0, 61000 │ │ │ │ + b.eq 24c3c <__isoc23_strtol@plt+0x1f2ac> // b.none │ │ │ │ + adrp x0, 61000 │ │ │ │ add x0, x0, #0xda8 │ │ │ │ ldr x1, [x0] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4000] │ │ │ │ cmp x1, x0 │ │ │ │ - b.eq 24c48 <__isoc23_strtol@plt+0x1f2b8> // b.none │ │ │ │ - adrp x0, 61000 │ │ │ │ + b.eq 24c3c <__isoc23_strtol@plt+0x1f2ac> // b.none │ │ │ │ + adrp x0, 61000 │ │ │ │ add x0, x0, #0xda8 │ │ │ │ ldr x1, [x0] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4016] │ │ │ │ cmp x1, x0 │ │ │ │ - b.ne 24d44 <__isoc23_strtol@plt+0x1f3b4> // b.any │ │ │ │ + b.ne 24d38 <__isoc23_strtol@plt+0x1f3a8> // b.any │ │ │ │ add x0, sp, #0x60 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ bl 5498 │ │ │ │ add x0, sp, #0x60 │ │ │ │ bl 5588 │ │ │ │ str x0, [sp, #88] │ │ │ │ adrp x0, 65000 │ │ │ │ add x0, x0, #0x25c │ │ │ │ ldr w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 24cb4 <__isoc23_strtol@plt+0x1f324> // b.any │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x0, x0, #0x4d8 │ │ │ │ + b.ne 24ca8 <__isoc23_strtol@plt+0x1f318> // b.any │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x0, x0, #0x4c0 │ │ │ │ bl 5c30 <__isoc23_strtol@plt+0x2a0> │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 24ca4 <__isoc23_strtol@plt+0x1f314> // b.any │ │ │ │ + b.ne 24c98 <__isoc23_strtol@plt+0x1f308> // b.any │ │ │ │ ldr x0, [sp, #88] │ │ │ │ ldr x0, [x0, #48] │ │ │ │ mov w2, #0x0 // #0 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x0, x0, #0x4d8 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x0, x0, #0x4c0 │ │ │ │ bl 5ba0 <__isoc23_strtol@plt+0x210> │ │ │ │ adrp x0, 65000 │ │ │ │ add x0, x0, #0x25c │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ str w1, [x0] │ │ │ │ bl 5630 │ │ │ │ str w0, [sp, #84] │ │ │ │ @@ -31597,119 +31594,119 @@ │ │ │ │ add x8, sp, #0x70 │ │ │ │ ldr w0, [sp, #84] │ │ │ │ str w0, [sp, #16] │ │ │ │ adrp x0, 64000 │ │ │ │ add x0, x0, #0x258 │ │ │ │ str x0, [sp, #8] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x4e0 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x4c8 │ │ │ │ mov x0, x8 │ │ │ │ - bl 24368 <__isoc23_strtol@plt+0x1e9d8> │ │ │ │ + bl 2435c <__isoc23_strtol@plt+0x1e9cc> │ │ │ │ adrp x0, 64000 │ │ │ │ add x0, x0, #0x250 │ │ │ │ ldr x0, [x0] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 24d80 <__isoc23_strtol@plt+0x1f3f0> // b.none │ │ │ │ + b.eq 24d74 <__isoc23_strtol@plt+0x1f3e4> // b.none │ │ │ │ adrp x0, 64000 │ │ │ │ add x0, x0, #0x250 │ │ │ │ ldr x0, [x0] │ │ │ │ blr x0 │ │ │ │ add x3, sp, #0x70 │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x510 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x4f8 │ │ │ │ mov x0, x3 │ │ │ │ - bl 24368 <__isoc23_strtol@plt+0x1e9d8> │ │ │ │ + bl 2435c <__isoc23_strtol@plt+0x1e9cc> │ │ │ │ ldr x0, [sp, #72] │ │ │ │ - bl 24b18 <__isoc23_strtol@plt+0x1f188> │ │ │ │ + bl 24b0c <__isoc23_strtol@plt+0x1f17c> │ │ │ │ add x3, sp, #0x70 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x520 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x508 │ │ │ │ mov x0, x3 │ │ │ │ - bl 24368 <__isoc23_strtol@plt+0x1e9d8> │ │ │ │ + bl 2435c <__isoc23_strtol@plt+0x1e9cc> │ │ │ │ add x0, sp, #0x20 │ │ │ │ mov x1, x19 │ │ │ │ ldr q30, [x1] │ │ │ │ ldr q31, [x1, #16] │ │ │ │ str q30, [x0] │ │ │ │ str q31, [x0, #16] │ │ │ │ add x1, sp, #0x20 │ │ │ │ add x0, sp, #0x70 │ │ │ │ mov x2, x1 │ │ │ │ ldr x1, [sp, #64] │ │ │ │ - bl 24110 <__isoc23_strtol@plt+0x1e780> │ │ │ │ - b 24de4 <__isoc23_strtol@plt+0x1f454> │ │ │ │ + bl 24104 <__isoc23_strtol@plt+0x1e774> │ │ │ │ + b 24dd8 <__isoc23_strtol@plt+0x1f448> │ │ │ │ add x0, sp, #0x70 │ │ │ │ - bl 2455c <__isoc23_strtol@plt+0x1ebcc> │ │ │ │ + bl 24550 <__isoc23_strtol@plt+0x1ebc0> │ │ │ │ sub x1, x0, #0x1 │ │ │ │ add x0, sp, #0x70 │ │ │ │ - bl 24584 <__isoc23_strtol@plt+0x1ebf4> │ │ │ │ + bl 24578 <__isoc23_strtol@plt+0x1ebe8> │ │ │ │ bl 5798 │ │ │ │ ldr x19, [x0] │ │ │ │ add x0, sp, #0x70 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ - bl 24510 <__isoc23_strtol@plt+0x1eb80> │ │ │ │ + bl 24504 <__isoc23_strtol@plt+0x1eb74> │ │ │ │ mov x20, x0 │ │ │ │ add x0, sp, #0x70 │ │ │ │ - bl 2455c <__isoc23_strtol@plt+0x1ebcc> │ │ │ │ + bl 24550 <__isoc23_strtol@plt+0x1ebc0> │ │ │ │ sub x0, x0, #0x1 │ │ │ │ add x0, x20, x0 │ │ │ │ ldrb w0, [x0] │ │ │ │ and x0, x0, #0xff │ │ │ │ lsl x0, x0, #1 │ │ │ │ add x0, x19, x0 │ │ │ │ ldrh w0, [x0] │ │ │ │ and w0, w0, #0x2000 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 24dd0 <__isoc23_strtol@plt+0x1f440> // b.any │ │ │ │ + b.ne 24dc4 <__isoc23_strtol@plt+0x1f434> // b.any │ │ │ │ add x3, sp, #0x70 │ │ │ │ mov x2, #0x1 // #1 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x528 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x510 │ │ │ │ mov x0, x3 │ │ │ │ - bl 24460 <__isoc23_strtol@plt+0x1ead0> │ │ │ │ - adrp x0, 61000 │ │ │ │ + bl 24454 <__isoc23_strtol@plt+0x1eac4> │ │ │ │ + adrp x0, 61000 │ │ │ │ add x0, x0, #0xda8 │ │ │ │ ldr x19, [x0] │ │ │ │ add x0, sp, #0x70 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ - bl 24510 <__isoc23_strtol@plt+0x1eb80> │ │ │ │ + bl 24504 <__isoc23_strtol@plt+0x1eb74> │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #72] │ │ │ │ blr x19 │ │ │ │ - adrp x0, 61000 │ │ │ │ + adrp x0, 61000 │ │ │ │ add x0, x0, #0xda8 │ │ │ │ ldr x1, [x0] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4000] │ │ │ │ cmp x1, x0 │ │ │ │ - b.eq 24eac <__isoc23_strtol@plt+0x1f51c> // b.none │ │ │ │ + b.eq 24ea0 <__isoc23_strtol@plt+0x1f510> // b.none │ │ │ │ ldr x0, [sp, #72] │ │ │ │ and x0, x0, #0x7 │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 24eac <__isoc23_strtol@plt+0x1f51c> // b.none │ │ │ │ + b.eq 24ea0 <__isoc23_strtol@plt+0x1f510> // b.none │ │ │ │ add x0, sp, #0x70 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ - bl 24510 <__isoc23_strtol@plt+0x1eb80> │ │ │ │ + bl 24504 <__isoc23_strtol@plt+0x1eb74> │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #72] │ │ │ │ - bl 25df0 <__isoc23_strtol@plt+0x20460> │ │ │ │ + bl 25de4 <__isoc23_strtol@plt+0x20454> │ │ │ │ add x0, sp, #0x70 │ │ │ │ - bl 23d74 <__isoc23_strtol@plt+0x1e3e4> │ │ │ │ + bl 23d68 <__isoc23_strtol@plt+0x1e3d8> │ │ │ │ nop │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ add x2, sp, #0x10, lsl #12 │ │ │ │ ldr x3, [x2, #4264] │ │ │ │ ldr x1, [x0] │ │ │ │ subs x3, x3, x1 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ - b.eq 24edc <__isoc23_strtol@plt+0x1f54c> // b.none │ │ │ │ + b.eq 24ed0 <__isoc23_strtol@plt+0x1f540> // b.none │ │ │ │ bl 5090 │ │ │ │ add sp, sp, #0xb0 │ │ │ │ add sp, sp, #0x11, lsl #12 │ │ │ │ ldp x19, x20, [sp, #16] │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ @@ -31729,26 +31726,26 @@ │ │ │ │ str q1, [sp, #128] │ │ │ │ str q2, [sp, #144] │ │ │ │ str q3, [sp, #160] │ │ │ │ str q4, [sp, #176] │ │ │ │ str q5, [sp, #192] │ │ │ │ str q6, [sp, #208] │ │ │ │ str q7, [sp, #224] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #88] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ - adrp x0, 61000 │ │ │ │ + adrp x0, 61000 │ │ │ │ add x0, x0, #0xda0 │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ and x0, x1, x0 │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 24fe0 <__isoc23_strtol@plt+0x1f650> // b.none │ │ │ │ + b.eq 24fd4 <__isoc23_strtol@plt+0x1f644> // b.none │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #52] │ │ │ │ add x0, sp, #0x120 │ │ │ │ str x0, [sp, #56] │ │ │ │ add x0, sp, #0x120 │ │ │ │ str x0, [sp, #64] │ │ │ │ @@ -31764,59 +31761,59 @@ │ │ │ │ ldr q31, [x1, #16] │ │ │ │ str q30, [x0] │ │ │ │ str q31, [x0, #16] │ │ │ │ mov x0, sp │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - bl 24b84 <__isoc23_strtol@plt+0x1f1f4> │ │ │ │ + bl 24b78 <__isoc23_strtol@plt+0x1f1e8> │ │ │ │ bl 5960 │ │ │ │ ldr w1, [sp, #52] │ │ │ │ str w1, [x0] │ │ │ │ nop │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x2, [sp, #88] │ │ │ │ ldr x1, [x0] │ │ │ │ subs x2, x2, x1 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ - b.eq 25004 <__isoc23_strtol@plt+0x1f674> // b.none │ │ │ │ + b.eq 24ff8 <__isoc23_strtol@plt+0x1f668> // b.none │ │ │ │ bl 5090 │ │ │ │ ldp x29, x30, [sp, #96] │ │ │ │ add sp, sp, #0x120 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-96]! │ │ │ │ mov x29, sp │ │ │ │ str x19, [sp, #16] │ │ │ │ str x0, [sp, #72] │ │ │ │ str x1, [sp, #64] │ │ │ │ mov x19, x2 │ │ │ │ - adrp x0, 61000 │ │ │ │ + adrp x0, 61000 │ │ │ │ add x0, x0, #0xda0 │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #72] │ │ │ │ and x0, x1, x0 │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 25090 <__isoc23_strtol@plt+0x1f700> // b.none │ │ │ │ + b.eq 25084 <__isoc23_strtol@plt+0x1f6f4> // b.none │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #92] │ │ │ │ add x0, sp, #0x20 │ │ │ │ mov x1, x19 │ │ │ │ ldr q30, [x1] │ │ │ │ ldr q31, [x1, #16] │ │ │ │ str q30, [x0] │ │ │ │ str q31, [x0, #16] │ │ │ │ add x0, sp, #0x20 │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #64] │ │ │ │ ldr x0, [sp, #72] │ │ │ │ - bl 24b84 <__isoc23_strtol@plt+0x1f1f4> │ │ │ │ + bl 24b78 <__isoc23_strtol@plt+0x1f1e8> │ │ │ │ bl 5960 │ │ │ │ ldr w1, [sp, #92] │ │ │ │ str w1, [x0] │ │ │ │ nop │ │ │ │ ldr x19, [sp, #16] │ │ │ │ ldp x29, x30, [sp], #96 │ │ │ │ autiasp │ │ │ │ @@ -31837,15 +31834,15 @@ │ │ │ │ str q1, [sp, #128] │ │ │ │ str q2, [sp, #144] │ │ │ │ str q3, [sp, #160] │ │ │ │ str q4, [sp, #176] │ │ │ │ str q5, [sp, #192] │ │ │ │ str q6, [sp, #208] │ │ │ │ str q7, [sp, #224] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #88] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #52] │ │ │ │ @@ -31867,26 +31864,26 @@ │ │ │ │ ldr q31, [x1, #16] │ │ │ │ str q30, [x0] │ │ │ │ str q31, [x0, #16] │ │ │ │ mov x0, sp │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #32] │ │ │ │ mov x0, x3 │ │ │ │ - bl 24b84 <__isoc23_strtol@plt+0x1f1f4> │ │ │ │ + bl 24b78 <__isoc23_strtol@plt+0x1f1e8> │ │ │ │ bl 5960 │ │ │ │ ldr w1, [sp, #52] │ │ │ │ str w1, [x0] │ │ │ │ nop │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x2, [sp, #88] │ │ │ │ ldr x1, [x0] │ │ │ │ subs x2, x2, x1 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ - b.eq 251a0 <__isoc23_strtol@plt+0x1f810> // b.none │ │ │ │ + b.eq 25194 <__isoc23_strtol@plt+0x1f804> // b.none │ │ │ │ bl 5090 │ │ │ │ ldp x29, x30, [sp, #96] │ │ │ │ add sp, sp, #0x120 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x120 │ │ │ │ @@ -31904,15 +31901,15 @@ │ │ │ │ str q1, [sp, #128] │ │ │ │ str q2, [sp, #144] │ │ │ │ str q3, [sp, #160] │ │ │ │ str q4, [sp, #176] │ │ │ │ str q5, [sp, #192] │ │ │ │ str q6, [sp, #208] │ │ │ │ str q7, [sp, #224] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #88] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #52] │ │ │ │ @@ -31934,26 +31931,26 @@ │ │ │ │ ldr q31, [x1, #16] │ │ │ │ str q30, [x0] │ │ │ │ str q31, [x0, #16] │ │ │ │ mov x0, sp │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #32] │ │ │ │ mov x0, x3 │ │ │ │ - bl 24b84 <__isoc23_strtol@plt+0x1f1f4> │ │ │ │ + bl 24b78 <__isoc23_strtol@plt+0x1f1e8> │ │ │ │ bl 5960 │ │ │ │ ldr w1, [sp, #52] │ │ │ │ str w1, [x0] │ │ │ │ nop │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x2, [sp, #88] │ │ │ │ ldr x1, [x0] │ │ │ │ subs x2, x2, x1 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ - b.eq 252ac <__isoc23_strtol@plt+0x1f91c> // b.none │ │ │ │ + b.eq 252a0 <__isoc23_strtol@plt+0x1f910> // b.none │ │ │ │ bl 5090 │ │ │ │ ldp x29, x30, [sp, #96] │ │ │ │ add sp, sp, #0x120 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x130 │ │ │ │ @@ -31971,15 +31968,15 @@ │ │ │ │ str q1, [sp, #128] │ │ │ │ str q2, [sp, #144] │ │ │ │ str q3, [sp, #160] │ │ │ │ str q4, [sp, #176] │ │ │ │ str q5, [sp, #192] │ │ │ │ str q6, [sp, #208] │ │ │ │ str q7, [sp, #224] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #88] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x130 │ │ │ │ str x0, [sp, #56] │ │ │ │ add x0, sp, #0x130 │ │ │ │ @@ -31996,135 +31993,135 @@ │ │ │ │ ldr q31, [x1, #16] │ │ │ │ str q30, [x0] │ │ │ │ str q31, [x0, #16] │ │ │ │ mov x0, sp │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #40] │ │ │ │ mov x0, #0x1 // #1 │ │ │ │ - bl 24b84 <__isoc23_strtol@plt+0x1f1f4> │ │ │ │ - adrp x0, 5f000 │ │ │ │ + bl 24b78 <__isoc23_strtol@plt+0x1f1e8> │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4008] │ │ │ │ ldr x0, [x0] │ │ │ │ str x0, [sp, #48] │ │ │ │ - b 253a0 <__isoc23_strtol@plt+0x1fa10> │ │ │ │ + b 25394 <__isoc23_strtol@plt+0x1fa04> │ │ │ │ ldr x0, [sp, #48] │ │ │ │ ldr x0, [x0] │ │ │ │ blr x0 │ │ │ │ ldr x0, [sp, #48] │ │ │ │ ldr x0, [x0, #8] │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 25388 <__isoc23_strtol@plt+0x1f9f8> // b.any │ │ │ │ + b.ne 2537c <__isoc23_strtol@plt+0x1f9ec> // b.any │ │ │ │ mov w0, #0xf // #15 │ │ │ │ bl 55e8 │ │ │ │ mov w0, #0x9 // #9 │ │ │ │ bl 55e8 │ │ │ │ nop │ │ │ │ - b 253ac <__isoc23_strtol@plt+0x1fa1c> │ │ │ │ + b 253a0 <__isoc23_strtol@plt+0x1fa10> │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ mov x0, #0x10 // #16 │ │ │ │ - bl 366a4 │ │ │ │ + bl 3769c │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x1, [sp, #24] │ │ │ │ str x1, [x0] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4008] │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ str x1, [x0, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4008] │ │ │ │ ldr x1, [sp, #40] │ │ │ │ str x1, [x0] │ │ │ │ nop │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 25454 <__isoc23_strtol@plt+0x1fac4> // b.none │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x530 │ │ │ │ + b.eq 25448 <__isoc23_strtol@plt+0x1fab8> // b.none │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x518 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 25470 <__isoc23_strtol@plt+0x1fae0> // b.any │ │ │ │ - adrp x0, 61000 │ │ │ │ + b.ne 25464 <__isoc23_strtol@plt+0x1fad4> // b.any │ │ │ │ + adrp x0, 61000 │ │ │ │ add x0, x0, #0xda8 │ │ │ │ - adrp x1, 5f000 │ │ │ │ + adrp x1, 5f000 │ │ │ │ ldr x1, [x1, #4000] │ │ │ │ str x1, [x0] │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 254c0 <__isoc23_strtol@plt+0x1fb30> │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x538 │ │ │ │ + b 254b4 <__isoc23_strtol@plt+0x1fb24> │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x520 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 254a4 <__isoc23_strtol@plt+0x1fb14> // b.any │ │ │ │ - adrp x0, 61000 │ │ │ │ + b.ne 25498 <__isoc23_strtol@plt+0x1fb08> // b.any │ │ │ │ + adrp x0, 61000 │ │ │ │ add x0, x0, #0xda8 │ │ │ │ - adrp x1, 5f000 │ │ │ │ + adrp x1, 5f000 │ │ │ │ ldr x1, [x1, #4016] │ │ │ │ str x1, [x0] │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 254c0 <__isoc23_strtol@plt+0x1fb30> │ │ │ │ - adrp x0, 61000 │ │ │ │ + b 254b4 <__isoc23_strtol@plt+0x1fb24> │ │ │ │ + adrp x0, 61000 │ │ │ │ add x0, x0, #0xda8 │ │ │ │ - adrp x1, 5f000 │ │ │ │ + adrp x1, 5f000 │ │ │ │ ldr x1, [x1, #3888] │ │ │ │ str x1, [x0] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 25c78 <__isoc23_strtol@plt+0x202e8> │ │ │ │ + bl 25c6c <__isoc23_strtol@plt+0x202dc> │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str x19, [sp, #16] │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - bl 25420 <__isoc23_strtol@plt+0x1fa90> │ │ │ │ + bl 25414 <__isoc23_strtol@plt+0x1fa84> │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.ne 25528 <__isoc23_strtol@plt+0x1fb98> // b.any │ │ │ │ - adrp x0, 5f000 │ │ │ │ + b.ne 2551c <__isoc23_strtol@plt+0x1fb8c> // b.any │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4048] │ │ │ │ ldr x19, [x0] │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x540 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x528 │ │ │ │ mov x0, x19 │ │ │ │ bl 5030 │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ bl 5cd8 <__isoc23_strtol@plt+0x348> │ │ │ │ nop │ │ │ │ ldr x19, [sp, #16] │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 308b8 │ │ │ │ + bl 318b0 │ │ │ │ mov x2, #0xfff // #4095 │ │ │ │ mov x1, x0 │ │ │ │ adrp x0, 64000 │ │ │ │ add x0, x0, #0x258 │ │ │ │ bl 56d8 │ │ │ │ bl 5630 │ │ │ │ mov w1, w0 │ │ │ │ @@ -32136,15 +32133,15 @@ │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 25cac <__isoc23_strtol@plt+0x2031c> │ │ │ │ + bl 25ca0 <__isoc23_strtol@plt+0x20310> │ │ │ │ nop │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ bti c │ │ │ │ sub sp, sp, #0x10 │ │ │ │ str x0, [sp, #8] │ │ │ │ @@ -32153,313 +32150,313 @@ │ │ │ │ ldr x1, [sp, #8] │ │ │ │ str x1, [x0] │ │ │ │ nop │ │ │ │ add sp, sp, #0x10 │ │ │ │ ret │ │ │ │ bti c │ │ │ │ sub sp, sp, #0x10 │ │ │ │ - adrp x0, 61000 │ │ │ │ + adrp x0, 61000 │ │ │ │ add x0, x0, #0xda0 │ │ │ │ ldr x0, [x0] │ │ │ │ str x0, [sp, #8] │ │ │ │ - adrp x0, 61000 │ │ │ │ + adrp x0, 61000 │ │ │ │ add x0, x0, #0xda0 │ │ │ │ str xzr, [x0] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ add sp, sp, #0x10 │ │ │ │ ret │ │ │ │ bti c │ │ │ │ sub sp, sp, #0x10 │ │ │ │ str x0, [sp, #8] │ │ │ │ - adrp x0, 61000 │ │ │ │ + adrp x0, 61000 │ │ │ │ add x0, x0, #0xda0 │ │ │ │ ldr x1, [sp, #8] │ │ │ │ str x1, [x0] │ │ │ │ nop │ │ │ │ add sp, sp, #0x10 │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 25cd4 <__isoc23_strtol@plt+0x20344> │ │ │ │ + bl 25cc8 <__isoc23_strtol@plt+0x20338> │ │ │ │ nop │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ - bl 256c0 <__isoc23_strtol@plt+0x1fd30> │ │ │ │ + bl 256b4 <__isoc23_strtol@plt+0x1fd24> │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.ne 25690 <__isoc23_strtol@plt+0x1fd00> // b.any │ │ │ │ + b.ne 25684 <__isoc23_strtol@plt+0x1fcf4> // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x0, x0, #0x568 │ │ │ │ - bl 252bc <__isoc23_strtol@plt+0x1f92c> │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x0, x0, #0x550 │ │ │ │ + bl 252b0 <__isoc23_strtol@plt+0x1f920> │ │ │ │ nop │ │ │ │ ldp x29, x30, [sp], #16 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ - bl 25da0 <__isoc23_strtol@plt+0x20410> │ │ │ │ + bl 25d94 <__isoc23_strtol@plt+0x20404> │ │ │ │ nop │ │ │ │ ldp x29, x30, [sp], #16 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ str x19, [sp, #16] │ │ │ │ mov x13, #0x1020 // #4128 │ │ │ │ sub sp, sp, x13 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #4120] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ adrp x0, 65000 │ │ │ │ add x0, x0, #0x2e0 │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 25a44 <__isoc23_strtol@plt+0x200b4> // b.none │ │ │ │ - adrp x0, 62000 │ │ │ │ + b.eq 25a38 <__isoc23_strtol@plt+0x200a8> // b.none │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x150 │ │ │ │ ldr w0, [x0] │ │ │ │ cmp w0, #0x2 │ │ │ │ - b.le 25728 <__isoc23_strtol@plt+0x1fd98> │ │ │ │ - adrp x0, 62000 │ │ │ │ + b.le 2571c <__isoc23_strtol@plt+0x1fd8c> │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x150 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 5af8 <__isoc23_strtol@plt+0x168> │ │ │ │ mov w2, #0x1b0 // #432 │ │ │ │ mov w1, #0x541 // #1345 │ │ │ │ adrp x0, 65000 │ │ │ │ add x0, x0, #0x2e0 │ │ │ │ bl 5198 │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x150 │ │ │ │ str w1, [x0] │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x150 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #16] │ │ │ │ ldr w0, [sp, #16] │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.ne 257c8 <__isoc23_strtol@plt+0x1fe38> // b.any │ │ │ │ + b.ne 257bc <__isoc23_strtol@plt+0x1fe2c> // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #16] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4048] │ │ │ │ ldr x19, [x0] │ │ │ │ ldr w0, [sp, #16] │ │ │ │ bl 53f0 │ │ │ │ str x0, [sp] │ │ │ │ ldr w7, [sp, #16] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x6, x0, #0x588 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x6, x0, #0x570 │ │ │ │ mov w5, #0x2e // #46 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x4, x0, #0x590 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x3, x0, #0x638 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x2, x0, #0x5a0 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x5a8 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x4, x0, #0x578 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x3, x0, #0x620 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x2, x0, #0x588 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x590 │ │ │ │ mov x0, x19 │ │ │ │ bl 5030 │ │ │ │ - b 25a4c <__isoc23_strtol@plt+0x200bc> │ │ │ │ - adrp x0, 62000 │ │ │ │ + b 25a40 <__isoc23_strtol@plt+0x200b0> │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x150 │ │ │ │ ldr w0, [x0] │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ bl 5e70 <__isoc23_strtol@plt+0x4e0> │ │ │ │ str w0, [sp, #20] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ str w0, [sp, #16] │ │ │ │ ldr w0, [sp, #16] │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.ne 25854 <__isoc23_strtol@plt+0x1fec4> // b.any │ │ │ │ + b.ne 25848 <__isoc23_strtol@plt+0x1feb8> // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #16] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4048] │ │ │ │ ldr x19, [x0] │ │ │ │ ldr w0, [sp, #16] │ │ │ │ bl 53f0 │ │ │ │ str x0, [sp] │ │ │ │ ldr w7, [sp, #16] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x6, x0, #0x588 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x6, x0, #0x570 │ │ │ │ mov w5, #0x2f // #47 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x4, x0, #0x590 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x3, x0, #0x638 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x2, x0, #0x5a0 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x5a8 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x4, x0, #0x578 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x3, x0, #0x620 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x2, x0, #0x588 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x590 │ │ │ │ mov x0, x19 │ │ │ │ bl 5030 │ │ │ │ - b 25a4c <__isoc23_strtol@plt+0x200bc> │ │ │ │ + b 25a40 <__isoc23_strtol@plt+0x200b0> │ │ │ │ ldr w0, [sp, #20] │ │ │ │ orr w0, w0, #0x1 │ │ │ │ str w0, [sp, #20] │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x150 │ │ │ │ ldr w0, [x0] │ │ │ │ ldr w2, [sp, #20] │ │ │ │ mov w1, #0x2 // #2 │ │ │ │ bl 5e70 <__isoc23_strtol@plt+0x4e0> │ │ │ │ str w0, [sp, #16] │ │ │ │ ldr w0, [sp, #16] │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.ne 258e8 <__isoc23_strtol@plt+0x1ff58> // b.any │ │ │ │ + b.ne 258dc <__isoc23_strtol@plt+0x1ff4c> // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #16] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4048] │ │ │ │ ldr x19, [x0] │ │ │ │ ldr w0, [sp, #16] │ │ │ │ bl 53f0 │ │ │ │ str x0, [sp] │ │ │ │ ldr w7, [sp, #16] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x6, x0, #0x588 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x6, x0, #0x570 │ │ │ │ mov w5, #0x31 // #49 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x4, x0, #0x590 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x3, x0, #0x638 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x2, x0, #0x5a0 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x5a8 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x4, x0, #0x578 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x3, x0, #0x620 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x2, x0, #0x588 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x590 │ │ │ │ mov x0, x19 │ │ │ │ bl 5030 │ │ │ │ - b 25a4c <__isoc23_strtol@plt+0x200bc> │ │ │ │ - adrp x0, 62000 │ │ │ │ + b 25a40 <__isoc23_strtol@plt+0x200b0> │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x150 │ │ │ │ ldr w2, [x0] │ │ │ │ adrp x0, 65000 │ │ │ │ add x1, x0, #0x260 │ │ │ │ mov w0, w2 │ │ │ │ bl 5c90 <__isoc23_strtol@plt+0x300> │ │ │ │ str w0, [sp, #16] │ │ │ │ ldr w0, [sp, #16] │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.ne 25974 <__isoc23_strtol@plt+0x1ffe4> // b.any │ │ │ │ + b.ne 25968 <__isoc23_strtol@plt+0x1ffd8> // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #16] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4048] │ │ │ │ ldr x19, [x0] │ │ │ │ ldr w0, [sp, #16] │ │ │ │ bl 53f0 │ │ │ │ str x0, [sp] │ │ │ │ ldr w7, [sp, #16] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x6, x0, #0x588 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x6, x0, #0x570 │ │ │ │ mov w5, #0x32 // #50 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x4, x0, #0x590 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x3, x0, #0x638 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x2, x0, #0x5a0 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x5a8 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x4, x0, #0x578 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x3, x0, #0x620 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x2, x0, #0x588 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x590 │ │ │ │ mov x0, x19 │ │ │ │ bl 5030 │ │ │ │ - b 25a4c <__isoc23_strtol@plt+0x200bc> │ │ │ │ + b 25a40 <__isoc23_strtol@plt+0x200b0> │ │ │ │ add x0, sp, #0x18 │ │ │ │ mov x1, #0x1000 // #4096 │ │ │ │ mov x2, x1 │ │ │ │ mov w1, #0x0 // #0 │ │ │ │ bl 5288 │ │ │ │ add x0, sp, #0x18 │ │ │ │ mov x1, x0 │ │ │ │ adrp x0, 65000 │ │ │ │ add x0, x0, #0x2e0 │ │ │ │ bl 5e40 <__isoc23_strtol@plt+0x4b0> │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 259ac <__isoc23_strtol@plt+0x2001c> // b.any │ │ │ │ + b.ne 259a0 <__isoc23_strtol@plt+0x20010> // b.any │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ - b 259b0 <__isoc23_strtol@plt+0x20020> │ │ │ │ + b 259a4 <__isoc23_strtol@plt+0x20014> │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ str w0, [sp, #16] │ │ │ │ ldr w0, [sp, #16] │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.ne 25a20 <__isoc23_strtol@plt+0x20090> // b.any │ │ │ │ + b.ne 25a14 <__isoc23_strtol@plt+0x20084> // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #16] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4048] │ │ │ │ ldr x19, [x0] │ │ │ │ ldr w0, [sp, #16] │ │ │ │ bl 53f0 │ │ │ │ str x0, [sp] │ │ │ │ ldr w7, [sp, #16] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x6, x0, #0x588 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x6, x0, #0x570 │ │ │ │ mov w5, #0x36 // #54 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x4, x0, #0x590 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x3, x0, #0x638 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x2, x0, #0x5a0 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x5a8 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x4, x0, #0x578 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x3, x0, #0x620 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x2, x0, #0x588 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x590 │ │ │ │ mov x0, x19 │ │ │ │ bl 5030 │ │ │ │ - b 25a4c <__isoc23_strtol@plt+0x200bc> │ │ │ │ + b 25a40 <__isoc23_strtol@plt+0x200b0> │ │ │ │ adrp x0, 65000 │ │ │ │ add x0, x0, #0x2e0 │ │ │ │ mov x3, x0 │ │ │ │ add x0, sp, #0x18 │ │ │ │ mov x1, #0x1000 // #4096 │ │ │ │ mov x2, x1 │ │ │ │ mov x1, x0 │ │ │ │ mov x0, x3 │ │ │ │ bl 4e68 │ │ │ │ str wzr, [sp, #16] │ │ │ │ nop │ │ │ │ ldr w0, [sp, #16] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 25a6c <__isoc23_strtol@plt+0x200dc> // b.none │ │ │ │ + b.eq 25a60 <__isoc23_strtol@plt+0x200d0> // b.none │ │ │ │ bl 5960 │ │ │ │ ldr w1, [sp, #16] │ │ │ │ str w1, [x0] │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ - b 25a70 <__isoc23_strtol@plt+0x200e0> │ │ │ │ + b 25a64 <__isoc23_strtol@plt+0x200d4> │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #4120] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 25a94 <__isoc23_strtol@plt+0x20104> // b.none │ │ │ │ + b.eq 25a88 <__isoc23_strtol@plt+0x200f8> // b.none │ │ │ │ bl 5090 │ │ │ │ mov w0, w1 │ │ │ │ mov x13, #0x1020 // #4128 │ │ │ │ add sp, sp, x13 │ │ │ │ ldr x19, [sp, #16] │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ @@ -32469,112 +32466,112 @@ │ │ │ │ mov x29, sp │ │ │ │ str x19, [sp, #16] │ │ │ │ mov x13, #0x10a0 // #4256 │ │ │ │ sub sp, sp, x13 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #8] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #4248] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x150 │ │ │ │ ldr w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.lt 25c3c <__isoc23_strtol@plt+0x202ac> // b.tstop │ │ │ │ + b.lt 25c30 <__isoc23_strtol@plt+0x202a0> // b.tstop │ │ │ │ adrp x0, 66000 │ │ │ │ add x0, x0, #0x2e0 │ │ │ │ ldr x0, [x0] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.le 25bd8 <__isoc23_strtol@plt+0x20248> │ │ │ │ + b.le 25bcc <__isoc23_strtol@plt+0x2023c> │ │ │ │ add x0, sp, #0x18 │ │ │ │ mov x1, x0 │ │ │ │ adrp x0, 65000 │ │ │ │ add x0, x0, #0x2e0 │ │ │ │ bl 55d0 │ │ │ │ str w0, [sp, #20] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 25ba8 <__isoc23_strtol@plt+0x20218> // b.any │ │ │ │ + b.ne 25b9c <__isoc23_strtol@plt+0x2020c> // b.any │ │ │ │ ldr x1, [sp, #72] │ │ │ │ adrp x0, 66000 │ │ │ │ add x0, x0, #0x2e0 │ │ │ │ ldr x0, [x0] │ │ │ │ cmp x1, x0 │ │ │ │ - b.lt 25b88 <__isoc23_strtol@plt+0x201f8> // b.tstop │ │ │ │ + b.lt 25b7c <__isoc23_strtol@plt+0x201ec> // b.tstop │ │ │ │ add x4, sp, #0x98 │ │ │ │ adrp x0, 65000 │ │ │ │ add x3, x0, #0x2e0 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x2, x0, #0x5e0 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x2, x0, #0x5c8 │ │ │ │ mov x1, #0x1000 // #4096 │ │ │ │ mov x0, x4 │ │ │ │ - bl 35ac0 │ │ │ │ + bl 36ab8 │ │ │ │ add x0, sp, #0x98 │ │ │ │ mov x1, x0 │ │ │ │ adrp x0, 65000 │ │ │ │ add x0, x0, #0x2e0 │ │ │ │ bl 56f0 │ │ │ │ - bl 256c0 <__isoc23_strtol@plt+0x1fd30> │ │ │ │ - b 25bd8 <__isoc23_strtol@plt+0x20248> │ │ │ │ + bl 256b4 <__isoc23_strtol@plt+0x1fd24> │ │ │ │ + b 25bcc <__isoc23_strtol@plt+0x2023c> │ │ │ │ ldr x1, [sp, #32] │ │ │ │ adrp x0, 65000 │ │ │ │ add x0, x0, #0x260 │ │ │ │ ldr x0, [x0, #8] │ │ │ │ cmp x1, x0 │ │ │ │ - b.eq 25bd8 <__isoc23_strtol@plt+0x20248> // b.none │ │ │ │ - bl 256c0 <__isoc23_strtol@plt+0x1fd30> │ │ │ │ - b 25bd8 <__isoc23_strtol@plt+0x20248> │ │ │ │ - adrp x0, 5f000 │ │ │ │ + b.eq 25bcc <__isoc23_strtol@plt+0x2023c> // b.none │ │ │ │ + bl 256b4 <__isoc23_strtol@plt+0x1fd24> │ │ │ │ + b 25bcc <__isoc23_strtol@plt+0x2023c> │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4048] │ │ │ │ ldr x19, [x0] │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x5e8 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x5d0 │ │ │ │ mov x0, x19 │ │ │ │ bl 5030 │ │ │ │ bl 5c18 <__isoc23_strtol@plt+0x288> │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x150 │ │ │ │ ldr w19, [x0] │ │ │ │ ldr x0, [sp] │ │ │ │ bl 5018 │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp] │ │ │ │ mov w0, w19 │ │ │ │ - bl 266bc <__isoc23_strtol@plt+0x20d2c> │ │ │ │ + bl 266b0 <__isoc23_strtol@plt+0x20d20> │ │ │ │ str w0, [sp, #20] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.ne 25c40 <__isoc23_strtol@plt+0x202b0> // b.any │ │ │ │ - adrp x0, 5f000 │ │ │ │ + b.ne 25c34 <__isoc23_strtol@plt+0x202a4> // b.any │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4048] │ │ │ │ ldr x19, [x0] │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x608 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x5f0 │ │ │ │ mov x0, x19 │ │ │ │ bl 5030 │ │ │ │ bl 5c18 <__isoc23_strtol@plt+0x288> │ │ │ │ nop │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x2, [sp, #4248] │ │ │ │ ldr x1, [x0] │ │ │ │ subs x2, x2, x1 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ - b.eq 25c60 <__isoc23_strtol@plt+0x202d0> // b.none │ │ │ │ + b.eq 25c54 <__isoc23_strtol@plt+0x202c4> // b.none │ │ │ │ bl 5090 │ │ │ │ mov x13, #0x10a0 // #4256 │ │ │ │ add sp, sp, x13 │ │ │ │ ldr x19, [sp, #16] │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ @@ -32583,15 +32580,15 @@ │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ mov x2, #0xfff // #4095 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ adrp x0, 65000 │ │ │ │ add x0, x0, #0x2e0 │ │ │ │ bl 56d8 │ │ │ │ - bl 256c0 <__isoc23_strtol@plt+0x1fd30> │ │ │ │ + bl 256b4 <__isoc23_strtol@plt+0x1fd24> │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ bti c │ │ │ │ sub sp, sp, #0x10 │ │ │ │ str x0, [sp, #8] │ │ │ │ adrp x0, 66000 │ │ │ │ @@ -32604,71 +32601,71 @@ │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ mov x13, #0x1020 // #4128 │ │ │ │ sub sp, sp, x13 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #4120] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ adrp x0, 65000 │ │ │ │ add x0, x0, #0x2e0 │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 25d68 <__isoc23_strtol@plt+0x203d8> // b.none │ │ │ │ + b.eq 25d5c <__isoc23_strtol@plt+0x203cc> // b.none │ │ │ │ add x0, sp, #0x18 │ │ │ │ mov x1, #0x1000 // #4096 │ │ │ │ mov x2, x1 │ │ │ │ mov w1, #0x0 // #0 │ │ │ │ bl 5288 │ │ │ │ add x5, sp, #0x18 │ │ │ │ ldr x4, [sp, #8] │ │ │ │ adrp x0, 65000 │ │ │ │ add x3, x0, #0x2e0 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x2, x0, #0x630 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x2, x0, #0x618 │ │ │ │ mov x1, #0x1000 // #4096 │ │ │ │ mov x0, x5 │ │ │ │ - bl 35ac0 │ │ │ │ + bl 36ab8 │ │ │ │ add x0, sp, #0x18 │ │ │ │ mov x1, x0 │ │ │ │ adrp x0, 65000 │ │ │ │ add x0, x0, #0x2e0 │ │ │ │ bl 56f0 │ │ │ │ - bl 256c0 <__isoc23_strtol@plt+0x1fd30> │ │ │ │ + bl 256b4 <__isoc23_strtol@plt+0x1fd24> │ │ │ │ nop │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x2, [sp, #4120] │ │ │ │ ldr x1, [x0] │ │ │ │ subs x2, x2, x1 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ - b.eq 25d8c <__isoc23_strtol@plt+0x203fc> // b.none │ │ │ │ + b.eq 25d80 <__isoc23_strtol@plt+0x203f0> // b.none │ │ │ │ bl 5090 │ │ │ │ mov x13, #0x1020 // #4128 │ │ │ │ add sp, sp, x13 │ │ │ │ ldp x29, x30, [sp], #16 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x150 │ │ │ │ ldr w0, [x0] │ │ │ │ cmp w0, #0x2 │ │ │ │ - b.le 25de0 <__isoc23_strtol@plt+0x20450> │ │ │ │ - adrp x0, 62000 │ │ │ │ + b.le 25dd4 <__isoc23_strtol@plt+0x20444> │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x150 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 5af8 <__isoc23_strtol@plt+0x168> │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x150 │ │ │ │ mov w1, #0xffffffff // #-1 │ │ │ │ str w1, [x0] │ │ │ │ nop │ │ │ │ ldp x29, x30, [sp], #16 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ @@ -32678,644 +32675,644 @@ │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ bl 5018 │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ mov w0, #0x2 // #2 │ │ │ │ - bl 266bc <__isoc23_strtol@plt+0x20d2c> │ │ │ │ + bl 266b0 <__isoc23_strtol@plt+0x20d20> │ │ │ │ nop │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ bl 5018 │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ - bl 266bc <__isoc23_strtol@plt+0x20d2c> │ │ │ │ + bl 266b0 <__isoc23_strtol@plt+0x20d20> │ │ │ │ nop │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ adrp x0, 66000 │ │ │ │ add x0, x0, #0x2e8 │ │ │ │ ldr x0, [x0] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 25ecc <__isoc23_strtol@plt+0x2053c> // b.any │ │ │ │ - adrp x2, 5f000 │ │ │ │ + b.ne 25ec0 <__isoc23_strtol@plt+0x20530> // b.any │ │ │ │ + adrp x2, 5f000 │ │ │ │ ldr x2, [x2, #3936] │ │ │ │ - adrp x1, 5f000 │ │ │ │ + adrp x1, 5f000 │ │ │ │ ldr x1, [x1, #3904] │ │ │ │ mov w0, #0x7f // #127 │ │ │ │ - bl 283ec │ │ │ │ + bl 283e0 │ │ │ │ mov x1, x0 │ │ │ │ adrp x0, 66000 │ │ │ │ add x0, x0, #0x2e8 │ │ │ │ str x1, [x0] │ │ │ │ adrp x0, 66000 │ │ │ │ add x0, x0, #0x2e8 │ │ │ │ ldr x0, [x0] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 25ecc <__isoc23_strtol@plt+0x2053c> // b.any │ │ │ │ + b.ne 25ec0 <__isoc23_strtol@plt+0x20530> // b.any │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 25f28 <__isoc23_strtol@plt+0x20598> │ │ │ │ + b 25f1c <__isoc23_strtol@plt+0x2058c> │ │ │ │ adrp x0, 66000 │ │ │ │ add x0, x0, #0x2f0 │ │ │ │ ldr x0, [x0] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 25f24 <__isoc23_strtol@plt+0x20594> // b.any │ │ │ │ - adrp x2, 5f000 │ │ │ │ + b.ne 25f18 <__isoc23_strtol@plt+0x20588> // b.any │ │ │ │ + adrp x2, 5f000 │ │ │ │ ldr x2, [x2, #3936] │ │ │ │ - adrp x1, 5f000 │ │ │ │ + adrp x1, 5f000 │ │ │ │ ldr x1, [x1, #3904] │ │ │ │ mov w0, #0x7f // #127 │ │ │ │ - bl 283ec │ │ │ │ + bl 283e0 │ │ │ │ mov x1, x0 │ │ │ │ adrp x0, 66000 │ │ │ │ add x0, x0, #0x2f0 │ │ │ │ str x1, [x0] │ │ │ │ adrp x0, 66000 │ │ │ │ add x0, x0, #0x2f0 │ │ │ │ ldr x0, [x0] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 25f24 <__isoc23_strtol@plt+0x20594> // b.any │ │ │ │ + b.ne 25f18 <__isoc23_strtol@plt+0x20588> // b.any │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 25f28 <__isoc23_strtol@plt+0x20598> │ │ │ │ + b 25f1c <__isoc23_strtol@plt+0x2058c> │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ ldp x29, x30, [sp], #16 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x130 │ │ │ │ stp x29, x30, [sp, #288] │ │ │ │ add x29, sp, #0x120 │ │ │ │ str x0, [sp, #8] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #280] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x18 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ - bl 25fd0 <__isoc23_strtol@plt+0x20640> │ │ │ │ + bl 25fc4 <__isoc23_strtol@plt+0x20634> │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 25f94 <__isoc23_strtol@plt+0x20604> // b.none │ │ │ │ + b.eq 25f88 <__isoc23_strtol@plt+0x205f8> // b.none │ │ │ │ add x0, sp, #0x18 │ │ │ │ ldr x1, [sp] │ │ │ │ - bl 260a4 <__isoc23_strtol@plt+0x20714> │ │ │ │ + bl 26098 <__isoc23_strtol@plt+0x20708> │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 25f94 <__isoc23_strtol@plt+0x20604> // b.none │ │ │ │ + b.eq 25f88 <__isoc23_strtol@plt+0x205f8> // b.none │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ - b 25f98 <__isoc23_strtol@plt+0x20608> │ │ │ │ + b 25f8c <__isoc23_strtol@plt+0x205fc> │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #280] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 25fbc <__isoc23_strtol@plt+0x2062c> // b.none │ │ │ │ + b.eq 25fb0 <__isoc23_strtol@plt+0x20620> // b.none │ │ │ │ bl 5090 │ │ │ │ mov w0, w1 │ │ │ │ ldp x29, x30, [sp, #288] │ │ │ │ add sp, sp, #0x130 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-64]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ - bl 25e68 <__isoc23_strtol@plt+0x204d8> │ │ │ │ + bl 25e5c <__isoc23_strtol@plt+0x204cc> │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 25ff8 <__isoc23_strtol@plt+0x20668> // b.any │ │ │ │ + b.ne 25fec <__isoc23_strtol@plt+0x2065c> // b.any │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 26098 <__isoc23_strtol@plt+0x20708> │ │ │ │ + b 2608c <__isoc23_strtol@plt+0x206fc> │ │ │ │ adrp x0, 66000 │ │ │ │ add x0, x0, #0x2e8 │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x1, [sp, #24] │ │ │ │ - bl 28620 │ │ │ │ + bl 28614 │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 26030 <__isoc23_strtol@plt+0x206a0> // b.none │ │ │ │ + b.eq 26024 <__isoc23_strtol@plt+0x20694> // b.none │ │ │ │ ldr x1, [sp, #48] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ bl 5408 │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ - b 26098 <__isoc23_strtol@plt+0x20708> │ │ │ │ + b 2608c <__isoc23_strtol@plt+0x206fc> │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 36bbc │ │ │ │ + bl 37bb4 │ │ │ │ str w0, [sp, #44] │ │ │ │ ldr w0, [sp, #44] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 26054 <__isoc23_strtol@plt+0x206c4> // b.any │ │ │ │ + b.ne 26048 <__isoc23_strtol@plt+0x206b8> // b.any │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 26098 <__isoc23_strtol@plt+0x20708> │ │ │ │ + b 2608c <__isoc23_strtol@plt+0x206fc> │ │ │ │ ldr x0, [sp, #16] │ │ │ │ bl 52d0 │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 26074 <__isoc23_strtol@plt+0x206e4> // b.any │ │ │ │ + b.ne 26068 <__isoc23_strtol@plt+0x206d8> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ - b 26098 <__isoc23_strtol@plt+0x20708> │ │ │ │ + b 2608c <__isoc23_strtol@plt+0x206fc> │ │ │ │ adrp x0, 66000 │ │ │ │ add x0, x0, #0x2e8 │ │ │ │ ldr x0, [x0] │ │ │ │ mov w3, #0x12c // #300 │ │ │ │ ldr x2, [sp, #56] │ │ │ │ ldr x1, [sp, #24] │ │ │ │ - bl 284c8 │ │ │ │ + bl 284bc │ │ │ │ str w0, [sp, #44] │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ ldp x29, x30, [sp], #64 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-64]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ - bl 25e68 <__isoc23_strtol@plt+0x204d8> │ │ │ │ + bl 25e5c <__isoc23_strtol@plt+0x204cc> │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 260cc <__isoc23_strtol@plt+0x2073c> // b.any │ │ │ │ + b.ne 260c0 <__isoc23_strtol@plt+0x20730> // b.any │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 2616c <__isoc23_strtol@plt+0x207dc> │ │ │ │ + b 26160 <__isoc23_strtol@plt+0x207d0> │ │ │ │ adrp x0, 66000 │ │ │ │ add x0, x0, #0x2f0 │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x1, [sp, #24] │ │ │ │ - bl 28620 │ │ │ │ + bl 28614 │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 26104 <__isoc23_strtol@plt+0x20774> // b.none │ │ │ │ + b.eq 260f8 <__isoc23_strtol@plt+0x20768> // b.none │ │ │ │ ldr x1, [sp, #48] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ bl 5408 │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ - b 2616c <__isoc23_strtol@plt+0x207dc> │ │ │ │ + b 26160 <__isoc23_strtol@plt+0x207d0> │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 36a90 │ │ │ │ + bl 37a88 │ │ │ │ str w0, [sp, #44] │ │ │ │ ldr w0, [sp, #44] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 26128 <__isoc23_strtol@plt+0x20798> // b.any │ │ │ │ + b.ne 2611c <__isoc23_strtol@plt+0x2078c> // b.any │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 2616c <__isoc23_strtol@plt+0x207dc> │ │ │ │ + b 26160 <__isoc23_strtol@plt+0x207d0> │ │ │ │ ldr x0, [sp, #16] │ │ │ │ bl 52d0 │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 26148 <__isoc23_strtol@plt+0x207b8> // b.any │ │ │ │ + b.ne 2613c <__isoc23_strtol@plt+0x207ac> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ - b 2616c <__isoc23_strtol@plt+0x207dc> │ │ │ │ + b 26160 <__isoc23_strtol@plt+0x207d0> │ │ │ │ adrp x0, 66000 │ │ │ │ add x0, x0, #0x2f0 │ │ │ │ ldr x0, [x0] │ │ │ │ mov w3, #0x12c // #300 │ │ │ │ ldr x2, [sp, #56] │ │ │ │ ldr x1, [sp, #24] │ │ │ │ - bl 284c8 │ │ │ │ + bl 284bc │ │ │ │ str w0, [sp, #44] │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ ldp x29, x30, [sp], #64 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x130 │ │ │ │ stp x29, x30, [sp, #288] │ │ │ │ add x29, sp, #0x120 │ │ │ │ str x0, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #280] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x650 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x0, x0, #0x658 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x638 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x0, x0, #0x640 │ │ │ │ bl 5ae0 <__isoc23_strtol@plt+0x150> │ │ │ │ str x0, [sp, #16] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 2622c <__isoc23_strtol@plt+0x2089c> // b.any │ │ │ │ + b.ne 26220 <__isoc23_strtol@plt+0x20890> // b.any │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 26250 <__isoc23_strtol@plt+0x208c0> │ │ │ │ + b 26244 <__isoc23_strtol@plt+0x208b4> │ │ │ │ add x3, sp, #0x18 │ │ │ │ ldr x2, [sp, #8] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x670 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x658 │ │ │ │ mov x0, x3 │ │ │ │ bl 5138 │ │ │ │ cmp w0, #0x1 │ │ │ │ - b.ne 261fc <__isoc23_strtol@plt+0x2086c> // b.any │ │ │ │ + b.ne 261f0 <__isoc23_strtol@plt+0x20860> // b.any │ │ │ │ ldr x0, [sp, #16] │ │ │ │ bl 51e0 │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ - b 26250 <__isoc23_strtol@plt+0x208c0> │ │ │ │ + b 26244 <__isoc23_strtol@plt+0x208b4> │ │ │ │ add x3, sp, #0x18 │ │ │ │ ldr x2, [sp, #8] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x680 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x668 │ │ │ │ mov x0, x3 │ │ │ │ bl 5138 │ │ │ │ cmp w0, #0x1 │ │ │ │ - b.ne 2622c <__isoc23_strtol@plt+0x2089c> // b.any │ │ │ │ + b.ne 26220 <__isoc23_strtol@plt+0x20890> // b.any │ │ │ │ ldr x0, [sp, #16] │ │ │ │ bl 51e0 │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ - b 26250 <__isoc23_strtol@plt+0x208c0> │ │ │ │ + b 26244 <__isoc23_strtol@plt+0x208b4> │ │ │ │ add x0, sp, #0x18 │ │ │ │ ldr x2, [sp, #16] │ │ │ │ mov w1, #0x100 // #256 │ │ │ │ bl 5b40 <__isoc23_strtol@plt+0x1b0> │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 261cc <__isoc23_strtol@plt+0x2083c> // b.any │ │ │ │ + b.ne 261c0 <__isoc23_strtol@plt+0x20830> // b.any │ │ │ │ ldr x0, [sp, #16] │ │ │ │ bl 51e0 │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #280] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 26274 <__isoc23_strtol@plt+0x208e4> // b.none │ │ │ │ + b.eq 26268 <__isoc23_strtol@plt+0x208d8> // b.none │ │ │ │ bl 5090 │ │ │ │ mov w0, w1 │ │ │ │ ldp x29, x30, [sp, #288] │ │ │ │ add sp, sp, #0x130 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x3a0 │ │ │ │ str x0, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #920] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x10 │ │ │ │ bl 5048 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ge 262c8 <__isoc23_strtol@plt+0x20938> // b.tcont │ │ │ │ + b.ge 262bc <__isoc23_strtol@plt+0x2092c> // b.tcont │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 264c0 <__isoc23_strtol@plt+0x20b30> │ │ │ │ + b 264b4 <__isoc23_strtol@plt+0x20b24> │ │ │ │ add x0, sp, #0x10 │ │ │ │ add x2, x0, #0x41 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x690 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x678 │ │ │ │ mov x0, x2 │ │ │ │ - bl 33d00 │ │ │ │ + bl 34cf8 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 26304 <__isoc23_strtol@plt+0x20974> // b.none │ │ │ │ + b.eq 262f8 <__isoc23_strtol@plt+0x20968> // b.none │ │ │ │ add x0, sp, #0x10 │ │ │ │ add x0, x0, #0x41 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ bl 5408 │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ - b 264c0 <__isoc23_strtol@plt+0x20b30> │ │ │ │ + b 264b4 <__isoc23_strtol@plt+0x20b24> │ │ │ │ add x1, sp, #0x198 │ │ │ │ add x0, sp, #0x10 │ │ │ │ add x0, x0, #0x41 │ │ │ │ - bl 25fd0 <__isoc23_strtol@plt+0x20640> │ │ │ │ + bl 25fc4 <__isoc23_strtol@plt+0x20634> │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 26338 <__isoc23_strtol@plt+0x209a8> // b.any │ │ │ │ + b.ne 2632c <__isoc23_strtol@plt+0x2099c> // b.any │ │ │ │ add x0, sp, #0x10 │ │ │ │ add x0, x0, #0x41 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ bl 5408 │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ - b 264c0 <__isoc23_strtol@plt+0x20b30> │ │ │ │ + b 264b4 <__isoc23_strtol@plt+0x20b24> │ │ │ │ add x0, sp, #0x198 │ │ │ │ ldr x1, [sp, #8] │ │ │ │ - bl 260a4 <__isoc23_strtol@plt+0x20714> │ │ │ │ + bl 26098 <__isoc23_strtol@plt+0x20708> │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 26368 <__isoc23_strtol@plt+0x209d8> // b.any │ │ │ │ + b.ne 2635c <__isoc23_strtol@plt+0x209cc> // b.any │ │ │ │ add x0, sp, #0x10 │ │ │ │ add x0, x0, #0x41 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ bl 5408 │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ - b 264c0 <__isoc23_strtol@plt+0x20b30> │ │ │ │ + b 264b4 <__isoc23_strtol@plt+0x20b24> │ │ │ │ add x1, sp, #0x198 │ │ │ │ add x0, sp, #0x10 │ │ │ │ add x0, x0, #0x41 │ │ │ │ ldr x4, [sp, #8] │ │ │ │ mov x3, x1 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x6a0 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x688 │ │ │ │ mov x0, #0x400 // #1024 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x2, #0x9 // #9 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x6e0 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x6c8 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ bl 5678 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 263c8 <__isoc23_strtol@plt+0x20a38> // b.none │ │ │ │ + b.eq 263bc <__isoc23_strtol@plt+0x20a2c> // b.none │ │ │ │ add x2, sp, #0x198 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x6f0 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x6d8 │ │ │ │ mov x0, x2 │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 264bc <__isoc23_strtol@plt+0x20b2c> // b.any │ │ │ │ + b.ne 264b0 <__isoc23_strtol@plt+0x20b20> // b.any │ │ │ │ add x0, sp, #0x198 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #8] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x700 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x6e8 │ │ │ │ mov x0, #0x400 // #1024 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ add x0, sp, #0x298 │ │ │ │ - bl 26178 <__isoc23_strtol@plt+0x207e8> │ │ │ │ + bl 2616c <__isoc23_strtol@plt+0x207dc> │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 2648c <__isoc23_strtol@plt+0x20afc> // b.none │ │ │ │ + b.eq 26480 <__isoc23_strtol@plt+0x20af0> // b.none │ │ │ │ add x1, sp, #0x298 │ │ │ │ add x0, sp, #0x10 │ │ │ │ add x0, x0, #0x41 │ │ │ │ mov x3, x1 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x730 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x718 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ bl 54b0 │ │ │ │ add x0, sp, #0x298 │ │ │ │ ldr x3, [sp, #8] │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x738 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x720 │ │ │ │ mov x0, #0x400 // #1024 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ add x0, sp, #0x198 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ - bl 25fd0 <__isoc23_strtol@plt+0x20640> │ │ │ │ + bl 25fc4 <__isoc23_strtol@plt+0x20634> │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 264bc <__isoc23_strtol@plt+0x20b2c> // b.any │ │ │ │ + b.ne 264b0 <__isoc23_strtol@plt+0x20b20> // b.any │ │ │ │ add x0, sp, #0x10 │ │ │ │ add x0, x0, #0x41 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #8] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x770 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x758 │ │ │ │ mov x0, #0x400 // #1024 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ add x0, sp, #0x10 │ │ │ │ add x0, x0, #0x41 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x7a8 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x790 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ bl 54b0 │ │ │ │ - b 264bc <__isoc23_strtol@plt+0x20b2c> │ │ │ │ + b 264b0 <__isoc23_strtol@plt+0x20b20> │ │ │ │ add x0, sp, #0x10 │ │ │ │ add x0, x0, #0x41 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ bl 5408 │ │ │ │ add x0, sp, #0x10 │ │ │ │ add x0, x0, #0x41 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x7b0 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x798 │ │ │ │ mov x0, #0x400 // #1024 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #920] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 264e4 <__isoc23_strtol@plt+0x20b54> // b.none │ │ │ │ + b.eq 264d8 <__isoc23_strtol@plt+0x20b48> // b.none │ │ │ │ bl 5090 │ │ │ │ mov w0, w1 │ │ │ │ add sp, sp, #0x3a0 │ │ │ │ ldp x29, x30, [sp], #16 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x1c0 │ │ │ │ stp x29, x30, [sp, #432] │ │ │ │ add x29, sp, #0x1b0 │ │ │ │ str x0, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #424] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ adrp x0, 66000 │ │ │ │ add x0, x0, #0x3f8 │ │ │ │ ldr w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 2654c <__isoc23_strtol@plt+0x20bbc> // b.none │ │ │ │ + b.eq 26540 <__isoc23_strtol@plt+0x20bb0> // b.none │ │ │ │ adrp x0, 66000 │ │ │ │ add x1, x0, #0x2f8 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ bl 5408 │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ - b 265c8 <__isoc23_strtol@plt+0x20c38> │ │ │ │ + b 265bc <__isoc23_strtol@plt+0x20c2c> │ │ │ │ add x0, sp, #0x20 │ │ │ │ bl 5048 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ge 26564 <__isoc23_strtol@plt+0x20bd4> // b.tcont │ │ │ │ + b.ge 26558 <__isoc23_strtol@plt+0x20bc8> // b.tcont │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 265c8 <__isoc23_strtol@plt+0x20c38> │ │ │ │ + b 265bc <__isoc23_strtol@plt+0x20c2c> │ │ │ │ add x0, sp, #0x20 │ │ │ │ add x0, x0, #0x41 │ │ │ │ mov x1, x0 │ │ │ │ adrp x0, 66000 │ │ │ │ add x0, x0, #0x2f8 │ │ │ │ bl 5408 │ │ │ │ mov w1, #0x2e // #46 │ │ │ │ adrp x0, 66000 │ │ │ │ add x0, x0, #0x2f8 │ │ │ │ bl 52b8 │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 265a4 <__isoc23_strtol@plt+0x20c14> // b.none │ │ │ │ + b.eq 26598 <__isoc23_strtol@plt+0x20c08> // b.none │ │ │ │ ldr x0, [sp, #24] │ │ │ │ strb wzr, [x0] │ │ │ │ adrp x0, 66000 │ │ │ │ add x1, x0, #0x2f8 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ bl 5408 │ │ │ │ adrp x0, 66000 │ │ │ │ add x0, x0, #0x3f8 │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ str w1, [x0] │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #424] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 265ec <__isoc23_strtol@plt+0x20c5c> // b.none │ │ │ │ + b.eq 265e0 <__isoc23_strtol@plt+0x20c50> // b.none │ │ │ │ bl 5090 │ │ │ │ mov w0, w1 │ │ │ │ ldp x29, x30, [sp, #432] │ │ │ │ add sp, sp, #0x1c0 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-64]! │ │ │ │ mov x29, sp │ │ │ │ str w0, [sp, #44] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ str xzr, [sp, #48] │ │ │ │ - b 266a0 <__isoc23_strtol@plt+0x20d10> │ │ │ │ + b 26694 <__isoc23_strtol@plt+0x20d04> │ │ │ │ ldr x2, [sp, #24] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr w0, [sp, #44] │ │ │ │ bl 53d8 │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ge 26664 <__isoc23_strtol@plt+0x20cd4> // b.tcont │ │ │ │ + b.ge 26658 <__isoc23_strtol@plt+0x20cc8> // b.tcont │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ cmp w0, #0x4 │ │ │ │ - b.eq 266a0 <__isoc23_strtol@plt+0x20d10> // b.none │ │ │ │ + b.eq 26694 <__isoc23_strtol@plt+0x20d04> // b.none │ │ │ │ ldr x0, [sp, #48] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 266ac <__isoc23_strtol@plt+0x20d1c> // b.any │ │ │ │ + b.ne 266a0 <__isoc23_strtol@plt+0x20d10> // b.any │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ - b 266b0 <__isoc23_strtol@plt+0x20d20> │ │ │ │ + b 266a4 <__isoc23_strtol@plt+0x20d14> │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 266ac <__isoc23_strtol@plt+0x20d1c> // b.none │ │ │ │ + b.eq 266a0 <__isoc23_strtol@plt+0x20d10> // b.none │ │ │ │ ldr x1, [sp, #48] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ add x0, x1, x0 │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x1, [sp, #24] │ │ │ │ sub x0, x1, x0 │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ add x0, x1, x0 │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 26620 <__isoc23_strtol@plt+0x20c90> // b.any │ │ │ │ + b.ne 26614 <__isoc23_strtol@plt+0x20c84> // b.any │ │ │ │ ldr x0, [sp, #48] │ │ │ │ ldp x29, x30, [sp], #64 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-64]! │ │ │ │ mov x29, sp │ │ │ │ str w0, [sp, #44] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ str xzr, [sp, #48] │ │ │ │ - b 2675c <__isoc23_strtol@plt+0x20dcc> │ │ │ │ + b 26750 <__isoc23_strtol@plt+0x20dc0> │ │ │ │ ldr x2, [sp, #24] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr w0, [sp, #44] │ │ │ │ bl 5b88 <__isoc23_strtol@plt+0x1f8> │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ge 26720 <__isoc23_strtol@plt+0x20d90> // b.tcont │ │ │ │ + b.ge 26714 <__isoc23_strtol@plt+0x20d84> // b.tcont │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ cmp w0, #0x4 │ │ │ │ - b.eq 2675c <__isoc23_strtol@plt+0x20dcc> // b.none │ │ │ │ + b.eq 26750 <__isoc23_strtol@plt+0x20dc0> // b.none │ │ │ │ ldr x0, [sp, #48] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 26768 <__isoc23_strtol@plt+0x20dd8> // b.any │ │ │ │ + b.ne 2675c <__isoc23_strtol@plt+0x20dcc> // b.any │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ - b 2676c <__isoc23_strtol@plt+0x20ddc> │ │ │ │ + b 26760 <__isoc23_strtol@plt+0x20dd0> │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 26768 <__isoc23_strtol@plt+0x20dd8> // b.none │ │ │ │ + b.eq 2675c <__isoc23_strtol@plt+0x20dcc> // b.none │ │ │ │ ldr x1, [sp, #48] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ add x0, x1, x0 │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x1, [sp, #24] │ │ │ │ sub x0, x1, x0 │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ add x0, x1, x0 │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 266dc <__isoc23_strtol@plt+0x20d4c> // b.any │ │ │ │ + b.ne 266d0 <__isoc23_strtol@plt+0x20d40> // b.any │ │ │ │ ldr x0, [sp, #48] │ │ │ │ ldp x29, x30, [sp], #64 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-64]! │ │ │ │ mov x29, sp │ │ │ │ str w0, [sp, #44] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ str x3, [sp, #16] │ │ │ │ str xzr, [sp, #48] │ │ │ │ - b 26830 <__isoc23_strtol@plt+0x20ea0> │ │ │ │ + b 26824 <__isoc23_strtol@plt+0x20e94> │ │ │ │ ldr x3, [sp, #16] │ │ │ │ ldr x2, [sp, #24] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr w0, [sp, #44] │ │ │ │ bl 50f0 │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ge 267e4 <__isoc23_strtol@plt+0x20e54> // b.tcont │ │ │ │ + b.ge 267d8 <__isoc23_strtol@plt+0x20e48> // b.tcont │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ cmp w0, #0x4 │ │ │ │ - b.eq 26830 <__isoc23_strtol@plt+0x20ea0> // b.none │ │ │ │ + b.eq 26824 <__isoc23_strtol@plt+0x20e94> // b.none │ │ │ │ ldr x0, [sp, #48] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 2683c <__isoc23_strtol@plt+0x20eac> // b.any │ │ │ │ + b.ne 26830 <__isoc23_strtol@plt+0x20ea0> // b.any │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ - b 26840 <__isoc23_strtol@plt+0x20eb0> │ │ │ │ + b 26834 <__isoc23_strtol@plt+0x20ea4> │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 2683c <__isoc23_strtol@plt+0x20eac> // b.none │ │ │ │ + b.eq 26830 <__isoc23_strtol@plt+0x20ea0> // b.none │ │ │ │ ldr x1, [sp, #48] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ add x0, x1, x0 │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x1, [sp, #24] │ │ │ │ sub x0, x1, x0 │ │ │ │ @@ -33326,49 +33323,49 @@ │ │ │ │ str x0, [sp, #16] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ add x0, x1, x0 │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 2679c <__isoc23_strtol@plt+0x20e0c> // b.any │ │ │ │ + b.ne 26790 <__isoc23_strtol@plt+0x20e00> // b.any │ │ │ │ ldr x0, [sp, #48] │ │ │ │ ldp x29, x30, [sp], #64 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-64]! │ │ │ │ mov x29, sp │ │ │ │ str w0, [sp, #44] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ str x3, [sp, #16] │ │ │ │ str xzr, [sp, #48] │ │ │ │ - b 26904 <__isoc23_strtol@plt+0x20f74> │ │ │ │ + b 268f8 <__isoc23_strtol@plt+0x20f68> │ │ │ │ ldr x3, [sp, #16] │ │ │ │ ldr x2, [sp, #24] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr w0, [sp, #44] │ │ │ │ bl 59c0 <__isoc23_strtol@plt+0x30> │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ge 268b8 <__isoc23_strtol@plt+0x20f28> // b.tcont │ │ │ │ + b.ge 268ac <__isoc23_strtol@plt+0x20f1c> // b.tcont │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ cmp w0, #0x4 │ │ │ │ - b.eq 26904 <__isoc23_strtol@plt+0x20f74> // b.none │ │ │ │ + b.eq 268f8 <__isoc23_strtol@plt+0x20f68> // b.none │ │ │ │ ldr x0, [sp, #48] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 26910 <__isoc23_strtol@plt+0x20f80> // b.any │ │ │ │ + b.ne 26904 <__isoc23_strtol@plt+0x20f74> // b.any │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ - b 26914 <__isoc23_strtol@plt+0x20f84> │ │ │ │ + b 26908 <__isoc23_strtol@plt+0x20f78> │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 26910 <__isoc23_strtol@plt+0x20f80> // b.none │ │ │ │ + b.eq 26904 <__isoc23_strtol@plt+0x20f74> // b.none │ │ │ │ ldr x1, [sp, #48] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ add x0, x1, x0 │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x1, [sp, #24] │ │ │ │ sub x0, x1, x0 │ │ │ │ @@ -33379,49 +33376,49 @@ │ │ │ │ str x0, [sp, #16] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ add x0, x1, x0 │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 26870 <__isoc23_strtol@plt+0x20ee0> // b.any │ │ │ │ + b.ne 26864 <__isoc23_strtol@plt+0x20ed4> // b.any │ │ │ │ ldr x0, [sp, #48] │ │ │ │ ldp x29, x30, [sp], #64 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-64]! │ │ │ │ mov x29, sp │ │ │ │ str w0, [sp, #44] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ str x3, [sp, #16] │ │ │ │ str xzr, [sp, #48] │ │ │ │ - b 269d8 <__isoc23_strtol@plt+0x21048> │ │ │ │ + b 269cc <__isoc23_strtol@plt+0x2103c> │ │ │ │ ldr x3, [sp, #16] │ │ │ │ ldr x2, [sp, #24] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr w0, [sp, #44] │ │ │ │ bl 5348 │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ge 2698c <__isoc23_strtol@plt+0x20ffc> // b.tcont │ │ │ │ + b.ge 26980 <__isoc23_strtol@plt+0x20ff0> // b.tcont │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ cmp w0, #0x4 │ │ │ │ - b.eq 269d8 <__isoc23_strtol@plt+0x21048> // b.none │ │ │ │ + b.eq 269cc <__isoc23_strtol@plt+0x2103c> // b.none │ │ │ │ ldr x0, [sp, #48] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 269e4 <__isoc23_strtol@plt+0x21054> // b.any │ │ │ │ + b.ne 269d8 <__isoc23_strtol@plt+0x21048> // b.any │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ - b 269e8 <__isoc23_strtol@plt+0x21058> │ │ │ │ + b 269dc <__isoc23_strtol@plt+0x2104c> │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 269e4 <__isoc23_strtol@plt+0x21054> // b.none │ │ │ │ + b.eq 269d8 <__isoc23_strtol@plt+0x21048> // b.none │ │ │ │ ldr x1, [sp, #48] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ add x0, x1, x0 │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x1, [sp, #24] │ │ │ │ sub x0, x1, x0 │ │ │ │ @@ -33432,49 +33429,49 @@ │ │ │ │ str x0, [sp, #16] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ add x0, x1, x0 │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 26944 <__isoc23_strtol@plt+0x20fb4> // b.any │ │ │ │ + b.ne 26938 <__isoc23_strtol@plt+0x20fa8> // b.any │ │ │ │ ldr x0, [sp, #48] │ │ │ │ ldp x29, x30, [sp], #64 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-64]! │ │ │ │ mov x29, sp │ │ │ │ str w0, [sp, #44] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ str x3, [sp, #16] │ │ │ │ str xzr, [sp, #48] │ │ │ │ - b 26aac <__isoc23_strtol@plt+0x2111c> │ │ │ │ + b 26aa0 <__isoc23_strtol@plt+0x21110> │ │ │ │ ldr x3, [sp, #16] │ │ │ │ ldr x2, [sp, #24] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr w0, [sp, #44] │ │ │ │ bl 57e0 │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ge 26a60 <__isoc23_strtol@plt+0x210d0> // b.tcont │ │ │ │ + b.ge 26a54 <__isoc23_strtol@plt+0x210c4> // b.tcont │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ cmp w0, #0x4 │ │ │ │ - b.eq 26aac <__isoc23_strtol@plt+0x2111c> // b.none │ │ │ │ + b.eq 26aa0 <__isoc23_strtol@plt+0x21110> // b.none │ │ │ │ ldr x0, [sp, #48] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 26ab8 <__isoc23_strtol@plt+0x21128> // b.any │ │ │ │ + b.ne 26aac <__isoc23_strtol@plt+0x2111c> // b.any │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ - b 26abc <__isoc23_strtol@plt+0x2112c> │ │ │ │ + b 26ab0 <__isoc23_strtol@plt+0x21120> │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 26ab8 <__isoc23_strtol@plt+0x21128> // b.none │ │ │ │ + b.eq 26aac <__isoc23_strtol@plt+0x2111c> // b.none │ │ │ │ ldr x1, [sp, #48] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ add x0, x1, x0 │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x1, [sp, #24] │ │ │ │ sub x0, x1, x0 │ │ │ │ @@ -33485,113 +33482,113 @@ │ │ │ │ str x0, [sp, #16] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ add x0, x1, x0 │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 26a18 <__isoc23_strtol@plt+0x21088> // b.any │ │ │ │ + b.ne 26a0c <__isoc23_strtol@plt+0x2107c> // b.any │ │ │ │ ldr x0, [sp, #48] │ │ │ │ ldp x29, x30, [sp], #64 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-64]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ str xzr, [sp, #48] │ │ │ │ - b 26b70 <__isoc23_strtol@plt+0x211e0> │ │ │ │ + b 26b64 <__isoc23_strtol@plt+0x211d4> │ │ │ │ ldr x3, [sp, #40] │ │ │ │ ldr x2, [sp, #24] │ │ │ │ mov x1, #0x1 // #1 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ bl 4ee0 │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 5de0 <__isoc23_strtol@plt+0x450> │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 26b34 <__isoc23_strtol@plt+0x211a4> // b.none │ │ │ │ + b.eq 26b28 <__isoc23_strtol@plt+0x21198> // b.none │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 5de0 <__isoc23_strtol@plt+0x450> │ │ │ │ cmp w0, #0x4 │ │ │ │ - b.eq 26b70 <__isoc23_strtol@plt+0x211e0> // b.none │ │ │ │ + b.eq 26b64 <__isoc23_strtol@plt+0x211d4> // b.none │ │ │ │ ldr x0, [sp, #48] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 26b7c <__isoc23_strtol@plt+0x211ec> // b.any │ │ │ │ + b.ne 26b70 <__isoc23_strtol@plt+0x211e0> // b.any │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ - b 26b80 <__isoc23_strtol@plt+0x211f0> │ │ │ │ + b 26b74 <__isoc23_strtol@plt+0x211e4> │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 26b7c <__isoc23_strtol@plt+0x211ec> // b.none │ │ │ │ + b.eq 26b70 <__isoc23_strtol@plt+0x211e0> // b.none │ │ │ │ ldr x1, [sp, #48] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ add x0, x1, x0 │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x1, [sp, #24] │ │ │ │ sub x0, x1, x0 │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ add x0, x1, x0 │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 26ae8 <__isoc23_strtol@plt+0x21158> // b.any │ │ │ │ + b.ne 26adc <__isoc23_strtol@plt+0x2114c> // b.any │ │ │ │ ldr x0, [sp, #48] │ │ │ │ ldp x29, x30, [sp], #64 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-64]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ str xzr, [sp, #48] │ │ │ │ - b 26c34 <__isoc23_strtol@plt+0x212a4> │ │ │ │ + b 26c28 <__isoc23_strtol@plt+0x21298> │ │ │ │ ldr x3, [sp, #40] │ │ │ │ ldr x2, [sp, #24] │ │ │ │ mov x1, #0x1 // #1 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ bl 5d68 <__isoc23_strtol@plt+0x3d8> │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 5de0 <__isoc23_strtol@plt+0x450> │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 26bf8 <__isoc23_strtol@plt+0x21268> // b.none │ │ │ │ + b.eq 26bec <__isoc23_strtol@plt+0x2125c> // b.none │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 5de0 <__isoc23_strtol@plt+0x450> │ │ │ │ cmp w0, #0x4 │ │ │ │ - b.eq 26c34 <__isoc23_strtol@plt+0x212a4> // b.none │ │ │ │ + b.eq 26c28 <__isoc23_strtol@plt+0x21298> // b.none │ │ │ │ ldr x0, [sp, #48] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 26c40 <__isoc23_strtol@plt+0x212b0> // b.any │ │ │ │ + b.ne 26c34 <__isoc23_strtol@plt+0x212a4> // b.any │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ - b 26c44 <__isoc23_strtol@plt+0x212b4> │ │ │ │ + b 26c38 <__isoc23_strtol@plt+0x212a8> │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 26c40 <__isoc23_strtol@plt+0x212b0> // b.none │ │ │ │ + b.eq 26c34 <__isoc23_strtol@plt+0x212a4> // b.none │ │ │ │ ldr x1, [sp, #48] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ add x0, x1, x0 │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x1, [sp, #24] │ │ │ │ sub x0, x1, x0 │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ add x0, x1, x0 │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 26bac <__isoc23_strtol@plt+0x2121c> // b.any │ │ │ │ + b.ne 26ba0 <__isoc23_strtol@plt+0x21210> // b.any │ │ │ │ ldr x0, [sp, #48] │ │ │ │ ldp x29, x30, [sp], #64 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ bti c │ │ │ │ str x19, [sp, #-64]! │ │ │ │ str x0, [sp, #24] │ │ │ │ @@ -33601,29 +33598,29 @@ │ │ │ │ str w0, [sp, #36] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ ldr w0, [x0, #52] │ │ │ │ str w0, [sp, #44] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #40] │ │ │ │ - b 26e2c <__isoc23_strtol@plt+0x2149c> │ │ │ │ + b 26e20 <__isoc23_strtol@plt+0x21490> │ │ │ │ ldr w1, [sp, #40] │ │ │ │ ldr w0, [sp, #44] │ │ │ │ sub w1, w1, w0 │ │ │ │ ldr w2, [sp, #44] │ │ │ │ ldr w0, [sp, #36] │ │ │ │ sub w0, w2, w0 │ │ │ │ cmp w1, w0 │ │ │ │ - b.le 26d7c <__isoc23_strtol@plt+0x213ec> │ │ │ │ + b.le 26d70 <__isoc23_strtol@plt+0x213e0> │ │ │ │ ldr w1, [sp, #44] │ │ │ │ ldr w0, [sp, #36] │ │ │ │ sub w0, w1, w0 │ │ │ │ str w0, [sp, #52] │ │ │ │ mov w19, #0x0 // #0 │ │ │ │ - b 26d5c <__isoc23_strtol@plt+0x213cc> │ │ │ │ + b 26d50 <__isoc23_strtol@plt+0x213c0> │ │ │ │ ldr w0, [sp, #36] │ │ │ │ add w0, w19, w0 │ │ │ │ sxtw x0, w0 │ │ │ │ lsl x0, x0, #3 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x0, [x0] │ │ │ │ @@ -33657,26 +33654,26 @@ │ │ │ │ ldr x1, [sp, #24] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x1, [sp, #56] │ │ │ │ str x1, [x0] │ │ │ │ add w19, w19, #0x1 │ │ │ │ ldr w0, [sp, #52] │ │ │ │ cmp w19, w0 │ │ │ │ - b.lt 26cc0 <__isoc23_strtol@plt+0x21330> // b.tstop │ │ │ │ + b.lt 26cb4 <__isoc23_strtol@plt+0x21324> // b.tstop │ │ │ │ ldr w1, [sp, #40] │ │ │ │ ldr w0, [sp, #52] │ │ │ │ sub w0, w1, w0 │ │ │ │ str w0, [sp, #40] │ │ │ │ - b 26e2c <__isoc23_strtol@plt+0x2149c> │ │ │ │ + b 26e20 <__isoc23_strtol@plt+0x21490> │ │ │ │ ldr w1, [sp, #40] │ │ │ │ ldr w0, [sp, #44] │ │ │ │ sub w0, w1, w0 │ │ │ │ str w0, [sp, #48] │ │ │ │ mov w19, #0x0 // #0 │ │ │ │ - b 26e10 <__isoc23_strtol@plt+0x21480> │ │ │ │ + b 26e04 <__isoc23_strtol@plt+0x21474> │ │ │ │ ldr w0, [sp, #36] │ │ │ │ add w0, w19, w0 │ │ │ │ sxtw x0, w0 │ │ │ │ lsl x0, x0, #3 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x0, [x0] │ │ │ │ @@ -33702,27 +33699,27 @@ │ │ │ │ ldr x1, [sp, #24] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x1, [sp, #56] │ │ │ │ str x1, [x0] │ │ │ │ add w19, w19, #0x1 │ │ │ │ ldr w0, [sp, #48] │ │ │ │ cmp w19, w0 │ │ │ │ - b.lt 26d94 <__isoc23_strtol@plt+0x21404> // b.tstop │ │ │ │ + b.lt 26d88 <__isoc23_strtol@plt+0x213f8> // b.tstop │ │ │ │ ldr w1, [sp, #36] │ │ │ │ ldr w0, [sp, #48] │ │ │ │ add w0, w1, w0 │ │ │ │ str w0, [sp, #36] │ │ │ │ ldr w1, [sp, #40] │ │ │ │ ldr w0, [sp, #44] │ │ │ │ cmp w1, w0 │ │ │ │ - b.le 26e4c <__isoc23_strtol@plt+0x214bc> │ │ │ │ + b.le 26e40 <__isoc23_strtol@plt+0x214b0> │ │ │ │ ldr w1, [sp, #44] │ │ │ │ ldr w0, [sp, #36] │ │ │ │ cmp w1, w0 │ │ │ │ - b.gt 26c88 <__isoc23_strtol@plt+0x212f8> │ │ │ │ + b.gt 26c7c <__isoc23_strtol@plt+0x212ec> │ │ │ │ ldr x0, [sp, #16] │ │ │ │ ldr w1, [x0, #48] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ ldr w2, [x0] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ ldr w0, [x0, #52] │ │ │ │ sub w0, w2, w0 │ │ │ │ @@ -33749,51 +33746,51 @@ │ │ │ │ str w1, [x0, #52] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ ldr w1, [x0, #52] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ str w1, [x0, #48] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ str xzr, [x0, #32] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x0, x0, #0x7e0 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x0, x0, #0x7c8 │ │ │ │ bl 5c30 <__isoc23_strtol@plt+0x2a0> │ │ │ │ cmp x0, #0x0 │ │ │ │ cset w0, ne // ne = any │ │ │ │ and w0, w0, #0xff │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #16] │ │ │ │ str w1, [x0, #44] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x2d │ │ │ │ - b.ne 26f24 <__isoc23_strtol@plt+0x21594> // b.any │ │ │ │ + b.ne 26f18 <__isoc23_strtol@plt+0x21588> // b.any │ │ │ │ ldr x0, [sp, #16] │ │ │ │ mov w1, #0x2 // #2 │ │ │ │ str w1, [x0, #40] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, #0x1 │ │ │ │ str x0, [sp, #24] │ │ │ │ - b 26f74 <__isoc23_strtol@plt+0x215e4> │ │ │ │ + b 26f68 <__isoc23_strtol@plt+0x215d8> │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x2b │ │ │ │ - b.ne 26f4c <__isoc23_strtol@plt+0x215bc> // b.any │ │ │ │ + b.ne 26f40 <__isoc23_strtol@plt+0x215b0> // b.any │ │ │ │ ldr x0, [sp, #16] │ │ │ │ str wzr, [x0, #40] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, #0x1 │ │ │ │ str x0, [sp, #24] │ │ │ │ - b 26f74 <__isoc23_strtol@plt+0x215e4> │ │ │ │ + b 26f68 <__isoc23_strtol@plt+0x215d8> │ │ │ │ ldr x0, [sp, #16] │ │ │ │ ldr w0, [x0, #44] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 26f68 <__isoc23_strtol@plt+0x215d8> // b.none │ │ │ │ + b.eq 26f5c <__isoc23_strtol@plt+0x215cc> // b.none │ │ │ │ ldr x0, [sp, #16] │ │ │ │ str wzr, [x0, #40] │ │ │ │ - b 26f74 <__isoc23_strtol@plt+0x215e4> │ │ │ │ + b 26f68 <__isoc23_strtol@plt+0x215d8> │ │ │ │ ldr x0, [sp, #16] │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ str w1, [x0, #40] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ @@ -33810,446 +33807,446 @@ │ │ │ │ str x6, [sp, #32] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0, #4] │ │ │ │ str w0, [sp, #84] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x3a │ │ │ │ - b.ne 26fd0 <__isoc23_strtol@plt+0x21640> // b.any │ │ │ │ + b.ne 26fc4 <__isoc23_strtol@plt+0x21634> // b.any │ │ │ │ str wzr, [sp, #84] │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.gt 26fe4 <__isoc23_strtol@plt+0x21654> │ │ │ │ + b.gt 26fd8 <__isoc23_strtol@plt+0x21648> │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ - b 28238 <__isoc23_strtol@plt+0x228a8> │ │ │ │ + b 2822c <__isoc23_strtol@plt+0x2289c> │ │ │ │ ldr x0, [sp, #32] │ │ │ │ str xzr, [x0, #16] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 2700c <__isoc23_strtol@plt+0x2167c> // b.none │ │ │ │ + b.eq 27000 <__isoc23_strtol@plt+0x21670> // b.none │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0, #24] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 2704c <__isoc23_strtol@plt+0x216bc> // b.any │ │ │ │ + b.ne 27040 <__isoc23_strtol@plt+0x216b0> // b.any │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 27028 <__isoc23_strtol@plt+0x21698> // b.any │ │ │ │ + b.ne 2701c <__isoc23_strtol@plt+0x2168c> // b.any │ │ │ │ ldr x0, [sp, #32] │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ str w1, [x0] │ │ │ │ ldr x3, [sp, #32] │ │ │ │ ldr x2, [sp, #56] │ │ │ │ ldr x1, [sp, #64] │ │ │ │ ldr w0, [sp, #76] │ │ │ │ - bl 26e90 <__isoc23_strtol@plt+0x21500> │ │ │ │ + bl 26e84 <__isoc23_strtol@plt+0x214f4> │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ str w1, [x0, #24] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 27070 <__isoc23_strtol@plt+0x216e0> // b.none │ │ │ │ + b.eq 27064 <__isoc23_strtol@plt+0x216d4> // b.none │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 27400 <__isoc23_strtol@plt+0x21a70> // b.any │ │ │ │ + b.ne 273f4 <__isoc23_strtol@plt+0x21a64> // b.any │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w1, [x0, #52] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ cmp w1, w0 │ │ │ │ - b.le 27098 <__isoc23_strtol@plt+0x21708> │ │ │ │ + b.le 2708c <__isoc23_strtol@plt+0x216fc> │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w1, [x0] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ str w1, [x0, #52] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w1, [x0, #48] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ cmp w1, w0 │ │ │ │ - b.le 270c0 <__isoc23_strtol@plt+0x21730> │ │ │ │ + b.le 270b4 <__isoc23_strtol@plt+0x21724> │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w1, [x0] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ str w1, [x0, #48] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0, #40] │ │ │ │ cmp w0, #0x1 │ │ │ │ - b.ne 271c8 <__isoc23_strtol@plt+0x21838> // b.any │ │ │ │ + b.ne 271bc <__isoc23_strtol@plt+0x2182c> // b.any │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w1, [x0, #48] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0, #52] │ │ │ │ cmp w1, w0 │ │ │ │ - b.eq 27110 <__isoc23_strtol@plt+0x21780> // b.none │ │ │ │ + b.eq 27104 <__isoc23_strtol@plt+0x21774> // b.none │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w1, [x0, #52] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ cmp w1, w0 │ │ │ │ - b.eq 27110 <__isoc23_strtol@plt+0x21780> // b.none │ │ │ │ + b.eq 27104 <__isoc23_strtol@plt+0x21774> // b.none │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr x0, [sp, #64] │ │ │ │ - bl 26c50 <__isoc23_strtol@plt+0x212c0> │ │ │ │ - b 27138 <__isoc23_strtol@plt+0x217a8> │ │ │ │ + bl 26c44 <__isoc23_strtol@plt+0x212b4> │ │ │ │ + b 2712c <__isoc23_strtol@plt+0x2179c> │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w1, [x0, #52] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ cmp w1, w0 │ │ │ │ - b.eq 27150 <__isoc23_strtol@plt+0x217c0> // b.none │ │ │ │ + b.eq 27144 <__isoc23_strtol@plt+0x217b4> // b.none │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w1, [x0] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ str w1, [x0, #48] │ │ │ │ - b 27150 <__isoc23_strtol@plt+0x217c0> │ │ │ │ + b 27144 <__isoc23_strtol@plt+0x217b4> │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ add w1, w0, #0x1 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ str w1, [x0] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ ldr w1, [sp, #76] │ │ │ │ cmp w1, w0 │ │ │ │ - b.le 271b8 <__isoc23_strtol@plt+0x21828> │ │ │ │ + b.le 271ac <__isoc23_strtol@plt+0x2181c> │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ sxtw x0, w0 │ │ │ │ lsl x0, x0, #3 │ │ │ │ ldr x1, [sp, #64] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x0, [x0] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x2d │ │ │ │ - b.ne 2713c <__isoc23_strtol@plt+0x217ac> // b.any │ │ │ │ + b.ne 27130 <__isoc23_strtol@plt+0x217a0> // b.any │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ sxtw x0, w0 │ │ │ │ lsl x0, x0, #3 │ │ │ │ ldr x1, [sp, #64] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x0, [x0] │ │ │ │ add x0, x0, #0x1 │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 2713c <__isoc23_strtol@plt+0x217ac> // b.none │ │ │ │ + b.eq 27130 <__isoc23_strtol@plt+0x217a0> // b.none │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w1, [x0] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ str w1, [x0, #52] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ ldr w1, [sp, #76] │ │ │ │ cmp w1, w0 │ │ │ │ - b.eq 272a4 <__isoc23_strtol@plt+0x21914> // b.none │ │ │ │ + b.eq 27298 <__isoc23_strtol@plt+0x21908> // b.none │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ sxtw x0, w0 │ │ │ │ lsl x0, x0, #3 │ │ │ │ ldr x1, [sp, #64] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [x0] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x7f0 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x7d8 │ │ │ │ mov x0, x2 │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 272a4 <__isoc23_strtol@plt+0x21914> // b.any │ │ │ │ + b.ne 27298 <__isoc23_strtol@plt+0x21908> // b.any │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ add w1, w0, #0x1 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ str w1, [x0] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w1, [x0, #48] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0, #52] │ │ │ │ cmp w1, w0 │ │ │ │ - b.eq 27264 <__isoc23_strtol@plt+0x218d4> // b.none │ │ │ │ + b.eq 27258 <__isoc23_strtol@plt+0x218c8> // b.none │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w1, [x0, #52] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ cmp w1, w0 │ │ │ │ - b.eq 27264 <__isoc23_strtol@plt+0x218d4> // b.none │ │ │ │ + b.eq 27258 <__isoc23_strtol@plt+0x218c8> // b.none │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr x0, [sp, #64] │ │ │ │ - bl 26c50 <__isoc23_strtol@plt+0x212c0> │ │ │ │ - b 2728c <__isoc23_strtol@plt+0x218fc> │ │ │ │ + bl 26c44 <__isoc23_strtol@plt+0x212b4> │ │ │ │ + b 27280 <__isoc23_strtol@plt+0x218f0> │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w1, [x0, #48] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0, #52] │ │ │ │ cmp w1, w0 │ │ │ │ - b.ne 2728c <__isoc23_strtol@plt+0x218fc> // b.any │ │ │ │ + b.ne 27280 <__isoc23_strtol@plt+0x218f0> // b.any │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w1, [x0] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ str w1, [x0, #48] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w1, [sp, #76] │ │ │ │ str w1, [x0, #52] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w1, [sp, #76] │ │ │ │ str w1, [x0] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ ldr w1, [sp, #76] │ │ │ │ cmp w1, w0 │ │ │ │ - b.ne 272e8 <__isoc23_strtol@plt+0x21958> // b.any │ │ │ │ + b.ne 272dc <__isoc23_strtol@plt+0x2194c> // b.any │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w1, [x0, #48] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0, #52] │ │ │ │ cmp w1, w0 │ │ │ │ - b.eq 272e0 <__isoc23_strtol@plt+0x21950> // b.none │ │ │ │ + b.eq 272d4 <__isoc23_strtol@plt+0x21944> // b.none │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w1, [x0, #48] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ str w1, [x0] │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ - b 28238 <__isoc23_strtol@plt+0x228a8> │ │ │ │ + b 2822c <__isoc23_strtol@plt+0x2289c> │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ sxtw x0, w0 │ │ │ │ lsl x0, x0, #3 │ │ │ │ ldr x1, [sp, #64] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x0, [x0] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x2d │ │ │ │ - b.ne 2733c <__isoc23_strtol@plt+0x219ac> // b.any │ │ │ │ + b.ne 27330 <__isoc23_strtol@plt+0x219a0> // b.any │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ sxtw x0, w0 │ │ │ │ lsl x0, x0, #3 │ │ │ │ ldr x1, [sp, #64] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x0, [x0] │ │ │ │ add x0, x0, #0x1 │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 2738c <__isoc23_strtol@plt+0x219fc> // b.any │ │ │ │ + b.ne 27380 <__isoc23_strtol@plt+0x219f0> // b.any │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0, #40] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 27354 <__isoc23_strtol@plt+0x219c4> // b.any │ │ │ │ + b.ne 27348 <__isoc23_strtol@plt+0x219b8> // b.any │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ - b 28238 <__isoc23_strtol@plt+0x228a8> │ │ │ │ + b 2822c <__isoc23_strtol@plt+0x2289c> │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ add w2, w0, #0x1 │ │ │ │ ldr x1, [sp, #32] │ │ │ │ str w2, [x1] │ │ │ │ sxtw x0, w0 │ │ │ │ lsl x0, x0, #3 │ │ │ │ ldr x1, [sp, #64] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ str x1, [x0, #16] │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ - b 28238 <__isoc23_strtol@plt+0x228a8> │ │ │ │ + b 2822c <__isoc23_strtol@plt+0x2289c> │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ sxtw x0, w0 │ │ │ │ lsl x0, x0, #3 │ │ │ │ ldr x1, [sp, #64] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 273e8 <__isoc23_strtol@plt+0x21a58> // b.none │ │ │ │ + b.eq 273dc <__isoc23_strtol@plt+0x21a4c> // b.none │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ sxtw x0, w0 │ │ │ │ lsl x0, x0, #3 │ │ │ │ ldr x2, [sp, #64] │ │ │ │ add x0, x2, x0 │ │ │ │ ldr x0, [x0] │ │ │ │ add x0, x0, #0x1 │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x2d │ │ │ │ - b.ne 273e8 <__isoc23_strtol@plt+0x21a58> // b.any │ │ │ │ + b.ne 273dc <__isoc23_strtol@plt+0x21a4c> // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ - b 273ec <__isoc23_strtol@plt+0x21a5c> │ │ │ │ + b 273e0 <__isoc23_strtol@plt+0x21a50> │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ sxtw x0, w0 │ │ │ │ add x0, x0, #0x1 │ │ │ │ add x1, x1, x0 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ str x1, [x0, #32] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 27af8 <__isoc23_strtol@plt+0x22168> // b.none │ │ │ │ + b.eq 27aec <__isoc23_strtol@plt+0x2215c> // b.none │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ sxtw x0, w0 │ │ │ │ lsl x0, x0, #3 │ │ │ │ ldr x1, [sp, #64] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x0, [x0] │ │ │ │ add x0, x0, #0x1 │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x2d │ │ │ │ - b.eq 274a8 <__isoc23_strtol@plt+0x21b18> // b.none │ │ │ │ + b.eq 2749c <__isoc23_strtol@plt+0x21b0c> // b.none │ │ │ │ ldr w0, [sp, #72] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 27af8 <__isoc23_strtol@plt+0x22168> // b.none │ │ │ │ + b.eq 27aec <__isoc23_strtol@plt+0x2215c> // b.none │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ sxtw x0, w0 │ │ │ │ lsl x0, x0, #3 │ │ │ │ ldr x1, [sp, #64] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x0, [x0] │ │ │ │ add x0, x0, #0x2 │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 274a8 <__isoc23_strtol@plt+0x21b18> // b.any │ │ │ │ + b.ne 2749c <__isoc23_strtol@plt+0x21b0c> // b.any │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ sxtw x0, w0 │ │ │ │ lsl x0, x0, #3 │ │ │ │ ldr x1, [sp, #64] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x0, [x0] │ │ │ │ add x0, x0, #0x1 │ │ │ │ ldrb w0, [x0] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ bl 52b8 │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 27af8 <__isoc23_strtol@plt+0x22168> // b.any │ │ │ │ + b.ne 27aec <__isoc23_strtol@plt+0x2215c> // b.any │ │ │ │ str xzr, [sp, #136] │ │ │ │ str wzr, [sp, #88] │ │ │ │ str wzr, [sp, #92] │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ str w0, [sp, #96] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ str x0, [sp, #120] │ │ │ │ - b 274d8 <__isoc23_strtol@plt+0x21b48> │ │ │ │ + b 274cc <__isoc23_strtol@plt+0x21b3c> │ │ │ │ ldr x0, [sp, #120] │ │ │ │ add x0, x0, #0x1 │ │ │ │ str x0, [sp, #120] │ │ │ │ ldr x0, [sp, #120] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 274f8 <__isoc23_strtol@plt+0x21b68> // b.none │ │ │ │ + b.eq 274ec <__isoc23_strtol@plt+0x21b5c> // b.none │ │ │ │ ldr x0, [sp, #120] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x3d │ │ │ │ - b.ne 274cc <__isoc23_strtol@plt+0x21b3c> // b.any │ │ │ │ + b.ne 274c0 <__isoc23_strtol@plt+0x21b30> // b.any │ │ │ │ ldr x0, [sp, #48] │ │ │ │ str x0, [sp, #128] │ │ │ │ str wzr, [sp, #100] │ │ │ │ - b 27618 <__isoc23_strtol@plt+0x21c88> │ │ │ │ + b 2760c <__isoc23_strtol@plt+0x21c7c> │ │ │ │ ldr x0, [sp, #128] │ │ │ │ ldr x3, [x0] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x4, [x0, #32] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ ldr x1, [sp, #120] │ │ │ │ sub x0, x1, x0 │ │ │ │ mov x2, x0 │ │ │ │ mov x1, x4 │ │ │ │ mov x0, x3 │ │ │ │ bl 5678 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 27600 <__isoc23_strtol@plt+0x21c70> // b.any │ │ │ │ + b.ne 275f4 <__isoc23_strtol@plt+0x21c64> // b.any │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ ldr x1, [sp, #120] │ │ │ │ sub x0, x1, x0 │ │ │ │ mov w19, w0 │ │ │ │ ldr x0, [sp, #128] │ │ │ │ ldr x0, [x0] │ │ │ │ bl 5018 │ │ │ │ cmp w19, w0 │ │ │ │ - b.ne 27584 <__isoc23_strtol@plt+0x21bf4> // b.any │ │ │ │ + b.ne 27578 <__isoc23_strtol@plt+0x21be8> // b.any │ │ │ │ ldr x0, [sp, #128] │ │ │ │ str x0, [sp, #136] │ │ │ │ ldr w0, [sp, #100] │ │ │ │ str w0, [sp, #96] │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #88] │ │ │ │ - b 27628 <__isoc23_strtol@plt+0x21c98> │ │ │ │ + b 2761c <__isoc23_strtol@plt+0x21c8c> │ │ │ │ ldr x0, [sp, #136] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 275a4 <__isoc23_strtol@plt+0x21c14> // b.any │ │ │ │ + b.ne 27598 <__isoc23_strtol@plt+0x21c08> // b.any │ │ │ │ ldr x0, [sp, #128] │ │ │ │ str x0, [sp, #136] │ │ │ │ ldr w0, [sp, #100] │ │ │ │ str w0, [sp, #96] │ │ │ │ - b 27600 <__isoc23_strtol@plt+0x21c70> │ │ │ │ + b 275f4 <__isoc23_strtol@plt+0x21c64> │ │ │ │ ldr w0, [sp, #72] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 275f8 <__isoc23_strtol@plt+0x21c68> // b.any │ │ │ │ + b.ne 275ec <__isoc23_strtol@plt+0x21c5c> // b.any │ │ │ │ ldr x0, [sp, #136] │ │ │ │ ldr w1, [x0, #8] │ │ │ │ ldr x0, [sp, #128] │ │ │ │ ldr w0, [x0, #8] │ │ │ │ cmp w1, w0 │ │ │ │ - b.ne 275f8 <__isoc23_strtol@plt+0x21c68> // b.any │ │ │ │ + b.ne 275ec <__isoc23_strtol@plt+0x21c5c> // b.any │ │ │ │ ldr x0, [sp, #136] │ │ │ │ ldr x1, [x0, #16] │ │ │ │ ldr x0, [sp, #128] │ │ │ │ ldr x0, [x0, #16] │ │ │ │ cmp x1, x0 │ │ │ │ - b.ne 275f8 <__isoc23_strtol@plt+0x21c68> // b.any │ │ │ │ + b.ne 275ec <__isoc23_strtol@plt+0x21c5c> // b.any │ │ │ │ ldr x0, [sp, #136] │ │ │ │ ldr w1, [x0, #24] │ │ │ │ ldr x0, [sp, #128] │ │ │ │ ldr w0, [x0, #24] │ │ │ │ cmp w1, w0 │ │ │ │ - b.eq 27600 <__isoc23_strtol@plt+0x21c70> // b.none │ │ │ │ + b.eq 275f4 <__isoc23_strtol@plt+0x21c64> // b.none │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #92] │ │ │ │ ldr x0, [sp, #128] │ │ │ │ add x0, x0, #0x20 │ │ │ │ str x0, [sp, #128] │ │ │ │ ldr w0, [sp, #100] │ │ │ │ add w0, w0, #0x1 │ │ │ │ str w0, [sp, #100] │ │ │ │ ldr x0, [sp, #128] │ │ │ │ ldr x0, [x0] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 27508 <__isoc23_strtol@plt+0x21b78> // b.any │ │ │ │ + b.ne 274fc <__isoc23_strtol@plt+0x21b6c> // b.any │ │ │ │ ldr w0, [sp, #92] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 276d4 <__isoc23_strtol@plt+0x21d44> // b.none │ │ │ │ + b.eq 276c8 <__isoc23_strtol@plt+0x21d38> // b.none │ │ │ │ ldr w0, [sp, #88] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 276d4 <__isoc23_strtol@plt+0x21d44> // b.any │ │ │ │ + b.ne 276c8 <__isoc23_strtol@plt+0x21d38> // b.any │ │ │ │ ldr w0, [sp, #84] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 27690 <__isoc23_strtol@plt+0x21d00> // b.none │ │ │ │ - adrp x0, 5f000 │ │ │ │ + b.eq 27684 <__isoc23_strtol@plt+0x21cf4> // b.none │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4048] │ │ │ │ ldr x4, [x0] │ │ │ │ ldr x0, [sp, #64] │ │ │ │ ldr x2, [x0] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ sxtw x0, w0 │ │ │ │ lsl x0, x0, #3 │ │ │ │ ldr x1, [sp, #64] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x0, [x0] │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x7f8 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x7e0 │ │ │ │ mov x0, x4 │ │ │ │ bl 5030 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x19, [x0, #32] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ bl 5018 │ │ │ │ @@ -34260,68 +34257,68 @@ │ │ │ │ ldr w0, [x0] │ │ │ │ add w1, w0, #0x1 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ str w1, [x0] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ str wzr, [x0, #8] │ │ │ │ mov w0, #0x3f // #63 │ │ │ │ - b 28238 <__isoc23_strtol@plt+0x228a8> │ │ │ │ + b 2822c <__isoc23_strtol@plt+0x2289c> │ │ │ │ ldr x0, [sp, #136] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 279a4 <__isoc23_strtol@plt+0x22014> // b.none │ │ │ │ + b.eq 27998 <__isoc23_strtol@plt+0x22008> // b.none │ │ │ │ ldr w0, [sp, #96] │ │ │ │ str w0, [sp, #100] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ add w1, w0, #0x1 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ str w1, [x0] │ │ │ │ ldr x0, [sp, #120] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 27838 <__isoc23_strtol@plt+0x21ea8> // b.none │ │ │ │ + b.eq 2782c <__isoc23_strtol@plt+0x21e9c> // b.none │ │ │ │ ldr x0, [sp, #136] │ │ │ │ ldr w0, [x0, #8] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 27730 <__isoc23_strtol@plt+0x21da0> // b.none │ │ │ │ + b.eq 27724 <__isoc23_strtol@plt+0x21d94> // b.none │ │ │ │ ldr x0, [sp, #120] │ │ │ │ add x1, x0, #0x1 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ str x1, [x0, #16] │ │ │ │ - b 27934 <__isoc23_strtol@plt+0x21fa4> │ │ │ │ + b 27928 <__isoc23_strtol@plt+0x21f98> │ │ │ │ ldr w0, [sp, #84] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 27800 <__isoc23_strtol@plt+0x21e70> // b.none │ │ │ │ + b.eq 277f4 <__isoc23_strtol@plt+0x21e64> // b.none │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ sxtw x0, w0 │ │ │ │ lsl x0, x0, #3 │ │ │ │ sub x0, x0, #0x8 │ │ │ │ ldr x1, [sp, #64] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x0, [x0] │ │ │ │ add x0, x0, #0x1 │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x2d │ │ │ │ - b.ne 277a4 <__isoc23_strtol@plt+0x21e14> // b.any │ │ │ │ - adrp x0, 5f000 │ │ │ │ + b.ne 27798 <__isoc23_strtol@plt+0x21e08> // b.any │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4048] │ │ │ │ ldr x4, [x0] │ │ │ │ ldr x0, [sp, #64] │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #136] │ │ │ │ ldr x0, [x0] │ │ │ │ mov x3, x0 │ │ │ │ mov x2, x1 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x818 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x800 │ │ │ │ mov x0, x4 │ │ │ │ bl 5030 │ │ │ │ - b 27800 <__isoc23_strtol@plt+0x21e70> │ │ │ │ - adrp x0, 5f000 │ │ │ │ + b 277f4 <__isoc23_strtol@plt+0x21e64> │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4048] │ │ │ │ ldr x5, [x0] │ │ │ │ ldr x0, [sp, #64] │ │ │ │ ldr x2, [x0] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ sxtw x0, w0 │ │ │ │ @@ -34332,16 +34329,16 @@ │ │ │ │ ldr x0, [x0] │ │ │ │ ldrb w0, [x0] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #136] │ │ │ │ ldr x0, [x0] │ │ │ │ mov x4, x0 │ │ │ │ mov w3, w1 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x848 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x830 │ │ │ │ mov x0, x5 │ │ │ │ bl 5030 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x19, [x0, #32] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ bl 5018 │ │ │ │ @@ -34349,56 +34346,56 @@ │ │ │ │ ldr x0, [sp, #32] │ │ │ │ str x1, [x0, #32] │ │ │ │ ldr x0, [sp, #136] │ │ │ │ ldr w1, [x0, #24] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ str w1, [x0, #8] │ │ │ │ mov w0, #0x3f // #63 │ │ │ │ - b 28238 <__isoc23_strtol@plt+0x228a8> │ │ │ │ + b 2822c <__isoc23_strtol@plt+0x2289c> │ │ │ │ ldr x0, [sp, #136] │ │ │ │ ldr w0, [x0, #8] │ │ │ │ cmp w0, #0x1 │ │ │ │ - b.ne 27934 <__isoc23_strtol@plt+0x21fa4> // b.any │ │ │ │ + b.ne 27928 <__isoc23_strtol@plt+0x21f98> // b.any │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ ldr w1, [sp, #76] │ │ │ │ cmp w1, w0 │ │ │ │ - b.le 27890 <__isoc23_strtol@plt+0x21f00> │ │ │ │ + b.le 27884 <__isoc23_strtol@plt+0x21ef4> │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ add w2, w0, #0x1 │ │ │ │ ldr x1, [sp, #32] │ │ │ │ str w2, [x1] │ │ │ │ sxtw x0, w0 │ │ │ │ lsl x0, x0, #3 │ │ │ │ ldr x1, [sp, #64] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ str x1, [x0, #16] │ │ │ │ - b 27934 <__isoc23_strtol@plt+0x21fa4> │ │ │ │ + b 27928 <__isoc23_strtol@plt+0x21f98> │ │ │ │ ldr w0, [sp, #84] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 278e4 <__isoc23_strtol@plt+0x21f54> // b.none │ │ │ │ - adrp x0, 5f000 │ │ │ │ + b.eq 278d8 <__isoc23_strtol@plt+0x21f48> // b.none │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4048] │ │ │ │ ldr x4, [x0] │ │ │ │ ldr x0, [sp, #64] │ │ │ │ ldr x2, [x0] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ sxtw x0, w0 │ │ │ │ lsl x0, x0, #3 │ │ │ │ sub x0, x0, #0x8 │ │ │ │ ldr x1, [sp, #64] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x0, [x0] │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x878 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x860 │ │ │ │ mov x0, x4 │ │ │ │ bl 5030 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x19, [x0, #32] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ bl 5018 │ │ │ │ @@ -34408,98 +34405,98 @@ │ │ │ │ ldr x0, [sp, #136] │ │ │ │ ldr w1, [x0, #24] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ str w1, [x0, #8] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x3a │ │ │ │ - b.ne 2792c <__isoc23_strtol@plt+0x21f9c> // b.any │ │ │ │ + b.ne 27920 <__isoc23_strtol@plt+0x21f90> // b.any │ │ │ │ mov w0, #0x3a // #58 │ │ │ │ - b 28238 <__isoc23_strtol@plt+0x228a8> │ │ │ │ + b 2822c <__isoc23_strtol@plt+0x2289c> │ │ │ │ mov w0, #0x3f // #63 │ │ │ │ - b 28238 <__isoc23_strtol@plt+0x228a8> │ │ │ │ + b 2822c <__isoc23_strtol@plt+0x2289c> │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x19, [x0, #32] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ bl 5018 │ │ │ │ add x1, x19, x0 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ str x1, [x0, #32] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 2796c <__isoc23_strtol@plt+0x21fdc> // b.none │ │ │ │ + b.eq 27960 <__isoc23_strtol@plt+0x21fd0> // b.none │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr w1, [sp, #100] │ │ │ │ str w1, [x0] │ │ │ │ ldr x0, [sp, #136] │ │ │ │ ldr x0, [x0, #16] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 27998 <__isoc23_strtol@plt+0x22008> // b.none │ │ │ │ + b.eq 2798c <__isoc23_strtol@plt+0x21ffc> // b.none │ │ │ │ ldr x0, [sp, #136] │ │ │ │ ldr x0, [x0, #16] │ │ │ │ ldr x1, [sp, #136] │ │ │ │ ldr w1, [x1, #24] │ │ │ │ str w1, [x0] │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 28238 <__isoc23_strtol@plt+0x228a8> │ │ │ │ + b 2822c <__isoc23_strtol@plt+0x2289c> │ │ │ │ ldr x0, [sp, #136] │ │ │ │ ldr w0, [x0, #24] │ │ │ │ - b 28238 <__isoc23_strtol@plt+0x228a8> │ │ │ │ + b 2822c <__isoc23_strtol@plt+0x2289c> │ │ │ │ ldr w0, [sp, #72] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 279fc <__isoc23_strtol@plt+0x2206c> // b.none │ │ │ │ + b.eq 279f0 <__isoc23_strtol@plt+0x22060> // b.none │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ sxtw x0, w0 │ │ │ │ lsl x0, x0, #3 │ │ │ │ ldr x1, [sp, #64] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x0, [x0] │ │ │ │ add x0, x0, #0x1 │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x2d │ │ │ │ - b.eq 279fc <__isoc23_strtol@plt+0x2206c> // b.none │ │ │ │ + b.eq 279f0 <__isoc23_strtol@plt+0x22060> // b.none │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ ldrb w0, [x0] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ bl 52b8 │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 27af8 <__isoc23_strtol@plt+0x22168> // b.any │ │ │ │ + b.ne 27aec <__isoc23_strtol@plt+0x2215c> // b.any │ │ │ │ ldr w0, [sp, #84] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 27ac4 <__isoc23_strtol@plt+0x22134> // b.none │ │ │ │ + b.eq 27ab8 <__isoc23_strtol@plt+0x22128> // b.none │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ sxtw x0, w0 │ │ │ │ lsl x0, x0, #3 │ │ │ │ ldr x1, [sp, #64] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x0, [x0] │ │ │ │ add x0, x0, #0x1 │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x2d │ │ │ │ - b.ne 27a6c <__isoc23_strtol@plt+0x220dc> // b.any │ │ │ │ - adrp x0, 5f000 │ │ │ │ + b.ne 27a60 <__isoc23_strtol@plt+0x220d0> // b.any │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4048] │ │ │ │ ldr x4, [x0] │ │ │ │ ldr x0, [sp, #64] │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ mov x3, x0 │ │ │ │ mov x2, x1 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x8a0 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x888 │ │ │ │ mov x0, x4 │ │ │ │ bl 5030 │ │ │ │ - b 27ac4 <__isoc23_strtol@plt+0x22134> │ │ │ │ - adrp x0, 5f000 │ │ │ │ + b 27ab8 <__isoc23_strtol@plt+0x22128> │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4048] │ │ │ │ ldr x5, [x0] │ │ │ │ ldr x0, [sp, #64] │ │ │ │ ldr x2, [x0] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ sxtw x0, w0 │ │ │ │ @@ -34509,31 +34506,31 @@ │ │ │ │ ldr x0, [x0] │ │ │ │ ldrb w0, [x0] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ mov x4, x0 │ │ │ │ mov w3, w1 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x8c0 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x8a8 │ │ │ │ mov x0, x5 │ │ │ │ bl 5030 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ - adrp x1, 3b000 │ │ │ │ - add x1, x1, #0x8e0 │ │ │ │ + adrp x1, 3c000 │ │ │ │ + add x1, x1, #0x8c8 │ │ │ │ str x1, [x0, #32] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ add w1, w0, #0x1 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ str w1, [x0] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ str wzr, [x0, #8] │ │ │ │ mov w0, #0x3f // #63 │ │ │ │ - b 28238 <__isoc23_strtol@plt+0x228a8> │ │ │ │ + b 2822c <__isoc23_strtol@plt+0x2289c> │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ add x2, x0, #0x1 │ │ │ │ ldr x1, [sp, #32] │ │ │ │ str x2, [x1, #32] │ │ │ │ ldrb w0, [x0] │ │ │ │ strb w0, [sp, #83] │ │ │ │ @@ -34542,108 +34539,108 @@ │ │ │ │ ldr x0, [sp, #56] │ │ │ │ bl 52b8 │ │ │ │ str x0, [sp, #168] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 27b50 <__isoc23_strtol@plt+0x221c0> // b.any │ │ │ │ + b.ne 27b44 <__isoc23_strtol@plt+0x221b4> // b.any │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ add w1, w0, #0x1 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ str w1, [x0] │ │ │ │ ldr x0, [sp, #168] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 27b68 <__isoc23_strtol@plt+0x221d8> // b.none │ │ │ │ + b.eq 27b5c <__isoc23_strtol@plt+0x221cc> // b.none │ │ │ │ ldrb w0, [sp, #83] │ │ │ │ cmp w0, #0x3a │ │ │ │ - b.ne 27bb8 <__isoc23_strtol@plt+0x22228> // b.any │ │ │ │ + b.ne 27bac <__isoc23_strtol@plt+0x2221c> // b.any │ │ │ │ ldr w0, [sp, #84] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 27ba4 <__isoc23_strtol@plt+0x22214> // b.none │ │ │ │ - adrp x0, 5f000 │ │ │ │ + b.eq 27b98 <__isoc23_strtol@plt+0x22208> // b.none │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4048] │ │ │ │ ldr x4, [x0] │ │ │ │ ldr x0, [sp, #64] │ │ │ │ ldr x0, [x0] │ │ │ │ ldrb w1, [sp, #83] │ │ │ │ mov w3, w1 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x8e8 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x8d0 │ │ │ │ mov x0, x4 │ │ │ │ bl 5030 │ │ │ │ ldrb w1, [sp, #83] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ str w1, [x0, #8] │ │ │ │ mov w0, #0x3f // #63 │ │ │ │ - b 28238 <__isoc23_strtol@plt+0x228a8> │ │ │ │ + b 2822c <__isoc23_strtol@plt+0x2289c> │ │ │ │ ldr x0, [sp, #168] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x57 │ │ │ │ - b.ne 280c4 <__isoc23_strtol@plt+0x22734> // b.any │ │ │ │ + b.ne 280b8 <__isoc23_strtol@plt+0x22728> // b.any │ │ │ │ ldr x0, [sp, #168] │ │ │ │ add x0, x0, #0x1 │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x3b │ │ │ │ - b.ne 280c4 <__isoc23_strtol@plt+0x22734> // b.any │ │ │ │ + b.ne 280b8 <__isoc23_strtol@plt+0x22728> // b.any │ │ │ │ str xzr, [sp, #160] │ │ │ │ str wzr, [sp, #104] │ │ │ │ str wzr, [sp, #108] │ │ │ │ str wzr, [sp, #112] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 27c28 <__isoc23_strtol@plt+0x22298> // b.none │ │ │ │ + b.eq 27c1c <__isoc23_strtol@plt+0x2228c> // b.none │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x1, [x0, #32] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ str x1, [x0, #16] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ add w1, w0, #0x1 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ str w1, [x0] │ │ │ │ - b 27ce0 <__isoc23_strtol@plt+0x22350> │ │ │ │ + b 27cd4 <__isoc23_strtol@plt+0x22344> │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ ldr w1, [sp, #76] │ │ │ │ cmp w1, w0 │ │ │ │ - b.ne 27cb0 <__isoc23_strtol@plt+0x22320> // b.any │ │ │ │ + b.ne 27ca4 <__isoc23_strtol@plt+0x22314> // b.any │ │ │ │ ldr w0, [sp, #84] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 27c78 <__isoc23_strtol@plt+0x222e8> // b.none │ │ │ │ - adrp x0, 5f000 │ │ │ │ + b.eq 27c6c <__isoc23_strtol@plt+0x222dc> // b.none │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4048] │ │ │ │ ldr x4, [x0] │ │ │ │ ldr x0, [sp, #64] │ │ │ │ ldr x0, [x0] │ │ │ │ ldrb w1, [sp, #83] │ │ │ │ mov w3, w1 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x908 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x8f0 │ │ │ │ mov x0, x4 │ │ │ │ bl 5030 │ │ │ │ ldrb w1, [sp, #83] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ str w1, [x0, #8] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x3a │ │ │ │ - b.ne 27ca0 <__isoc23_strtol@plt+0x22310> // b.any │ │ │ │ + b.ne 27c94 <__isoc23_strtol@plt+0x22304> // b.any │ │ │ │ mov w0, #0x3a // #58 │ │ │ │ strb w0, [sp, #83] │ │ │ │ - b 27ca8 <__isoc23_strtol@plt+0x22318> │ │ │ │ + b 27c9c <__isoc23_strtol@plt+0x2230c> │ │ │ │ mov w0, #0x3f // #63 │ │ │ │ strb w0, [sp, #83] │ │ │ │ ldrb w0, [sp, #83] │ │ │ │ - b 28238 <__isoc23_strtol@plt+0x228a8> │ │ │ │ + b 2822c <__isoc23_strtol@plt+0x2289c> │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ add w2, w0, #0x1 │ │ │ │ ldr x1, [sp, #32] │ │ │ │ str w2, [x1] │ │ │ │ sxtw x0, w0 │ │ │ │ lsl x0, x0, #3 │ │ │ │ @@ -34654,105 +34651,105 @@ │ │ │ │ str x1, [x0, #16] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x0, [x0, #16] │ │ │ │ str x0, [sp, #144] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x1, [sp, #144] │ │ │ │ str x1, [x0, #32] │ │ │ │ - b 27d08 <__isoc23_strtol@plt+0x22378> │ │ │ │ + b 27cfc <__isoc23_strtol@plt+0x2236c> │ │ │ │ ldr x0, [sp, #144] │ │ │ │ add x0, x0, #0x1 │ │ │ │ str x0, [sp, #144] │ │ │ │ ldr x0, [sp, #144] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 27d28 <__isoc23_strtol@plt+0x22398> // b.none │ │ │ │ + b.eq 27d1c <__isoc23_strtol@plt+0x2238c> // b.none │ │ │ │ ldr x0, [sp, #144] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x3d │ │ │ │ - b.ne 27cfc <__isoc23_strtol@plt+0x2236c> // b.any │ │ │ │ + b.ne 27cf0 <__isoc23_strtol@plt+0x22360> // b.any │ │ │ │ ldr x0, [sp, #48] │ │ │ │ str x0, [sp, #152] │ │ │ │ str wzr, [sp, #116] │ │ │ │ - b 27df4 <__isoc23_strtol@plt+0x22464> │ │ │ │ + b 27de8 <__isoc23_strtol@plt+0x22458> │ │ │ │ ldr x0, [sp, #152] │ │ │ │ ldr x3, [x0] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x4, [x0, #32] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ ldr x1, [sp, #144] │ │ │ │ sub x0, x1, x0 │ │ │ │ mov x2, x0 │ │ │ │ mov x1, x4 │ │ │ │ mov x0, x3 │ │ │ │ bl 5678 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 27ddc <__isoc23_strtol@plt+0x2244c> // b.any │ │ │ │ + b.ne 27dd0 <__isoc23_strtol@plt+0x22440> // b.any │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ ldr x1, [sp, #144] │ │ │ │ sub x0, x1, x0 │ │ │ │ mov w19, w0 │ │ │ │ ldr x0, [sp, #152] │ │ │ │ ldr x0, [x0] │ │ │ │ bl 5018 │ │ │ │ cmp x19, x0 │ │ │ │ - b.ne 27db4 <__isoc23_strtol@plt+0x22424> // b.any │ │ │ │ + b.ne 27da8 <__isoc23_strtol@plt+0x22418> // b.any │ │ │ │ ldr x0, [sp, #152] │ │ │ │ str x0, [sp, #160] │ │ │ │ ldr w0, [sp, #116] │ │ │ │ str w0, [sp, #112] │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #104] │ │ │ │ - b 27e04 <__isoc23_strtol@plt+0x22474> │ │ │ │ + b 27df8 <__isoc23_strtol@plt+0x22468> │ │ │ │ ldr x0, [sp, #160] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 27dd4 <__isoc23_strtol@plt+0x22444> // b.any │ │ │ │ + b.ne 27dc8 <__isoc23_strtol@plt+0x22438> // b.any │ │ │ │ ldr x0, [sp, #152] │ │ │ │ str x0, [sp, #160] │ │ │ │ ldr w0, [sp, #116] │ │ │ │ str w0, [sp, #112] │ │ │ │ - b 27ddc <__isoc23_strtol@plt+0x2244c> │ │ │ │ + b 27dd0 <__isoc23_strtol@plt+0x22440> │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #108] │ │ │ │ ldr x0, [sp, #152] │ │ │ │ add x0, x0, #0x20 │ │ │ │ str x0, [sp, #152] │ │ │ │ ldr w0, [sp, #116] │ │ │ │ add w0, w0, #0x1 │ │ │ │ str w0, [sp, #116] │ │ │ │ ldr x0, [sp, #152] │ │ │ │ ldr x0, [x0] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 27d38 <__isoc23_strtol@plt+0x223a8> // b.any │ │ │ │ + b.ne 27d2c <__isoc23_strtol@plt+0x2239c> // b.any │ │ │ │ ldr w0, [sp, #108] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 27ea8 <__isoc23_strtol@plt+0x22518> // b.none │ │ │ │ + b.eq 27e9c <__isoc23_strtol@plt+0x2250c> // b.none │ │ │ │ ldr w0, [sp, #104] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 27ea8 <__isoc23_strtol@plt+0x22518> // b.any │ │ │ │ + b.ne 27e9c <__isoc23_strtol@plt+0x2250c> // b.any │ │ │ │ ldr w0, [sp, #84] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 27e6c <__isoc23_strtol@plt+0x224dc> // b.none │ │ │ │ - adrp x0, 5f000 │ │ │ │ + b.eq 27e60 <__isoc23_strtol@plt+0x224d0> // b.none │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4048] │ │ │ │ ldr x4, [x0] │ │ │ │ ldr x0, [sp, #64] │ │ │ │ ldr x2, [x0] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ sxtw x0, w0 │ │ │ │ lsl x0, x0, #3 │ │ │ │ ldr x1, [sp, #64] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x0, [x0] │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x938 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x920 │ │ │ │ mov x0, x4 │ │ │ │ bl 5030 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x19, [x0, #32] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ bl 5018 │ │ │ │ @@ -34761,228 +34758,228 @@ │ │ │ │ str x1, [x0, #32] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ add w1, w0, #0x1 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ str w1, [x0] │ │ │ │ mov w0, #0x3f // #63 │ │ │ │ - b 28238 <__isoc23_strtol@plt+0x228a8> │ │ │ │ + b 2822c <__isoc23_strtol@plt+0x2289c> │ │ │ │ ldr x0, [sp, #160] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 280b4 <__isoc23_strtol@plt+0x22724> // b.none │ │ │ │ + b.eq 280a8 <__isoc23_strtol@plt+0x22718> // b.none │ │ │ │ ldr w0, [sp, #112] │ │ │ │ str w0, [sp, #116] │ │ │ │ ldr x0, [sp, #144] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 27f58 <__isoc23_strtol@plt+0x225c8> // b.none │ │ │ │ + b.eq 27f4c <__isoc23_strtol@plt+0x225bc> // b.none │ │ │ │ ldr x0, [sp, #160] │ │ │ │ ldr w0, [x0, #8] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 27ef0 <__isoc23_strtol@plt+0x22560> // b.none │ │ │ │ + b.eq 27ee4 <__isoc23_strtol@plt+0x22554> // b.none │ │ │ │ ldr x0, [sp, #144] │ │ │ │ add x1, x0, #0x1 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ str x1, [x0, #16] │ │ │ │ - b 28044 <__isoc23_strtol@plt+0x226b4> │ │ │ │ + b 28038 <__isoc23_strtol@plt+0x226a8> │ │ │ │ ldr w0, [sp, #84] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 27f30 <__isoc23_strtol@plt+0x225a0> // b.none │ │ │ │ - adrp x0, 5f000 │ │ │ │ + b.eq 27f24 <__isoc23_strtol@plt+0x22594> // b.none │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4048] │ │ │ │ ldr x4, [x0] │ │ │ │ ldr x0, [sp, #64] │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #160] │ │ │ │ ldr x0, [x0] │ │ │ │ mov x3, x0 │ │ │ │ mov x2, x1 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x960 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x948 │ │ │ │ mov x0, x4 │ │ │ │ bl 5030 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x19, [x0, #32] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ bl 5018 │ │ │ │ add x1, x19, x0 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ str x1, [x0, #32] │ │ │ │ mov w0, #0x3f // #63 │ │ │ │ - b 28238 <__isoc23_strtol@plt+0x228a8> │ │ │ │ + b 2822c <__isoc23_strtol@plt+0x2289c> │ │ │ │ ldr x0, [sp, #160] │ │ │ │ ldr w0, [x0, #8] │ │ │ │ cmp w0, #0x1 │ │ │ │ - b.ne 28044 <__isoc23_strtol@plt+0x226b4> // b.any │ │ │ │ + b.ne 28038 <__isoc23_strtol@plt+0x226a8> // b.any │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ ldr w1, [sp, #76] │ │ │ │ cmp w1, w0 │ │ │ │ - b.le 27fb0 <__isoc23_strtol@plt+0x22620> │ │ │ │ + b.le 27fa4 <__isoc23_strtol@plt+0x22614> │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ add w2, w0, #0x1 │ │ │ │ ldr x1, [sp, #32] │ │ │ │ str w2, [x1] │ │ │ │ sxtw x0, w0 │ │ │ │ lsl x0, x0, #3 │ │ │ │ ldr x1, [sp, #64] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ str x1, [x0, #16] │ │ │ │ - b 28044 <__isoc23_strtol@plt+0x226b4> │ │ │ │ + b 28038 <__isoc23_strtol@plt+0x226a8> │ │ │ │ ldr w0, [sp, #84] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 28004 <__isoc23_strtol@plt+0x22674> // b.none │ │ │ │ - adrp x0, 5f000 │ │ │ │ + b.eq 27ff8 <__isoc23_strtol@plt+0x22668> // b.none │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4048] │ │ │ │ ldr x4, [x0] │ │ │ │ ldr x0, [sp, #64] │ │ │ │ ldr x2, [x0] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ sxtw x0, w0 │ │ │ │ lsl x0, x0, #3 │ │ │ │ sub x0, x0, #0x8 │ │ │ │ ldr x1, [sp, #64] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x0, [x0] │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x878 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x860 │ │ │ │ mov x0, x4 │ │ │ │ bl 5030 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x19, [x0, #32] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ bl 5018 │ │ │ │ add x1, x19, x0 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ str x1, [x0, #32] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x3a │ │ │ │ - b.ne 2803c <__isoc23_strtol@plt+0x226ac> // b.any │ │ │ │ + b.ne 28030 <__isoc23_strtol@plt+0x226a0> // b.any │ │ │ │ mov w0, #0x3a // #58 │ │ │ │ - b 28238 <__isoc23_strtol@plt+0x228a8> │ │ │ │ + b 2822c <__isoc23_strtol@plt+0x2289c> │ │ │ │ mov w0, #0x3f // #63 │ │ │ │ - b 28238 <__isoc23_strtol@plt+0x228a8> │ │ │ │ + b 2822c <__isoc23_strtol@plt+0x2289c> │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x19, [x0, #32] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ bl 5018 │ │ │ │ add x1, x19, x0 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ str x1, [x0, #32] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 2807c <__isoc23_strtol@plt+0x226ec> // b.none │ │ │ │ + b.eq 28070 <__isoc23_strtol@plt+0x226e0> // b.none │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr w1, [sp, #116] │ │ │ │ str w1, [x0] │ │ │ │ ldr x0, [sp, #160] │ │ │ │ ldr x0, [x0, #16] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 280a8 <__isoc23_strtol@plt+0x22718> // b.none │ │ │ │ + b.eq 2809c <__isoc23_strtol@plt+0x2270c> // b.none │ │ │ │ ldr x0, [sp, #160] │ │ │ │ ldr x0, [x0, #16] │ │ │ │ ldr x1, [sp, #160] │ │ │ │ ldr w1, [x1, #24] │ │ │ │ str w1, [x0] │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 28238 <__isoc23_strtol@plt+0x228a8> │ │ │ │ + b 2822c <__isoc23_strtol@plt+0x2289c> │ │ │ │ ldr x0, [sp, #160] │ │ │ │ ldr w0, [x0, #24] │ │ │ │ - b 28238 <__isoc23_strtol@plt+0x228a8> │ │ │ │ + b 2822c <__isoc23_strtol@plt+0x2289c> │ │ │ │ ldr x0, [sp, #32] │ │ │ │ str xzr, [x0, #32] │ │ │ │ mov w0, #0x57 // #87 │ │ │ │ - b 28238 <__isoc23_strtol@plt+0x228a8> │ │ │ │ + b 2822c <__isoc23_strtol@plt+0x2289c> │ │ │ │ ldr x0, [sp, #168] │ │ │ │ add x0, x0, #0x1 │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x3a │ │ │ │ - b.ne 28234 <__isoc23_strtol@plt+0x228a4> // b.any │ │ │ │ + b.ne 28228 <__isoc23_strtol@plt+0x22898> // b.any │ │ │ │ ldr x0, [sp, #168] │ │ │ │ add x0, x0, #0x2 │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x3a │ │ │ │ - b.ne 2813c <__isoc23_strtol@plt+0x227ac> // b.any │ │ │ │ + b.ne 28130 <__isoc23_strtol@plt+0x227a0> // b.any │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 28128 <__isoc23_strtol@plt+0x22798> // b.none │ │ │ │ + b.eq 2811c <__isoc23_strtol@plt+0x2278c> // b.none │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x1, [x0, #32] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ str x1, [x0, #16] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ add w1, w0, #0x1 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ str w1, [x0] │ │ │ │ - b 28130 <__isoc23_strtol@plt+0x227a0> │ │ │ │ + b 28124 <__isoc23_strtol@plt+0x22794> │ │ │ │ ldr x0, [sp, #32] │ │ │ │ str xzr, [x0, #16] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ str xzr, [x0, #32] │ │ │ │ - b 28234 <__isoc23_strtol@plt+0x228a4> │ │ │ │ + b 28228 <__isoc23_strtol@plt+0x22898> │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 28178 <__isoc23_strtol@plt+0x227e8> // b.none │ │ │ │ + b.eq 2816c <__isoc23_strtol@plt+0x227dc> // b.none │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x1, [x0, #32] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ str x1, [x0, #16] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ add w1, w0, #0x1 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ str w1, [x0] │ │ │ │ - b 2822c <__isoc23_strtol@plt+0x2289c> │ │ │ │ + b 28220 <__isoc23_strtol@plt+0x22890> │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ ldr w1, [sp, #76] │ │ │ │ cmp w1, w0 │ │ │ │ - b.ne 281fc <__isoc23_strtol@plt+0x2286c> // b.any │ │ │ │ + b.ne 281f0 <__isoc23_strtol@plt+0x22860> // b.any │ │ │ │ ldr w0, [sp, #84] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 281c8 <__isoc23_strtol@plt+0x22838> // b.none │ │ │ │ - adrp x0, 5f000 │ │ │ │ + b.eq 281bc <__isoc23_strtol@plt+0x2282c> // b.none │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4048] │ │ │ │ ldr x4, [x0] │ │ │ │ ldr x0, [sp, #64] │ │ │ │ ldr x0, [x0] │ │ │ │ ldrb w1, [sp, #83] │ │ │ │ mov w3, w1 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x908 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x8f0 │ │ │ │ mov x0, x4 │ │ │ │ bl 5030 │ │ │ │ ldrb w1, [sp, #83] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ str w1, [x0, #8] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x3a │ │ │ │ - b.ne 281f0 <__isoc23_strtol@plt+0x22860> // b.any │ │ │ │ + b.ne 281e4 <__isoc23_strtol@plt+0x22854> // b.any │ │ │ │ mov w0, #0x3a // #58 │ │ │ │ strb w0, [sp, #83] │ │ │ │ - b 2822c <__isoc23_strtol@plt+0x2289c> │ │ │ │ + b 28220 <__isoc23_strtol@plt+0x22890> │ │ │ │ mov w0, #0x3f // #63 │ │ │ │ strb w0, [sp, #83] │ │ │ │ - b 2822c <__isoc23_strtol@plt+0x2289c> │ │ │ │ + b 28220 <__isoc23_strtol@plt+0x22890> │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ add w2, w0, #0x1 │ │ │ │ ldr x1, [sp, #32] │ │ │ │ str w2, [x1] │ │ │ │ sxtw x0, w0 │ │ │ │ lsl x0, x0, #3 │ │ │ │ @@ -35003,165 +35000,165 @@ │ │ │ │ mov x29, sp │ │ │ │ str w0, [sp, #60] │ │ │ │ str x1, [sp, #48] │ │ │ │ str x2, [sp, #40] │ │ │ │ str x3, [sp, #32] │ │ │ │ str x4, [sp, #24] │ │ │ │ str w5, [sp, #56] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3952] │ │ │ │ ldr w1, [x0] │ │ │ │ adrp x0, 66000 │ │ │ │ add x0, x0, #0x408 │ │ │ │ str w1, [x0] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3880] │ │ │ │ ldr w1, [x0] │ │ │ │ adrp x0, 66000 │ │ │ │ add x0, x0, #0x408 │ │ │ │ str w1, [x0, #4] │ │ │ │ adrp x0, 66000 │ │ │ │ add x6, x0, #0x408 │ │ │ │ ldr w5, [sp, #56] │ │ │ │ ldr x4, [sp, #24] │ │ │ │ ldr x3, [sp, #32] │ │ │ │ ldr x2, [sp, #40] │ │ │ │ ldr x1, [sp, #48] │ │ │ │ ldr w0, [sp, #60] │ │ │ │ - bl 26f84 <__isoc23_strtol@plt+0x215f4> │ │ │ │ + bl 26f78 <__isoc23_strtol@plt+0x215e8> │ │ │ │ str w0, [sp, #76] │ │ │ │ adrp x0, 66000 │ │ │ │ add x0, x0, #0x408 │ │ │ │ ldr w1, [x0] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3952] │ │ │ │ str w1, [x0] │ │ │ │ adrp x0, 66000 │ │ │ │ add x0, x0, #0x408 │ │ │ │ ldr x1, [x0, #16] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3968] │ │ │ │ str x1, [x0] │ │ │ │ adrp x0, 66000 │ │ │ │ add x0, x0, #0x408 │ │ │ │ ldr w1, [x0, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3912] │ │ │ │ str w1, [x0] │ │ │ │ ldr w0, [sp, #76] │ │ │ │ ldp x29, x30, [sp], #80 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ │ │ │ │ -000000000002831c : │ │ │ │ +0000000000028310 : │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str w0, [sp, #44] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ mov w5, #0x0 // #0 │ │ │ │ mov x4, #0x0 // #0 │ │ │ │ mov x3, #0x0 // #0 │ │ │ │ ldr x2, [sp, #24] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr w0, [sp, #44] │ │ │ │ - bl 28248 <__isoc23_strtol@plt+0x228b8> │ │ │ │ + bl 2823c <__isoc23_strtol@plt+0x228ac> │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ │ │ │ │ -000000000002835c : │ │ │ │ +0000000000028350 : │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-64]! │ │ │ │ mov x29, sp │ │ │ │ str w0, [sp, #60] │ │ │ │ str x1, [sp, #48] │ │ │ │ str x2, [sp, #40] │ │ │ │ str x3, [sp, #32] │ │ │ │ str x4, [sp, #24] │ │ │ │ mov w5, #0x0 // #0 │ │ │ │ ldr x4, [sp, #24] │ │ │ │ ldr x3, [sp, #32] │ │ │ │ ldr x2, [sp, #40] │ │ │ │ ldr x1, [sp, #48] │ │ │ │ ldr w0, [sp, #60] │ │ │ │ - bl 28248 <__isoc23_strtol@plt+0x228b8> │ │ │ │ + bl 2823c <__isoc23_strtol@plt+0x228ac> │ │ │ │ ldp x29, x30, [sp], #64 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ │ │ │ │ -00000000000283a4 : │ │ │ │ +0000000000028398 : │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-64]! │ │ │ │ mov x29, sp │ │ │ │ str w0, [sp, #60] │ │ │ │ str x1, [sp, #48] │ │ │ │ str x2, [sp, #40] │ │ │ │ str x3, [sp, #32] │ │ │ │ str x4, [sp, #24] │ │ │ │ mov w5, #0x1 // #1 │ │ │ │ ldr x4, [sp, #24] │ │ │ │ ldr x3, [sp, #32] │ │ │ │ ldr x2, [sp, #40] │ │ │ │ ldr x1, [sp, #48] │ │ │ │ ldr w0, [sp, #60] │ │ │ │ - bl 28248 <__isoc23_strtol@plt+0x228b8> │ │ │ │ + bl 2823c <__isoc23_strtol@plt+0x228ac> │ │ │ │ ldp x29, x30, [sp], #64 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-64]! │ │ │ │ mov x29, sp │ │ │ │ str w0, [sp, #44] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ mov x0, #0x10 // #16 │ │ │ │ bl 5bb8 <__isoc23_strtol@plt+0x228> │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 28424 // b.any │ │ │ │ + b.ne 28418 // b.any │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ - b 2846c │ │ │ │ + b 28460 │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr w0, [sp, #44] │ │ │ │ - bl 287d4 │ │ │ │ + bl 287c8 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ str x1, [x0] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x0, [x0] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 2845c // b.any │ │ │ │ + b.ne 28450 // b.any │ │ │ │ ldr x0, [sp, #56] │ │ │ │ bl 5258 │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ - b 2846c │ │ │ │ + b 28460 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x1, [sp, #24] │ │ │ │ str x1, [x0, #8] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldp x29, x30, [sp], #64 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 284b8 // b.none │ │ │ │ + b.eq 284ac // b.none │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 284b0 // b.none │ │ │ │ + b.eq 284a4 // b.none │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0] │ │ │ │ - bl 2899c │ │ │ │ + bl 28990 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5258 │ │ │ │ nop │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ @@ -35172,82 +35169,82 @@ │ │ │ │ str x2, [sp, #24] │ │ │ │ str w3, [sp, #20] │ │ │ │ mov x0, #0x10 // #16 │ │ │ │ bl 5bb8 <__isoc23_strtol@plt+0x228> │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 28504 // b.any │ │ │ │ + b.ne 284f8 // b.any │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 28580 │ │ │ │ + b 28574 │ │ │ │ ldr x0, [sp, #48] │ │ │ │ ldr x1, [sp, #24] │ │ │ │ str x1, [x0] │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ mov x1, x0 │ │ │ │ ldrsw x0, [sp, #20] │ │ │ │ add x1, x1, x0 │ │ │ │ ldr x0, [sp, #48] │ │ │ │ str x1, [x0, #8] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ - bl 28e38 │ │ │ │ + bl 28e2c │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 28568 // b.none │ │ │ │ + b.eq 2855c // b.none │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x1, [x0, #8] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x0, [x0] │ │ │ │ blr x1 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ bl 5258 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x2, [sp, #48] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ - bl 28c7c │ │ │ │ + bl 28c70 │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ ldp x29, x30, [sp], #64 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-64]! │ │ │ │ mov x29, sp │ │ │ │ str x19, [sp, #16] │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ - bl 28e38 │ │ │ │ + bl 28e2c │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 28608 // b.none │ │ │ │ + b.eq 285fc // b.none │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x0, [x0] │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x19, [x0, #8] │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ cmp x19, x0 │ │ │ │ - b.ge 285fc // b.tcont │ │ │ │ + b.ge 285f0 // b.tcont │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x1, [x0, #8] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ blr x1 │ │ │ │ str xzr, [sp, #48] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ bl 5258 │ │ │ │ - b 2860c │ │ │ │ + b 28600 │ │ │ │ str xzr, [sp, #48] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ ldr x19, [sp, #16] │ │ │ │ ldp x29, x30, [sp], #64 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ @@ -35255,108 +35252,108 @@ │ │ │ │ mov x29, sp │ │ │ │ str x19, [sp, #16] │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ - bl 289dc │ │ │ │ + bl 289d0 │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 286b0 // b.none │ │ │ │ + b.eq 286a4 // b.none │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x0, [x0] │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x19, [x0, #8] │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ cmp x19, x0 │ │ │ │ - b.ge 286b4 // b.tcont │ │ │ │ + b.ge 286a8 // b.tcont │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - bl 2858c │ │ │ │ + bl 28580 │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 286a8 // b.none │ │ │ │ + b.eq 2869c // b.none │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x1, [x0, #8] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ blr x1 │ │ │ │ str xzr, [sp, #48] │ │ │ │ - b 286b4 │ │ │ │ + b 286a8 │ │ │ │ str xzr, [sp, #48] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ ldr x19, [sp, #16] │ │ │ │ ldp x29, x30, [sp], #64 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0] │ │ │ │ - bl 29094 │ │ │ │ + bl 29088 │ │ │ │ nop │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x50 │ │ │ │ stp x29, x30, [sp, #64] │ │ │ │ add x29, sp, #0x40 │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #56] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #48] │ │ │ │ - b 28778 │ │ │ │ + b 2876c │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x0, [x0, #8] │ │ │ │ ldr x1, [sp, #48] │ │ │ │ cmp x1, x0 │ │ │ │ - b.le 28760 │ │ │ │ + b.le 28754 │ │ │ │ ldr x0, [sp, #16] │ │ │ │ ldr x0, [x0] │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2858c │ │ │ │ - b 28778 │ │ │ │ + bl 28580 │ │ │ │ + b 2876c │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ str x1, [x0] │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ - b 2879c │ │ │ │ + b 28790 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0] │ │ │ │ add x1, sp, #0x28 │ │ │ │ mov x2, x1 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ - bl 2912c │ │ │ │ + bl 29120 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 28734 // b.any │ │ │ │ + b.ne 28728 // b.any │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #56] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 287c0 // b.none │ │ │ │ + b.eq 287b4 // b.none │ │ │ │ bl 5090 │ │ │ │ mov w0, w1 │ │ │ │ ldp x29, x30, [sp, #64] │ │ │ │ add sp, sp, #0x50 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ @@ -35365,26 +35362,26 @@ │ │ │ │ str w0, [sp, #28] │ │ │ │ str x1, [sp, #16] │ │ │ │ mov x0, #0x28 // #40 │ │ │ │ bl 5bb8 <__isoc23_strtol@plt+0x228> │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 28808 // b.any │ │ │ │ + b.ne 287fc // b.any │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ - b 28890 │ │ │ │ + b 28884 │ │ │ │ ldr w0, [sp, #28] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.gt 2881c │ │ │ │ + b.gt 28810 │ │ │ │ mov w0, #0x7f // #127 │ │ │ │ str w0, [sp, #28] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 28834 // b.any │ │ │ │ - adrp x0, 5f000 │ │ │ │ + b.ne 28828 // b.any │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3904] │ │ │ │ str x0, [sp, #16] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ str wzr, [x0, #12] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x1, [sp, #16] │ │ │ │ str x1, [x0] │ │ │ │ @@ -35396,94 +35393,94 @@ │ │ │ │ bl 4fb8 <__stack_chk_fail@plt+0x8> │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ str x1, [x0, #16] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x0, [x0, #16] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 2888c // b.any │ │ │ │ + b.ne 28880 // b.any │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 5258 │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ - b 28890 │ │ │ │ + b 28884 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-64]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str wzr, [sp, #44] │ │ │ │ - b 28934 │ │ │ │ + b 28928 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x1, [x0, #16] │ │ │ │ ldrsw x0, [sp, #44] │ │ │ │ lsl x0, x0, #3 │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x0, [x0] │ │ │ │ str x0, [sp, #48] │ │ │ │ - b 2891c │ │ │ │ + b 28910 │ │ │ │ ldr x0, [sp, #48] │ │ │ │ ldr x0, [x0, #24] │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 28900 // b.none │ │ │ │ + b.eq 288f4 // b.none │ │ │ │ ldr x0, [sp, #48] │ │ │ │ ldr x0, [x0, #8] │ │ │ │ ldr x1, [sp, #16] │ │ │ │ blr x1 │ │ │ │ ldr x0, [sp, #48] │ │ │ │ ldr x0, [x0] │ │ │ │ bl 5258 │ │ │ │ ldr x0, [sp, #48] │ │ │ │ bl 5258 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 288d8 // b.any │ │ │ │ + b.ne 288cc // b.any │ │ │ │ ldr w0, [sp, #44] │ │ │ │ add w0, w0, #0x1 │ │ │ │ str w0, [sp, #44] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr w0, [x0, #8] │ │ │ │ ldr w1, [sp, #44] │ │ │ │ cmp w1, w0 │ │ │ │ - b.lt 288b8 // b.tstop │ │ │ │ + b.lt 288ac // b.tstop │ │ │ │ str wzr, [sp, #44] │ │ │ │ - b 28974 │ │ │ │ + b 28968 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x1, [x0, #16] │ │ │ │ ldrsw x0, [sp, #44] │ │ │ │ lsl x0, x0, #3 │ │ │ │ add x0, x1, x0 │ │ │ │ str xzr, [x0] │ │ │ │ ldr w0, [sp, #44] │ │ │ │ add w0, w0, #0x1 │ │ │ │ str w0, [sp, #44] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr w0, [x0, #8] │ │ │ │ ldr w1, [sp, #44] │ │ │ │ cmp w1, w0 │ │ │ │ - b.lt 28950 // b.tstop │ │ │ │ + b.lt 28944 // b.tstop │ │ │ │ nop │ │ │ │ nop │ │ │ │ ldp x29, x30, [sp], #64 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2889c │ │ │ │ + bl 28890 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #16] │ │ │ │ bl 5258 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5258 │ │ │ │ nop │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ @@ -35510,36 +35507,36 @@ │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x1, [x0, #16] │ │ │ │ ldr w0, [sp, #36] │ │ │ │ lsl x0, x0, #3 │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x0, [x0] │ │ │ │ str x0, [sp, #40] │ │ │ │ - b 28a8c │ │ │ │ + b 28a80 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr w0, [x0, #16] │ │ │ │ ldr w1, [sp, #32] │ │ │ │ cmp w1, w0 │ │ │ │ - b.ne 28a80 // b.any │ │ │ │ + b.ne 28a74 // b.any │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x0, [x0] │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #16] │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 28a80 // b.any │ │ │ │ + b.ne 28a74 // b.any │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x0, [x0, #8] │ │ │ │ - b 28a9c │ │ │ │ + b 28a90 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x0, [x0, #24] │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 28a44 // b.any │ │ │ │ + b.ne 28a38 // b.any │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ bti c │ │ │ │ sub sp, sp, #0x10 │ │ │ │ str x0, [sp, #8] │ │ │ │ @@ -35548,87 +35545,87 @@ │ │ │ │ add sp, sp, #0x10 │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x60 │ │ │ │ stp x29, x30, [sp, #80] │ │ │ │ add x29, sp, #0x50 │ │ │ │ str x0, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #72] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr w0, [x0, #8] │ │ │ │ lsl w2, w0, #1 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr x0, [x0] │ │ │ │ mov x1, x0 │ │ │ │ mov w0, w2 │ │ │ │ - bl 287d4 │ │ │ │ + bl 287c8 │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 28b24 // b.any │ │ │ │ + b.ne 28b18 // b.any │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 28c44 │ │ │ │ + b 28c38 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ - bl 29094 │ │ │ │ - b 28b60 │ │ │ │ + bl 29088 │ │ │ │ + b 28b54 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x1, [sp, #40] │ │ │ │ mov x2, x1 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ - bl 28c7c │ │ │ │ + bl 28c70 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 28b60 // b.any │ │ │ │ + b.ne 28b54 // b.any │ │ │ │ ldr x0, [sp, #56] │ │ │ │ - bl 2899c │ │ │ │ + bl 28990 │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 28c44 │ │ │ │ + b 28c38 │ │ │ │ add x1, sp, #0x28 │ │ │ │ add x0, sp, #0x20 │ │ │ │ mov x2, x1 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ - bl 2912c │ │ │ │ + bl 29120 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 28b30 // b.any │ │ │ │ + b.ne 28b24 // b.any │ │ │ │ str wzr, [sp, #28] │ │ │ │ - b 28be8 │ │ │ │ + b 28bdc │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr x1, [x0, #16] │ │ │ │ ldrsw x0, [sp, #28] │ │ │ │ lsl x0, x0, #3 │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x0, [x0] │ │ │ │ str x0, [sp, #48] │ │ │ │ - b 28bd0 │ │ │ │ + b 28bc4 │ │ │ │ ldr x0, [sp, #48] │ │ │ │ ldr x0, [x0, #24] │ │ │ │ str x0, [sp, #64] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ ldr x0, [x0] │ │ │ │ bl 5258 │ │ │ │ ldr x0, [sp, #48] │ │ │ │ bl 5258 │ │ │ │ ldr x0, [sp, #64] │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 28ba8 // b.any │ │ │ │ + b.ne 28b9c // b.any │ │ │ │ ldr w0, [sp, #28] │ │ │ │ add w0, w0, #0x1 │ │ │ │ str w0, [sp, #28] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr w0, [x0, #8] │ │ │ │ ldr w1, [sp, #28] │ │ │ │ cmp w1, w0 │ │ │ │ - b.lt 28b88 // b.tstop │ │ │ │ + b.lt 28b7c // b.tstop │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr x0, [x0, #16] │ │ │ │ bl 5258 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x1, [x0, #16] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ str x1, [x0, #16] │ │ │ │ @@ -35640,21 +35637,21 @@ │ │ │ │ ldr w1, [x0, #12] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ str w1, [x0, #12] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ bl 5258 │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #72] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 28c68 // b.none │ │ │ │ + b.eq 28c5c // b.none │ │ │ │ bl 5090 │ │ │ │ mov w0, w1 │ │ │ │ ldp x29, x30, [sp, #80] │ │ │ │ add sp, sp, #0x60 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ @@ -35668,18 +35665,18 @@ │ │ │ │ scvtf s30, s31 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr s31, [x0, #8] │ │ │ │ scvtf s31, s31 │ │ │ │ fdiv s30, s30, s31 │ │ │ │ fmov s31, #7.500000000000000000e-01 │ │ │ │ fcmpe s30, s31 │ │ │ │ - b.gt 28cc0 │ │ │ │ - b 28cc8 │ │ │ │ + b.gt 28cb4 │ │ │ │ + b 28cbc │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - bl 28ac4 │ │ │ │ + bl 28ab8 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ blr x1 │ │ │ │ str w0, [sp, #48] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr w0, [x0, #8] │ │ │ │ @@ -35692,56 +35689,56 @@ │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x1, [x0, #16] │ │ │ │ ldr w0, [sp, #52] │ │ │ │ lsl x0, x0, #3 │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x0, [x0] │ │ │ │ str x0, [sp, #56] │ │ │ │ - b 28d60 │ │ │ │ + b 28d54 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr w0, [x0, #16] │ │ │ │ ldr w1, [sp, #48] │ │ │ │ cmp w1, w0 │ │ │ │ - b.ne 28d54 // b.any │ │ │ │ + b.ne 28d48 // b.any │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x0, [x0] │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 28d54 // b.any │ │ │ │ + b.ne 28d48 // b.any │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 28e2c │ │ │ │ + b 28e20 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x0, [x0, #24] │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 28d1c // b.any │ │ │ │ + b.ne 28d10 // b.any │ │ │ │ mov x0, #0x20 // #32 │ │ │ │ bl 5bb8 <__isoc23_strtol@plt+0x228> │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 28d8c // b.any │ │ │ │ + b.ne 28d80 // b.any │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 28e2c │ │ │ │ + b 28e20 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ bl 52d0 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ str x1, [x0] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x0, [x0] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 28dc0 // b.any │ │ │ │ + b.ne 28db4 // b.any │ │ │ │ ldr x0, [sp, #56] │ │ │ │ bl 5258 │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 28e2c │ │ │ │ + b 28e20 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x1, [sp, #24] │ │ │ │ str x1, [x0, #8] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr w1, [sp, #48] │ │ │ │ str w1, [x0, #16] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ @@ -35790,35 +35787,35 @@ │ │ │ │ ldr x1, [x0, #16] │ │ │ │ ldr w0, [sp, #36] │ │ │ │ lsl x0, x0, #3 │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x0, [x0] │ │ │ │ str x0, [sp, #40] │ │ │ │ str xzr, [sp, #48] │ │ │ │ - b 28f64 │ │ │ │ + b 28f58 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr w0, [x0, #16] │ │ │ │ ldr w1, [sp, #32] │ │ │ │ cmp w1, w0 │ │ │ │ - b.ne 28f50 // b.any │ │ │ │ + b.ne 28f44 // b.any │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x0, [x0] │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #16] │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 28f50 // b.any │ │ │ │ + b.ne 28f44 // b.any │ │ │ │ ldr x0, [sp, #48] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 28ef4 // b.none │ │ │ │ + b.eq 28ee8 // b.none │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x1, [x0, #24] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ str x1, [x0, #24] │ │ │ │ - b 28f14 │ │ │ │ + b 28f08 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x1, [x0, #16] │ │ │ │ ldr w0, [sp, #36] │ │ │ │ lsl x0, x0, #3 │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x1, [sp, #40] │ │ │ │ ldr x1, [x1, #24] │ │ │ │ @@ -35833,39 +35830,39 @@ │ │ │ │ bl 5258 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr w0, [x0, #12] │ │ │ │ sub w1, w0, #0x1 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ str w1, [x0, #12] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ - b 28f74 │ │ │ │ + b 28f68 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x0, [x0, #24] │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 28ea4 // b.any │ │ │ │ + b.ne 28e98 // b.any │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ ldp x29, x30, [sp], #64 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 28fb0 // b.any │ │ │ │ + b.ne 28fa4 // b.any │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 29094 │ │ │ │ + bl 29088 │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ - b 29088 │ │ │ │ + b 2907c │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ blr x1 │ │ │ │ str w0, [sp, #44] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr w0, [x0, #8] │ │ │ │ @@ -35883,93 +35880,93 @@ │ │ │ │ ldr w0, [x0, #24] │ │ │ │ sxtw x0, w0 │ │ │ │ lsl x0, x0, #3 │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ str x1, [x0, #32] │ │ │ │ - b 2906c │ │ │ │ + b 29060 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ ldr w0, [x0, #16] │ │ │ │ ldr w1, [sp, #44] │ │ │ │ cmp w1, w0 │ │ │ │ - b.ne 29058 // b.any │ │ │ │ + b.ne 2904c // b.any │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ ldr x0, [x0] │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #16] │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 29058 // b.any │ │ │ │ + b.ne 2904c // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ - b 29088 │ │ │ │ + b 2907c │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ ldr x1, [x0, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ str x1, [x0, #32] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 29018 // b.any │ │ │ │ + b.ne 2900c // b.any │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 29094 │ │ │ │ + bl 29088 │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ bti c │ │ │ │ sub sp, sp, #0x10 │ │ │ │ str x0, [sp, #8] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ str xzr, [x0, #32] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ str wzr, [x0, #24] │ │ │ │ - b 29100 │ │ │ │ + b 290f4 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr x1, [x0, #16] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr w0, [x0, #24] │ │ │ │ sxtw x0, w0 │ │ │ │ lsl x0, x0, #3 │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ str x1, [x0, #32] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 2911c // b.any │ │ │ │ + b.ne 29110 // b.any │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr w0, [x0, #24] │ │ │ │ add w1, w0, #0x1 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ str w1, [x0, #24] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr w1, [x0, #24] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr w0, [x0, #8] │ │ │ │ cmp w1, w0 │ │ │ │ - b.lt 290b4 // b.tstop │ │ │ │ - b 29120 │ │ │ │ + b.lt 290a8 // b.tstop │ │ │ │ + b 29114 │ │ │ │ nop │ │ │ │ nop │ │ │ │ add sp, sp, #0x10 │ │ │ │ ret │ │ │ │ bti c │ │ │ │ sub sp, sp, #0x20 │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 29228 // b.none │ │ │ │ + b.eq 2921c // b.none │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ str x1, [x0] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ @@ -35980,167 +35977,167 @@ │ │ │ │ ldr x0, [x0, #32] │ │ │ │ ldr x1, [x0, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ str x1, [x0, #32] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 29220 // b.any │ │ │ │ + b.ne 29214 // b.any │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr w0, [x0, #24] │ │ │ │ add w1, w0, #0x1 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ str w1, [x0, #24] │ │ │ │ - b 29200 │ │ │ │ + b 291f4 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x1, [x0, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr w0, [x0, #24] │ │ │ │ sxtw x0, w0 │ │ │ │ lsl x0, x0, #3 │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ str x1, [x0, #32] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 2921c // b.any │ │ │ │ + b.ne 29210 // b.any │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr w0, [x0, #24] │ │ │ │ add w1, w0, #0x1 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ str w1, [x0, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr w1, [x0, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr w0, [x0, #8] │ │ │ │ cmp w1, w0 │ │ │ │ - b.lt 291b4 // b.tstop │ │ │ │ - b 29220 │ │ │ │ + b.lt 291a8 // b.tstop │ │ │ │ + b 29214 │ │ │ │ nop │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ - b 2922c │ │ │ │ + b 29220 │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ add sp, sp, #0x20 │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ str xzr, [x0, #32] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr w0, [x0, #8] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.le 29390 │ │ │ │ + b.le 29384 │ │ │ │ bl 5df8 <__isoc23_strtol@plt+0x468> │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr w0, [x0, #8] │ │ │ │ sxtw x0, w0 │ │ │ │ sdiv x2, x1, x0 │ │ │ │ mul x0, x2, x0 │ │ │ │ sub x0, x1, x0 │ │ │ │ str w0, [sp, #44] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr w1, [sp, #44] │ │ │ │ str w1, [x0, #24] │ │ │ │ - b 292f4 │ │ │ │ + b 292e8 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x1, [x0, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr w0, [x0, #24] │ │ │ │ sxtw x0, w0 │ │ │ │ lsl x0, x0, #3 │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ str x1, [x0, #32] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 292e0 // b.none │ │ │ │ + b.eq 292d4 // b.none │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr w1, [x0, #24] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ str w1, [x0] │ │ │ │ - b 29394 │ │ │ │ + b 29388 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr w0, [x0, #24] │ │ │ │ add w1, w0, #0x1 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ str w1, [x0, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr w1, [x0, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr w0, [x0, #8] │ │ │ │ cmp w1, w0 │ │ │ │ - b.lt 29294 // b.tstop │ │ │ │ + b.lt 29288 // b.tstop │ │ │ │ ldr x0, [sp, #24] │ │ │ │ str wzr, [x0, #24] │ │ │ │ - b 29378 │ │ │ │ + b 2936c │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x1, [x0, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr w0, [x0, #24] │ │ │ │ sxtw x0, w0 │ │ │ │ lsl x0, x0, #3 │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ str x1, [x0, #32] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 29364 // b.none │ │ │ │ + b.eq 29358 // b.none │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr w1, [x0, #24] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ str w1, [x0] │ │ │ │ - b 29394 │ │ │ │ + b 29388 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr w0, [x0, #24] │ │ │ │ add w1, w0, #0x1 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ str w1, [x0, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr w0, [x0, #24] │ │ │ │ ldr w1, [sp, #44] │ │ │ │ cmp w1, w0 │ │ │ │ - b.gt 29318 │ │ │ │ - b 29394 │ │ │ │ + b.gt 2930c │ │ │ │ + b 29388 │ │ │ │ nop │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ bti c │ │ │ │ sub sp, sp, #0x20 │ │ │ │ str x0, [sp, #24] │ │ │ │ str w1, [sp, #20] │ │ │ │ str x2, [sp, #8] │ │ │ │ str x3, [sp] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr w0, [x0, #8] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.gt 293d0 │ │ │ │ + b.gt 293c4 │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 294fc │ │ │ │ + b 294f0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr w1, [x0, #8] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ sdiv w2, w0, w1 │ │ │ │ mul w1, w2, w1 │ │ │ │ sub w0, w0, w1 │ │ │ │ str w0, [sp, #20] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 294f8 // b.none │ │ │ │ + b.eq 294ec // b.none │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ str x1, [x0] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ @@ -36151,71 +36148,71 @@ │ │ │ │ ldr x0, [x0, #32] │ │ │ │ ldr x1, [x0, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ str x1, [x0, #32] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 294f0 // b.any │ │ │ │ + b.ne 294e4 // b.any │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr w0, [x0, #24] │ │ │ │ add w0, w0, #0x1 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ ldr w1, [x1, #8] │ │ │ │ sdiv w2, w0, w1 │ │ │ │ mul w1, w2, w1 │ │ │ │ sub w1, w0, w1 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ str w1, [x0, #24] │ │ │ │ - b 294d4 │ │ │ │ + b 294c8 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x1, [x0, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr w0, [x0, #24] │ │ │ │ sxtw x0, w0 │ │ │ │ lsl x0, x0, #3 │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ str x1, [x0, #32] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 294ec // b.any │ │ │ │ + b.ne 294e0 // b.any │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr w0, [x0, #24] │ │ │ │ add w0, w0, #0x1 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ ldr w1, [x1, #8] │ │ │ │ sdiv w2, w0, w1 │ │ │ │ mul w1, w2, w1 │ │ │ │ sub w1, w0, w1 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ str w1, [x0, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr w0, [x0, #24] │ │ │ │ ldr w1, [sp, #20] │ │ │ │ cmp w1, w0 │ │ │ │ - b.ne 29474 // b.any │ │ │ │ - b 294f0 │ │ │ │ + b.ne 29468 // b.any │ │ │ │ + b 294e4 │ │ │ │ nop │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ - b 294fc │ │ │ │ + b 294f0 │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ add sp, sp, #0x20 │ │ │ │ ret │ │ │ │ bti c │ │ │ │ stp x19, x20, [sp, #-32]! │ │ │ │ stp x21, x22, [sp, #16] │ │ │ │ mov x22, x1 │ │ │ │ mov x19, #0x79b9 // #31161 │ │ │ │ movk x19, #0x9e37, lsl #16 │ │ │ │ mov x21, x19 │ │ │ │ mov x20, x2 │ │ │ │ - b 296a0 │ │ │ │ + b 29694 │ │ │ │ ldrb w2, [x0] │ │ │ │ and x3, x2, #0xff │ │ │ │ add x2, x0, #0x1 │ │ │ │ ldrb w2, [x2] │ │ │ │ and x2, x2, #0xff │ │ │ │ lsl x2, x2, #8 │ │ │ │ add x3, x3, x2 │ │ │ │ @@ -36303,25 +36300,25 @@ │ │ │ │ sub x20, x20, x21 │ │ │ │ sub x20, x20, x19 │ │ │ │ lsr x2, x19, #15 │ │ │ │ eor x20, x20, x2 │ │ │ │ add x0, x0, #0xc │ │ │ │ sub x22, x22, #0xc │ │ │ │ cmp x22, #0xb │ │ │ │ - b.hi 29528 // b.pmore │ │ │ │ + b.hi 2951c // b.pmore │ │ │ │ add x20, x20, x1 │ │ │ │ sub x1, x22, #0x1 │ │ │ │ cmp x1, #0xa │ │ │ │ - b.hi 297d4 // b.pmore │ │ │ │ + b.hi 297c8 // b.pmore │ │ │ │ cmp w1, #0xa │ │ │ │ - b.hi 297d4 // b.pmore │ │ │ │ - adrp x2, 3b000 │ │ │ │ - add x2, x2, #0x990 │ │ │ │ + b.hi 297c8 // b.pmore │ │ │ │ + adrp x2, 3c000 │ │ │ │ + add x2, x2, #0x978 │ │ │ │ ldr w1, [x2, w1, uxtw #2] │ │ │ │ - adr x2, 296d8 │ │ │ │ + adr x2, 296cc │ │ │ │ add x1, x2, w1, sxtw #2 │ │ │ │ br x1 │ │ │ │ bti j │ │ │ │ add x1, x0, #0xa │ │ │ │ ldrb w1, [x1] │ │ │ │ and x1, x1, #0xff │ │ │ │ lsl x1, x1, #24 │ │ │ │ @@ -36429,49 +36426,49 @@ │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5018 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 29504 │ │ │ │ + bl 294f8 │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ bti c │ │ │ │ sub sp, sp, #0x10 │ │ │ │ str w0, [sp, #12] │ │ │ │ str w1, [sp, #8] │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x160 │ │ │ │ ldr w1, [sp, #12] │ │ │ │ str w1, [x0] │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x164 │ │ │ │ ldr w1, [sp, #8] │ │ │ │ str w1, [x0] │ │ │ │ nop │ │ │ │ add sp, sp, #0x10 │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x40 │ │ │ │ stp x29, x30, [sp, #48] │ │ │ │ add x29, sp, #0x30 │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #40] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr w0, [x0, #4] │ │ │ │ cmp w0, #0x1 │ │ │ │ - b.eq 29974 // b.none │ │ │ │ + b.eq 29968 // b.none │ │ │ │ mov w0, #0x4 // #4 │ │ │ │ str w0, [sp, #36] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr w0, [x0] │ │ │ │ add x1, sp, #0x24 │ │ │ │ mov x4, x1 │ │ │ │ ldr x3, [sp, #16] │ │ │ │ @@ -36482,151 +36479,151 @@ │ │ │ │ ldr w0, [x0] │ │ │ │ add x1, sp, #0x24 │ │ │ │ mov x4, x1 │ │ │ │ ldr x3, [sp, #8] │ │ │ │ mov w2, #0x8 // #8 │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ bl 50a8 │ │ │ │ - b 29978 │ │ │ │ + b 2996c │ │ │ │ nop │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x2, [sp, #40] │ │ │ │ ldr x1, [x0] │ │ │ │ subs x2, x2, x1 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ - b.eq 29998 // b.none │ │ │ │ + b.eq 2998c // b.none │ │ │ │ bl 5090 │ │ │ │ ldp x29, x30, [sp, #48] │ │ │ │ add sp, sp, #0x40 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x0, x0, #0x9c0 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x0, x0, #0x9a8 │ │ │ │ bl 5c30 <__isoc23_strtol@plt+0x2a0> │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr w0, [x0, #4] │ │ │ │ cmp w0, #0x1 │ │ │ │ - b.eq 29a84 // b.none │ │ │ │ + b.eq 29a78 // b.none │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 29a24 // b.none │ │ │ │ + b.eq 29a18 // b.none │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 55a0 │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x160 │ │ │ │ str w1, [x0] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 55a0 │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x164 │ │ │ │ str w1, [x0] │ │ │ │ adrp x0, 66000 │ │ │ │ add x0, x0, #0x444 │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ str w1, [x0] │ │ │ │ adrp x0, 66000 │ │ │ │ add x0, x0, #0x444 │ │ │ │ ldr w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 29a88 // b.none │ │ │ │ + b.eq 29a7c // b.none │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr w5, [x0] │ │ │ │ mov w4, #0x4 // #4 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x3, x0, #0x160 │ │ │ │ mov w2, #0x7 // #7 │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ mov w0, w5 │ │ │ │ bl 5390 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr w5, [x0] │ │ │ │ mov w4, #0x4 // #4 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x3, x0, #0x164 │ │ │ │ mov w2, #0x8 // #8 │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ mov w0, w5 │ │ │ │ bl 5390 │ │ │ │ - b 29a88 │ │ │ │ + b 29a7c │ │ │ │ nop │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ bti c │ │ │ │ sub sp, sp, #0x10 │ │ │ │ str w0, [sp, #12] │ │ │ │ nop │ │ │ │ add sp, sp, #0x10 │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ - adrp x0, 29000 │ │ │ │ - add x1, x0, #0xa94 │ │ │ │ + adrp x0, 29000 │ │ │ │ + add x1, x0, #0xa88 │ │ │ │ mov w0, #0xd // #13 │ │ │ │ bl 5c48 <__isoc23_strtol@plt+0x2b8> │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ ldp x29, x30, [sp], #16 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x30 │ │ │ │ stp x29, x30, [sp, #32] │ │ │ │ add x29, sp, #0x20 │ │ │ │ str x0, [sp, #8] │ │ │ │ str w1, [sp, #4] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #24] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr w0, [x0, #4] │ │ │ │ cmp w0, #0x1 │ │ │ │ - b.ne 29b1c // b.any │ │ │ │ + b.ne 29b10 // b.any │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 29b74 │ │ │ │ + b 29b68 │ │ │ │ ldr w0, [sp, #4] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.le 29b34 │ │ │ │ + b.le 29b28 │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #16] │ │ │ │ - b 29b38 │ │ │ │ + b 29b2c │ │ │ │ str wzr, [sp, #16] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr w0, [x0] │ │ │ │ add x1, sp, #0x10 │ │ │ │ mov w4, #0x4 // #4 │ │ │ │ mov x3, x1 │ │ │ │ mov w2, #0x9 // #9 │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ bl 5390 │ │ │ │ str w0, [sp, #20] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 29b70 // b.none │ │ │ │ + b.eq 29b64 // b.none │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 29b74 │ │ │ │ + b 29b68 │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #24] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 29b98 // b.none │ │ │ │ + b.eq 29b8c // b.none │ │ │ │ bl 5090 │ │ │ │ mov w0, w1 │ │ │ │ ldp x29, x30, [sp, #32] │ │ │ │ add sp, sp, #0x30 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ @@ -36637,38 +36634,38 @@ │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr w0, [x0] │ │ │ │ mov w1, #0x3 // #3 │ │ │ │ bl 5e70 <__isoc23_strtol@plt+0x4e0> │ │ │ │ str w0, [sp, #44] │ │ │ │ ldr w0, [sp, #44] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ge 29be8 // b.tcont │ │ │ │ + b.ge 29bdc // b.tcont │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 29c40 │ │ │ │ + b 29c34 │ │ │ │ ldr w0, [sp, #20] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 29c04 // b.none │ │ │ │ + b.eq 29bf8 // b.none │ │ │ │ ldr w0, [sp, #44] │ │ │ │ orr w0, w0, #0x800 │ │ │ │ str w0, [sp, #44] │ │ │ │ - b 29c10 │ │ │ │ + b 29c04 │ │ │ │ ldr w0, [sp, #44] │ │ │ │ and w0, w0, #0xfffff7ff │ │ │ │ str w0, [sp, #44] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr w0, [x0] │ │ │ │ ldr w2, [sp, #44] │ │ │ │ mov w1, #0x4 // #4 │ │ │ │ bl 5e70 <__isoc23_strtol@plt+0x4e0> │ │ │ │ str w0, [sp, #44] │ │ │ │ ldr w0, [sp, #44] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ge 29c3c // b.tcont │ │ │ │ + b.ge 29c30 // b.tcont │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 29c40 │ │ │ │ + b 29c34 │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ bti c │ │ │ │ sub sp, sp, #0x10 │ │ │ │ str x0, [sp, #8] │ │ │ │ @@ -36680,52 +36677,52 @@ │ │ │ │ add sp, sp, #0x10 │ │ │ │ ret │ │ │ │ bti c │ │ │ │ sub sp, sp, #0x10 │ │ │ │ str w0, [sp, #12] │ │ │ │ ldr w0, [sp, #12] │ │ │ │ cmp w0, #0x4 │ │ │ │ - b.eq 29cc8 // b.none │ │ │ │ + b.eq 29cbc // b.none │ │ │ │ ldr w0, [sp, #12] │ │ │ │ cmp w0, #0xb │ │ │ │ - b.eq 29cc8 // b.none │ │ │ │ + b.eq 29cbc // b.none │ │ │ │ ldr w0, [sp, #12] │ │ │ │ cmp w0, #0xb │ │ │ │ - b.eq 29cc8 // b.none │ │ │ │ + b.eq 29cbc // b.none │ │ │ │ ldr w0, [sp, #12] │ │ │ │ cmp w0, #0x73 │ │ │ │ - b.eq 29cc8 // b.none │ │ │ │ + b.eq 29cbc // b.none │ │ │ │ ldr w0, [sp, #12] │ │ │ │ cmp w0, #0x72 │ │ │ │ - b.eq 29cc8 // b.none │ │ │ │ + b.eq 29cbc // b.none │ │ │ │ ldr w0, [sp, #12] │ │ │ │ cmp w0, #0x6a │ │ │ │ - b.ne 29cd0 // b.any │ │ │ │ + b.ne 29cc4 // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ - b 29cd4 │ │ │ │ + b 29cc8 │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ add sp, sp, #0x10 │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0xd0 │ │ │ │ stp x29, x30, [sp, #192] │ │ │ │ add x29, sp, #0xc0 │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ str w3, [sp, #4] │ │ │ │ str w4, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #184] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp, #16] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 29d68 // b.none │ │ │ │ + b.eq 29d5c // b.none │ │ │ │ ldr x0, [sp, #16] │ │ │ │ ldr d31, [x0] │ │ │ │ scvtf d31, d31 │ │ │ │ mov x0, #0x400000000000 // #70368744177664 │ │ │ │ movk x0, #0x408f, lsl #48 │ │ │ │ fmov d30, x0 │ │ │ │ fmul d30, d31, d30 │ │ │ │ @@ -36735,39 +36732,39 @@ │ │ │ │ mov x0, #0x400000000000 // #70368744177664 │ │ │ │ movk x0, #0x408f, lsl #48 │ │ │ │ fmov d29, x0 │ │ │ │ fdiv d31, d31, d29 │ │ │ │ fadd d31, d30, d31 │ │ │ │ fcvtzs w0, d31 │ │ │ │ str w0, [sp, #40] │ │ │ │ - b 29d70 │ │ │ │ + b 29d64 │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ str w0, [sp, #40] │ │ │ │ ldr w0, [sp, #4] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 29d80 // b.any │ │ │ │ - b 29d98 │ │ │ │ + b.ne 29d74 // b.any │ │ │ │ + b 29d8c │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 29d98 // b.none │ │ │ │ + b.eq 29d8c // b.none │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ - b 29ee8 │ │ │ │ + b 29edc │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #48] │ │ │ │ strh wzr, [sp, #54] │ │ │ │ ldr w0, [sp, #4] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 29dbc // b.none │ │ │ │ + b.eq 29db0 // b.none │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ strh w0, [sp, #52] │ │ │ │ ldr w0, [sp] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 29dd0 // b.none │ │ │ │ + b.eq 29dc4 // b.none │ │ │ │ mov w0, #0x4 // #4 │ │ │ │ strh w0, [sp, #52] │ │ │ │ add x0, sp, #0x38 │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #8] │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ bl 5108 │ │ │ │ @@ -36779,170 +36776,170 @@ │ │ │ │ add x0, sp, #0x38 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ mov x1, x0 │ │ │ │ mov w0, #0x2 // #2 │ │ │ │ bl 5108 │ │ │ │ ldr w0, [sp, #44] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.le 29e84 │ │ │ │ + b.le 29e78 │ │ │ │ ldr w0, [sp, #4] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 29e40 // b.none │ │ │ │ + b.eq 29e34 // b.none │ │ │ │ ldrsh w0, [sp, #54] │ │ │ │ and w0, w0, #0xffff │ │ │ │ and w0, w0, #0x1 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 29e40 // b.none │ │ │ │ + b.eq 29e34 // b.none │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ - b 29ee8 │ │ │ │ + b 29edc │ │ │ │ ldr w0, [sp] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 29e68 // b.none │ │ │ │ + b.eq 29e5c // b.none │ │ │ │ ldrsh w0, [sp, #54] │ │ │ │ and w0, w0, #0xffff │ │ │ │ and w0, w0, #0x4 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 29e68 // b.none │ │ │ │ + b.eq 29e5c // b.none │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ - b 29ee8 │ │ │ │ + b 29edc │ │ │ │ ldrsh w0, [sp, #54] │ │ │ │ and w0, w0, #0xffff │ │ │ │ and w0, w0, #0x10 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 29ed8 // b.none │ │ │ │ + b.eq 29ecc // b.none │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 29ee8 │ │ │ │ + b 29edc │ │ │ │ ldr w0, [sp, #44] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 29e98 // b.any │ │ │ │ + b.ne 29e8c // b.any │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 29ee8 │ │ │ │ + b 29edc │ │ │ │ ldr x0, [sp, #8] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 29ebc // b.none │ │ │ │ + b.eq 29eb0 // b.none │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ cmp w0, #0x4 │ │ │ │ - b.ne 29ebc // b.any │ │ │ │ + b.ne 29eb0 // b.any │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 29ee8 │ │ │ │ + b 29edc │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ - bl 29c74 │ │ │ │ + bl 29c68 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 29ee0 // b.any │ │ │ │ + b.ne 29ed4 // b.any │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 29ee8 │ │ │ │ + b 29edc │ │ │ │ nop │ │ │ │ - b 29d98 │ │ │ │ + b 29d8c │ │ │ │ nop │ │ │ │ - b 29d98 │ │ │ │ + b 29d8c │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #184] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 29f0c // b.none │ │ │ │ + b.eq 29f00 // b.none │ │ │ │ bl 5090 │ │ │ │ mov w0, w1 │ │ │ │ ldp x29, x30, [sp, #192] │ │ │ │ add sp, sp, #0xd0 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x60 │ │ │ │ stp x29, x30, [sp, #80] │ │ │ │ add x29, sp, #0x50 │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str w2, [sp, #12] │ │ │ │ str w3, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #72] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ mov x0, #0x7fffffff // #2147483647 │ │ │ │ cmp x1, x0 │ │ │ │ - b.ne 29f6c // b.any │ │ │ │ + b.ne 29f60 // b.any │ │ │ │ str xzr, [sp, #40] │ │ │ │ - b 29fb8 │ │ │ │ + b 29fac │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #16] │ │ │ │ sub x0, x0, x1 │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.gt 29fa4 │ │ │ │ + b.gt 29f98 │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x68 // #104 │ │ │ │ str w1, [x0] │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 29fd0 │ │ │ │ + b 29fc4 │ │ │ │ ldr x0, [sp, #48] │ │ │ │ str x0, [sp, #56] │ │ │ │ str xzr, [sp, #64] │ │ │ │ add x0, sp, #0x38 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr w4, [sp, #8] │ │ │ │ ldr w3, [sp, #12] │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ ldr x1, [sp, #40] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 29cdc │ │ │ │ + bl 29cd0 │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #72] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 29ff4 // b.none │ │ │ │ + b.eq 29fe8 // b.none │ │ │ │ bl 5090 │ │ │ │ mov w0, w1 │ │ │ │ ldp x29, x30, [sp, #80] │ │ │ │ add sp, sp, #0x60 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x50 │ │ │ │ stp x29, x30, [sp, #64] │ │ │ │ add x29, sp, #0x40 │ │ │ │ str x0, [sp, #24] │ │ │ │ str w1, [sp, #20] │ │ │ │ str w2, [sp, #16] │ │ │ │ str w3, [sp, #12] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #56] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ str xzr, [sp, #40] │ │ │ │ ldrsw x0, [sp, #20] │ │ │ │ str x0, [sp, #48] │ │ │ │ add x0, sp, #0x28 │ │ │ │ ldr w4, [sp, #12] │ │ │ │ ldr w3, [sp, #16] │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 29cdc │ │ │ │ + bl 29cd0 │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #56] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 2a088 // b.none │ │ │ │ + b.eq 2a07c // b.none │ │ │ │ bl 5090 │ │ │ │ mov w0, w1 │ │ │ │ ldp x29, x30, [sp, #64] │ │ │ │ add sp, sp, #0x50 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ @@ -36950,44 +36947,44 @@ │ │ │ │ stp x29, x30, [sp, #192] │ │ │ │ add x29, sp, #0xc0 │ │ │ │ str x0, [sp, #24] │ │ │ │ str w1, [sp, #20] │ │ │ │ str x2, [sp, #8] │ │ │ │ str w3, [sp, #16] │ │ │ │ str w4, [sp, #4] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #184] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ str xzr, [sp, #40] │ │ │ │ ldrsw x0, [sp, #20] │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 2a0fc // b.any │ │ │ │ + b.ne 2a0f0 // b.any │ │ │ │ add x0, sp, #0x38 │ │ │ │ bl 5240 │ │ │ │ add x0, sp, #0x38 │ │ │ │ str x0, [sp, #8] │ │ │ │ add x0, sp, #0x28 │ │ │ │ ldr w4, [sp, #4] │ │ │ │ ldr w3, [sp, #16] │ │ │ │ ldr x2, [sp, #8] │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 29cdc │ │ │ │ + bl 29cd0 │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #184] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 2a13c // b.none │ │ │ │ + b.eq 2a130 // b.none │ │ │ │ bl 5090 │ │ │ │ mov w0, w1 │ │ │ │ ldp x29, x30, [sp, #192] │ │ │ │ add sp, sp, #0xd0 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ @@ -36995,17 +36992,17 @@ │ │ │ │ mov x29, sp │ │ │ │ mov x0, #0x10b0 // #4272 │ │ │ │ movk x0, #0x1, lsl #16 │ │ │ │ bl 5bb8 <__isoc23_strtol@plt+0x228> │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 2a180 // b.any │ │ │ │ + b.ne 2a174 // b.any │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ - b 2a218 │ │ │ │ + b 2a20c │ │ │ │ ldr x0, [sp, #24] │ │ │ │ str xzr, [x0, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x1, [x0, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ str x1, [x0, #8] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ @@ -37017,15 +37014,15 @@ │ │ │ │ str x1, [x0, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ str xzr, [x0, #32] │ │ │ │ ldr x1, [sp, #24] │ │ │ │ mov x0, #0x28 // #40 │ │ │ │ movk x0, #0x1, lsl #16 │ │ │ │ add x0, x1, x0 │ │ │ │ - bl 23c10 <__isoc23_strtol@plt+0x1e280> │ │ │ │ + bl 23c04 <__isoc23_strtol@plt+0x1e274> │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, #0x10, lsl #12 │ │ │ │ str xzr, [x0, #4192] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, #0x11, lsl #12 │ │ │ │ strb wzr, [x0, #104] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ @@ -37043,101 +37040,101 @@ │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str w0, [sp, #28] │ │ │ │ - bl 2a150 │ │ │ │ + bl 2a144 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 2a250 // b.any │ │ │ │ + b.ne 2a244 // b.any │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ - b 2a2e8 │ │ │ │ + b 2a2dc │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr w1, [sp, #28] │ │ │ │ str w1, [x0] │ │ │ │ ldr x1, [sp, #40] │ │ │ │ mov x0, #0x1068 // #4200 │ │ │ │ movk x0, #0x1, lsl #16 │ │ │ │ add x3, x1, x0 │ │ │ │ ldr x1, [sp, #40] │ │ │ │ mov x0, #0x1098 // #4248 │ │ │ │ movk x0, #0x1, lsl #16 │ │ │ │ add x0, x1, x0 │ │ │ │ mov x2, x0 │ │ │ │ mov x1, x3 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - bl 2c23c │ │ │ │ + bl 2c230 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 2a2d0 // b.none │ │ │ │ + b.eq 2a2c4 // b.none │ │ │ │ ldr x1, [sp, #40] │ │ │ │ mov x0, #0x1068 // #4200 │ │ │ │ movk x0, #0x1, lsl #16 │ │ │ │ add x1, x1, x0 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x0, x0, #0x10, lsl #12 │ │ │ │ ldr w0, [x0, #4248] │ │ │ │ mov w3, w0 │ │ │ │ mov x2, x1 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0x9d0 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0x9b8 │ │ │ │ mov x0, #0x800 // #2048 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - b 2a2e8 │ │ │ │ + b 2a2dc │ │ │ │ ldr x0, [sp, #40] │ │ │ │ mov w1, #0xffffffff // #-1 │ │ │ │ str w1, [x0] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - bl 2bf00 │ │ │ │ + bl 2bef4 │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ - bl 2a150 │ │ │ │ + bl 2a144 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5150 │ │ │ │ str w0, [sp, #36] │ │ │ │ ldr w0, [sp, #36] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ge 2a334 // b.tcont │ │ │ │ + b.ge 2a328 // b.tcont │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - bl 2bf00 │ │ │ │ + bl 2bef4 │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ - b 2a350 │ │ │ │ + b 2a344 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr w1, [sp, #36] │ │ │ │ str w1, [x0] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ str w1, [x0, #4] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str w0, [sp, #28] │ │ │ │ - bl 2a150 │ │ │ │ + bl 2a144 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr w0, [sp, #28] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ge 2a390 // b.tcont │ │ │ │ + b.ge 2a384 // b.tcont │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - bl 2bf00 │ │ │ │ + bl 2bef4 │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ - b 2a3ac │ │ │ │ + b 2a3a0 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr w1, [sp, #28] │ │ │ │ str w1, [x0] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ str w1, [x0, #4] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ @@ -37148,99 +37145,99 @@ │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ str w1, [sp, #20] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldrh w0, [x0] │ │ │ │ cmp w0, #0x2 │ │ │ │ - b.ne 2a400 // b.any │ │ │ │ + b.ne 2a3f4 // b.any │ │ │ │ ldr x0, [sp, #24] │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ and w0, w0, #0xffff │ │ │ │ bl 4df0 │ │ │ │ and w1, w0, #0xffff │ │ │ │ ldr x0, [sp, #40] │ │ │ │ strh w1, [x0, #2] │ │ │ │ - b 2a444 │ │ │ │ + b 2a438 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldrh w0, [x0] │ │ │ │ cmp w0, #0xa │ │ │ │ - b.ne 2a434 // b.any │ │ │ │ + b.ne 2a428 // b.any │ │ │ │ ldr x0, [sp, #24] │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ and w0, w0, #0xffff │ │ │ │ bl 4df0 │ │ │ │ and w1, w0, #0xffff │ │ │ │ ldr x0, [sp, #32] │ │ │ │ strh w1, [x0, #2] │ │ │ │ - b 2a444 │ │ │ │ + b 2a438 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x0, x0, #0x9e8 │ │ │ │ - bl 252bc <__isoc23_strtol@plt+0x1f92c> │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x0, x0, #0x9d0 │ │ │ │ + bl 252b0 <__isoc23_strtol@plt+0x1f920> │ │ │ │ nop │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ str w0, [sp, #28] │ │ │ │ str w1, [sp, #24] │ │ │ │ ldr w2, [sp, #24] │ │ │ │ ldr w1, [sp, #28] │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ - bl 2a6d4 │ │ │ │ + bl 2a6c8 │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ str w0, [sp, #28] │ │ │ │ ldr w1, [sp, #28] │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ - bl 2a6a4 │ │ │ │ + bl 2a698 │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 2a4e8 // b.none │ │ │ │ + b.eq 2a4dc // b.none │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xa20 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xa08 │ │ │ │ mov x0, #0x4000000000000 // #1125899906842624 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ - b 2a4fc │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ + b 2a4f0 │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xa20 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xa08 │ │ │ │ mov x0, #0x4000000000000 // #1125899906842624 │ │ │ │ - bl 250a4 <__isoc23_strtol@plt+0x1f714> │ │ │ │ + bl 25098 <__isoc23_strtol@plt+0x1f708> │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ adrp x0, 66000 │ │ │ │ add x0, x0, #0x440 │ │ │ │ ldr w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 2a54c // b.any │ │ │ │ + b.ne 2a540 // b.any │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ mov x0, #0x2 // #2 │ │ │ │ movk x0, #0x20, lsl #16 │ │ │ │ bl 55b8 │ │ │ │ adrp x0, 66000 │ │ │ │ add x0, x0, #0x440 │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ @@ -37248,351 +37245,351 @@ │ │ │ │ bl 5db0 <__isoc23_strtol@plt+0x420> │ │ │ │ str x0, [sp, #16] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ bl 5b10 <__isoc23_strtol@plt+0x180> │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 2a598 // b.any │ │ │ │ + b.ne 2a58c // b.any │ │ │ │ mov x1, #0x1 // #1 │ │ │ │ - adrp x0, 2a000 │ │ │ │ - add x0, x0, #0x4ac │ │ │ │ + adrp x0, 2a000 │ │ │ │ + add x0, x0, #0x4a0 │ │ │ │ bl 5e58 <__isoc23_strtol@plt+0x4c8> │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x0, x0, #0xa28 │ │ │ │ - bl 252bc <__isoc23_strtol@plt+0x1f92c> │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x0, x0, #0xa10 │ │ │ │ + bl 252b0 <__isoc23_strtol@plt+0x1f920> │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xa50 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xa38 │ │ │ │ mov x0, #0x4000000000000 // #1125899906842624 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #32] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 2a5e8 // b.none │ │ │ │ + b.eq 2a5dc // b.none │ │ │ │ ldr x0, [sp, #24] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 2a600 // b.none │ │ │ │ + b.eq 2a5f4 // b.none │ │ │ │ ldr x0, [sp, #32] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 2a60c // b.any │ │ │ │ + b.ne 2a600 // b.any │ │ │ │ ldr x0, [sp, #24] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 2a60c // b.none │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x0, x0, #0xa70 │ │ │ │ - bl 252bc <__isoc23_strtol@plt+0x1f92c> │ │ │ │ + b.eq 2a600 // b.none │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x0, x0, #0xa58 │ │ │ │ + bl 252b0 <__isoc23_strtol@plt+0x1f920> │ │ │ │ ldr x0, [sp, #32] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 2a694 // b.none │ │ │ │ + b.eq 2a688 // b.none │ │ │ │ ldr x0, [sp, #24] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 2a694 // b.none │ │ │ │ + b.eq 2a688 // b.none │ │ │ │ mov w2, #0x1 // #1 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 59d8 <__isoc23_strtol@plt+0x48> │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.gt 2a65c │ │ │ │ + b.gt 2a650 │ │ │ │ mov x1, #0x1 // #1 │ │ │ │ - adrp x0, 2a000 │ │ │ │ - add x0, x0, #0x4ac │ │ │ │ + adrp x0, 2a000 │ │ │ │ + add x0, x0, #0x4a0 │ │ │ │ bl 5e58 <__isoc23_strtol@plt+0x4c8> │ │ │ │ ldr x1, [sp, #24] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x0, x0, #0xab0 │ │ │ │ - bl 252bc <__isoc23_strtol@plt+0x1f92c> │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x0, x0, #0xa98 │ │ │ │ + bl 252b0 <__isoc23_strtol@plt+0x1f920> │ │ │ │ mov w2, #0x1 // #1 │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 4e08 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.gt 2a694 │ │ │ │ + b.gt 2a688 │ │ │ │ mov x1, #0x1 // #1 │ │ │ │ - adrp x0, 2a000 │ │ │ │ - add x0, x0, #0x4ac │ │ │ │ + adrp x0, 2a000 │ │ │ │ + add x0, x0, #0x4a0 │ │ │ │ bl 5e58 <__isoc23_strtol@plt+0x4c8> │ │ │ │ ldr x1, [sp, #32] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x0, x0, #0xad8 │ │ │ │ - bl 252bc <__isoc23_strtol@plt+0x1f92c> │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x0, x0, #0xac0 │ │ │ │ + bl 252b0 <__isoc23_strtol@plt+0x1f920> │ │ │ │ nop │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ str w1, [sp, #20] │ │ │ │ ldr w2, [sp, #20] │ │ │ │ ldr w1, [sp, #20] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2a6d4 │ │ │ │ + bl 2a6c8 │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0xd0 │ │ │ │ stp x29, x30, [sp, #192] │ │ │ │ add x29, sp, #0xc0 │ │ │ │ str x0, [sp, #8] │ │ │ │ str w1, [sp, #4] │ │ │ │ str w2, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #184] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ str xzr, [sp, #32] │ │ │ │ add x1, sp, #0x10 │ │ │ │ add x0, sp, #0x38 │ │ │ │ mov x3, x1 │ │ │ │ mov x2, x0 │ │ │ │ mov w1, #0x0 // #0 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ bl 1fae8 <__isoc23_strtol@plt+0x1a158> │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 2a96c // b.none │ │ │ │ - bl 2a150 │ │ │ │ + b.eq 2a960 // b.none │ │ │ │ + bl 2a144 │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 2a974 // b.none │ │ │ │ + b.eq 2a968 // b.none │ │ │ │ ldrh w0, [sp, #56] │ │ │ │ mov w2, #0x0 // #0 │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ bl 4e38 │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ str w1, [x0] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.lt 2a97c // b.tstop │ │ │ │ + b.lt 2a970 // b.tstop │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ bl 5e70 <__isoc23_strtol@plt+0x4e0> │ │ │ │ str w0, [sp, #20] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.eq 2a984 // b.none │ │ │ │ + b.eq 2a978 // b.none │ │ │ │ ldr w0, [sp, #20] │ │ │ │ orr w0, w0, #0x1 │ │ │ │ str w0, [sp, #20] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ ldr w1, [sp, #20] │ │ │ │ mov w2, w1 │ │ │ │ mov w1, #0x2 // #2 │ │ │ │ bl 5e70 <__isoc23_strtol@plt+0x4e0> │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.eq 2a98c // b.none │ │ │ │ + b.eq 2a980 // b.none │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #20] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ add x1, sp, #0x14 │ │ │ │ mov w4, #0x4 // #4 │ │ │ │ mov x3, x1 │ │ │ │ mov w2, #0x2 // #2 │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ bl 5390 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ - bl 299a8 │ │ │ │ + bl 2999c │ │ │ │ ldr w0, [sp, #4] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.gt 2a828 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x0, x0, #0xaf8 │ │ │ │ + b.gt 2a81c │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x0, x0, #0xae0 │ │ │ │ bl 5c30 <__isoc23_strtol@plt+0x2a0> │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 2a820 // b.none │ │ │ │ + b.eq 2a814 // b.none │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 55a0 │ │ │ │ str w0, [sp, #4] │ │ │ │ - b 2a828 │ │ │ │ + b 2a81c │ │ │ │ mov w0, #0x400 // #1024 │ │ │ │ str w0, [sp, #4] │ │ │ │ ldr w0, [sp] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.gt 2a868 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x0, x0, #0xb08 │ │ │ │ + b.gt 2a85c │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x0, x0, #0xaf0 │ │ │ │ bl 5c30 <__isoc23_strtol@plt+0x2a0> │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 2a860 // b.none │ │ │ │ + b.eq 2a854 // b.none │ │ │ │ ldr x0, [sp, #48] │ │ │ │ bl 55a0 │ │ │ │ str w0, [sp] │ │ │ │ - b 2a868 │ │ │ │ + b 2a85c │ │ │ │ mov w0, #0x7fff // #32767 │ │ │ │ str w0, [sp] │ │ │ │ ldr w1, [sp] │ │ │ │ ldr w0, [sp, #4] │ │ │ │ cmp w1, w0 │ │ │ │ - b.ge 2a88c // b.tcont │ │ │ │ + b.ge 2a880 // b.tcont │ │ │ │ ldr w2, [sp, #4] │ │ │ │ ldr w1, [sp] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x0, x0, #0xb18 │ │ │ │ - bl 252bc <__isoc23_strtol@plt+0x1f92c> │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x0, x0, #0xb00 │ │ │ │ + bl 252b0 <__isoc23_strtol@plt+0x1f920> │ │ │ │ ldr w0, [sp, #4] │ │ │ │ str w0, [sp, #24] │ │ │ │ - b 2a904 │ │ │ │ + b 2a8f8 │ │ │ │ add x0, sp, #0x38 │ │ │ │ ldr w1, [sp, #24] │ │ │ │ - bl 2a3b8 │ │ │ │ + bl 2a3ac │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ add x1, sp, #0x38 │ │ │ │ mov x3, x1 │ │ │ │ ldr w1, [sp, #16] │ │ │ │ mov w2, w1 │ │ │ │ mov x1, x3 │ │ │ │ bl 5d98 <__isoc23_strtol@plt+0x408> │ │ │ │ str w0, [sp, #28] │ │ │ │ ldr w0, [sp, #28] │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.ne 2a918 // b.any │ │ │ │ + b.ne 2a90c // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ cmp w0, #0x62 │ │ │ │ - b.ne 2a994 // b.any │ │ │ │ + b.ne 2a988 // b.any │ │ │ │ ldr w1, [sp, #4] │ │ │ │ ldr w0, [sp] │ │ │ │ cmp w1, w0 │ │ │ │ - b.eq 2a99c // b.none │ │ │ │ + b.eq 2a990 // b.none │ │ │ │ nop │ │ │ │ ldr w0, [sp, #24] │ │ │ │ add w0, w0, #0x1 │ │ │ │ str w0, [sp, #24] │ │ │ │ ldr w1, [sp, #24] │ │ │ │ ldr w0, [sp] │ │ │ │ cmp w1, w0 │ │ │ │ - b.le 2a898 │ │ │ │ - b 2a91c │ │ │ │ + b.le 2a88c │ │ │ │ + b 2a910 │ │ │ │ nop │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ mov w1, #0x5 // #5 │ │ │ │ bl 5e28 <__isoc23_strtol@plt+0x498> │ │ │ │ str w0, [sp, #28] │ │ │ │ ldr w0, [sp, #28] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.lt 2a9a4 // b.tstop │ │ │ │ + b.lt 2a998 // b.tstop │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ - bl 29bac │ │ │ │ + bl 29ba0 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 2a9ac // b.none │ │ │ │ + b.eq 2a9a0 // b.none │ │ │ │ ldr w2, [sp, #24] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xb48 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xb30 │ │ │ │ mov x0, #0x800 // #2048 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #32] │ │ │ │ - b 2a9c8 │ │ │ │ + b 2a9bc │ │ │ │ nop │ │ │ │ - b 2a9b0 │ │ │ │ + b 2a9a4 │ │ │ │ nop │ │ │ │ - b 2a9b0 │ │ │ │ + b 2a9a4 │ │ │ │ nop │ │ │ │ - b 2a9b0 │ │ │ │ + b 2a9a4 │ │ │ │ nop │ │ │ │ - b 2a9b0 │ │ │ │ + b 2a9a4 │ │ │ │ nop │ │ │ │ - b 2a9b0 │ │ │ │ + b 2a9a4 │ │ │ │ nop │ │ │ │ - b 2a9b0 │ │ │ │ + b 2a9a4 │ │ │ │ nop │ │ │ │ - b 2a9b0 │ │ │ │ + b 2a9a4 │ │ │ │ nop │ │ │ │ - b 2a9b0 │ │ │ │ + b 2a9a4 │ │ │ │ nop │ │ │ │ ldr x0, [sp, #32] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 2a9c4 // b.none │ │ │ │ + b.eq 2a9b8 // b.none │ │ │ │ ldr x0, [sp, #32] │ │ │ │ - bl 2bf00 │ │ │ │ + bl 2bef4 │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #184] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 2a9ec // b.none │ │ │ │ + b.eq 2a9e0 // b.none │ │ │ │ bl 5090 │ │ │ │ mov x0, x1 │ │ │ │ ldp x29, x30, [sp, #192] │ │ │ │ add sp, sp, #0xd0 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-64]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 2ab98 // b.none │ │ │ │ + b.eq 2ab8c // b.none │ │ │ │ ldr x0, [sp, #24] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 2ab98 // b.none │ │ │ │ + b.eq 2ab8c // b.none │ │ │ │ ldr x1, [sp, #40] │ │ │ │ mov x0, #0x1068 // #4200 │ │ │ │ movk x0, #0x1, lsl #16 │ │ │ │ add x1, x1, x0 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x0, x0, #0x10, lsl #12 │ │ │ │ ldr w0, [x0, #4248] │ │ │ │ mov w3, w0 │ │ │ │ mov x2, x1 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xb60 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xb48 │ │ │ │ mov x0, #0x800 // #2048 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov w1, #0x0 // #0 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - bl 29bac │ │ │ │ + bl 29ba0 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 2aa80 // b.any │ │ │ │ + b.ne 2aa74 // b.any │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 2ab9c │ │ │ │ - bl 2a50c │ │ │ │ + b 2ab90 │ │ │ │ + bl 2a500 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x0, x0, #0x10, lsl #12 │ │ │ │ str x1, [x0, #4256] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x0, x0, #0x10, lsl #12 │ │ │ │ ldr x0, [x0, #4256] │ │ │ │ ldr x2, [sp, #24] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ - bl 2a5a8 │ │ │ │ + bl 2a59c │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x0, x0, #0x10, lsl #12 │ │ │ │ ldr x0, [x0, #4256] │ │ │ │ bl 56c0 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x0, x0, #0x10, lsl #12 │ │ │ │ @@ -37608,67 +37605,67 @@ │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x0, x0, #0x10, lsl #12 │ │ │ │ ldr x0, [x0, #4264] │ │ │ │ bl 5e10 <__isoc23_strtol@plt+0x480> │ │ │ │ str w0, [sp, #60] │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.gt 2ab54 │ │ │ │ + b.gt 2ab48 │ │ │ │ ldr x1, [sp, #40] │ │ │ │ mov x0, #0x1068 // #4200 │ │ │ │ movk x0, #0x1, lsl #16 │ │ │ │ add x1, x1, x0 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x0, x0, #0x10, lsl #12 │ │ │ │ ldr w0, [x0, #4248] │ │ │ │ mov w3, w0 │ │ │ │ mov x2, x1 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xb88 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xb70 │ │ │ │ mov x0, #0x4000000000000 // #1125899906842624 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov x1, #0x1 // #1 │ │ │ │ - adrp x0, 2a000 │ │ │ │ - add x0, x0, #0x4ac │ │ │ │ + adrp x0, 2a000 │ │ │ │ + add x0, x0, #0x4a0 │ │ │ │ bl 5e58 <__isoc23_strtol@plt+0x4c8> │ │ │ │ str wzr, [sp, #60] │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - bl 29bac │ │ │ │ + bl 29ba0 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 2ab90 // b.any │ │ │ │ + b.ne 2ab84 // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xbb0 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xb98 │ │ │ │ mov x0, #0x4000000000000 // #1125899906842624 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 2ab9c │ │ │ │ + b 2ab90 │ │ │ │ ldr w0, [sp, #60] │ │ │ │ - b 2ab9c │ │ │ │ + b 2ab90 │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ ldp x29, x30, [sp], #64 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ mov w1, #0x0 // #0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 29bac │ │ │ │ + bl 29ba0 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 2abd8 // b.any │ │ │ │ + b.ne 2abcc // b.any │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 2ad58 │ │ │ │ - bl 2a50c │ │ │ │ + b 2ad4c │ │ │ │ + bl 2a500 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, #0x10, lsl #12 │ │ │ │ str x1, [x0, #4256] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, #0x10, lsl #12 │ │ │ │ ldr x0, [x0, #4256] │ │ │ │ @@ -37688,81 +37685,81 @@ │ │ │ │ ldr x1, [sp, #24] │ │ │ │ mov x0, #0x1068 // #4200 │ │ │ │ movk x0, #0x1, lsl #16 │ │ │ │ add x0, x1, x0 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 2ac54 // b.none │ │ │ │ + b.eq 2ac48 // b.none │ │ │ │ ldr x0, [sp, #16] │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xbf8 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xbe0 │ │ │ │ mov x0, #0x4000000000000 // #1125899906842624 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, #0x10, lsl #12 │ │ │ │ ldr x0, [x0, #4264] │ │ │ │ ldr x3, [sp, #40] │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ mov w1, #0x37 // #55 │ │ │ │ bl 5120 │ │ │ │ - b 2acf8 │ │ │ │ + b 2acec │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, #0x10, lsl #12 │ │ │ │ ldr x0, [x0, #4264] │ │ │ │ ldr w1, [sp, #36] │ │ │ │ bl 4e20 │ │ │ │ cmp w0, #0x2 │ │ │ │ - b.eq 2acb0 // b.none │ │ │ │ + b.eq 2aca4 // b.none │ │ │ │ cmp w0, #0x3 │ │ │ │ - b.eq 2acc8 // b.none │ │ │ │ - b 2ace0 │ │ │ │ + b.eq 2acbc // b.none │ │ │ │ + b 2acd4 │ │ │ │ mov w3, #0x0 // #0 │ │ │ │ mov w2, #0x1 // #1 │ │ │ │ mov x1, #0x7fffffff // #2147483647 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 29f20 │ │ │ │ - b 2acf8 │ │ │ │ + bl 29f14 │ │ │ │ + b 2acec │ │ │ │ mov w3, #0x1 // #1 │ │ │ │ mov w2, #0x0 // #0 │ │ │ │ mov x1, #0x7fffffff // #2147483647 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 29f20 │ │ │ │ - b 2acf8 │ │ │ │ + bl 29f14 │ │ │ │ + b 2acec │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ - adrp x0, 2a000 │ │ │ │ - add x0, x0, #0x4ac │ │ │ │ + adrp x0, 2a000 │ │ │ │ + add x0, x0, #0x4a0 │ │ │ │ bl 5e58 <__isoc23_strtol@plt+0x4c8> │ │ │ │ ldr w0, [sp, #36] │ │ │ │ - b 2ad58 │ │ │ │ + b 2ad4c │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, #0x10, lsl #12 │ │ │ │ ldr x0, [x0, #4264] │ │ │ │ bl 5a98 <__isoc23_strtol@plt+0x108> │ │ │ │ str w0, [sp, #36] │ │ │ │ ldr w0, [sp, #36] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.le 2ac88 │ │ │ │ + b.le 2ac7c │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 29bac │ │ │ │ + bl 29ba0 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 2ad54 // b.any │ │ │ │ + b.ne 2ad48 // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xbb0 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xb98 │ │ │ │ mov x0, #0x4000000000000 // #1125899906842624 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 2ad58 │ │ │ │ + b 2ad4c │ │ │ │ ldr w0, [sp, #36] │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ @@ -37770,297 +37767,297 @@ │ │ │ │ str x1, [sp, #16] │ │ │ │ str xzr, [sp, #40] │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ str w0, [sp, #36] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr w0, [x0, #4] │ │ │ │ cmp w0, #0x1 │ │ │ │ - b.ne 2ad9c // b.any │ │ │ │ + b.ne 2ad90 // b.any │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ - b 2aef4 │ │ │ │ + b 2aee8 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr w0, [x0] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ bl 5b70 <__isoc23_strtol@plt+0x1e0> │ │ │ │ str w0, [sp, #36] │ │ │ │ ldr w0, [sp, #36] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.lt 2adfc // b.tstop │ │ │ │ - bl 2a150 │ │ │ │ + b.lt 2adf0 // b.tstop │ │ │ │ + bl 2a144 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 2aec0 // b.none │ │ │ │ + b.eq 2aeb4 // b.none │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr w1, [sp, #36] │ │ │ │ str w1, [x0] │ │ │ │ nop │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - bl 29bac │ │ │ │ + bl 29ba0 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 2ae48 // b.any │ │ │ │ - b 2aed4 │ │ │ │ + b.ne 2ae3c // b.any │ │ │ │ + b 2aec8 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ mov x0, #0xffffffff80000000 // #-2147483648 │ │ │ │ cmp x1, x0 │ │ │ │ - b.ne 2ae28 // b.any │ │ │ │ + b.ne 2ae1c // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ - bl 29c74 │ │ │ │ + bl 29c68 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 2ae28 // b.none │ │ │ │ + b.eq 2ae1c // b.none │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ - b 2aef4 │ │ │ │ + b 2aee8 │ │ │ │ mov w3, #0x0 // #0 │ │ │ │ mov w2, #0x1 // #1 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 29f20 │ │ │ │ + bl 29f14 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 2aec8 // b.none │ │ │ │ - b 2ad9c │ │ │ │ + b.eq 2aebc // b.none │ │ │ │ + b 2ad90 │ │ │ │ ldr x1, [sp, #40] │ │ │ │ mov x0, #0x1068 // #4200 │ │ │ │ movk x0, #0x1, lsl #16 │ │ │ │ add x3, x1, x0 │ │ │ │ ldr x1, [sp, #40] │ │ │ │ mov x0, #0x1098 // #4248 │ │ │ │ movk x0, #0x1, lsl #16 │ │ │ │ add x0, x1, x0 │ │ │ │ mov x2, x0 │ │ │ │ mov x1, x3 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - bl 2c23c │ │ │ │ + bl 2c230 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 2aed0 // b.none │ │ │ │ - bl 29aac │ │ │ │ + b.eq 2aec4 // b.none │ │ │ │ + bl 29aa0 │ │ │ │ ldr x1, [sp, #40] │ │ │ │ mov x0, #0x1068 // #4200 │ │ │ │ movk x0, #0x1, lsl #16 │ │ │ │ add x1, x1, x0 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x0, x0, #0x10, lsl #12 │ │ │ │ ldr w0, [x0, #4248] │ │ │ │ mov w3, w0 │ │ │ │ mov x2, x1 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xc10 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xbf8 │ │ │ │ mov x0, #0x800 // #2048 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - b 2aef4 │ │ │ │ + b 2aee8 │ │ │ │ nop │ │ │ │ - b 2aed4 │ │ │ │ + b 2aec8 │ │ │ │ nop │ │ │ │ - b 2aed4 │ │ │ │ + b 2aec8 │ │ │ │ nop │ │ │ │ ldr w0, [sp, #36] │ │ │ │ bl 5af8 <__isoc23_strtol@plt+0x168> │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 2aef0 // b.none │ │ │ │ + b.eq 2aee4 // b.none │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - bl 2bf00 │ │ │ │ + bl 2bef4 │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0xd0 │ │ │ │ stp x29, x30, [sp, #192] │ │ │ │ add x29, sp, #0xc0 │ │ │ │ str x0, [sp, #24] │ │ │ │ str w1, [sp, #20] │ │ │ │ str x2, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #184] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ str xzr, [sp, #48] │ │ │ │ add x1, sp, #0x24 │ │ │ │ add x0, sp, #0x38 │ │ │ │ mov x3, x1 │ │ │ │ mov x2, x0 │ │ │ │ ldr w1, [sp, #20] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 1fae8 <__isoc23_strtol@plt+0x1a158> │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 2b190 // b.none │ │ │ │ - bl 2a150 │ │ │ │ + b.eq 2b184 // b.none │ │ │ │ + bl 2a144 │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 2b198 // b.none │ │ │ │ + b.eq 2b18c // b.none │ │ │ │ ldr x0, [sp, #48] │ │ │ │ add x0, x0, #0x10, lsl #12 │ │ │ │ ldr w1, [sp, #20] │ │ │ │ str w1, [x0, #4248] │ │ │ │ ldr x1, [sp, #48] │ │ │ │ mov x0, #0x1068 // #4200 │ │ │ │ movk x0, #0x1, lsl #16 │ │ │ │ add x0, x1, x0 │ │ │ │ mov x2, #0x30 // #48 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ bl 56d8 │ │ │ │ ldr x0, [sp, #48] │ │ │ │ add x0, x0, #0x11, lsl #12 │ │ │ │ strb wzr, [x0, #151] │ │ │ │ - bl 29aac │ │ │ │ + bl 29aa0 │ │ │ │ ldrh w0, [sp, #56] │ │ │ │ mov w2, #0x0 // #0 │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ bl 4e38 │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #48] │ │ │ │ str w1, [x0] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ ldr w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.lt 2b1a0 // b.tstop │ │ │ │ + b.lt 2b194 // b.tstop │ │ │ │ ldr x0, [sp, #48] │ │ │ │ - bl 299a8 │ │ │ │ + bl 2999c │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ ldr x0, [sp, #48] │ │ │ │ - bl 29bac │ │ │ │ + bl 29ba0 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 2b1a8 // b.none │ │ │ │ + b.eq 2b19c // b.none │ │ │ │ ldr w3, [sp, #20] │ │ │ │ ldr x2, [sp, #24] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xc38 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xc20 │ │ │ │ mov x0, #0x800 // #2048 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #48] │ │ │ │ ldr w0, [x0] │ │ │ │ add x1, sp, #0x38 │ │ │ │ mov x3, x1 │ │ │ │ ldr w1, [sp, #36] │ │ │ │ mov w2, w1 │ │ │ │ mov x1, x3 │ │ │ │ bl 5c60 <__isoc23_strtol@plt+0x2d0> │ │ │ │ str w0, [sp, #40] │ │ │ │ ldr w0, [sp, #40] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ge 2b04c // b.tcont │ │ │ │ + b.ge 2b040 // b.tcont │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ cmp w0, #0x6a │ │ │ │ - b.ne 2b04c // b.any │ │ │ │ + b.ne 2b040 // b.any │ │ │ │ str wzr, [sp, #40] │ │ │ │ ldr w0, [sp, #40] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ge 2b074 // b.tcont │ │ │ │ + b.ge 2b068 // b.tcont │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ cmp w0, #0x16 │ │ │ │ - b.ne 2b074 // b.any │ │ │ │ + b.ne 2b068 // b.any │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x6f // #111 │ │ │ │ str w1, [x0] │ │ │ │ ldr w0, [sp, #40] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ge 2b094 // b.tcont │ │ │ │ + b.ge 2b088 // b.tcont │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ - bl 29c74 │ │ │ │ + bl 29c68 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 2b160 // b.none │ │ │ │ + b.eq 2b154 // b.none │ │ │ │ ldr x1, [sp, #8] │ │ │ │ mov x0, #0xffffffff80000000 // #-2147483648 │ │ │ │ cmp x1, x0 │ │ │ │ - b.ne 2b0ac // b.any │ │ │ │ + b.ne 2b0a0 // b.any │ │ │ │ ldr x0, [sp, #48] │ │ │ │ - b 2b1dc │ │ │ │ + b 2b1d0 │ │ │ │ ldr x1, [sp, #48] │ │ │ │ mov x0, #0x1068 // #4200 │ │ │ │ movk x0, #0x1, lsl #16 │ │ │ │ add x3, x1, x0 │ │ │ │ ldr x1, [sp, #48] │ │ │ │ mov x0, #0x1098 // #4248 │ │ │ │ movk x0, #0x1, lsl #16 │ │ │ │ add x0, x1, x0 │ │ │ │ mov x2, x0 │ │ │ │ mov x1, x3 │ │ │ │ ldr x0, [sp, #48] │ │ │ │ - bl 2c23c │ │ │ │ + bl 2c230 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 2b120 // b.none │ │ │ │ + b.eq 2b114 // b.none │ │ │ │ ldr x1, [sp, #48] │ │ │ │ mov x0, #0x1068 // #4200 │ │ │ │ movk x0, #0x1, lsl #16 │ │ │ │ add x1, x1, x0 │ │ │ │ ldr x0, [sp, #48] │ │ │ │ add x0, x0, #0x10, lsl #12 │ │ │ │ ldr w0, [x0, #4248] │ │ │ │ mov w3, w0 │ │ │ │ mov x2, x1 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xc58 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xc40 │ │ │ │ mov x0, #0x800 // #2048 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #48] │ │ │ │ - b 2b1dc │ │ │ │ + b 2b1d0 │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ cmp x0, x1 │ │ │ │ - b.gt 2b148 │ │ │ │ + b.gt 2b13c │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x6e // #110 │ │ │ │ str w1, [x0] │ │ │ │ - b 2b164 │ │ │ │ + b 2b158 │ │ │ │ mov w3, #0x1 // #1 │ │ │ │ mov w2, #0x0 // #0 │ │ │ │ ldr x1, [sp, #8] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ - bl 29f20 │ │ │ │ - b 2b008 │ │ │ │ + bl 29f14 │ │ │ │ + b 2affc │ │ │ │ nop │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x4, x0 │ │ │ │ ldr w3, [sp, #20] │ │ │ │ ldr x2, [sp, #24] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xc78 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xc60 │ │ │ │ mov x0, #0x800 // #2048 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ - b 2b1ac │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ + b 2b1a0 │ │ │ │ nop │ │ │ │ - b 2b1ac │ │ │ │ + b 2b1a0 │ │ │ │ nop │ │ │ │ - b 2b1ac │ │ │ │ + b 2b1a0 │ │ │ │ nop │ │ │ │ - b 2b1ac │ │ │ │ + b 2b1a0 │ │ │ │ nop │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #44] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 2b1cc // b.none │ │ │ │ + b.eq 2b1c0 // b.none │ │ │ │ ldr x0, [sp, #48] │ │ │ │ - bl 2bf00 │ │ │ │ + bl 2bef4 │ │ │ │ bl 5960 │ │ │ │ ldr w1, [sp, #44] │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #184] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 2b200 // b.none │ │ │ │ + b.eq 2b1f4 // b.none │ │ │ │ bl 5090 │ │ │ │ mov x0, x1 │ │ │ │ ldp x29, x30, [sp, #192] │ │ │ │ add sp, sp, #0xd0 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ @@ -38069,53 +38066,53 @@ │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x0, x0, #0x10, lsl #12 │ │ │ │ ldr x0, [x0, #4264] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 2b2d8 // b.none │ │ │ │ - b 2b2a4 │ │ │ │ + b.eq 2b2cc // b.none │ │ │ │ + b 2b298 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x0, x0, #0x10, lsl #12 │ │ │ │ ldr x0, [x0, #4264] │ │ │ │ ldr w1, [sp, #60] │ │ │ │ bl 4e20 │ │ │ │ cmp w0, #0x2 │ │ │ │ - b.eq 2b26c // b.none │ │ │ │ + b.eq 2b260 // b.none │ │ │ │ cmp w0, #0x3 │ │ │ │ - b.eq 2b284 // b.none │ │ │ │ - b 2b29c │ │ │ │ + b.eq 2b278 // b.none │ │ │ │ + b 2b290 │ │ │ │ mov w3, #0x0 // #0 │ │ │ │ mov w2, #0x1 // #1 │ │ │ │ mov x1, #0x7fffffff // #2147483647 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - bl 29f20 │ │ │ │ - b 2b2a4 │ │ │ │ + bl 29f14 │ │ │ │ + b 2b298 │ │ │ │ mov w3, #0x1 // #1 │ │ │ │ mov w2, #0x0 // #0 │ │ │ │ mov x1, #0x7fffffff // #2147483647 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - bl 29f20 │ │ │ │ - b 2b2a4 │ │ │ │ + bl 29f14 │ │ │ │ + b 2b298 │ │ │ │ ldrsw x0, [sp, #60] │ │ │ │ - b 2b2ec │ │ │ │ + b 2b2e0 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x0, x0, #0x10, lsl #12 │ │ │ │ ldr x0, [x0, #4264] │ │ │ │ ldr x1, [sp, #24] │ │ │ │ mov w2, w1 │ │ │ │ ldr x1, [sp, #32] │ │ │ │ bl 4e50 │ │ │ │ str w0, [sp, #60] │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.le 2b244 │ │ │ │ + b.le 2b238 │ │ │ │ ldrsw x0, [sp, #60] │ │ │ │ - b 2b2ec │ │ │ │ + b 2b2e0 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr w0, [x0] │ │ │ │ ldr x2, [sp, #24] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ bl 53d8 │ │ │ │ ldp x29, x30, [sp], #64 │ │ │ │ autiasp │ │ │ │ @@ -38126,53 +38123,53 @@ │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x0, x0, #0x10, lsl #12 │ │ │ │ ldr x0, [x0, #4264] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 2b3bc // b.none │ │ │ │ - b 2b388 │ │ │ │ + b.eq 2b3b0 // b.none │ │ │ │ + b 2b37c │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x0, x0, #0x10, lsl #12 │ │ │ │ ldr x0, [x0, #4264] │ │ │ │ ldr w1, [sp, #60] │ │ │ │ bl 4e20 │ │ │ │ cmp w0, #0x2 │ │ │ │ - b.eq 2b350 // b.none │ │ │ │ + b.eq 2b344 // b.none │ │ │ │ cmp w0, #0x3 │ │ │ │ - b.eq 2b368 // b.none │ │ │ │ - b 2b380 │ │ │ │ + b.eq 2b35c // b.none │ │ │ │ + b 2b374 │ │ │ │ mov w3, #0x0 // #0 │ │ │ │ mov w2, #0x1 // #1 │ │ │ │ mov x1, #0x7fffffff // #2147483647 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - bl 29f20 │ │ │ │ - b 2b388 │ │ │ │ + bl 29f14 │ │ │ │ + b 2b37c │ │ │ │ mov w3, #0x1 // #1 │ │ │ │ mov w2, #0x0 // #0 │ │ │ │ mov x1, #0x7fffffff // #2147483647 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - bl 29f20 │ │ │ │ - b 2b388 │ │ │ │ + bl 29f14 │ │ │ │ + b 2b37c │ │ │ │ ldrsw x0, [sp, #60] │ │ │ │ - b 2b3d0 │ │ │ │ + b 2b3c4 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x0, x0, #0x10, lsl #12 │ │ │ │ ldr x0, [x0, #4264] │ │ │ │ ldr x1, [sp, #24] │ │ │ │ mov w2, w1 │ │ │ │ ldr x1, [sp, #32] │ │ │ │ bl 5ea0 <__isoc23_strtol@plt+0x510> │ │ │ │ str w0, [sp, #60] │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.le 2b328 │ │ │ │ + b.le 2b31c │ │ │ │ ldrsw x0, [sp, #60] │ │ │ │ - b 2b3d0 │ │ │ │ + b 2b3c4 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr w0, [x0] │ │ │ │ ldr x2, [sp, #24] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ bl 5b88 <__isoc23_strtol@plt+0x1f8> │ │ │ │ ldp x29, x30, [sp], #64 │ │ │ │ autiasp │ │ │ │ @@ -38181,106 +38178,106 @@ │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 2b40c // b.none │ │ │ │ + b.eq 2b400 // b.none │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ - b 2b4e4 │ │ │ │ + b 2b4d8 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, #0x28 │ │ │ │ mov x2, #0x10000 // #65536 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2b214 │ │ │ │ + bl 2b208 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.le 2b470 │ │ │ │ + b.le 2b464 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x1, [x0, #8] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x1, x1, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ str x1, [x0, #8] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x1, x0, #0x28 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ str x1, [x0, #24] │ │ │ │ ldr x1, [sp, #40] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ str x1, [x0, #32] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - b 2b4e4 │ │ │ │ + b 2b4d8 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 2b49c // b.any │ │ │ │ + b.ne 2b490 // b.any │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x1, x0, #0x28 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ str x1, [x0, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ str xzr, [x0, #32] │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ - b 2b4e4 │ │ │ │ + b 2b4d8 │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ - bl 29c74 │ │ │ │ + bl 29c68 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 2b4d4 // b.none │ │ │ │ + b.eq 2b4c8 // b.none │ │ │ │ mov w3, #0x0 // #0 │ │ │ │ mov w2, #0x1 // #1 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 29f20 │ │ │ │ + bl 29f14 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 2b4dc // b.any │ │ │ │ + b.ne 2b4d0 // b.any │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ - b 2b4e4 │ │ │ │ + b 2b4d8 │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ - b 2b4e4 │ │ │ │ + b 2b4d8 │ │ │ │ nop │ │ │ │ - b 2b40c │ │ │ │ + b 2b400 │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-64]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ str x3, [sp, #16] │ │ │ │ str xzr, [sp, #48] │ │ │ │ str xzr, [sp, #56] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 2b528 // b.any │ │ │ │ + b.ne 2b51c // b.any │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ - b 2b700 │ │ │ │ + b 2b6f4 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ mov x0, #0xffff // #65535 │ │ │ │ cmp x1, x0 │ │ │ │ - b.hi 2b55c // b.pmore │ │ │ │ + b.hi 2b550 // b.pmore │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - bl 2b3dc │ │ │ │ + bl 2b3d0 │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.gt 2b55c │ │ │ │ + b.gt 2b550 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ - b 2b700 │ │ │ │ + b 2b6f4 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 2b6b0 // b.none │ │ │ │ + b.eq 2b6a4 // b.none │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ ldr x2, [sp, #24] │ │ │ │ ldr x1, [sp, #24] │ │ │ │ cmp x2, x0 │ │ │ │ csel x0, x1, x0, ls // ls = plast │ │ │ │ str x0, [sp, #56] │ │ │ │ @@ -38311,39 +38308,39 @@ │ │ │ │ str x1, [x0, #24] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x1, [x0, #32] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ sub x1, x1, x0 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ str x1, [x0, #32] │ │ │ │ - b 2b6b0 │ │ │ │ + b 2b6a4 │ │ │ │ ldr x2, [sp, #24] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - bl 2b214 │ │ │ │ + bl 2b208 │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ge 2b65c // b.tcont │ │ │ │ + b.ge 2b650 // b.tcont │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ - bl 29c74 │ │ │ │ + bl 29c68 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 2b6c0 // b.none │ │ │ │ + b.eq 2b6b4 // b.none │ │ │ │ mov w3, #0x0 // #0 │ │ │ │ mov w2, #0x1 // #1 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - bl 29f20 │ │ │ │ + bl 29f14 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 2b6c8 // b.none │ │ │ │ - b 2b6b0 │ │ │ │ + b.eq 2b6bc // b.none │ │ │ │ + b 2b6a4 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 2b6d0 // b.none │ │ │ │ + b.eq 2b6c4 // b.none │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x1, [x0, #8] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ add x1, x1, x0 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ str x1, [x0, #8] │ │ │ │ ldr x1, [sp, #48] │ │ │ │ @@ -38356,31 +38353,31 @@ │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ add x0, x1, x0 │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 2b608 // b.any │ │ │ │ - b 2b6d4 │ │ │ │ + b.ne 2b5fc // b.any │ │ │ │ + b 2b6c8 │ │ │ │ nop │ │ │ │ - b 2b6d4 │ │ │ │ + b 2b6c8 │ │ │ │ nop │ │ │ │ - b 2b6d4 │ │ │ │ + b 2b6c8 │ │ │ │ nop │ │ │ │ ldr x0, [sp, #48] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.le 2b6e8 │ │ │ │ + b.le 2b6dc │ │ │ │ ldr x0, [sp, #48] │ │ │ │ - b 2b700 │ │ │ │ + b 2b6f4 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 2b6fc // b.any │ │ │ │ + b.ne 2b6f0 // b.any │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ - b 2b700 │ │ │ │ + b 2b6f4 │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ ldp x29, x30, [sp], #64 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-64]! │ │ │ │ mov x29, sp │ │ │ │ @@ -38389,15 +38386,15 @@ │ │ │ │ str x2, [sp, #24] │ │ │ │ str x3, [sp, #16] │ │ │ │ str xzr, [sp, #48] │ │ │ │ str xzr, [sp, #56] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 2b890 // b.none │ │ │ │ + b.eq 2b884 // b.none │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ ldr x2, [sp, #24] │ │ │ │ ldr x1, [sp, #24] │ │ │ │ cmp x2, x0 │ │ │ │ csel x0, x1, x0, ls // ls = plast │ │ │ │ str x0, [sp, #56] │ │ │ │ @@ -38428,42 +38425,42 @@ │ │ │ │ str x1, [x0, #24] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x1, [x0, #32] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ sub x1, x1, x0 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ str x1, [x0, #32] │ │ │ │ - b 2b890 │ │ │ │ + b 2b884 │ │ │ │ ldr x2, [sp, #24] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - bl 2b214 │ │ │ │ + bl 2b208 │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ge 2b83c // b.tcont │ │ │ │ + b.ge 2b830 // b.tcont │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ - bl 29c74 │ │ │ │ + bl 29c68 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 2b8ac // b.none │ │ │ │ + b.eq 2b8a0 // b.none │ │ │ │ ldr x0, [sp, #48] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 2b8ac // b.any │ │ │ │ + b.ne 2b8a0 // b.any │ │ │ │ mov w3, #0x0 // #0 │ │ │ │ mov w2, #0x1 // #1 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - bl 29f20 │ │ │ │ + bl 29f14 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 2b8a0 // b.none │ │ │ │ - b 2b890 │ │ │ │ + b.eq 2b894 // b.none │ │ │ │ + b 2b884 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 2b8a8 // b.none │ │ │ │ + b.eq 2b89c // b.none │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x1, [x0, #8] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ add x1, x1, x0 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ str x1, [x0, #8] │ │ │ │ ldr x1, [sp, #48] │ │ │ │ @@ -38476,41 +38473,41 @@ │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ add x0, x1, x0 │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 2b7dc // b.any │ │ │ │ - b 2b8ac │ │ │ │ + b.ne 2b7d0 // b.any │ │ │ │ + b 2b8a0 │ │ │ │ nop │ │ │ │ - b 2b8ac │ │ │ │ + b 2b8a0 │ │ │ │ nop │ │ │ │ ldr x0, [sp, #48] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.le 2b8c0 │ │ │ │ + b.le 2b8b4 │ │ │ │ ldr x0, [sp, #48] │ │ │ │ - b 2b8d8 │ │ │ │ + b 2b8cc │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 2b8d4 // b.any │ │ │ │ + b.ne 2b8c8 // b.any │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ - b 2b8d8 │ │ │ │ + b 2b8cc │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ ldp x29, x30, [sp], #64 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ str x3, [sp, #16] │ │ │ │ - b 2b990 │ │ │ │ + b 2b984 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x0, [x0, #24] │ │ │ │ ldrb w1, [x0] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ strb w1, [x0] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x0, [x0, #24] │ │ │ │ @@ -38521,49 +38518,49 @@ │ │ │ │ ldr x0, [x0, #32] │ │ │ │ sub x1, x0, #0x1 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ str x1, [x0, #32] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0xa │ │ │ │ - b.ne 2b960 // b.any │ │ │ │ + b.ne 2b954 // b.any │ │ │ │ ldr x0, [sp, #32] │ │ │ │ strb wzr, [x0] │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ - b 2b9e0 │ │ │ │ + b 2b9d4 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0xd │ │ │ │ - b.eq 2b98c // b.none │ │ │ │ + b.eq 2b980 // b.none │ │ │ │ ldr x0, [sp, #32] │ │ │ │ add x0, x0, #0x1 │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ sub x0, x0, #0x1 │ │ │ │ str x0, [sp, #24] │ │ │ │ - b 2b990 │ │ │ │ + b 2b984 │ │ │ │ nop │ │ │ │ ldr x0, [sp, #24] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 2b9ac // b.none │ │ │ │ + b.eq 2b9a0 // b.none │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 2b904 // b.any │ │ │ │ + b.ne 2b8f8 // b.any │ │ │ │ ldr x0, [sp, #24] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 2b9d0 // b.none │ │ │ │ + b.eq 2b9c4 // b.none │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - bl 2b3dc │ │ │ │ + bl 2b3d0 │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.le 2b9d8 │ │ │ │ - b 2b990 │ │ │ │ + b.le 2b9cc │ │ │ │ + b 2b984 │ │ │ │ nop │ │ │ │ - b 2b9dc │ │ │ │ + b 2b9d0 │ │ │ │ nop │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-64]! │ │ │ │ @@ -38572,44 +38569,44 @@ │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ str x3, [sp, #16] │ │ │ │ str xzr, [sp, #48] │ │ │ │ str xzr, [sp, #56] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 2bad8 // b.any │ │ │ │ + b.ne 2bacc // b.any │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x16 // #22 │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ - b 2bb28 │ │ │ │ + b 2bb1c │ │ │ │ ldr x2, [sp, #24] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - bl 2b2f8 │ │ │ │ + bl 2b2ec │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ge 2ba84 // b.tcont │ │ │ │ + b.ge 2ba78 // b.tcont │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ - bl 29c74 │ │ │ │ + bl 29c68 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 2bae8 // b.none │ │ │ │ + b.eq 2badc // b.none │ │ │ │ mov w3, #0x1 // #1 │ │ │ │ mov w2, #0x0 // #0 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - bl 29f20 │ │ │ │ + bl 29f14 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 2baf0 // b.none │ │ │ │ - b 2bad8 │ │ │ │ + b.eq 2bae4 // b.none │ │ │ │ + b 2bacc │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 2baf8 // b.none │ │ │ │ + b.eq 2baec // b.none │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x1, [x0, #16] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ add x1, x1, x0 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ str x1, [x0, #16] │ │ │ │ ldr x1, [sp, #48] │ │ │ │ @@ -38622,77 +38619,77 @@ │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ add x0, x1, x0 │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 2ba30 // b.any │ │ │ │ - b 2bafc │ │ │ │ + b.ne 2ba24 // b.any │ │ │ │ + b 2baf0 │ │ │ │ nop │ │ │ │ - b 2bafc │ │ │ │ + b 2baf0 │ │ │ │ nop │ │ │ │ - b 2bafc │ │ │ │ + b 2baf0 │ │ │ │ nop │ │ │ │ ldr x0, [sp, #48] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.le 2bb10 │ │ │ │ + b.le 2bb04 │ │ │ │ ldr x0, [sp, #48] │ │ │ │ - b 2bb28 │ │ │ │ + b 2bb1c │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 2bb24 // b.any │ │ │ │ + b.ne 2bb18 // b.any │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ - b 2bb28 │ │ │ │ + b 2bb1c │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ ldp x29, x30, [sp], #64 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-64]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ str x3, [sp, #16] │ │ │ │ str xzr, [sp, #48] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 2bbd0 // b.any │ │ │ │ + b.ne 2bbc4 // b.any │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x16 // #22 │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ - b 2bbe0 │ │ │ │ + b 2bbd4 │ │ │ │ ldr x3, [sp, #16] │ │ │ │ ldr x2, [sp, #24] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - bl 2b9ec │ │ │ │ + bl 2b9e0 │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmn x0, #0x1 │ │ │ │ - b.ne 2bba0 // b.any │ │ │ │ + b.ne 2bb94 // b.any │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ - b 2bbe0 │ │ │ │ + b 2bbd4 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x1, [sp, #24] │ │ │ │ sub x0, x1, x0 │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x1, [sp, #48] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ add x0, x1, x0 │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ add x0, x1, x0 │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 2bb74 // b.any │ │ │ │ + b.ne 2bb68 // b.any │ │ │ │ ldr x0, [sp, #48] │ │ │ │ ldp x29, x30, [sp], #64 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ @@ -38702,82 +38699,82 @@ │ │ │ │ add x0, x0, #0x10, lsl #12 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ str x1, [x0, #4192] │ │ │ │ ldr x1, [sp, #24] │ │ │ │ mov x0, #0x28 // #40 │ │ │ │ movk x0, #0x1, lsl #16 │ │ │ │ add x0, x1, x0 │ │ │ │ - bl 2455c <__isoc23_strtol@plt+0x1ebcc> │ │ │ │ + bl 24550 <__isoc23_strtol@plt+0x1ebc0> │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #16] │ │ │ │ cmp x0, x1 │ │ │ │ - b.cs 2bc40 // b.hs, b.nlast │ │ │ │ + b.cs 2bc34 // b.hs, b.nlast │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2bc50 │ │ │ │ - b 2bc44 │ │ │ │ + bl 2bc44 │ │ │ │ + b 2bc38 │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x50 │ │ │ │ stp x29, x30, [sp, #48] │ │ │ │ add x29, sp, #0x30 │ │ │ │ str x19, [sp, #64] │ │ │ │ str x0, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #40] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x1, [sp, #8] │ │ │ │ mov x0, #0x28 // #40 │ │ │ │ movk x0, #0x1, lsl #16 │ │ │ │ add x0, x1, x0 │ │ │ │ - bl 2455c <__isoc23_strtol@plt+0x1ebcc> │ │ │ │ + bl 24550 <__isoc23_strtol@plt+0x1ebc0> │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 2bca0 // b.any │ │ │ │ + b.ne 2bc94 // b.any │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 2bd10 │ │ │ │ + b 2bd04 │ │ │ │ ldr x1, [sp, #8] │ │ │ │ mov x0, #0x28 // #40 │ │ │ │ movk x0, #0x1, lsl #16 │ │ │ │ add x0, x1, x0 │ │ │ │ add x1, sp, #0x18 │ │ │ │ - bl 24510 <__isoc23_strtol@plt+0x1eb80> │ │ │ │ + bl 24504 <__isoc23_strtol@plt+0x1eb74> │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x19, [sp, #24] │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ add x0, x0, #0x3c │ │ │ │ mov x3, x0 │ │ │ │ mov x2, x19 │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ - bl 2bb34 │ │ │ │ + bl 2bb28 │ │ │ │ str w0, [sp, #20] │ │ │ │ ldr x1, [sp, #8] │ │ │ │ mov x0, #0x28 // #40 │ │ │ │ movk x0, #0x1, lsl #16 │ │ │ │ add x0, x1, x0 │ │ │ │ - bl 23d74 <__isoc23_strtol@plt+0x1e3e4> │ │ │ │ + bl 23d68 <__isoc23_strtol@plt+0x1e3d8> │ │ │ │ ldr x1, [sp, #8] │ │ │ │ mov x0, #0x28 // #40 │ │ │ │ movk x0, #0x1, lsl #16 │ │ │ │ add x0, x1, x0 │ │ │ │ - bl 23c10 <__isoc23_strtol@plt+0x1e280> │ │ │ │ + bl 23c04 <__isoc23_strtol@plt+0x1e274> │ │ │ │ ldr w0, [sp, #20] │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #40] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 2bd34 // b.none │ │ │ │ + b.eq 2bd28 // b.none │ │ │ │ bl 5090 │ │ │ │ mov w0, w1 │ │ │ │ ldp x29, x30, [sp, #48] │ │ │ │ ldr x19, [sp, #64] │ │ │ │ add sp, sp, #0x50 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ @@ -38799,31 +38796,31 @@ │ │ │ │ ldr q31, [x1, #16] │ │ │ │ str q30, [x0] │ │ │ │ str q31, [x0, #16] │ │ │ │ add x0, sp, #0x20 │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #72] │ │ │ │ mov x0, x3 │ │ │ │ - bl 24110 <__isoc23_strtol@plt+0x1e780> │ │ │ │ + bl 24104 <__isoc23_strtol@plt+0x1e774> │ │ │ │ str w0, [sp, #108] │ │ │ │ ldr x1, [sp, #88] │ │ │ │ mov x0, #0x28 // #40 │ │ │ │ movk x0, #0x1, lsl #16 │ │ │ │ add x0, x1, x0 │ │ │ │ - bl 2455c <__isoc23_strtol@plt+0x1ebcc> │ │ │ │ + bl 24550 <__isoc23_strtol@plt+0x1ebc0> │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #88] │ │ │ │ add x0, x0, #0x10, lsl #12 │ │ │ │ ldr x0, [x0, #4192] │ │ │ │ cmp x1, x0 │ │ │ │ - b.ls 2bdf0 // b.plast │ │ │ │ + b.ls 2bde4 // b.plast │ │ │ │ ldr x0, [sp, #88] │ │ │ │ - bl 2bc50 │ │ │ │ + bl 2bc44 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ge 2bdf0 // b.tcont │ │ │ │ + b.ge 2bde4 // b.tcont │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ str w0, [sp, #108] │ │ │ │ ldrsw x0, [sp, #108] │ │ │ │ ldr x19, [sp, #16] │ │ │ │ ldp x29, x30, [sp], #112 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ @@ -38843,15 +38840,15 @@ │ │ │ │ str q1, [sp, #144] │ │ │ │ str q2, [sp, #160] │ │ │ │ str q3, [sp, #176] │ │ │ │ str q4, [sp, #192] │ │ │ │ str q5, [sp, #208] │ │ │ │ str q6, [sp, #224] │ │ │ │ str q7, [sp, #240] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #104] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x130 │ │ │ │ str x0, [sp, #72] │ │ │ │ add x0, sp, #0x130 │ │ │ │ @@ -38869,141 +38866,141 @@ │ │ │ │ str q30, [x0] │ │ │ │ str q31, [x0, #16] │ │ │ │ mov x0, sp │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #40] │ │ │ │ ldr x1, [sp, #48] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ - bl 2bd4c │ │ │ │ + bl 2bd40 │ │ │ │ str x0, [sp, #64] │ │ │ │ ldr x0, [sp, #64] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #104] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 2beec // b.none │ │ │ │ + b.eq 2bee0 // b.none │ │ │ │ bl 5090 │ │ │ │ mov x0, x1 │ │ │ │ ldp x29, x30, [sp, #112] │ │ │ │ add sp, sp, #0x130 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 2c08c // b.none │ │ │ │ + b.eq 2c080 // b.none │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2bc50 │ │ │ │ + bl 2bc44 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ mov x0, #0x28 // #40 │ │ │ │ movk x0, #0x1, lsl #16 │ │ │ │ add x0, x1, x0 │ │ │ │ - bl 23d74 <__isoc23_strtol@plt+0x1e3e4> │ │ │ │ + bl 23d68 <__isoc23_strtol@plt+0x1e3d8> │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, #0x10, lsl #12 │ │ │ │ ldr x0, [x0, #4256] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 2bfa4 // b.none │ │ │ │ + b.eq 2bf98 // b.none │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, #0x10, lsl #12 │ │ │ │ ldr w0, [x0, #4248] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 2bf94 // b.none │ │ │ │ + b.eq 2bf88 // b.none │ │ │ │ ldr x1, [sp, #24] │ │ │ │ mov x0, #0x1068 // #4200 │ │ │ │ movk x0, #0x1, lsl #16 │ │ │ │ add x1, x1, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, #0x10, lsl #12 │ │ │ │ ldr w0, [x0, #4248] │ │ │ │ mov w3, w0 │ │ │ │ mov x2, x1 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xca0 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xc88 │ │ │ │ mov x0, #0x4000000000000 // #1125899906842624 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, #0x10, lsl #12 │ │ │ │ ldr x0, [x0, #4256] │ │ │ │ bl 4e80 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, #0x10, lsl #12 │ │ │ │ ldr x0, [x0, #4264] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 2c020 // b.none │ │ │ │ + b.eq 2c014 // b.none │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, #0x10, lsl #12 │ │ │ │ ldr w0, [x0, #4248] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 2c000 // b.none │ │ │ │ + b.eq 2bff4 // b.none │ │ │ │ ldr x1, [sp, #24] │ │ │ │ mov x0, #0x1068 // #4200 │ │ │ │ movk x0, #0x1, lsl #16 │ │ │ │ add x1, x1, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, #0x10, lsl #12 │ │ │ │ ldr w0, [x0, #4248] │ │ │ │ mov w3, w0 │ │ │ │ mov x2, x1 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xcc8 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xcb0 │ │ │ │ mov x0, #0x4000000000000 // #1125899906842624 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, #0x10, lsl #12 │ │ │ │ ldr x0, [x0, #4264] │ │ │ │ bl 57b0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, #0x10, lsl #12 │ │ │ │ ldr x0, [x0, #4264] │ │ │ │ bl 52a0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.lt 2c03c // b.tstop │ │ │ │ + b.lt 2c030 // b.tstop │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr w0, [x0] │ │ │ │ bl 5af8 <__isoc23_strtol@plt+0x168> │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, #0x10, lsl #12 │ │ │ │ ldr w0, [x0, #4248] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 2c084 // b.none │ │ │ │ + b.eq 2c078 // b.none │ │ │ │ ldr x1, [sp, #24] │ │ │ │ mov x0, #0x1068 // #4200 │ │ │ │ movk x0, #0x1, lsl #16 │ │ │ │ add x1, x1, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, #0x10, lsl #12 │ │ │ │ ldr w0, [x0, #4248] │ │ │ │ mov w3, w0 │ │ │ │ mov x2, x1 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xce8 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xcd0 │ │ │ │ mov x0, #0x800 // #2048 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5258 │ │ │ │ nop │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 2c0c0 // b.none │ │ │ │ + b.eq 2c0b4 // b.none │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5258 │ │ │ │ nop │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ bti c │ │ │ │ @@ -39027,147 +39024,147 @@ │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0xe0 │ │ │ │ stp x29, x30, [sp, #208] │ │ │ │ add x29, sp, #0xd0 │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #200] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ mov w0, #0x30 // #48 │ │ │ │ str w0, [sp, #44] │ │ │ │ mov w0, #0x10 // #16 │ │ │ │ str w0, [sp, #48] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr w0, [x0, #4] │ │ │ │ cmp w0, #0x1 │ │ │ │ - b.ne 2c170 // b.any │ │ │ │ + b.ne 2c164 // b.any │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 2c204 │ │ │ │ + b 2c1f8 │ │ │ │ mov w0, #0x80 // #128 │ │ │ │ str w0, [sp, #40] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr w0, [x0] │ │ │ │ add x1, sp, #0x38 │ │ │ │ mov x3, x1 │ │ │ │ add x1, sp, #0x28 │ │ │ │ mov x2, x1 │ │ │ │ mov x1, x3 │ │ │ │ bl 5570 │ │ │ │ str w0, [sp, #52] │ │ │ │ ldr w0, [sp, #52] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 2c1b0 // b.none │ │ │ │ + b.eq 2c1a4 // b.none │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 2c204 │ │ │ │ + b 2c1f8 │ │ │ │ ldr w1, [sp, #40] │ │ │ │ add x2, sp, #0xb8 │ │ │ │ add x0, sp, #0x38 │ │ │ │ mov w6, #0x3 // #3 │ │ │ │ ldr w5, [sp, #48] │ │ │ │ mov x4, x2 │ │ │ │ ldr w3, [sp, #44] │ │ │ │ ldr x2, [sp, #16] │ │ │ │ bl 5dc8 <__isoc23_strtol@plt+0x438> │ │ │ │ str w0, [sp, #52] │ │ │ │ ldr w0, [sp, #52] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 2c200 // b.any │ │ │ │ + b.ne 2c1f4 // b.any │ │ │ │ add x0, sp, #0xb8 │ │ │ │ bl 55a0 │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ str w1, [x0] │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ - b 2c204 │ │ │ │ + b 2c1f8 │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #200] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 2c228 // b.none │ │ │ │ + b.eq 2c21c // b.none │ │ │ │ bl 5090 │ │ │ │ mov w0, w1 │ │ │ │ ldp x29, x30, [sp, #208] │ │ │ │ add sp, sp, #0xe0 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0xe0 │ │ │ │ stp x29, x30, [sp, #208] │ │ │ │ add x29, sp, #0xd0 │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #200] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ mov w0, #0x30 // #48 │ │ │ │ str w0, [sp, #44] │ │ │ │ mov w0, #0x10 // #16 │ │ │ │ str w0, [sp, #48] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr w0, [x0, #4] │ │ │ │ cmp w0, #0x1 │ │ │ │ - b.ne 2c294 // b.any │ │ │ │ + b.ne 2c288 // b.any │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 2c328 │ │ │ │ + b 2c31c │ │ │ │ mov w0, #0x80 // #128 │ │ │ │ str w0, [sp, #40] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr w0, [x0] │ │ │ │ add x1, sp, #0x38 │ │ │ │ mov x3, x1 │ │ │ │ add x1, sp, #0x28 │ │ │ │ mov x2, x1 │ │ │ │ mov x1, x3 │ │ │ │ bl 5900 <__gmon_start__@plt> │ │ │ │ str w0, [sp, #52] │ │ │ │ ldr w0, [sp, #52] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 2c2d4 // b.none │ │ │ │ + b.eq 2c2c8 // b.none │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 2c328 │ │ │ │ + b 2c31c │ │ │ │ ldr w1, [sp, #40] │ │ │ │ add x2, sp, #0xb8 │ │ │ │ add x0, sp, #0x38 │ │ │ │ mov w6, #0x3 // #3 │ │ │ │ ldr w5, [sp, #48] │ │ │ │ mov x4, x2 │ │ │ │ ldr w3, [sp, #44] │ │ │ │ ldr x2, [sp, #16] │ │ │ │ bl 5dc8 <__isoc23_strtol@plt+0x438> │ │ │ │ str w0, [sp, #52] │ │ │ │ ldr w0, [sp, #52] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 2c324 // b.any │ │ │ │ + b.ne 2c318 // b.any │ │ │ │ add x0, sp, #0xb8 │ │ │ │ bl 55a0 │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ str w1, [x0] │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ - b 2c328 │ │ │ │ + b 2c31c │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #200] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 2c34c // b.none │ │ │ │ + b.eq 2c340 // b.none │ │ │ │ bl 5090 │ │ │ │ mov w0, w1 │ │ │ │ ldp x29, x30, [sp, #208] │ │ │ │ add sp, sp, #0xe0 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ @@ -39177,71 +39174,71 @@ │ │ │ │ str xzr, [sp, #1024] │ │ │ │ mov x13, #0x1070 // #4208 │ │ │ │ sub sp, sp, x13 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ add x1, sp, #0x10, lsl #12 │ │ │ │ ldr x2, [x0] │ │ │ │ str x2, [x1, #4200] │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ str xzr, [sp, #32] │ │ │ │ add x0, sp, #0x30 │ │ │ │ - bl 23c10 <__isoc23_strtol@plt+0x1e280> │ │ │ │ + bl 23c04 <__isoc23_strtol@plt+0x1e274> │ │ │ │ add x0, sp, #0x1, lsl #12 │ │ │ │ add x0, x0, #0x68 │ │ │ │ ldr x3, [sp, #8] │ │ │ │ mov x2, #0x10000 // #65536 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2b4f0 │ │ │ │ + bl 2b4e4 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.gt 2c3f8 │ │ │ │ + b.gt 2c3ec │ │ │ │ add x0, sp, #0x30 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ - bl 245c4 <__isoc23_strtol@plt+0x1ec34> │ │ │ │ + bl 245b8 <__isoc23_strtol@plt+0x1ec28> │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.eq 2c438 // b.none │ │ │ │ - b 2c440 │ │ │ │ + b.eq 2c42c // b.none │ │ │ │ + b 2c434 │ │ │ │ ldr x2, [sp, #40] │ │ │ │ add x1, sp, #0x1, lsl #12 │ │ │ │ add x1, x1, #0x68 │ │ │ │ add x0, sp, #0x30 │ │ │ │ - bl 24460 <__isoc23_strtol@plt+0x1ead0> │ │ │ │ + bl 24454 <__isoc23_strtol@plt+0x1eac4> │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.ne 2c424 // b.any │ │ │ │ + b.ne 2c418 // b.any │ │ │ │ add x0, sp, #0x30 │ │ │ │ - bl 23d74 <__isoc23_strtol@plt+0x1e3e4> │ │ │ │ + bl 23d68 <__isoc23_strtol@plt+0x1e3d8> │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ - b 2c44c │ │ │ │ + b 2c440 │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x0, x1, x0 │ │ │ │ str x0, [sp, #32] │ │ │ │ - b 2c3b0 │ │ │ │ + b 2c3a4 │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ str x0, [sp, #32] │ │ │ │ add x0, sp, #0x30 │ │ │ │ - bl 23d74 <__isoc23_strtol@plt+0x1e3e4> │ │ │ │ + bl 23d68 <__isoc23_strtol@plt+0x1e3d8> │ │ │ │ ldr x0, [sp, #32] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ add x3, sp, #0x10, lsl #12 │ │ │ │ ldr x4, [x3, #4200] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x4, x4, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 2c474 // b.none │ │ │ │ + b.eq 2c468 // b.none │ │ │ │ bl 5090 │ │ │ │ mov x0, x1 │ │ │ │ add sp, sp, #0x70 │ │ │ │ add sp, sp, #0x11, lsl #12 │ │ │ │ ldp x29, x30, [sp], #16 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ @@ -39252,74 +39249,74 @@ │ │ │ │ str xzr, [sp, #1024] │ │ │ │ sub sp, sp, #0x50 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #24] │ │ │ │ str w1, [sp, #20] │ │ │ │ str x2, [sp, #8] │ │ │ │ str x3, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ add x1, sp, #0x10, lsl #12 │ │ │ │ ldr x2, [x0] │ │ │ │ str x2, [x1, #72] │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ str xzr, [sp, #40] │ │ │ │ - b 2c56c │ │ │ │ + b 2c560 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ mov x1, #0x10000 // #65536 │ │ │ │ cmp x0, #0x10, lsl #12 │ │ │ │ csel x0, x0, x1, ls // ls = plast │ │ │ │ str x0, [sp, #48] │ │ │ │ add x0, sp, #0x48 │ │ │ │ ldr x3, [sp] │ │ │ │ ldr x2, [sp, #48] │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2b4f0 │ │ │ │ + bl 2b4e4 │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.le 2c57c │ │ │ │ + b.le 2c570 │ │ │ │ ldr x1, [sp, #56] │ │ │ │ add x0, sp, #0x48 │ │ │ │ mov x2, x1 │ │ │ │ mov x1, x0 │ │ │ │ ldr w0, [sp, #20] │ │ │ │ - bl 266bc <__isoc23_strtol@plt+0x20d2c> │ │ │ │ + bl 266b0 <__isoc23_strtol@plt+0x20d20> │ │ │ │ str x0, [sp, #64] │ │ │ │ ldr x1, [sp, #64] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x1, x0 │ │ │ │ - b.eq 2c54c // b.none │ │ │ │ + b.eq 2c540 // b.none │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ str x0, [sp, #40] │ │ │ │ - b 2c580 │ │ │ │ + b 2c574 │ │ │ │ ldr x1, [sp, #40] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ add x0, x1, x0 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x1, [sp, #8] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ sub x0, x1, x0 │ │ │ │ str x0, [sp, #8] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.gt 2c4d8 │ │ │ │ - b 2c580 │ │ │ │ + b.gt 2c4cc │ │ │ │ + b 2c574 │ │ │ │ nop │ │ │ │ ldr x0, [sp, #40] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ add x3, sp, #0x10, lsl #12 │ │ │ │ ldr x4, [x3, #72] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x4, x4, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 2c5ac // b.none │ │ │ │ + b.eq 2c5a0 // b.none │ │ │ │ bl 5090 │ │ │ │ mov x0, x1 │ │ │ │ add sp, sp, #0x50 │ │ │ │ add sp, sp, #0x10, lsl #12 │ │ │ │ ldp x29, x30, [sp], #16 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ @@ -39330,74 +39327,74 @@ │ │ │ │ str xzr, [sp, #1024] │ │ │ │ sub sp, sp, #0x50 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ str x3, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ add x1, sp, #0x10, lsl #12 │ │ │ │ ldr x2, [x0] │ │ │ │ str x2, [x1, #72] │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ str xzr, [sp, #40] │ │ │ │ - b 2c6a4 │ │ │ │ + b 2c698 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ mov x1, #0x10000 // #65536 │ │ │ │ cmp x0, #0x10, lsl #12 │ │ │ │ csel x0, x0, x1, ls // ls = plast │ │ │ │ str x0, [sp, #48] │ │ │ │ add x0, sp, #0x48 │ │ │ │ ldr x3, [sp] │ │ │ │ ldr x2, [sp, #48] │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2b4f0 │ │ │ │ + bl 2b4e4 │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.le 2c6b4 │ │ │ │ + b.le 2c6a8 │ │ │ │ ldr x1, [sp, #56] │ │ │ │ add x0, sp, #0x48 │ │ │ │ mov x2, x1 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #16] │ │ │ │ - bl 26b8c <__isoc23_strtol@plt+0x211fc> │ │ │ │ + bl 26b80 <__isoc23_strtol@plt+0x211f0> │ │ │ │ str x0, [sp, #64] │ │ │ │ ldr x1, [sp, #64] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x1, x0 │ │ │ │ - b.eq 2c684 // b.none │ │ │ │ + b.eq 2c678 // b.none │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ str x0, [sp, #40] │ │ │ │ - b 2c6b8 │ │ │ │ + b 2c6ac │ │ │ │ ldr x1, [sp, #40] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ add x0, x1, x0 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x1, [sp, #8] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ sub x0, x1, x0 │ │ │ │ str x0, [sp, #8] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.gt 2c610 │ │ │ │ - b 2c6b8 │ │ │ │ + b.gt 2c604 │ │ │ │ + b 2c6ac │ │ │ │ nop │ │ │ │ ldr x0, [sp, #40] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ add x3, sp, #0x10, lsl #12 │ │ │ │ ldr x4, [x3, #72] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x4, x4, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 2c6e4 // b.none │ │ │ │ + b.eq 2c6d8 // b.none │ │ │ │ bl 5090 │ │ │ │ mov x0, x1 │ │ │ │ add sp, sp, #0x50 │ │ │ │ add sp, sp, #0x10, lsl #12 │ │ │ │ ldp x29, x30, [sp], #16 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ @@ -39408,74 +39405,74 @@ │ │ │ │ str xzr, [sp, #1024] │ │ │ │ sub sp, sp, #0x50 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #24] │ │ │ │ str w1, [sp, #20] │ │ │ │ str x2, [sp, #8] │ │ │ │ str x3, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ add x1, sp, #0x10, lsl #12 │ │ │ │ ldr x2, [x0] │ │ │ │ str x2, [x1, #72] │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ str xzr, [sp, #40] │ │ │ │ - b 2c7dc │ │ │ │ + b 2c7d0 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ mov x1, #0x10000 // #65536 │ │ │ │ cmp x0, #0x10, lsl #12 │ │ │ │ csel x0, x0, x1, ls // ls = plast │ │ │ │ str x0, [sp, #48] │ │ │ │ add x0, sp, #0x48 │ │ │ │ ldr x2, [sp, #48] │ │ │ │ mov x1, x0 │ │ │ │ ldr w0, [sp, #20] │ │ │ │ - bl 26600 <__isoc23_strtol@plt+0x20c70> │ │ │ │ + bl 265f4 <__isoc23_strtol@plt+0x20c64> │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.le 2c7ec │ │ │ │ + b.le 2c7e0 │ │ │ │ ldr x1, [sp, #56] │ │ │ │ add x0, sp, #0x48 │ │ │ │ ldr x3, [sp] │ │ │ │ mov x2, x1 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2b9ec │ │ │ │ + bl 2b9e0 │ │ │ │ str x0, [sp, #64] │ │ │ │ ldr x1, [sp, #64] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x1, x0 │ │ │ │ - b.eq 2c7bc // b.none │ │ │ │ + b.eq 2c7b0 // b.none │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ str x0, [sp, #40] │ │ │ │ - b 2c7f0 │ │ │ │ + b 2c7e4 │ │ │ │ ldr x1, [sp, #40] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ add x0, x1, x0 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x1, [sp, #8] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ sub x0, x1, x0 │ │ │ │ str x0, [sp, #8] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.gt 2c748 │ │ │ │ - b 2c7f0 │ │ │ │ + b.gt 2c73c │ │ │ │ + b 2c7e4 │ │ │ │ nop │ │ │ │ ldr x0, [sp, #40] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ add x3, sp, #0x10, lsl #12 │ │ │ │ ldr x4, [x3, #72] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x4, x4, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 2c81c // b.none │ │ │ │ + b.eq 2c810 // b.none │ │ │ │ bl 5090 │ │ │ │ mov x0, x1 │ │ │ │ add sp, sp, #0x50 │ │ │ │ add sp, sp, #0x10, lsl #12 │ │ │ │ ldp x29, x30, [sp], #16 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ @@ -39486,15 +39483,15 @@ │ │ │ │ str xzr, [sp, #1024] │ │ │ │ sub sp, sp, #0x50 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ str x3, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ add x1, sp, #0x10, lsl #12 │ │ │ │ ldr x2, [x0] │ │ │ │ str x2, [x1, #72] │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ str xzr, [sp, #40] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ @@ -39502,54 +39499,54 @@ │ │ │ │ cmp x0, #0x10, lsl #12 │ │ │ │ csel x0, x0, x1, ls // ls = plast │ │ │ │ str x0, [sp, #48] │ │ │ │ add x0, sp, #0x48 │ │ │ │ ldr x2, [sp, #48] │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #16] │ │ │ │ - bl 26ac8 <__isoc23_strtol@plt+0x21138> │ │ │ │ + bl 26abc <__isoc23_strtol@plt+0x2112c> │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.le 2c914 │ │ │ │ + b.le 2c908 │ │ │ │ ldr x1, [sp, #56] │ │ │ │ add x0, sp, #0x48 │ │ │ │ ldr x3, [sp] │ │ │ │ mov x2, x1 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2b9ec │ │ │ │ + bl 2b9e0 │ │ │ │ str x0, [sp, #64] │ │ │ │ ldr x1, [sp, #64] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x1, x0 │ │ │ │ - b.eq 2c8f0 // b.none │ │ │ │ + b.eq 2c8e4 // b.none │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ str x0, [sp, #40] │ │ │ │ - b 2c918 │ │ │ │ + b 2c90c │ │ │ │ ldr x1, [sp, #40] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ add x0, x1, x0 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x1, [sp, #8] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ sub x0, x1, x0 │ │ │ │ str x0, [sp, #8] │ │ │ │ - b 2c87c │ │ │ │ + b 2c870 │ │ │ │ nop │ │ │ │ ldr x0, [sp, #40] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ add x3, sp, #0x10, lsl #12 │ │ │ │ ldr x4, [x3, #72] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x4, x4, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 2c944 // b.none │ │ │ │ + b.eq 2c938 // b.none │ │ │ │ bl 5090 │ │ │ │ mov x0, x1 │ │ │ │ add sp, sp, #0x50 │ │ │ │ add sp, sp, #0x10, lsl #12 │ │ │ │ ldp x29, x30, [sp], #16 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ @@ -39559,171 +39556,171 @@ │ │ │ │ sub sp, sp, #0x10, lsl #12 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ sub sp, sp, #0x40 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ add x1, sp, #0x10, lsl #12 │ │ │ │ ldr x2, [x0] │ │ │ │ str x2, [x1, #56] │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ str xzr, [sp, #32] │ │ │ │ - b 2ca00 │ │ │ │ + b 2c9f4 │ │ │ │ ldr x0, [sp, #16] │ │ │ │ mov x1, #0x10000 // #65536 │ │ │ │ cmp x0, #0x10, lsl #12 │ │ │ │ csel x0, x0, x1, ls // ls = plast │ │ │ │ str x0, [sp, #40] │ │ │ │ add x0, sp, #0x38 │ │ │ │ ldr x3, [sp, #8] │ │ │ │ ldr x2, [sp, #40] │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2b4f0 │ │ │ │ + bl 2b4e4 │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.le 2ca10 │ │ │ │ + b.le 2ca04 │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ add x0, x1, x0 │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ sub x0, x1, x0 │ │ │ │ str x0, [sp, #16] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.gt 2c9a4 │ │ │ │ - b 2ca14 │ │ │ │ + b.gt 2c998 │ │ │ │ + b 2ca08 │ │ │ │ nop │ │ │ │ ldr x0, [sp, #32] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ add x3, sp, #0x10, lsl #12 │ │ │ │ ldr x4, [x3, #56] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x4, x4, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 2ca40 // b.none │ │ │ │ + b.eq 2ca34 // b.none │ │ │ │ bl 5090 │ │ │ │ mov x0, x1 │ │ │ │ add sp, sp, #0x40 │ │ │ │ add sp, sp, #0x10, lsl #12 │ │ │ │ ldp x29, x30, [sp], #16 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x30 │ │ │ │ stp x29, x30, [sp, #32] │ │ │ │ add x29, sp, #0x20 │ │ │ │ str x0, [sp, #8] │ │ │ │ str w1, [sp, #4] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #24] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr w0, [x0, #4] │ │ │ │ cmp w0, #0x1 │ │ │ │ - b.ne 2ca9c // b.any │ │ │ │ + b.ne 2ca90 // b.any │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 2cb10 │ │ │ │ + b 2cb04 │ │ │ │ ldr w0, [sp, #4] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 2cab8 // b.none │ │ │ │ + b.eq 2caac // b.none │ │ │ │ ldr w0, [sp, #4] │ │ │ │ cmp w0, #0x1 │ │ │ │ - b.eq 2cac4 // b.none │ │ │ │ - b 2cacc │ │ │ │ + b.eq 2cab8 // b.none │ │ │ │ + b 2cac0 │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #16] │ │ │ │ - b 2cad4 │ │ │ │ + b 2cac8 │ │ │ │ str wzr, [sp, #16] │ │ │ │ - b 2cad4 │ │ │ │ + b 2cac8 │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 2cb10 │ │ │ │ + b 2cb04 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr w0, [x0] │ │ │ │ add x1, sp, #0x10 │ │ │ │ mov w4, #0x4 // #4 │ │ │ │ mov x3, x1 │ │ │ │ mov w2, #0x1 // #1 │ │ │ │ mov w1, #0x6 // #6 │ │ │ │ bl 5390 │ │ │ │ str w0, [sp, #20] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 2cb0c // b.none │ │ │ │ + b.eq 2cb00 // b.none │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 2cb10 │ │ │ │ + b 2cb04 │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #24] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 2cb34 // b.none │ │ │ │ + b.eq 2cb28 // b.none │ │ │ │ bl 5090 │ │ │ │ mov w0, w1 │ │ │ │ ldp x29, x30, [sp, #32] │ │ │ │ add sp, sp, #0x30 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ bti c │ │ │ │ sub sp, sp, #0x20 │ │ │ │ str w0, [sp, #12] │ │ │ │ str wzr, [sp, #28] │ │ │ │ ldr w0, [sp, #12] │ │ │ │ and w0, w0, #0x1 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 2cb78 // b.none │ │ │ │ + b.eq 2cb6c // b.none │ │ │ │ ldr w1, [sp, #28] │ │ │ │ mov w0, #0x11 // #17 │ │ │ │ orr w0, w1, w0 │ │ │ │ str w0, [sp, #28] │ │ │ │ ldr w0, [sp, #12] │ │ │ │ and w0, w0, #0x2 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 2cb94 // b.none │ │ │ │ + b.eq 2cb88 // b.none │ │ │ │ ldr w0, [sp, #28] │ │ │ │ orr w0, w0, #0x4 │ │ │ │ str w0, [sp, #28] │ │ │ │ ldr w0, [sp, #28] │ │ │ │ add sp, sp, #0x20 │ │ │ │ ret │ │ │ │ bti c │ │ │ │ sub sp, sp, #0x20 │ │ │ │ str w0, [sp, #12] │ │ │ │ str wzr, [sp, #28] │ │ │ │ ldr w0, [sp, #12] │ │ │ │ and w0, w0, #0x1 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 2cbcc // b.none │ │ │ │ + b.eq 2cbc0 // b.none │ │ │ │ ldr w0, [sp, #28] │ │ │ │ orr w0, w0, #0x1 │ │ │ │ str w0, [sp, #28] │ │ │ │ ldr w0, [sp, #12] │ │ │ │ and w0, w0, #0x10 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 2cbe8 // b.none │ │ │ │ + b.eq 2cbdc // b.none │ │ │ │ ldr w0, [sp, #28] │ │ │ │ orr w0, w0, #0x1 │ │ │ │ str w0, [sp, #28] │ │ │ │ ldr w0, [sp, #12] │ │ │ │ and w0, w0, #0x4 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 2cc04 // b.none │ │ │ │ + b.eq 2cbf8 // b.none │ │ │ │ ldr w0, [sp, #28] │ │ │ │ orr w0, w0, #0x2 │ │ │ │ str w0, [sp, #28] │ │ │ │ ldr w0, [sp, #28] │ │ │ │ add sp, sp, #0x20 │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ @@ -39740,15 +39737,15 @@ │ │ │ │ ldrsw x0, [sp, #36] │ │ │ │ lsl x0, x0, #3 │ │ │ │ mov x2, x0 │ │ │ │ mov w1, #0x0 // #0 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ bl 5288 │ │ │ │ str wzr, [sp, #48] │ │ │ │ - b 2ccec │ │ │ │ + b 2cce0 │ │ │ │ ldrsw x0, [sp, #48] │ │ │ │ lsl x0, x0, #4 │ │ │ │ ldr x1, [sp, #40] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x1, [x0] │ │ │ │ ldrsw x0, [sp, #48] │ │ │ │ lsl x0, x0, #3 │ │ │ │ @@ -39757,70 +39754,70 @@ │ │ │ │ ldr w1, [x1] │ │ │ │ str w1, [x0] │ │ │ │ ldrsw x0, [sp, #48] │ │ │ │ lsl x0, x0, #4 │ │ │ │ ldr x1, [sp, #40] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr w0, [x0, #8] │ │ │ │ - bl 2cb48 │ │ │ │ + bl 2cb3c │ │ │ │ mov w2, w0 │ │ │ │ ldrsw x0, [sp, #48] │ │ │ │ lsl x0, x0, #3 │ │ │ │ ldr x1, [sp, #56] │ │ │ │ add x0, x1, x0 │ │ │ │ sxth w1, w2 │ │ │ │ strh w1, [x0, #4] │ │ │ │ ldrsw x0, [sp, #48] │ │ │ │ lsl x0, x0, #4 │ │ │ │ ldr x1, [sp, #40] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 2cce0 // b.none │ │ │ │ + b.eq 2ccd4 // b.none │ │ │ │ str wzr, [sp, #32] │ │ │ │ ldr w0, [sp, #48] │ │ │ │ add w0, w0, #0x1 │ │ │ │ str w0, [sp, #48] │ │ │ │ ldr w1, [sp, #48] │ │ │ │ ldr w0, [sp, #36] │ │ │ │ cmp w1, w0 │ │ │ │ - b.lt 2cc5c // b.tstop │ │ │ │ + b.lt 2cc50 // b.tstop │ │ │ │ ldrsw x0, [sp, #36] │ │ │ │ ldr w2, [sp, #32] │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ bl 5d50 <__isoc23_strtol@plt+0x3c0> │ │ │ │ str w0, [sp, #52] │ │ │ │ ldr w0, [sp, #52] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.lt 2cdd0 // b.tstop │ │ │ │ + b.lt 2cdc4 // b.tstop │ │ │ │ str wzr, [sp, #48] │ │ │ │ - b 2cdc0 │ │ │ │ + b 2cdb4 │ │ │ │ ldrsw x0, [sp, #48] │ │ │ │ lsl x0, x0, #3 │ │ │ │ ldr x1, [sp, #56] │ │ │ │ add x0, x1, x0 │ │ │ │ ldrsh w0, [x0, #6] │ │ │ │ mov w2, w0 │ │ │ │ ldrsw x0, [sp, #48] │ │ │ │ lsl x0, x0, #4 │ │ │ │ ldr x1, [sp, #40] │ │ │ │ add x19, x1, x0 │ │ │ │ mov w0, w2 │ │ │ │ - bl 2cba0 │ │ │ │ + bl 2cb94 │ │ │ │ str w0, [x19, #12] │ │ │ │ ldrsw x0, [sp, #48] │ │ │ │ lsl x0, x0, #4 │ │ │ │ ldr x1, [sp, #40] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 2cdb4 // b.none │ │ │ │ + b.eq 2cda8 // b.none │ │ │ │ ldrsw x0, [sp, #48] │ │ │ │ lsl x0, x0, #4 │ │ │ │ ldr x1, [sp, #40] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr w1, [x0, #12] │ │ │ │ ldrsw x0, [sp, #48] │ │ │ │ lsl x0, x0, #4 │ │ │ │ @@ -39833,180 +39830,180 @@ │ │ │ │ str w0, [sp, #52] │ │ │ │ ldr w0, [sp, #48] │ │ │ │ add w0, w0, #0x1 │ │ │ │ str w0, [sp, #48] │ │ │ │ ldr w1, [sp, #48] │ │ │ │ ldr w0, [sp, #36] │ │ │ │ cmp w1, w0 │ │ │ │ - b.lt 2cd28 // b.tstop │ │ │ │ + b.lt 2cd1c // b.tstop │ │ │ │ ldr x0, [sp, #56] │ │ │ │ bl 5258 │ │ │ │ ldr w0, [sp, #52] │ │ │ │ ldr x19, [sp, #16] │ │ │ │ ldp x29, x30, [sp], #64 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x30 │ │ │ │ stp x29, x30, [sp, #32] │ │ │ │ add x29, sp, #0x20 │ │ │ │ str x0, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #24] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr w0, [x0] │ │ │ │ add x1, sp, #0x14 │ │ │ │ mov x2, x1 │ │ │ │ mov x1, #0x5411 // #21521 │ │ │ │ bl 54f8 │ │ │ │ ldr w0, [sp, #20] │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #24] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 2ce54 // b.none │ │ │ │ + b.eq 2ce48 // b.none │ │ │ │ bl 5090 │ │ │ │ mov w0, w1 │ │ │ │ ldp x29, x30, [sp, #32] │ │ │ │ add sp, sp, #0x30 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x0, x0, #0xd08 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x0, x0, #0xcf0 │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5018 │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ mov w0, #0x2 // #2 │ │ │ │ bl 5b88 <__isoc23_strtol@plt+0x1f8> │ │ │ │ bl 5c18 <__isoc23_strtol@plt+0x288> │ │ │ │ bti c │ │ │ │ sub sp, sp, #0x10 │ │ │ │ str x0, [sp, #8] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 2cecc // b.none │ │ │ │ + b.eq 2cec0 // b.none │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr w0, [x0] │ │ │ │ add w1, w0, #0x1 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ str w1, [x0] │ │ │ │ - b 2ced0 │ │ │ │ + b 2cec4 │ │ │ │ nop │ │ │ │ add sp, sp, #0x10 │ │ │ │ ret │ │ │ │ bti c │ │ │ │ sub sp, sp, #0x10 │ │ │ │ str x0, [sp, #8] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 2cf08 // b.none │ │ │ │ + b.eq 2cefc // b.none │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr w0, [x0] │ │ │ │ sub w1, w0, #0x1 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ str w1, [x0] │ │ │ │ - b 2cf0c │ │ │ │ + b 2cf00 │ │ │ │ nop │ │ │ │ add sp, sp, #0x10 │ │ │ │ ret │ │ │ │ bti c │ │ │ │ sub sp, sp, #0x10 │ │ │ │ str x0, [sp, #8] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 2cf44 // b.none │ │ │ │ + b.eq 2cf38 // b.none │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr w0, [x0] │ │ │ │ add w1, w0, #0x1 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ str w1, [x0] │ │ │ │ - b 2cf48 │ │ │ │ + b 2cf3c │ │ │ │ nop │ │ │ │ add sp, sp, #0x10 │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 2d020 // b.none │ │ │ │ + b.eq 2d014 // b.none │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr w0, [x0] │ │ │ │ sub w1, w0, #0x1 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ str w1, [x0] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldrb w0, [x0, #40] │ │ │ │ and w0, w0, #0x1 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 2d024 // b.none │ │ │ │ + b.eq 2d018 // b.none │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 2d024 // b.any │ │ │ │ + b.ne 2d018 // b.any │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #24] │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #16] │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 2cfd8 // b.none │ │ │ │ + b.eq 2cfcc // b.none │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x1, [sp, #40] │ │ │ │ str x1, [x0, #16] │ │ │ │ - b 2cfe8 │ │ │ │ + b 2cfdc │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #8] │ │ │ │ ldr x1, [sp, #40] │ │ │ │ str x1, [x0, #8] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 2d004 // b.none │ │ │ │ + b.eq 2cff8 // b.none │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ str x1, [x0, #24] │ │ │ │ - b 2d014 │ │ │ │ + b 2d008 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #8] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ str x1, [x0, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5258 │ │ │ │ - b 2d024 │ │ │ │ + b 2d018 │ │ │ │ nop │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ mov x1, #0x20 // #32 │ │ │ │ mov x0, #0x1 // #1 │ │ │ │ bl 4fb8 <__stack_chk_fail@plt+0x8> │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 2d05c // b.any │ │ │ │ - bl 2ce68 │ │ │ │ + b.ne 2d050 // b.any │ │ │ │ + bl 2ce5c │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2d114 │ │ │ │ + bl 2d108 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ str x1, [x0, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ @@ -40019,32 +40016,32 @@ │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 2d0c0 // b.any │ │ │ │ + b.ne 2d0b4 // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ - b 2d108 │ │ │ │ + b 2d0fc │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr w0, [x0, #4] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 2d0d8 // b.none │ │ │ │ + b.eq 2d0cc // b.none │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 2d108 │ │ │ │ + b 2d0fc │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr w0, [x0] │ │ │ │ cmp w0, #0x1 │ │ │ │ - b.ls 2d0f0 // b.plast │ │ │ │ + b.ls 2d0e4 // b.plast │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 2d108 │ │ │ │ + b 2d0fc │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #24] │ │ │ │ - bl 2d19c │ │ │ │ + bl 2d190 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5258 │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ @@ -40053,71 +40050,71 @@ │ │ │ │ str x0, [sp, #24] │ │ │ │ mov x1, #0x10 // #16 │ │ │ │ mov x0, #0x1 // #1 │ │ │ │ bl 4fb8 <__stack_chk_fail@plt+0x8> │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 2d144 // b.any │ │ │ │ - bl 2ce68 │ │ │ │ + b.ne 2d138 // b.any │ │ │ │ + bl 2ce5c │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x1, [sp, #24] │ │ │ │ str x1, [x0] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2ce9c │ │ │ │ + bl 2ce90 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #8] │ │ │ │ - bl 2cf50 │ │ │ │ + bl 2cf44 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ str xzr, [x0, #8] │ │ │ │ nop │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2d168 │ │ │ │ + bl 2d15c │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0] │ │ │ │ - bl 2ced8 │ │ │ │ + bl 2cecc │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5258 │ │ │ │ nop │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ bti c │ │ │ │ sub sp, sp, #0x10 │ │ │ │ str x0, [sp, #8] │ │ │ │ str x1, [sp] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr x0, [x0, #8] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 2d200 // b.any │ │ │ │ + b.ne 2d1f4 // b.any │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 2d238 │ │ │ │ + b 2d22c │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr x0, [x0, #8] │ │ │ │ ldrb w0, [x0, #40] │ │ │ │ and w0, w0, #0x1 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 2d220 // b.none │ │ │ │ + b.eq 2d214 // b.none │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 2d238 │ │ │ │ + b 2d22c │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr x0, [x0, #8] │ │ │ │ ldr x1, [x0, #32] │ │ │ │ ldr x0, [sp] │ │ │ │ str x1, [x0] │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ add sp, sp, #0x10 │ │ │ │ @@ -40125,84 +40122,84 @@ │ │ │ │ bti c │ │ │ │ sub sp, sp, #0x10 │ │ │ │ str x0, [sp, #8] │ │ │ │ str x1, [sp] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr x0, [x0, #8] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 2d268 // b.any │ │ │ │ + b.ne 2d25c // b.any │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 2d29c │ │ │ │ + b 2d290 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr x0, [x0, #8] │ │ │ │ ldrb w0, [x0, #40] │ │ │ │ and w0, w0, #0x1 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 2d288 // b.none │ │ │ │ + b.eq 2d27c // b.none │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 2d29c │ │ │ │ + b 2d290 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr x0, [x0, #8] │ │ │ │ ldr x1, [sp] │ │ │ │ str x1, [x0, #32] │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ add sp, sp, #0x10 │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0] │ │ │ │ - bl 2d114 │ │ │ │ + bl 2d108 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x1, [x0, #8] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ str x1, [x0, #8] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x0, [x0, #8] │ │ │ │ - bl 2cf14 │ │ │ │ + bl 2cf08 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #8] │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #8] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 2d324 // b.any │ │ │ │ + b.ne 2d318 // b.any │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 2d388 │ │ │ │ + b 2d37c │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #8] │ │ │ │ ldr x1, [x0, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ str x1, [x0, #8] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #8] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 2d360 // b.none │ │ │ │ + b.eq 2d354 // b.none │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #8] │ │ │ │ ldrb w0, [x0, #40] │ │ │ │ and w0, w0, #0x1 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 2d324 // b.any │ │ │ │ + b.ne 2d318 // b.any │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #8] │ │ │ │ - bl 2cf14 │ │ │ │ + bl 2cf08 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - bl 2cf50 │ │ │ │ + bl 2cf44 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #8] │ │ │ │ cmp x0, #0x0 │ │ │ │ cset w0, ne // ne = any │ │ │ │ and w0, w0, #0xff │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ @@ -40213,37 +40210,37 @@ │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #8] │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #8] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 2d3c8 // b.any │ │ │ │ + b.ne 2d3bc // b.any │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 2d42c │ │ │ │ + b 2d420 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #8] │ │ │ │ ldr x1, [x0, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ str x1, [x0, #8] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #8] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 2d404 // b.none │ │ │ │ + b.eq 2d3f8 // b.none │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #8] │ │ │ │ ldrb w0, [x0, #40] │ │ │ │ and w0, w0, #0x1 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 2d3c8 // b.any │ │ │ │ + b.ne 2d3bc // b.any │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #8] │ │ │ │ - bl 2cf14 │ │ │ │ + bl 2cf08 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - bl 2cf50 │ │ │ │ + bl 2cf44 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #8] │ │ │ │ cmp x0, #0x0 │ │ │ │ cset w0, ne // ne = any │ │ │ │ and w0, w0, #0xff │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ @@ -40251,175 +40248,175 @@ │ │ │ │ bti c │ │ │ │ sub sp, sp, #0x20 │ │ │ │ str x0, [sp, #8] │ │ │ │ str x1, [sp] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr x0, [x0, #8] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 2d460 // b.any │ │ │ │ + b.ne 2d454 // b.any │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 2d4f0 │ │ │ │ + b 2d4e4 │ │ │ │ str wzr, [sp, #20] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x0, [x0, #8] │ │ │ │ str x0, [sp, #24] │ │ │ │ - b 2d4ac │ │ │ │ + b 2d4a0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldrb w0, [x0, #40] │ │ │ │ and w0, w0, #0x1 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 2d49c // b.any │ │ │ │ + b.ne 2d490 // b.any │ │ │ │ ldr w0, [sp, #20] │ │ │ │ add w0, w0, #0x1 │ │ │ │ str w0, [sp, #20] │ │ │ │ - b 2d4a0 │ │ │ │ + b 2d494 │ │ │ │ nop │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #16] │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr x0, [x0, #8] │ │ │ │ ldr x1, [sp, #24] │ │ │ │ cmp x1, x0 │ │ │ │ - b.ne 2d478 // b.any │ │ │ │ + b.ne 2d46c // b.any │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr x0, [x0, #8] │ │ │ │ ldrb w0, [x0, #40] │ │ │ │ and w0, w0, #0x1 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 2d4e0 // b.none │ │ │ │ + b.eq 2d4d4 // b.none │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 2d4f0 │ │ │ │ + b 2d4e4 │ │ │ │ ldr x0, [sp] │ │ │ │ ldr w1, [sp, #20] │ │ │ │ str w1, [x0] │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ add sp, sp, #0x20 │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ str w1, [sp, #20] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ge 2d5d8 // b.tcont │ │ │ │ + b.ge 2d5cc // b.tcont │ │ │ │ ldr w0, [sp, #20] │ │ │ │ cmp w0, #0x0 │ │ │ │ cneg w0, w0, lt // lt = tstop │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr w0, [x0, #4] │ │ │ │ cmp w1, w0 │ │ │ │ - b.ls 2d544 // b.plast │ │ │ │ + b.ls 2d538 // b.plast │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 2d688 │ │ │ │ + b 2d67c │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2d168 │ │ │ │ + bl 2d15c │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x1, [x0, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ str x1, [x0, #8] │ │ │ │ - b 2d578 │ │ │ │ + b 2d56c │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #8] │ │ │ │ ldr x1, [x0, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ str x1, [x0, #8] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #8] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 2d5a0 // b.none │ │ │ │ + b.eq 2d594 // b.none │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #8] │ │ │ │ ldrb w0, [x0, #40] │ │ │ │ and w0, w0, #0x1 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 2d564 // b.any │ │ │ │ + b.ne 2d558 // b.any │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #8] │ │ │ │ - bl 2cf14 │ │ │ │ - b 2d5bc │ │ │ │ + bl 2cf08 │ │ │ │ + b 2d5b0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2d394 │ │ │ │ + bl 2d388 │ │ │ │ strb w0, [sp, #47] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ add w0, w0, #0x1 │ │ │ │ str w0, [sp, #20] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 2d5b0 // b.any │ │ │ │ - b 2d684 │ │ │ │ + b.ne 2d5a4 // b.any │ │ │ │ + b 2d678 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr w1, [x0, #4] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ cmp w1, w0 │ │ │ │ - b.hi 2d5f8 // b.pmore │ │ │ │ + b.hi 2d5ec // b.pmore │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 2d688 │ │ │ │ + b 2d67c │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2d168 │ │ │ │ + bl 2d15c │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x1, [x0, #8] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ str x1, [x0, #8] │ │ │ │ - b 2d62c │ │ │ │ + b 2d620 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #8] │ │ │ │ ldr x1, [x0, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ str x1, [x0, #8] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #8] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 2d654 // b.none │ │ │ │ + b.eq 2d648 // b.none │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #8] │ │ │ │ ldrb w0, [x0, #40] │ │ │ │ and w0, w0, #0x1 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 2d618 // b.any │ │ │ │ + b.ne 2d60c // b.any │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #8] │ │ │ │ - bl 2cf14 │ │ │ │ - b 2d670 │ │ │ │ + bl 2cf08 │ │ │ │ + b 2d664 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2d2f0 │ │ │ │ + bl 2d2e4 │ │ │ │ strb w0, [sp, #46] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ sub w1, w0, #0x1 │ │ │ │ str w1, [sp, #20] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 2d664 // b.any │ │ │ │ + b.ne 2d658 // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ bti c │ │ │ │ sub sp, sp, #0x10 │ │ │ │ str x0, [sp, #8] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr x0, [x0, #8] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 2d6b8 // b.any │ │ │ │ + b.ne 2d6ac // b.any │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 2d700 │ │ │ │ + b 2d6f4 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr x0, [x0, #8] │ │ │ │ ldrb w0, [x0, #40] │ │ │ │ and w0, w0, #0x1 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 2d6d8 // b.none │ │ │ │ + b.eq 2d6cc // b.none │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ - b 2d700 │ │ │ │ + b 2d6f4 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr x0, [x0, #8] │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ strb w1, [x0, #40] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr w1, [x0, #4] │ │ │ │ @@ -40435,16 +40432,16 @@ │ │ │ │ str x1, [sp, #16] │ │ │ │ mov x1, #0x30 // #48 │ │ │ │ mov x0, #0x1 // #1 │ │ │ │ bl 4fb8 <__stack_chk_fail@plt+0x8> │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 2d73c // b.any │ │ │ │ - bl 2ce68 │ │ │ │ + b.ne 2d730 // b.any │ │ │ │ + bl 2ce5c │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ str x1, [x0, #8] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x1, [sp, #16] │ │ │ │ str x1, [x0, #32] │ │ │ │ @@ -40452,15 +40449,15 @@ │ │ │ │ ldr x0, [x0] │ │ │ │ ldr w1, [x0, #4] │ │ │ │ add w1, w1, #0x1 │ │ │ │ str w1, [x0, #4] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #8] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 2d7e8 // b.none │ │ │ │ + b.eq 2d7dc // b.none │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #8] │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ ldr x0, [x0, #24] │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ @@ -40470,444 +40467,444 @@ │ │ │ │ ldr x1, [sp, #56] │ │ │ │ str x1, [x0, #24] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ str x1, [x0, #24] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 2d7d4 // b.none │ │ │ │ + b.eq 2d7c8 // b.none │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ str x1, [x0, #16] │ │ │ │ - b 2d840 │ │ │ │ + b 2d834 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ str x1, [x0, #8] │ │ │ │ - b 2d840 │ │ │ │ + b 2d834 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x0, [x0, #16] │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x1, [sp, #40] │ │ │ │ str x1, [x0, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ str x1, [x0, #16] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 2d830 // b.none │ │ │ │ + b.eq 2d824 // b.none │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ str x1, [x0, #16] │ │ │ │ - b 2d840 │ │ │ │ + b 2d834 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ str x1, [x0, #8] │ │ │ │ nop │ │ │ │ ldp x29, x30, [sp], #64 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2d080 │ │ │ │ + bl 2d074 │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x50 │ │ │ │ stp x29, x30, [sp, #64] │ │ │ │ add x29, sp, #0x40 │ │ │ │ str x0, [sp, #8] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #56] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr w0, [x0, #4] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 2d8c4 // b.any │ │ │ │ + b.ne 2d8b8 // b.any │ │ │ │ ldr x0, [sp, #8] │ │ │ │ - bl 2d09c │ │ │ │ + bl 2d090 │ │ │ │ strb w0, [sp, #31] │ │ │ │ ldr x0, [sp] │ │ │ │ - b 2d97c │ │ │ │ + b 2d970 │ │ │ │ ldr x0, [sp] │ │ │ │ ldr w0, [x0, #4] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 2d8e8 // b.any │ │ │ │ + b.ne 2d8dc // b.any │ │ │ │ ldr x0, [sp] │ │ │ │ - bl 2d09c │ │ │ │ + bl 2d090 │ │ │ │ strb w0, [sp, #31] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ - b 2d97c │ │ │ │ + b 2d970 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ - bl 2d114 │ │ │ │ + bl 2d108 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp] │ │ │ │ - bl 2d114 │ │ │ │ + bl 2d108 │ │ │ │ str x0, [sp, #48] │ │ │ │ mov w1, #0x0 // #0 │ │ │ │ ldr x0, [sp, #48] │ │ │ │ - bl 2d4f8 │ │ │ │ - b 2d930 │ │ │ │ + bl 2d4ec │ │ │ │ + b 2d924 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - bl 2d708 │ │ │ │ + bl 2d6fc │ │ │ │ ldr x0, [sp, #48] │ │ │ │ - bl 2d694 │ │ │ │ + bl 2d688 │ │ │ │ ldr x0, [sp, #48] │ │ │ │ - bl 2d2f0 │ │ │ │ + bl 2d2e4 │ │ │ │ add x0, sp, #0x20 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #48] │ │ │ │ - bl 2d1d8 │ │ │ │ + bl 2d1cc │ │ │ │ and w0, w0, #0xff │ │ │ │ and w0, w0, #0x1 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 2d910 // b.any │ │ │ │ + b.ne 2d904 // b.any │ │ │ │ ldr x0, [sp, #48] │ │ │ │ - bl 2d19c │ │ │ │ + bl 2d190 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - bl 2d19c │ │ │ │ + bl 2d190 │ │ │ │ ldr x0, [sp] │ │ │ │ - bl 2d09c │ │ │ │ + bl 2d090 │ │ │ │ strb w0, [sp, #31] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr x0, [x0, #24] │ │ │ │ - bl 2d168 │ │ │ │ + bl 2d15c │ │ │ │ ldr x0, [sp, #8] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #56] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 2d9a0 // b.none │ │ │ │ + b.eq 2d994 // b.none │ │ │ │ bl 5090 │ │ │ │ mov x0, x1 │ │ │ │ ldp x29, x30, [sp, #64] │ │ │ │ add sp, sp, #0x50 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x60 │ │ │ │ stp x29, x30, [sp, #80] │ │ │ │ add x29, sp, #0x50 │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #72] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ str xzr, [sp, #48] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 2d9fc // b.any │ │ │ │ + b.ne 2d9f0 // b.any │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ - b 2daf0 │ │ │ │ + b 2dae4 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr w0, [x0, #4] │ │ │ │ cmp w0, #0x1 │ │ │ │ - b.hi 2da14 // b.pmore │ │ │ │ + b.hi 2da08 // b.pmore │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ - b 2daf0 │ │ │ │ + b 2dae4 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2d114 │ │ │ │ + bl 2d108 │ │ │ │ str x0, [sp, #56] │ │ │ │ mov w1, #0x0 // #0 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ - bl 2d4f8 │ │ │ │ - b 2da50 │ │ │ │ + bl 2d4ec │ │ │ │ + b 2da44 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x2, [sp, #16] │ │ │ │ ldr x1, [sp, #8] │ │ │ │ blr x2 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 2da74 // b.any │ │ │ │ + b.ne 2da68 // b.any │ │ │ │ ldr x0, [sp, #56] │ │ │ │ - bl 2d2f0 │ │ │ │ + bl 2d2e4 │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ - bl 2d1d8 │ │ │ │ + bl 2d1cc │ │ │ │ and w0, w0, #0xff │ │ │ │ and w0, w0, #0x1 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 2da30 // b.any │ │ │ │ - b 2dac4 │ │ │ │ + b.ne 2da24 // b.any │ │ │ │ + b 2dab8 │ │ │ │ nop │ │ │ │ - b 2dac4 │ │ │ │ + b 2dab8 │ │ │ │ ldr x0, [sp, #48] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 2da90 // b.any │ │ │ │ - bl 2d030 │ │ │ │ + b.ne 2da84 // b.any │ │ │ │ + bl 2d024 │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ - bl 2d114 │ │ │ │ + bl 2d108 │ │ │ │ str x0, [sp, #64] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #64] │ │ │ │ - bl 2d708 │ │ │ │ + bl 2d6fc │ │ │ │ ldr x0, [sp, #64] │ │ │ │ - bl 2d19c │ │ │ │ + bl 2d190 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ - bl 2d694 │ │ │ │ + bl 2d688 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ - bl 2d2f0 │ │ │ │ + bl 2d2e4 │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ - bl 2d1d8 │ │ │ │ + bl 2d1cc │ │ │ │ and w0, w0, #0xff │ │ │ │ and w0, w0, #0x1 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 2da7c // b.any │ │ │ │ + b.ne 2da70 // b.any │ │ │ │ ldr x0, [sp, #56] │ │ │ │ - bl 2d19c │ │ │ │ + bl 2d190 │ │ │ │ ldr x0, [sp, #48] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #72] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 2db14 // b.none │ │ │ │ + b.eq 2db08 // b.none │ │ │ │ bl 5090 │ │ │ │ mov x0, x1 │ │ │ │ ldp x29, x30, [sp, #80] │ │ │ │ add sp, sp, #0x60 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 2db94 // b.none │ │ │ │ + b.eq 2db88 // b.none │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2d114 │ │ │ │ + bl 2d108 │ │ │ │ str x0, [sp, #40] │ │ │ │ mov w1, #0x0 // #0 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - bl 2d4f8 │ │ │ │ + bl 2d4ec │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - bl 2d694 │ │ │ │ + bl 2d688 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - bl 2d2f0 │ │ │ │ + bl 2d2e4 │ │ │ │ and w0, w0, #0xff │ │ │ │ and w0, w0, #0x1 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 2db5c // b.any │ │ │ │ + b.ne 2db50 // b.any │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - bl 2d19c │ │ │ │ + bl 2d190 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2d09c │ │ │ │ + bl 2d090 │ │ │ │ strb w0, [sp, #39] │ │ │ │ - b 2db98 │ │ │ │ + b 2db8c │ │ │ │ nop │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ - adrp x1, 5f000 │ │ │ │ + adrp x1, 5f000 │ │ │ │ ldr x1, [x1, #3936] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2dbd4 │ │ │ │ + bl 2dbc8 │ │ │ │ nop │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 2dc20 // b.none │ │ │ │ - b 2dc04 │ │ │ │ + b.eq 2dc14 // b.none │ │ │ │ + b 2dbf8 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ blr x1 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2dcc4 │ │ │ │ + bl 2dcb8 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 2dbf8 // b.any │ │ │ │ - b 2dc24 │ │ │ │ + b.ne 2dbec // b.any │ │ │ │ + b 2dc18 │ │ │ │ nop │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2d114 │ │ │ │ + bl 2d108 │ │ │ │ str x0, [sp, #40] │ │ │ │ mov w1, #0x0 // #0 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - bl 2d4f8 │ │ │ │ + bl 2d4ec │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - bl 2d708 │ │ │ │ + bl 2d6fc │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - bl 2d19c │ │ │ │ + bl 2d190 │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2d114 │ │ │ │ + bl 2d108 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - bl 2d708 │ │ │ │ + bl 2d6fc │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - bl 2d19c │ │ │ │ + bl 2d190 │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x40 │ │ │ │ stp x29, x30, [sp, #48] │ │ │ │ add x29, sp, #0x30 │ │ │ │ str x0, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #40] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ str xzr, [sp, #24] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 2dd04 // b.any │ │ │ │ + b.ne 2dcf8 // b.any │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ - b 2dd40 │ │ │ │ + b 2dd34 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ - bl 2d114 │ │ │ │ + bl 2d108 │ │ │ │ str x0, [sp, #32] │ │ │ │ mov w1, #0x0 // #0 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ - bl 2d4f8 │ │ │ │ + bl 2d4ec │ │ │ │ add x0, sp, #0x18 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ - bl 2d1d8 │ │ │ │ + bl 2d1cc │ │ │ │ ldr x0, [sp, #32] │ │ │ │ - bl 2d694 │ │ │ │ + bl 2d688 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ - bl 2d19c │ │ │ │ + bl 2d190 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #40] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 2dd64 // b.none │ │ │ │ + b.eq 2dd58 // b.none │ │ │ │ bl 5090 │ │ │ │ mov x0, x1 │ │ │ │ ldp x29, x30, [sp, #48] │ │ │ │ add sp, sp, #0x40 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x40 │ │ │ │ stp x29, x30, [sp, #48] │ │ │ │ add x29, sp, #0x30 │ │ │ │ str x0, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #40] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ str xzr, [sp, #24] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 2ddb8 // b.any │ │ │ │ + b.ne 2ddac // b.any │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ - b 2ddf4 │ │ │ │ + b 2dde8 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ - bl 2d114 │ │ │ │ + bl 2d108 │ │ │ │ str x0, [sp, #32] │ │ │ │ mov w1, #0xffffffff // #-1 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ - bl 2d4f8 │ │ │ │ + bl 2d4ec │ │ │ │ add x0, sp, #0x18 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ - bl 2d1d8 │ │ │ │ + bl 2d1cc │ │ │ │ ldr x0, [sp, #32] │ │ │ │ - bl 2d694 │ │ │ │ + bl 2d688 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ - bl 2d19c │ │ │ │ + bl 2d190 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #40] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 2de18 // b.none │ │ │ │ + b.eq 2de0c // b.none │ │ │ │ bl 5090 │ │ │ │ mov x0, x1 │ │ │ │ ldp x29, x30, [sp, #48] │ │ │ │ add sp, sp, #0x40 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ bti c │ │ │ │ sub sp, sp, #0x20 │ │ │ │ str x0, [sp, #8] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr x0, [x0, #8] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 2de50 // b.any │ │ │ │ + b.ne 2de44 // b.any │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ - b 2dedc │ │ │ │ + b 2ded0 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr x1, [x0, #8] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr x0, [x0, #16] │ │ │ │ cmp x1, x0 │ │ │ │ - b.ne 2de78 // b.any │ │ │ │ + b.ne 2de6c // b.any │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr x0, [x0, #8] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ - b 2dedc │ │ │ │ + b 2ded0 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr x0, [x0, #8] │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x1, [x0, #16] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ str x1, [x0, #8] │ │ │ │ @@ -40932,606 +40929,612 @@ │ │ │ │ add sp, sp, #0x20 │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x40 │ │ │ │ stp x29, x30, [sp, #48] │ │ │ │ add x29, sp, #0x30 │ │ │ │ str x0, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #40] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ str xzr, [sp, #24] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 2df24 // b.any │ │ │ │ + b.ne 2df18 // b.any │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ - b 2df58 │ │ │ │ + b 2df4c │ │ │ │ ldr x0, [sp, #8] │ │ │ │ - bl 2d114 │ │ │ │ + bl 2d108 │ │ │ │ str x0, [sp, #32] │ │ │ │ mov w1, #0x0 // #0 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ - bl 2d4f8 │ │ │ │ + bl 2d4ec │ │ │ │ add x0, sp, #0x18 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ - bl 2d1d8 │ │ │ │ + bl 2d1cc │ │ │ │ ldr x0, [sp, #32] │ │ │ │ - bl 2d19c │ │ │ │ + bl 2d190 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #40] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 2df7c // b.none │ │ │ │ + b.eq 2df70 // b.none │ │ │ │ bl 5090 │ │ │ │ mov x0, x1 │ │ │ │ ldp x29, x30, [sp, #48] │ │ │ │ add sp, sp, #0x40 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x40 │ │ │ │ stp x29, x30, [sp, #48] │ │ │ │ add x29, sp, #0x30 │ │ │ │ str x0, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #40] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ str xzr, [sp, #24] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 2dfd0 // b.any │ │ │ │ + b.ne 2dfc4 // b.any │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ - b 2e004 │ │ │ │ + b 2dff8 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ - bl 2d114 │ │ │ │ + bl 2d108 │ │ │ │ str x0, [sp, #32] │ │ │ │ mov w1, #0xffffffff // #-1 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ - bl 2d4f8 │ │ │ │ + bl 2d4ec │ │ │ │ add x0, sp, #0x18 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ - bl 2d1d8 │ │ │ │ + bl 2d1cc │ │ │ │ ldr x0, [sp, #32] │ │ │ │ - bl 2d19c │ │ │ │ + bl 2d190 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adr x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #40] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 2e028 // b.none │ │ │ │ + b.eq 2e01c // b.none │ │ │ │ bl 5090 │ │ │ │ mov x0, x1 │ │ │ │ ldp x29, x30, [sp, #48] │ │ │ │ add sp, sp, #0x40 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x30 │ │ │ │ stp x29, x30, [sp, #32] │ │ │ │ add x29, sp, #0x20 │ │ │ │ str x0, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #24] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ str xzr, [sp, #16] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 2e07c // b.any │ │ │ │ + b.ne 2e070 // b.any │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ - b 2e090 │ │ │ │ + b 2e084 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr x0, [x0, #24] │ │ │ │ add x1, sp, #0x10 │ │ │ │ - bl 2d1d8 │ │ │ │ + bl 2d1cc │ │ │ │ ldr x0, [sp, #16] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #24] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 2e0b4 // b.none │ │ │ │ + b.eq 2e0a8 // b.none │ │ │ │ bl 5090 │ │ │ │ mov x0, x1 │ │ │ │ ldp x29, x30, [sp, #32] │ │ │ │ add sp, sp, #0x30 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x50 │ │ │ │ stp x29, x30, [sp, #64] │ │ │ │ add x29, sp, #0x40 │ │ │ │ str x0, [sp, #8] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #56] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ str xzr, [sp, #40] │ │ │ │ ldr x0, [sp] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 2e10c // b.any │ │ │ │ + b.ne 2e100 // b.any │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ - b 2e184 │ │ │ │ + b 2e178 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ - bl 2d114 │ │ │ │ + bl 2d108 │ │ │ │ str x0, [sp, #48] │ │ │ │ mov w1, #0x0 // #0 │ │ │ │ ldr x0, [sp, #48] │ │ │ │ - bl 2d4f8 │ │ │ │ - b 2e158 │ │ │ │ + bl 2d4ec │ │ │ │ + b 2e14c │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x1, [sp] │ │ │ │ cmp x1, x0 │ │ │ │ - b.ne 2e150 // b.any │ │ │ │ + b.ne 2e144 // b.any │ │ │ │ ldr x0, [sp, #32] │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ - bl 2d694 │ │ │ │ + bl 2d688 │ │ │ │ strb w0, [sp, #31] │ │ │ │ - b 2e178 │ │ │ │ + b 2e16c │ │ │ │ ldr x0, [sp, #48] │ │ │ │ - bl 2d2f0 │ │ │ │ + bl 2d2e4 │ │ │ │ add x0, sp, #0x20 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #48] │ │ │ │ - bl 2d1d8 │ │ │ │ + bl 2d1cc │ │ │ │ and w0, w0, #0xff │ │ │ │ and w0, w0, #0x1 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 2e128 // b.any │ │ │ │ + b.ne 2e11c // b.any │ │ │ │ ldr x0, [sp, #48] │ │ │ │ - bl 2d19c │ │ │ │ + bl 2d190 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #56] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 2e1a8 // b.none │ │ │ │ + b.eq 2e19c // b.none │ │ │ │ bl 5090 │ │ │ │ mov x0, x1 │ │ │ │ ldp x29, x30, [sp, #64] │ │ │ │ add sp, sp, #0x50 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x50 │ │ │ │ stp x29, x30, [sp, #64] │ │ │ │ add x29, sp, #0x40 │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #56] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ str xzr, [sp, #40] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2d114 │ │ │ │ + bl 2d108 │ │ │ │ str x0, [sp, #48] │ │ │ │ mov w1, #0x0 // #0 │ │ │ │ ldr x0, [sp, #48] │ │ │ │ - bl 2d4f8 │ │ │ │ - b 2e238 │ │ │ │ + bl 2d4ec │ │ │ │ + b 2e22c │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x2, [sp, #16] │ │ │ │ ldr x1, [sp, #8] │ │ │ │ blr x2 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 2e230 // b.none │ │ │ │ + b.eq 2e224 // b.none │ │ │ │ ldr x0, [sp, #32] │ │ │ │ str x0, [sp, #40] │ │ │ │ - b 2e258 │ │ │ │ + b 2e24c │ │ │ │ ldr x0, [sp, #48] │ │ │ │ - bl 2d2f0 │ │ │ │ + bl 2d2e4 │ │ │ │ add x0, sp, #0x20 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #48] │ │ │ │ - bl 2d1d8 │ │ │ │ + bl 2d1cc │ │ │ │ and w0, w0, #0xff │ │ │ │ and w0, w0, #0x1 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 2e20c // b.any │ │ │ │ + b.ne 2e200 // b.any │ │ │ │ ldr x0, [sp, #48] │ │ │ │ - bl 2d19c │ │ │ │ + bl 2d190 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #56] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 2e288 // b.none │ │ │ │ + b.eq 2e27c // b.none │ │ │ │ bl 5090 │ │ │ │ mov x0, x1 │ │ │ │ ldp x29, x30, [sp, #64] │ │ │ │ add sp, sp, #0x50 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x50 │ │ │ │ stp x29, x30, [sp, #64] │ │ │ │ add x29, sp, #0x40 │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #56] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #36] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2d114 │ │ │ │ + bl 2d108 │ │ │ │ str x0, [sp, #48] │ │ │ │ mov w1, #0x0 // #0 │ │ │ │ ldr x0, [sp, #48] │ │ │ │ - bl 2d4f8 │ │ │ │ - b 2e318 │ │ │ │ + bl 2d4ec │ │ │ │ + b 2e30c │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x2, [sp, #16] │ │ │ │ ldr x1, [sp, #8] │ │ │ │ blr x2 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 2e310 // b.any │ │ │ │ + b.ne 2e304 // b.any │ │ │ │ str wzr, [sp, #36] │ │ │ │ - b 2e338 │ │ │ │ + b 2e32c │ │ │ │ ldr x0, [sp, #48] │ │ │ │ - bl 2d2f0 │ │ │ │ + bl 2d2e4 │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #48] │ │ │ │ - bl 2d1d8 │ │ │ │ + bl 2d1cc │ │ │ │ and w0, w0, #0xff │ │ │ │ and w0, w0, #0x1 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 2e2f0 // b.any │ │ │ │ + b.ne 2e2e4 // b.any │ │ │ │ ldr x0, [sp, #48] │ │ │ │ - bl 2d19c │ │ │ │ + bl 2d190 │ │ │ │ ldr w0, [sp, #36] │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #56] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 2e368 // b.none │ │ │ │ + b.eq 2e35c // b.none │ │ │ │ bl 5090 │ │ │ │ mov w0, w1 │ │ │ │ ldp x29, x30, [sp, #64] │ │ │ │ add sp, sp, #0x50 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x50 │ │ │ │ stp x29, x30, [sp, #64] │ │ │ │ add x29, sp, #0x40 │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #56] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #36] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2d114 │ │ │ │ + bl 2d108 │ │ │ │ str x0, [sp, #48] │ │ │ │ mov w1, #0xffffffff // #-1 │ │ │ │ ldr x0, [sp, #48] │ │ │ │ - bl 2d4f8 │ │ │ │ - b 2e3f8 │ │ │ │ + bl 2d4ec │ │ │ │ + b 2e3ec │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x2, [sp, #16] │ │ │ │ ldr x1, [sp, #8] │ │ │ │ blr x2 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 2e3f0 // b.any │ │ │ │ + b.ne 2e3e4 // b.any │ │ │ │ str wzr, [sp, #36] │ │ │ │ - b 2e418 │ │ │ │ + b 2e40c │ │ │ │ ldr x0, [sp, #48] │ │ │ │ - bl 2d394 │ │ │ │ + bl 2d388 │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #48] │ │ │ │ - bl 2d1d8 │ │ │ │ + bl 2d1cc │ │ │ │ and w0, w0, #0xff │ │ │ │ and w0, w0, #0x1 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 2e3d0 // b.any │ │ │ │ + b.ne 2e3c4 // b.any │ │ │ │ ldr x0, [sp, #48] │ │ │ │ - bl 2d19c │ │ │ │ + bl 2d190 │ │ │ │ ldr w0, [sp, #36] │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #56] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 2e448 // b.none │ │ │ │ + b.eq 2e43c // b.none │ │ │ │ bl 5090 │ │ │ │ mov w0, w1 │ │ │ │ ldp x29, x30, [sp, #64] │ │ │ │ add sp, sp, #0x50 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0, #24] │ │ │ │ mov w1, #0x0 // #0 │ │ │ │ - bl 2d4f8 │ │ │ │ + bl 2d4ec │ │ │ │ nop │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x30 │ │ │ │ stp x29, x30, [sp, #32] │ │ │ │ add x29, sp, #0x20 │ │ │ │ str x0, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #24] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ str xzr, [sp, #16] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr x0, [x0, #24] │ │ │ │ add x1, sp, #0x10 │ │ │ │ - bl 2d1d8 │ │ │ │ + bl 2d1cc │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr x0, [x0, #24] │ │ │ │ - bl 2d2f0 │ │ │ │ + bl 2d2e4 │ │ │ │ ldr x0, [sp, #16] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #24] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 2e4fc // b.none │ │ │ │ + b.eq 2e4f0 // b.none │ │ │ │ bl 5090 │ │ │ │ mov x0, x1 │ │ │ │ ldp x29, x30, [sp, #32] │ │ │ │ add sp, sp, #0x30 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x50 │ │ │ │ stp x29, x30, [sp, #64] │ │ │ │ add x29, sp, #0x40 │ │ │ │ str x0, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #56] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ - bl 2d030 │ │ │ │ + bl 2d024 │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ - bl 2d114 │ │ │ │ + bl 2d108 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ - bl 2d114 │ │ │ │ + bl 2d108 │ │ │ │ str x0, [sp, #48] │ │ │ │ mov w1, #0x0 // #0 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - bl 2d4f8 │ │ │ │ - b 2e580 │ │ │ │ + bl 2d4ec │ │ │ │ + b 2e574 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #48] │ │ │ │ - bl 2d708 │ │ │ │ + bl 2d6fc │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - bl 2d2f0 │ │ │ │ + bl 2d2e4 │ │ │ │ add x0, sp, #0x18 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - bl 2d1d8 │ │ │ │ + bl 2d1cc │ │ │ │ and w0, w0, #0xff │ │ │ │ and w0, w0, #0x1 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 2e568 // b.any │ │ │ │ + b.ne 2e55c // b.any │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - bl 2d19c │ │ │ │ + bl 2d190 │ │ │ │ ldr x0, [sp, #48] │ │ │ │ - bl 2d19c │ │ │ │ + bl 2d190 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #56] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 2e5d8 // b.none │ │ │ │ + b.eq 2e5cc // b.none │ │ │ │ bl 5090 │ │ │ │ mov x0, x1 │ │ │ │ ldp x29, x30, [sp, #64] │ │ │ │ add sp, sp, #0x50 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-64]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str xzr, [sp, #48] │ │ │ │ str wzr, [sp, #40] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2d114 │ │ │ │ + bl 2d108 │ │ │ │ str x0, [sp, #56] │ │ │ │ mov w1, #0x0 // #0 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ - bl 2d4f8 │ │ │ │ + bl 2d4ec │ │ │ │ and w0, w0, #0xff │ │ │ │ eor w0, w0, #0x1 │ │ │ │ and w0, w0, #0xff │ │ │ │ and w0, w0, #0x1 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 2e700 // b.any │ │ │ │ + b.ne 2e6f4 // b.any │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2d850 │ │ │ │ + bl 2d844 │ │ │ │ str w0, [sp, #44] │ │ │ │ ldrsw x0, [sp, #44] │ │ │ │ lsl x0, x0, #3 │ │ │ │ bl 5bb8 <__isoc23_strtol@plt+0x228> │ │ │ │ str x0, [sp, #48] │ │ │ │ - b 2e674 │ │ │ │ + b 2e668 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ - bl 2d694 │ │ │ │ + bl 2d688 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ - bl 2d2f0 │ │ │ │ + bl 2d2e4 │ │ │ │ ldr w0, [sp, #40] │ │ │ │ add w0, w0, #0x1 │ │ │ │ str w0, [sp, #40] │ │ │ │ ldrsw x0, [sp, #40] │ │ │ │ lsl x0, x0, #3 │ │ │ │ ldr x1, [sp, #48] │ │ │ │ add x0, x1, x0 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ - bl 2d1d8 │ │ │ │ + bl 2d1cc │ │ │ │ and w0, w0, #0xff │ │ │ │ and w0, w0, #0x1 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 2e658 // b.any │ │ │ │ + b.ne 2e64c // b.any │ │ │ │ ldrsw x0, [sp, #44] │ │ │ │ ldr x3, [sp, #16] │ │ │ │ mov x2, #0x8 // #8 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #48] │ │ │ │ bl 5318 │ │ │ │ str wzr, [sp, #40] │ │ │ │ - b 2e6ec │ │ │ │ + b 2e6e0 │ │ │ │ ldrsw x0, [sp, #40] │ │ │ │ lsl x0, x0, #3 │ │ │ │ ldr x1, [sp, #48] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x0, [x0] │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ - bl 2d708 │ │ │ │ + bl 2d6fc │ │ │ │ ldr w0, [sp, #40] │ │ │ │ add w0, w0, #0x1 │ │ │ │ str w0, [sp, #40] │ │ │ │ ldr w1, [sp, #40] │ │ │ │ ldr w0, [sp, #44] │ │ │ │ cmp w1, w0 │ │ │ │ - b.lt 2e6c0 // b.tstop │ │ │ │ - b 2e704 │ │ │ │ + b.lt 2e6b4 // b.tstop │ │ │ │ + b 2e6f8 │ │ │ │ nop │ │ │ │ ldr x0, [sp, #48] │ │ │ │ bl 5258 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ - bl 2d19c │ │ │ │ + bl 2d190 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldp x29, x30, [sp], #64 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x60 │ │ │ │ stp x29, x30, [sp, #64] │ │ │ │ add x29, sp, #0x40 │ │ │ │ str d15, [sp, #80] │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #56] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ str xzr, [sp, #40] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2d114 │ │ │ │ + bl 2d108 │ │ │ │ str x0, [sp, #48] │ │ │ │ mov w1, #0x0 // #0 │ │ │ │ ldr x0, [sp, #48] │ │ │ │ - bl 2d4f8 │ │ │ │ - b 2e7c0 │ │ │ │ + bl 2d4ec │ │ │ │ + b 2e7b4 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x1, [sp, #16] │ │ │ │ blr x1 │ │ │ │ fmov d15, d0 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ blr x1 │ │ │ │ fmov d31, d0 │ │ │ │ fcmpe d15, d31 │ │ │ │ - b.ls 2e7a4 // b.plast │ │ │ │ - b 2e7b4 │ │ │ │ + b.ls 2e798 // b.plast │ │ │ │ + b 2e7a8 │ │ │ │ ldr x1, [sp, #8] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ - bl 2d708 │ │ │ │ - b 2e7e0 │ │ │ │ + bl 2d6fc │ │ │ │ + b 2e7d4 │ │ │ │ str xzr, [sp, #40] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ - bl 2d2f0 │ │ │ │ + bl 2d2e4 │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #48] │ │ │ │ - bl 2d1d8 │ │ │ │ + bl 2d1cc │ │ │ │ and w0, w0, #0xff │ │ │ │ and w0, w0, #0x1 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 2e778 // b.any │ │ │ │ + b.ne 2e76c // b.any │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 2e7f8 // b.any │ │ │ │ + b.ne 2e7ec // b.any │ │ │ │ ldr x1, [sp, #8] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ - bl 2d708 │ │ │ │ + bl 2d6fc │ │ │ │ ldr x0, [sp, #48] │ │ │ │ - bl 2d19c │ │ │ │ + bl 2d190 │ │ │ │ nop │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x2, [sp, #56] │ │ │ │ ldr x1, [x0] │ │ │ │ subs x2, x2, x1 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ - b.eq 2e824 // b.none │ │ │ │ + b.eq 2e818 // b.none │ │ │ │ bl 5090 │ │ │ │ ldr d15, [sp, #80] │ │ │ │ ldp x29, x30, [sp, #64] │ │ │ │ add sp, sp, #0x60 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ + nop │ │ │ │ + b 2f830 │ │ │ │ + nop │ │ │ │ + ldr x2, [x0] │ │ │ │ + b 2e00c │ │ │ │ + ... │ │ │ │ bti c │ │ │ │ sub sp, sp, #0x10 │ │ │ │ str x0, [sp, #8] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ str wzr, [x0, #20] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr w1, [x0, #20] │ │ │ │ @@ -41559,15 +41562,15 @@ │ │ │ │ bti c │ │ │ │ sub sp, sp, #0x30 │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ str xzr, [sp, #32] │ │ │ │ str xzr, [sp, #40] │ │ │ │ - b 2e998 │ │ │ │ + b 2f990 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ lsl x0, x0, #2 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr w2, [x0] │ │ │ │ ldr x1, [sp, #24] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ @@ -41615,27 +41618,27 @@ │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x0, x0, #0x4 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x1, [sp, #40] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ cmp x1, x0 │ │ │ │ - b.cc 2e8c8 // b.lo, b.ul, b.last │ │ │ │ + b.cc 2f8c0 // b.lo, b.ul, b.last │ │ │ │ nop │ │ │ │ nop │ │ │ │ add sp, sp, #0x30 │ │ │ │ ret │ │ │ │ bti c │ │ │ │ sub sp, sp, #0x30 │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ str xzr, [sp, #32] │ │ │ │ str xzr, [sp, #40] │ │ │ │ - b 2ea6c │ │ │ │ + b 2fa64 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x0, x1, x0 │ │ │ │ ldrb w0, [x0] │ │ │ │ mov w2, w0 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x0, x0, #0x1 │ │ │ │ @@ -41668,26 +41671,26 @@ │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x0, x0, #0x4 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x1, [sp, #40] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ cmp x1, x0 │ │ │ │ - b.cc 2e9d8 // b.lo, b.ul, b.last │ │ │ │ + b.cc 2f9d0 // b.lo, b.ul, b.last │ │ │ │ nop │ │ │ │ nop │ │ │ │ add sp, sp, #0x30 │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x80 │ │ │ │ stp x29, x30, [sp, #112] │ │ │ │ add x29, sp, #0x70 │ │ │ │ str x0, [sp, #8] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #104] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #24] │ │ │ │ @@ -41699,15 +41702,15 @@ │ │ │ │ str w0, [sp, #32] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldr w0, [x0, #12] │ │ │ │ str w0, [sp, #36] │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov x2, #0x40 // #64 │ │ │ │ ldr x1, [sp] │ │ │ │ - bl 2e9b8 │ │ │ │ + bl 2f9b0 │ │ │ │ ldr w1, [sp, #28] │ │ │ │ ldr w0, [sp, #32] │ │ │ │ and w1, w1, w0 │ │ │ │ ldr w0, [sp, #28] │ │ │ │ mvn w2, w0 │ │ │ │ ldr w0, [sp, #36] │ │ │ │ and w0, w2, w0 │ │ │ │ @@ -43126,21 +43129,21 @@ │ │ │ │ add w1, w2, w1 │ │ │ │ str w1, [x0] │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov x2, #0x40 // #64 │ │ │ │ mov w1, #0x0 // #0 │ │ │ │ bl 5288 │ │ │ │ nop │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x2, [sp, #104] │ │ │ │ ldr x1, [x0] │ │ │ │ subs x2, x2, x1 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ - b.eq 30160 // b.none │ │ │ │ + b.eq 31158 // b.none │ │ │ │ bl 5090 │ │ │ │ ldp x29, x30, [sp, #112] │ │ │ │ add sp, sp, #0x80 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-80]! │ │ │ │ @@ -43162,15 +43165,15 @@ │ │ │ │ ldr x0, [sp, #40] │ │ │ │ str w1, [x0, #16] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr w1, [x0, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ lsl w0, w0, #3 │ │ │ │ cmp w1, w0 │ │ │ │ - b.cs 301e8 // b.hs, b.nlast │ │ │ │ + b.cs 311e0 // b.hs, b.nlast │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr w0, [x0, #20] │ │ │ │ add w1, w0, #0x1 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ str w1, [x0, #20] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr w1, [x0, #20] │ │ │ │ @@ -43182,49 +43185,49 @@ │ │ │ │ mov x1, #0x40 // #64 │ │ │ │ ldr x0, [sp, #64] │ │ │ │ sub x0, x1, x0 │ │ │ │ str x0, [sp, #72] │ │ │ │ ldr x1, [sp, #24] │ │ │ │ ldr x0, [sp, #72] │ │ │ │ cmp x1, x0 │ │ │ │ - b.cc 302ac // b.lo, b.ul, b.last │ │ │ │ + b.cc 312a4 // b.lo, b.ul, b.last │ │ │ │ ldr x0, [sp, #64] │ │ │ │ add x0, x0, #0x10 │ │ │ │ ldr x1, [sp, #40] │ │ │ │ add x0, x1, x0 │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x2, [sp, #72] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ bl 4e68 │ │ │ │ ldr x2, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x0, x0, #0x18 │ │ │ │ mov x1, x0 │ │ │ │ mov x0, x2 │ │ │ │ - bl 2ea8c │ │ │ │ + bl 2fa84 │ │ │ │ ldr x0, [sp, #72] │ │ │ │ str x0, [sp, #56] │ │ │ │ - b 30290 │ │ │ │ + b 31288 │ │ │ │ ldr x2, [sp, #40] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ add x0, x1, x0 │ │ │ │ mov x1, x0 │ │ │ │ mov x0, x2 │ │ │ │ - bl 2ea8c │ │ │ │ + bl 2fa84 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ add x0, x0, #0x40 │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ add x0, x0, #0x3f │ │ │ │ ldr x1, [sp, #24] │ │ │ │ cmp x1, x0 │ │ │ │ - b.hi 30268 // b.pmore │ │ │ │ + b.hi 31260 // b.pmore │ │ │ │ str xzr, [sp, #64] │ │ │ │ - b 302b0 │ │ │ │ + b 312a8 │ │ │ │ str xzr, [sp, #56] │ │ │ │ ldr x0, [sp, #64] │ │ │ │ add x0, x0, #0x10 │ │ │ │ ldr x1, [sp, #40] │ │ │ │ add x0, x1, x0 │ │ │ │ add x3, x0, #0x8 │ │ │ │ ldr x1, [sp, #32] │ │ │ │ @@ -43243,612 +43246,612 @@ │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x40 │ │ │ │ stp x29, x30, [sp, #48] │ │ │ │ add x29, sp, #0x30 │ │ │ │ str x0, [sp, #8] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #40] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp] │ │ │ │ add x1, x0, #0x10 │ │ │ │ add x0, sp, #0x20 │ │ │ │ mov x2, #0x8 // #8 │ │ │ │ - bl 2e8a8 │ │ │ │ + bl 2f8a0 │ │ │ │ ldr x0, [sp] │ │ │ │ ldr w0, [x0, #16] │ │ │ │ lsr w0, w0, #3 │ │ │ │ mov w0, w0 │ │ │ │ and x0, x0, #0x3f │ │ │ │ str x0, [sp, #16] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ cmp x0, #0x37 │ │ │ │ - b.hi 30370 // b.pmore │ │ │ │ + b.hi 31368 // b.pmore │ │ │ │ mov x1, #0x38 // #56 │ │ │ │ ldr x0, [sp, #16] │ │ │ │ sub x0, x1, x0 │ │ │ │ - b 3037c │ │ │ │ + b 31374 │ │ │ │ mov x1, #0x78 // #120 │ │ │ │ ldr x0, [sp, #16] │ │ │ │ sub x0, x1, x0 │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x2, [sp, #24] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xd18 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xd00 │ │ │ │ ldr x0, [sp] │ │ │ │ - bl 30170 │ │ │ │ + bl 31168 │ │ │ │ add x0, sp, #0x20 │ │ │ │ mov x2, #0x8 // #8 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp] │ │ │ │ - bl 30170 │ │ │ │ + bl 31168 │ │ │ │ ldr x0, [sp] │ │ │ │ mov x2, #0x10 // #16 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ - bl 2e8a8 │ │ │ │ + bl 2f8a0 │ │ │ │ mov x2, #0x58 // #88 │ │ │ │ mov w1, #0x0 // #0 │ │ │ │ ldr x0, [sp] │ │ │ │ bl 5288 │ │ │ │ nop │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x2, [sp, #40] │ │ │ │ ldr x1, [x0] │ │ │ │ subs x2, x2, x1 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ - b.eq 303f0 // b.none │ │ │ │ + b.eq 313e8 // b.none │ │ │ │ bl 5090 │ │ │ │ ldp x29, x30, [sp, #48] │ │ │ │ add sp, sp, #0x40 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x90 │ │ │ │ stp x29, x30, [sp, #128] │ │ │ │ add x29, sp, #0x80 │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #120] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x20 │ │ │ │ - bl 2e838 │ │ │ │ + bl 2f830 │ │ │ │ add x0, sp, #0x20 │ │ │ │ ldr x2, [sp, #16] │ │ │ │ ldr x1, [sp, #24] │ │ │ │ - bl 30170 │ │ │ │ + bl 31168 │ │ │ │ add x0, sp, #0x20 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ - bl 302fc │ │ │ │ + bl 312f4 │ │ │ │ nop │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x2, [sp, #120] │ │ │ │ ldr x1, [x0] │ │ │ │ subs x2, x2, x1 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ - b.eq 3047c // b.none │ │ │ │ + b.eq 31474 // b.none │ │ │ │ bl 5090 │ │ │ │ ldp x29, x30, [sp, #128] │ │ │ │ add sp, sp, #0x90 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x120 │ │ │ │ stp x29, x30, [sp, #272] │ │ │ │ add x29, sp, #0x110 │ │ │ │ str x0, [sp, #8] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #264] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x30 │ │ │ │ - bl 2e838 │ │ │ │ + bl 2f830 │ │ │ │ mov w1, #0x0 // #0 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ bl 5198 │ │ │ │ str w0, [sp, #20] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.ne 304e4 // b.any │ │ │ │ + b.ne 314dc // b.any │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 305ec │ │ │ │ + b 315e4 │ │ │ │ add x0, sp, #0x88 │ │ │ │ mov x1, x0 │ │ │ │ ldr w0, [sp, #20] │ │ │ │ bl 5c90 <__isoc23_strtol@plt+0x300> │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.ne 3050c // b.any │ │ │ │ + b.ne 31504 // b.any │ │ │ │ ldr w0, [sp, #20] │ │ │ │ bl 5af8 <__isoc23_strtol@plt+0x168> │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 305ec │ │ │ │ + b 315e4 │ │ │ │ ldr x0, [sp, #184] │ │ │ │ mov x5, #0x0 // #0 │ │ │ │ ldr w4, [sp, #20] │ │ │ │ mov w3, #0x1 // #1 │ │ │ │ mov w2, #0x1 // #1 │ │ │ │ mov x1, x0 │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5660 │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ cmn x0, #0x1 │ │ │ │ - b.ne 30594 // b.any │ │ │ │ + b.ne 3158c // b.any │ │ │ │ mov x0, #0x100000 // #1048576 │ │ │ │ - bl 366a4 │ │ │ │ + bl 3769c │ │ │ │ str x0, [sp, #32] │ │ │ │ - b 30560 │ │ │ │ + b 31558 │ │ │ │ ldr x1, [sp, #40] │ │ │ │ add x0, sp, #0x30 │ │ │ │ mov x2, x1 │ │ │ │ ldr x1, [sp, #32] │ │ │ │ - bl 30170 │ │ │ │ + bl 31168 │ │ │ │ mov x2, #0x100000 // #1048576 │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ bl 53d8 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.gt 3054c │ │ │ │ + b.gt 31544 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ bl 5258 │ │ │ │ ldr w0, [sp, #20] │ │ │ │ bl 5af8 <__isoc23_strtol@plt+0x168> │ │ │ │ - b 305d8 │ │ │ │ + b 315d0 │ │ │ │ ldr w0, [sp, #20] │ │ │ │ bl 5af8 <__isoc23_strtol@plt+0x168> │ │ │ │ ldr x0, [sp, #184] │ │ │ │ mov w2, #0x2 // #2 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 4f10 │ │ │ │ ldr x0, [sp, #184] │ │ │ │ mov x1, x0 │ │ │ │ add x0, sp, #0x30 │ │ │ │ mov x2, x1 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ - bl 30170 │ │ │ │ + bl 31168 │ │ │ │ ldr x0, [sp, #184] │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5720 │ │ │ │ add x0, sp, #0x30 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp] │ │ │ │ - bl 302fc │ │ │ │ + bl 312f4 │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #264] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 30610 // b.none │ │ │ │ + b.eq 31608 // b.none │ │ │ │ bl 5090 │ │ │ │ mov w0, w1 │ │ │ │ ldp x29, x30, [sp, #272] │ │ │ │ add sp, sp, #0x120 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ str wzr, [sp, #44] │ │ │ │ - b 30684 │ │ │ │ + b 3167c │ │ │ │ ldr w0, [sp, #44] │ │ │ │ lsl w0, w0, #1 │ │ │ │ sxtw x1, w0 │ │ │ │ adrp x0, 66000 │ │ │ │ add x0, x0, #0x448 │ │ │ │ add x3, x1, x0 │ │ │ │ ldrsw x0, [sp, #44] │ │ │ │ ldr x1, [sp, #24] │ │ │ │ add x0, x1, x0 │ │ │ │ ldrb w0, [x0] │ │ │ │ mov w2, w0 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xd58 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xd40 │ │ │ │ mov x0, x3 │ │ │ │ bl 54b0 │ │ │ │ ldr w0, [sp, #44] │ │ │ │ add w0, w0, #0x1 │ │ │ │ str w0, [sp, #44] │ │ │ │ ldr w0, [sp, #44] │ │ │ │ cmp w0, #0xf │ │ │ │ - b.le 3063c │ │ │ │ + b.le 31634 │ │ │ │ adrp x0, 66000 │ │ │ │ add x0, x0, #0x448 │ │ │ │ strb wzr, [x0, #32] │ │ │ │ adrp x0, 66000 │ │ │ │ add x0, x0, #0x448 │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0xa0 │ │ │ │ stp x29, x30, [sp, #144] │ │ │ │ add x29, sp, #0x90 │ │ │ │ str x0, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #136] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x10 │ │ │ │ - bl 2e838 │ │ │ │ + bl 2f830 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ bl 5018 │ │ │ │ mov x1, x0 │ │ │ │ add x0, sp, #0x10 │ │ │ │ mov x2, x1 │ │ │ │ ldr x1, [sp, #8] │ │ │ │ - bl 30170 │ │ │ │ + bl 31168 │ │ │ │ add x1, sp, #0x10 │ │ │ │ add x0, sp, #0x68 │ │ │ │ - bl 302fc │ │ │ │ + bl 312f4 │ │ │ │ add x0, sp, #0x68 │ │ │ │ - bl 30624 │ │ │ │ + bl 3161c │ │ │ │ bl 52d0 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #136] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 30738 // b.none │ │ │ │ + b.eq 31730 // b.none │ │ │ │ bl 5090 │ │ │ │ mov x0, x1 │ │ │ │ ldp x29, x30, [sp, #144] │ │ │ │ add sp, sp, #0xa0 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0xc0 │ │ │ │ stp x29, x30, [sp, #176] │ │ │ │ add x29, sp, #0xb0 │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str w2, [sp, #12] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #168] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ str wzr, [sp, #36] │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 55d0 │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.ne 30814 // b.any │ │ │ │ + b.ne 3180c // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ cmp w0, #0x2 │ │ │ │ - b.ne 307f4 // b.any │ │ │ │ + b.ne 317ec // b.any │ │ │ │ ldr w0, [sp, #12] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 307f4 // b.any │ │ │ │ + b.ne 317ec // b.any │ │ │ │ mov w1, #0x180 // #384 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 59a8 <__isoc23_strtol@plt+0x18> │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.ne 307e8 // b.any │ │ │ │ + b.ne 317e0 // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x0, x0, #0xd60 │ │ │ │ - bl 252bc <__isoc23_strtol@plt+0x1f92c> │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x0, x0, #0xd48 │ │ │ │ + bl 252b0 <__isoc23_strtol@plt+0x1f920> │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #36] │ │ │ │ - b 30814 │ │ │ │ + b 3180c │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x0, x0, #0xd88 │ │ │ │ - bl 252bc <__isoc23_strtol@plt+0x1f92c> │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x0, x0, #0xd70 │ │ │ │ + bl 252b0 <__isoc23_strtol@plt+0x1f920> │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5e40 <__isoc23_strtol@plt+0x4b0> │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 30848 // b.any │ │ │ │ + b.ne 31840 // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x0, x0, #0xd88 │ │ │ │ - bl 252bc <__isoc23_strtol@plt+0x1f92c> │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x0, x0, #0xd70 │ │ │ │ + bl 252b0 <__isoc23_strtol@plt+0x1f920> │ │ │ │ ldr w0, [sp, #36] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 30884 // b.none │ │ │ │ + b.eq 3187c // b.none │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5f48 <__isoc23_strtol@plt+0x5b8> │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.ne 30884 // b.any │ │ │ │ + b.ne 3187c // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x0, x0, #0xda8 │ │ │ │ - bl 252bc <__isoc23_strtol@plt+0x1f92c> │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x0, x0, #0xd90 │ │ │ │ + bl 252b0 <__isoc23_strtol@plt+0x1f920> │ │ │ │ nop │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x2, [sp, #168] │ │ │ │ ldr x1, [x0] │ │ │ │ subs x2, x2, x1 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ - b.eq 308a8 // b.none │ │ │ │ + b.eq 318a0 // b.none │ │ │ │ bl 5090 │ │ │ │ ldp x29, x30, [sp, #176] │ │ │ │ add sp, sp, #0xc0 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5018 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 308ec // b.any │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x0, x0, #0xdd0 │ │ │ │ - b 30968 │ │ │ │ + b.ne 318e4 // b.any │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x0, x0, #0xdb8 │ │ │ │ + b 31960 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ sub x0, x0, #0x1 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ add x0, x1, x0 │ │ │ │ str x0, [sp, #32] │ │ │ │ - b 30910 │ │ │ │ + b 31908 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ sub x0, x0, #0x1 │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ cmp x1, x0 │ │ │ │ - b.ls 30940 // b.plast │ │ │ │ + b.ls 31938 // b.plast │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x2f │ │ │ │ - b.eq 30904 // b.none │ │ │ │ - b 30940 │ │ │ │ + b.eq 318fc // b.none │ │ │ │ + b 31938 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ sub x0, x0, #0x1 │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ cmp x1, x0 │ │ │ │ - b.ls 30964 // b.plast │ │ │ │ + b.ls 3195c // b.plast │ │ │ │ ldr x0, [sp, #32] │ │ │ │ sub x0, x0, #0x1 │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x2f │ │ │ │ - b.ne 30934 // b.any │ │ │ │ + b.ne 3192c // b.any │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 308b8 │ │ │ │ + bl 318b0 │ │ │ │ str x0, [sp, #32] │ │ │ │ mov w1, #0x2e // #46 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ bl 5948 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 309bc // b.none │ │ │ │ + b.eq 319b4 // b.none │ │ │ │ ldr x1, [sp, #40] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ cmp x1, x0 │ │ │ │ - b.ne 309c4 // b.any │ │ │ │ + b.ne 319bc // b.any │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ - b 309cc │ │ │ │ + b 319c4 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x0, x0, #0x1 │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-64]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str w2, [sp, #28] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ str x0, [sp, #56] │ │ │ │ - b 30ba8 │ │ │ │ + b 31ba0 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x2f │ │ │ │ - b.ne 30a30 // b.any │ │ │ │ + b.ne 31a28 // b.any │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x0, x0, #0x1 │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x2f │ │ │ │ - b.ne 30a30 // b.any │ │ │ │ + b.ne 31a28 // b.any │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x0, x0, #0x1 │ │ │ │ str x0, [sp, #40] │ │ │ │ - b 30ba8 │ │ │ │ + b 31ba0 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x2f │ │ │ │ - b.ne 30a8c // b.any │ │ │ │ + b.ne 31a84 // b.any │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x0, x0, #0x1 │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x2e │ │ │ │ - b.ne 30a8c // b.any │ │ │ │ + b.ne 31a84 // b.any │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x0, x0, #0x2 │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 30a8c // b.any │ │ │ │ + b.ne 31a84 // b.any │ │ │ │ ldr x1, [sp, #40] │ │ │ │ add x0, x1, #0x1 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ add x2, x0, #0x1 │ │ │ │ str x2, [sp, #32] │ │ │ │ ldrb w1, [x1] │ │ │ │ strb w1, [x0] │ │ │ │ - b 30bb8 │ │ │ │ + b 31bb0 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x2f │ │ │ │ - b.ne 30ad4 // b.any │ │ │ │ + b.ne 31acc // b.any │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x0, x0, #0x1 │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x2e │ │ │ │ - b.ne 30ad4 // b.any │ │ │ │ + b.ne 31acc // b.any │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x0, x0, #0x2 │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x2f │ │ │ │ - b.ne 30ad4 // b.any │ │ │ │ + b.ne 31acc // b.any │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x0, x0, #0x2 │ │ │ │ str x0, [sp, #40] │ │ │ │ - b 30ba8 │ │ │ │ + b 31ba0 │ │ │ │ ldr w0, [sp, #28] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 30b88 // b.none │ │ │ │ + b.eq 31b80 // b.none │ │ │ │ mov x2, #0x3 // #3 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xdd8 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xdc0 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 5678 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 30b88 // b.any │ │ │ │ + b.ne 31b80 // b.any │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x0, x0, #0x3 │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 30b24 // b.none │ │ │ │ + b.eq 31b1c // b.none │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x0, x0, #0x3 │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x2f │ │ │ │ - b.ne 30b88 // b.any │ │ │ │ + b.ne 31b80 // b.any │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x1, x0 │ │ │ │ - b.ls 30b50 // b.plast │ │ │ │ + b.ls 31b48 // b.plast │ │ │ │ ldr x0, [sp, #32] │ │ │ │ sub x0, x0, #0x1 │ │ │ │ str x0, [sp, #32] │ │ │ │ - b 30b50 │ │ │ │ + b 31b48 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ sub x0, x0, #0x1 │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x1, x0 │ │ │ │ - b.ls 30b70 // b.plast │ │ │ │ + b.ls 31b68 // b.plast │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x2f │ │ │ │ - b.ne 30b44 // b.any │ │ │ │ + b.ne 31b3c // b.any │ │ │ │ ldr x0, [sp, #32] │ │ │ │ strb wzr, [x0] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x0, x0, #0x3 │ │ │ │ str x0, [sp, #40] │ │ │ │ - b 30ba8 │ │ │ │ + b 31ba0 │ │ │ │ ldr x1, [sp, #40] │ │ │ │ add x0, x1, #0x1 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ add x2, x0, #0x1 │ │ │ │ str x2, [sp, #32] │ │ │ │ ldrb w1, [x1] │ │ │ │ strb w1, [x0] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 309fc // b.any │ │ │ │ + b.ne 319f4 // b.any │ │ │ │ ldr x0, [sp, #32] │ │ │ │ strb wzr, [x0] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x1, x0 │ │ │ │ - b.ne 30bdc // b.any │ │ │ │ + b.ne 31bd4 // b.any │ │ │ │ ldr x0, [sp, #32] │ │ │ │ mov w1, #0x2f // #47 │ │ │ │ strh w1, [x0] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xde0 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xdc8 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 30c00 // b.any │ │ │ │ + b.ne 31bf8 // b.any │ │ │ │ ldr x0, [sp, #56] │ │ │ │ mov w1, #0x2e // #46 │ │ │ │ strh w1, [x0] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xde8 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xdd0 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 30c38 // b.any │ │ │ │ + b.ne 31c30 // b.any │ │ │ │ ldr x2, [sp, #56] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xdf0 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xdd8 │ │ │ │ mov x0, x2 │ │ │ │ ldrh w2, [x1] │ │ │ │ ldrb w1, [x1, #2] │ │ │ │ strh w2, [x0] │ │ │ │ strb w1, [x0, #2] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ sub x0, x1, x0 │ │ │ │ cmp x0, #0x4 │ │ │ │ - b.le 30c78 │ │ │ │ + b.le 31c70 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ sub x2, x0, #0x4 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xdf8 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xde0 │ │ │ │ mov x0, x2 │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 30c78 // b.any │ │ │ │ + b.ne 31c70 // b.any │ │ │ │ ldr x0, [sp, #32] │ │ │ │ sub x0, x0, #0x1 │ │ │ │ strb wzr, [x0] │ │ │ │ nop │ │ │ │ ldp x29, x30, [sp], #64 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ @@ -43857,44 +43860,44 @@ │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ ldr x1, [sp, #24] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ bl 5408 │ │ │ │ ldr x0, [sp, #16] │ │ │ │ - bl 31034 │ │ │ │ + bl 3202c │ │ │ │ mov w1, #0x2f // #47 │ │ │ │ ldr x0, [sp, #16] │ │ │ │ bl 5948 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 30d24 // b.none │ │ │ │ - b 30ce4 │ │ │ │ + b.eq 31d1c // b.none │ │ │ │ + b 31cdc │ │ │ │ ldr x0, [sp, #40] │ │ │ │ strb wzr, [x0] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ sub x0, x0, #0x1 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x1, [sp, #40] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ cmp x1, x0 │ │ │ │ - b.cc 30d04 // b.lo, b.ul, b.last │ │ │ │ + b.cc 31cfc // b.lo, b.ul, b.last │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x2f │ │ │ │ - b.eq 30cd0 // b.none │ │ │ │ + b.eq 31cc8 // b.none │ │ │ │ ldr x0, [sp, #16] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 30d30 // b.any │ │ │ │ + b.ne 31d28 // b.any │ │ │ │ ldr x0, [sp, #16] │ │ │ │ mov w1, #0x2f // #47 │ │ │ │ strh w1, [x0] │ │ │ │ - b 30d30 │ │ │ │ + b 31d28 │ │ │ │ ldr x0, [sp, #16] │ │ │ │ mov w1, #0x2e // #46 │ │ │ │ strh w1, [x0] │ │ │ │ nop │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ @@ -43904,74 +43907,74 @@ │ │ │ │ mov x13, #0x20e0 // #8416 │ │ │ │ sub sp, sp, x13 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ str x3, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #8408] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5018 │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ str x0, [sp, #40] │ │ │ │ - b 30f38 │ │ │ │ + b 31f30 │ │ │ │ str xzr, [sp, #64] │ │ │ │ - b 30db0 │ │ │ │ + b 31da8 │ │ │ │ ldr x0, [sp, #48] │ │ │ │ add x0, x0, #0x1 │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x3a │ │ │ │ - b.eq 30dd0 // b.none │ │ │ │ + b.eq 31dc8 // b.none │ │ │ │ ldr x0, [sp, #48] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 30da4 // b.any │ │ │ │ + b.ne 31d9c // b.any │ │ │ │ ldr x0, [sp, #48] │ │ │ │ strb wzr, [x0] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x2f │ │ │ │ - b.eq 30e20 // b.none │ │ │ │ - bl 30f90 │ │ │ │ + b.eq 31e18 // b.none │ │ │ │ + bl 31f88 │ │ │ │ str x0, [sp, #72] │ │ │ │ add x5, sp, #0xd8 │ │ │ │ ldr x4, [sp, #40] │ │ │ │ ldr x3, [sp, #72] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x2, x0, #0xe00 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x2, x0, #0xde8 │ │ │ │ mov x1, #0x1000 // #4096 │ │ │ │ mov x0, x5 │ │ │ │ bl 57f8 │ │ │ │ ldr x0, [sp, #72] │ │ │ │ bl 5258 │ │ │ │ add x0, sp, #0xd8 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 5768 │ │ │ │ str x0, [sp, #64] │ │ │ │ ldr x0, [sp, #64] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 30f18 // b.none │ │ │ │ + b.eq 31f10 // b.none │ │ │ │ str xzr, [sp, #80] │ │ │ │ - b 30ef8 │ │ │ │ + b 31ef0 │ │ │ │ ldr x0, [sp, #80] │ │ │ │ add x0, x0, #0x13 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 30ef8 // b.any │ │ │ │ + b.ne 31ef0 // b.any │ │ │ │ add x0, sp, #0x1, lsl #12 │ │ │ │ add x0, x0, #0xd8 │ │ │ │ mov x2, #0x1000 // #4096 │ │ │ │ ldr x1, [sp, #40] │ │ │ │ bl 56d8 │ │ │ │ add x0, sp, #0x1, lsl #12 │ │ │ │ add x0, x0, #0xd8 │ │ │ │ @@ -43988,36 +43991,36 @@ │ │ │ │ add x0, x0, #0xd8 │ │ │ │ bl 5ee8 <__isoc23_strtol@plt+0x558> │ │ │ │ add x1, sp, #0x58 │ │ │ │ add x0, sp, #0x1, lsl #12 │ │ │ │ add x0, x0, #0xd8 │ │ │ │ bl 55d0 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 30ef8 // b.any │ │ │ │ + b.ne 31ef0 // b.any │ │ │ │ ldr w1, [sp, #104] │ │ │ │ mov w0, #0x8040 // #32832 │ │ │ │ and w0, w1, w0 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 30ef8 // b.none │ │ │ │ + b.eq 31ef0 // b.none │ │ │ │ add x0, sp, #0x1, lsl #12 │ │ │ │ add x0, x0, #0xd8 │ │ │ │ ldr x2, [sp] │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ bl 56d8 │ │ │ │ ldr x0, [sp, #64] │ │ │ │ bl 5480 │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 30f54 │ │ │ │ + b 31f4c │ │ │ │ ldr x0, [sp, #64] │ │ │ │ bl 56a8 │ │ │ │ str x0, [sp, #80] │ │ │ │ ldr x0, [sp, #80] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 30e40 // b.any │ │ │ │ + b.ne 31e38 // b.any │ │ │ │ ldr x0, [sp, #64] │ │ │ │ bl 5480 │ │ │ │ ldr x0, [sp, #48] │ │ │ │ mov w1, #0x3a // #58 │ │ │ │ strb w1, [x0] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ add x0, x0, #0x1 │ │ │ │ @@ -44025,24 +44028,24 @@ │ │ │ │ ldr x0, [sp, #48] │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x1, [sp, #24] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x1, [sp, #48] │ │ │ │ cmp x1, x0 │ │ │ │ - b.cc 30d9c // b.lo, b.ul, b.last │ │ │ │ + b.cc 31d94 // b.lo, b.ul, b.last │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #8408] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 30f78 // b.none │ │ │ │ + b.eq 31f70 // b.none │ │ │ │ bl 5090 │ │ │ │ mov w0, w1 │ │ │ │ mov x13, #0x20e0 // #8416 │ │ │ │ add sp, sp, x13 │ │ │ │ ldp x29, x30, [sp], #16 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ @@ -44050,196 +44053,196 @@ │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ str xzr, [sp, #16] │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x1, [sp, #24] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ - bl 3673c │ │ │ │ + bl 37734 │ │ │ │ str x0, [sp, #16] │ │ │ │ - b 31010 │ │ │ │ + b 32008 │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ cmp w0, #0x22 │ │ │ │ - b.ne 30fec // b.any │ │ │ │ + b.ne 31fe4 // b.any │ │ │ │ ldr x0, [sp, #24] │ │ │ │ lsl x0, x0, #1 │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x1, [sp, #24] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ - bl 3673c │ │ │ │ + bl 37734 │ │ │ │ str x0, [sp, #16] │ │ │ │ - b 31010 │ │ │ │ + b 32008 │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x0, x0, #0xe08 │ │ │ │ - bl 252bc <__isoc23_strtol@plt+0x1f92c> │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x0, x0, #0xdf0 │ │ │ │ + bl 252b0 <__isoc23_strtol@plt+0x1f920> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ - b 31028 │ │ │ │ + b 32020 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ bl 5a68 <__isoc23_strtol@plt+0xd8> │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 30fbc // b.none │ │ │ │ + b.eq 31fb4 // b.none │ │ │ │ ldr x0, [sp, #16] │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5018 │ │ │ │ sub x0, x0, #0x1 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ add x0, x1, x0 │ │ │ │ str x0, [sp, #40] │ │ │ │ - b 31074 │ │ │ │ + b 3206c │ │ │ │ ldr x0, [sp, #40] │ │ │ │ strb wzr, [x0] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ sub x0, x0, #0x1 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x1, [sp, #40] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ cmp x1, x0 │ │ │ │ - b.ls 31094 // b.plast │ │ │ │ + b.ls 3208c // b.plast │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x2f │ │ │ │ - b.eq 31060 // b.none │ │ │ │ + b.eq 32058 // b.none │ │ │ │ nop │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ bti c │ │ │ │ sub sp, sp, #0x20 │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ - b 310c8 │ │ │ │ + b 320c0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, #0x1 │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x2f │ │ │ │ - b.eq 310bc // b.none │ │ │ │ - b 310fc │ │ │ │ + b.eq 320b4 // b.none │ │ │ │ + b 320f4 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ add x0, x1, #0x1 │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ add x2, x0, #0x1 │ │ │ │ str x2, [sp, #16] │ │ │ │ ldrb w1, [x1] │ │ │ │ strb w1, [x0] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 3111c // b.none │ │ │ │ + b.eq 32114 // b.none │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x2f │ │ │ │ - b.ne 310dc // b.any │ │ │ │ + b.ne 320d4 // b.any │ │ │ │ ldr x0, [sp, #16] │ │ │ │ strb wzr, [x0] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x2f │ │ │ │ - b.eq 3116c // b.none │ │ │ │ + b.eq 32164 // b.none │ │ │ │ ldr x0, [sp, #8] │ │ │ │ add x1, x0, #0x1 │ │ │ │ str x1, [sp, #8] │ │ │ │ mov w1, #0x2f // #47 │ │ │ │ strb w1, [x0] │ │ │ │ - b 3116c │ │ │ │ + b 32164 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ add x0, x1, #0x1 │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ add x2, x0, #0x1 │ │ │ │ str x2, [sp, #8] │ │ │ │ ldrb w1, [x1] │ │ │ │ strb w1, [x0] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 3114c // b.any │ │ │ │ + b.ne 32144 // b.any │ │ │ │ ldr x0, [sp, #8] │ │ │ │ strb wzr, [x0] │ │ │ │ nop │ │ │ │ add sp, sp, #0x20 │ │ │ │ ret │ │ │ │ bti c │ │ │ │ sub sp, sp, #0x20 │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ - b 311b4 │ │ │ │ + b 321ac │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, #0x1 │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x2f │ │ │ │ - b.eq 311a8 // b.none │ │ │ │ - b 311e8 │ │ │ │ + b.eq 321a0 // b.none │ │ │ │ + b 321e0 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ add x0, x1, #0x1 │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ add x2, x0, #0x1 │ │ │ │ str x2, [sp, #16] │ │ │ │ ldrb w1, [x1] │ │ │ │ strb w1, [x0] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 31218 // b.none │ │ │ │ + b.eq 32210 // b.none │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x2f │ │ │ │ - b.eq 31218 // b.none │ │ │ │ + b.eq 32210 // b.none │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x40 │ │ │ │ - b.ne 311c8 // b.any │ │ │ │ + b.ne 321c0 // b.any │ │ │ │ ldr x0, [sp, #16] │ │ │ │ strb wzr, [x0] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x2f │ │ │ │ - b.eq 31278 // b.none │ │ │ │ + b.eq 32270 // b.none │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x40 │ │ │ │ - b.eq 31278 // b.none │ │ │ │ + b.eq 32270 // b.none │ │ │ │ ldr x0, [sp, #8] │ │ │ │ add x1, x0, #0x1 │ │ │ │ str x1, [sp, #8] │ │ │ │ mov w1, #0x2f // #47 │ │ │ │ strb w1, [x0] │ │ │ │ - b 31278 │ │ │ │ + b 32270 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ add x0, x1, #0x1 │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ add x2, x0, #0x1 │ │ │ │ str x2, [sp, #8] │ │ │ │ ldrb w1, [x1] │ │ │ │ strb w1, [x0] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 31258 // b.any │ │ │ │ + b.ne 32250 // b.any │ │ │ │ ldr x0, [sp, #8] │ │ │ │ strb wzr, [x0] │ │ │ │ nop │ │ │ │ add sp, sp, #0x20 │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x100 │ │ │ │ @@ -44247,161 +44250,161 @@ │ │ │ │ add x29, sp, #0xe0 │ │ │ │ str x19, [sp, #240] │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ str x3, [sp, #16] │ │ │ │ str w4, [sp, #12] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #216] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ str wzr, [sp, #56] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 24510 <__isoc23_strtol@plt+0x1eb80> │ │ │ │ + bl 24504 <__isoc23_strtol@plt+0x1eb74> │ │ │ │ bl 5768 │ │ │ │ str x0, [sp, #64] │ │ │ │ ldr x0, [sp, #64] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 314d4 // b.none │ │ │ │ + b.eq 324cc // b.none │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2455c <__isoc23_strtol@plt+0x1ebcc> │ │ │ │ + bl 24550 <__isoc23_strtol@plt+0x1ebc0> │ │ │ │ str x0, [sp, #72] │ │ │ │ - b 314bc │ │ │ │ + b 324b4 │ │ │ │ ldr x0, [sp, #80] │ │ │ │ add x19, x0, #0x13 │ │ │ │ ldr x0, [sp, #80] │ │ │ │ add x0, x0, #0x13 │ │ │ │ bl 5018 │ │ │ │ mov x2, x0 │ │ │ │ mov x1, x19 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 24460 <__isoc23_strtol@plt+0x1ead0> │ │ │ │ + bl 24454 <__isoc23_strtol@plt+0x1eac4> │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.eq 31494 // b.none │ │ │ │ + b.eq 3248c // b.none │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 24510 <__isoc23_strtol@plt+0x1eb80> │ │ │ │ + bl 24504 <__isoc23_strtol@plt+0x1eb74> │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ add x0, x1, x0 │ │ │ │ mov w2, #0x0 // #0 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #16] │ │ │ │ bl 5828 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 313a0 // b.any │ │ │ │ + b.ne 32398 // b.any │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 24510 <__isoc23_strtol@plt+0x1eb80> │ │ │ │ + bl 24504 <__isoc23_strtol@plt+0x1eb74> │ │ │ │ mov w3, #0x0 // #0 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xe20 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xe08 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - bl 24368 <__isoc23_strtol@plt+0x1e9d8> │ │ │ │ + bl 2435c <__isoc23_strtol@plt+0x1e9cc> │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.eq 3149c // b.none │ │ │ │ + b.eq 32494 // b.none │ │ │ │ ldr w0, [sp, #56] │ │ │ │ add w0, w0, #0x1 │ │ │ │ str w0, [sp, #56] │ │ │ │ ldr w0, [sp, #12] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 31484 // b.none │ │ │ │ + b.eq 3247c // b.none │ │ │ │ ldr x0, [sp, #80] │ │ │ │ add x2, x0, #0x13 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xdd0 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xdb8 │ │ │ │ mov x0, x2 │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 31484 // b.none │ │ │ │ + b.eq 3247c // b.none │ │ │ │ ldr x0, [sp, #80] │ │ │ │ add x2, x0, #0x13 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xdf0 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xdd8 │ │ │ │ mov x0, x2 │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 31484 // b.none │ │ │ │ + b.eq 3247c // b.none │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 24510 <__isoc23_strtol@plt+0x1eb80> │ │ │ │ + bl 24504 <__isoc23_strtol@plt+0x1eb74> │ │ │ │ mov x2, x0 │ │ │ │ add x0, sp, #0x58 │ │ │ │ mov x1, x0 │ │ │ │ mov x0, x2 │ │ │ │ bl 55d0 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 31484 // b.any │ │ │ │ + b.ne 3247c // b.any │ │ │ │ ldr w0, [sp, #104] │ │ │ │ and w0, w0, #0xf000 │ │ │ │ cmp w0, #0x4, lsl #12 │ │ │ │ - b.ne 31484 // b.any │ │ │ │ + b.ne 3247c // b.any │ │ │ │ mov x2, #0x1 // #1 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xe28 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xe10 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 24460 <__isoc23_strtol@plt+0x1ead0> │ │ │ │ + bl 24454 <__isoc23_strtol@plt+0x1eac4> │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.eq 314a4 // b.none │ │ │ │ + b.eq 3249c // b.none │ │ │ │ ldr w4, [sp, #12] │ │ │ │ ldr x3, [sp, #16] │ │ │ │ ldr x2, [sp, #24] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - bl 3129c │ │ │ │ + bl 32294 │ │ │ │ str w0, [sp, #60] │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.eq 314ac // b.none │ │ │ │ + b.eq 324a4 // b.none │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.le 31484 │ │ │ │ + b.le 3247c │ │ │ │ ldr w1, [sp, #56] │ │ │ │ ldr w0, [sp, #60] │ │ │ │ add w0, w1, w0 │ │ │ │ str w0, [sp, #56] │ │ │ │ ldr x1, [sp, #72] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 24584 <__isoc23_strtol@plt+0x1ebf4> │ │ │ │ - b 314bc │ │ │ │ + bl 24578 <__isoc23_strtol@plt+0x1ebe8> │ │ │ │ + b 324b4 │ │ │ │ nop │ │ │ │ - b 314b0 │ │ │ │ + b 324a8 │ │ │ │ nop │ │ │ │ - b 314b0 │ │ │ │ + b 324a8 │ │ │ │ nop │ │ │ │ - b 314b0 │ │ │ │ + b 324a8 │ │ │ │ nop │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ str w0, [sp, #56] │ │ │ │ - b 314d8 │ │ │ │ + b 324d0 │ │ │ │ ldr x0, [sp, #64] │ │ │ │ bl 56a8 │ │ │ │ str x0, [sp, #80] │ │ │ │ ldr x0, [sp, #80] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 3130c // b.any │ │ │ │ + b.ne 32304 // b.any │ │ │ │ nop │ │ │ │ ldr x0, [sp, #64] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 314ec // b.none │ │ │ │ + b.eq 324e4 // b.none │ │ │ │ ldr x0, [sp, #64] │ │ │ │ bl 5480 │ │ │ │ ldr w0, [sp, #56] │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #216] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 31514 // b.none │ │ │ │ + b.eq 3250c // b.none │ │ │ │ bl 5090 │ │ │ │ mov w0, w1 │ │ │ │ ldp x29, x30, [sp, #224] │ │ │ │ ldr x19, [sp, #240] │ │ │ │ add sp, sp, #0x100 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ @@ -44411,53 +44414,53 @@ │ │ │ │ mov x13, #0x1070 // #4208 │ │ │ │ sub sp, sp, x13 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ str w3, [sp, #4] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #4200] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ str wzr, [sp, #44] │ │ │ │ add x0, sp, #0x30 │ │ │ │ - bl 23c10 <__isoc23_strtol@plt+0x1e280> │ │ │ │ + bl 23c04 <__isoc23_strtol@plt+0x1e274> │ │ │ │ add x3, sp, #0x30 │ │ │ │ ldr x2, [sp, #16] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xe30 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xe18 │ │ │ │ mov x0, x3 │ │ │ │ - bl 24368 <__isoc23_strtol@plt+0x1e9d8> │ │ │ │ + bl 2435c <__isoc23_strtol@plt+0x1e9cc> │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.eq 315c0 // b.none │ │ │ │ + b.eq 325b8 // b.none │ │ │ │ add x0, sp, #0x30 │ │ │ │ - bl 2455c <__isoc23_strtol@plt+0x1ebcc> │ │ │ │ + bl 24550 <__isoc23_strtol@plt+0x1ebc0> │ │ │ │ mov x1, x0 │ │ │ │ add x0, sp, #0x30 │ │ │ │ ldr w4, [sp, #4] │ │ │ │ ldr x3, [sp, #8] │ │ │ │ mov x2, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 3129c │ │ │ │ + bl 32294 │ │ │ │ str w0, [sp, #44] │ │ │ │ - b 315c4 │ │ │ │ + b 325bc │ │ │ │ nop │ │ │ │ add x0, sp, #0x30 │ │ │ │ - bl 23d74 <__isoc23_strtol@plt+0x1e3e4> │ │ │ │ + bl 23d68 <__isoc23_strtol@plt+0x1e3d8> │ │ │ │ ldr w0, [sp, #44] │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #4200] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 315f4 // b.none │ │ │ │ + b.eq 325ec // b.none │ │ │ │ bl 5090 │ │ │ │ mov w0, w1 │ │ │ │ mov x13, #0x1070 // #4208 │ │ │ │ add sp, sp, x13 │ │ │ │ ldp x29, x30, [sp], #16 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ @@ -44465,254 +44468,254 @@ │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ mov x13, #0x2040 // #8256 │ │ │ │ sub sp, sp, x13 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #8] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #8248] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 31654 // b.any │ │ │ │ + b.ne 3264c // b.any │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 31764 │ │ │ │ + b 3275c │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp] │ │ │ │ bl 5e40 <__isoc23_strtol@plt+0x4b0> │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 31674 // b.any │ │ │ │ + b.ne 3266c // b.any │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 31764 │ │ │ │ + b 3275c │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x2f │ │ │ │ - b.ne 316b0 // b.any │ │ │ │ + b.ne 326a8 // b.any │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ bl 4ef8 │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x1, [sp, #24] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ cmp x1, x0 │ │ │ │ - b.eq 316b0 // b.none │ │ │ │ + b.eq 326a8 // b.none │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 31764 │ │ │ │ + b 3275c │ │ │ │ ldr x0, [sp, #8] │ │ │ │ - bl 366f0 │ │ │ │ + bl 376e8 │ │ │ │ str x0, [sp, #32] │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #20] │ │ │ │ - b 31734 │ │ │ │ + b 3272c │ │ │ │ ldr x0, [sp, #24] │ │ │ │ strb wzr, [x0] │ │ │ │ add x0, sp, #0x1, lsl #12 │ │ │ │ add x0, x0, #0x30 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ bl 5e40 <__isoc23_strtol@plt+0x4b0> │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 3171c // b.none │ │ │ │ + b.eq 32714 // b.none │ │ │ │ add x1, sp, #0x28 │ │ │ │ add x0, sp, #0x1, lsl #12 │ │ │ │ add x0, x0, #0x30 │ │ │ │ bl 4ef8 │ │ │ │ str x0, [sp, #24] │ │ │ │ add x0, sp, #0x1, lsl #12 │ │ │ │ add x0, x0, #0x30 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ cmp x1, x0 │ │ │ │ - b.eq 31754 // b.none │ │ │ │ + b.eq 3274c // b.none │ │ │ │ str wzr, [sp, #20] │ │ │ │ - b 31754 │ │ │ │ + b 3274c │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ cmp w0, #0x2 │ │ │ │ - b.eq 31734 // b.none │ │ │ │ + b.eq 3272c // b.none │ │ │ │ str wzr, [sp, #20] │ │ │ │ - b 31758 │ │ │ │ + b 32750 │ │ │ │ mov w1, #0x2f // #47 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ bl 5948 │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 316c8 // b.any │ │ │ │ - b 31758 │ │ │ │ + b.ne 326c0 // b.any │ │ │ │ + b 32750 │ │ │ │ nop │ │ │ │ ldr x0, [sp, #32] │ │ │ │ bl 5258 │ │ │ │ ldr w0, [sp, #20] │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #8248] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 31788 // b.none │ │ │ │ + b.eq 32780 // b.none │ │ │ │ bl 5090 │ │ │ │ mov w0, w1 │ │ │ │ mov x13, #0x2040 // #8256 │ │ │ │ add sp, sp, x13 │ │ │ │ ldp x29, x30, [sp], #16 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0xb0 │ │ │ │ stp x29, x30, [sp, #160] │ │ │ │ add x29, sp, #0xa0 │ │ │ │ str x0, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #152] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ str wzr, [sp, #20] │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ bl 53c0 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 31830 // b.any │ │ │ │ + b.ne 32828 // b.any │ │ │ │ add x0, sp, #0x18 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ bl 55d0 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 31830 // b.any │ │ │ │ + b.ne 32828 // b.any │ │ │ │ ldr w0, [sp, #40] │ │ │ │ and w0, w0, #0xf000 │ │ │ │ cmp w0, #0x8, lsl #12 │ │ │ │ - b.ne 31830 // b.any │ │ │ │ + b.ne 32828 // b.any │ │ │ │ bl 5d80 <__isoc23_strtol@plt+0x3f0> │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 31828 // b.any │ │ │ │ + b.ne 32820 // b.any │ │ │ │ ldr w1, [sp, #40] │ │ │ │ mov w0, #0x49 // #73 │ │ │ │ and w0, w1, w0 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 31830 // b.none │ │ │ │ + b.eq 32828 // b.none │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #20] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #152] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 31858 // b.none │ │ │ │ + b.eq 32850 // b.none │ │ │ │ bl 5090 │ │ │ │ mov w0, w1 │ │ │ │ ldp x29, x30, [sp, #160] │ │ │ │ add sp, sp, #0xb0 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x60 │ │ │ │ stp x29, x30, [sp, #80] │ │ │ │ add x29, sp, #0x50 │ │ │ │ str x0, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #72] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 318a8 // b.any │ │ │ │ + b.ne 328a0 // b.any │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ - b 319cc │ │ │ │ + b 329c4 │ │ │ │ mov w1, #0x2f // #47 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ bl 52b8 │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 318e0 // b.none │ │ │ │ + b.eq 328d8 // b.none │ │ │ │ ldr x0, [sp, #8] │ │ │ │ - bl 317a0 │ │ │ │ + bl 32798 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 318d8 // b.none │ │ │ │ + b.eq 328d0 // b.none │ │ │ │ ldr x0, [sp, #8] │ │ │ │ - bl 366f0 │ │ │ │ - b 319cc │ │ │ │ + bl 376e8 │ │ │ │ + b 329c4 │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ - b 319cc │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x0, x0, #0xe38 │ │ │ │ + b 329c4 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x0, x0, #0xe20 │ │ │ │ bl 5c30 <__isoc23_strtol@plt+0x2a0> │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 31904 // b.any │ │ │ │ + b.ne 328fc // b.any │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ - b 319cc │ │ │ │ + b 329c4 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ - bl 366f0 │ │ │ │ + bl 376e8 │ │ │ │ str x0, [sp, #32] │ │ │ │ str wzr, [sp, #28] │ │ │ │ str xzr, [sp, #40] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ str x0, [sp, #64] │ │ │ │ - b 3197c │ │ │ │ + b 32974 │ │ │ │ ldr x0, [sp, #48] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 31940 // b.any │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x0, x0, #0xdd0 │ │ │ │ + b.ne 32938 // b.any │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x0, x0, #0xdb8 │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x2, [sp, #8] │ │ │ │ ldr x1, [sp, #48] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x0, x0, #0xe00 │ │ │ │ - bl 35934 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x0, x0, #0xde8 │ │ │ │ + bl 3692c │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - bl 317a0 │ │ │ │ + bl 32798 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 31974 // b.none │ │ │ │ + b.eq 3296c // b.none │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #28] │ │ │ │ - b 3197c │ │ │ │ + b 32974 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 5258 │ │ │ │ ldr w0, [sp, #28] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 319ac // b.any │ │ │ │ + b.ne 329a4 // b.any │ │ │ │ add x2, sp, #0x20 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xe40 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xe28 │ │ │ │ mov x0, x2 │ │ │ │ - bl 34e00 │ │ │ │ + bl 35df8 │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 31924 // b.any │ │ │ │ + b.ne 3291c // b.any │ │ │ │ ldr x0, [sp, #64] │ │ │ │ bl 5258 │ │ │ │ ldr w0, [sp, #28] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 319c8 // b.none │ │ │ │ + b.eq 329c0 // b.none │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - b 319cc │ │ │ │ + b 329c4 │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #72] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 319f0 // b.none │ │ │ │ + b.eq 329e8 // b.none │ │ │ │ bl 5090 │ │ │ │ mov x0, x1 │ │ │ │ ldp x29, x30, [sp, #80] │ │ │ │ add sp, sp, #0x60 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ @@ -44720,59 +44723,59 @@ │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ str xzr, [sp, #56] │ │ │ │ ldr x1, [sp, #40] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ - bl 34f1c │ │ │ │ + bl 35f14 │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x1, [sp, #24] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ - bl 34f1c │ │ │ │ + bl 35f14 │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ - bl 34f1c │ │ │ │ + bl 35f14 │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldp x29, x30, [sp], #64 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ str x19, [sp, #16] │ │ │ │ mov x13, #0x2030 // #8240 │ │ │ │ sub sp, sp, x13 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #8] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #8232] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ str xzr, [sp, #16] │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov w2, #0x0 // #0 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ - bl 309d8 │ │ │ │ + bl 319d0 │ │ │ │ add x0, sp, #0x1, lsl #12 │ │ │ │ add x0, x0, #0x28 │ │ │ │ mov w2, #0x0 // #0 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp] │ │ │ │ - bl 309d8 │ │ │ │ + bl 319d0 │ │ │ │ add x0, sp, #0x28 │ │ │ │ - bl 31034 │ │ │ │ + bl 3202c │ │ │ │ add x0, sp, #0x1, lsl #12 │ │ │ │ add x0, x0, #0x28 │ │ │ │ - bl 31034 │ │ │ │ + bl 3202c │ │ │ │ add x0, sp, #0x28 │ │ │ │ bl 5018 │ │ │ │ str x0, [sp, #24] │ │ │ │ add x0, sp, #0x1, lsl #12 │ │ │ │ add x0, x0, #0x28 │ │ │ │ bl 5018 │ │ │ │ str x0, [sp, #32] │ │ │ │ @@ -44780,82 +44783,82 @@ │ │ │ │ ldr x0, [sp, #32] │ │ │ │ add x0, x1, x0 │ │ │ │ add x0, x0, #0x2 │ │ │ │ bl 5bb8 <__isoc23_strtol@plt+0x228> │ │ │ │ str x0, [sp, #16] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 31b50 // b.any │ │ │ │ - adrp x0, 5f000 │ │ │ │ + b.ne 32b48 // b.any │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #4048] │ │ │ │ ldr x19, [x0] │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xe48 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xe30 │ │ │ │ mov x0, x19 │ │ │ │ bl 5030 │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ - b 31b88 │ │ │ │ + b 32b80 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ add x0, x1, x0 │ │ │ │ add x1, x0, #0x2 │ │ │ │ add x2, sp, #0x1, lsl #12 │ │ │ │ add x2, x2, #0x28 │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov x4, x2 │ │ │ │ mov x3, x0 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x2, x0, #0xe00 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x2, x0, #0xde8 │ │ │ │ ldr x0, [sp, #16] │ │ │ │ bl 57f8 │ │ │ │ ldr x0, [sp, #16] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #8232] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 31bac // b.none │ │ │ │ + b.eq 32ba4 // b.none │ │ │ │ bl 5090 │ │ │ │ mov x0, x1 │ │ │ │ mov x13, #0x2030 // #8240 │ │ │ │ add sp, sp, x13 │ │ │ │ ldr x19, [sp, #16] │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0xe0 │ │ │ │ stp x29, x30, [sp, #192] │ │ │ │ add x29, sp, #0xc0 │ │ │ │ str x19, [sp, #208] │ │ │ │ str x0, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #184] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ - bl 366f0 │ │ │ │ + bl 376e8 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ str x0, [sp, #32] │ │ │ │ - b 31d24 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xe28 │ │ │ │ + b 32d1c │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xe10 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ bl 5708 │ │ │ │ mov x19, x0 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xe28 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xe10 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ bl 5510 │ │ │ │ add x0, x19, x0 │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ add x0, x1, x0 │ │ │ │ @@ -44865,337 +44868,337 @@ │ │ │ │ strb w0, [sp, #31] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ strb wzr, [x0] │ │ │ │ mov w1, #0x0 // #0 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 53c0 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 31c94 // b.none │ │ │ │ + b.eq 32c8c // b.none │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldrb w1, [sp, #31] │ │ │ │ strb w1, [x0] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ neg x0, x0 │ │ │ │ ldr x1, [sp, #32] │ │ │ │ add x0, x1, x0 │ │ │ │ str x0, [sp, #32] │ │ │ │ - b 31d34 │ │ │ │ + b 32d2c │ │ │ │ add x0, sp, #0x38 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 5ed0 <__isoc23_strtol@plt+0x540> │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 31ce0 // b.none │ │ │ │ + b.eq 32cd8 // b.none │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #40] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xe68 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xe50 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 5258 │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ - b 31d40 │ │ │ │ + b 32d38 │ │ │ │ ldr w0, [sp, #72] │ │ │ │ and w0, w0, #0xf000 │ │ │ │ cmp w0, #0xa, lsl #12 │ │ │ │ - b.ne 31d18 // b.any │ │ │ │ + b.ne 32d10 // b.any │ │ │ │ ldr x3, [sp, #40] │ │ │ │ ldr x2, [sp, #8] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xe80 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xe68 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 5258 │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ - b 31d40 │ │ │ │ + b 32d38 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldrb w1, [sp, #31] │ │ │ │ strb w1, [x0] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 31c0c // b.any │ │ │ │ + b.ne 32c04 // b.any │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 5258 │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #184] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 31d64 // b.none │ │ │ │ + b.eq 32d5c // b.none │ │ │ │ bl 5090 │ │ │ │ mov w0, w1 │ │ │ │ ldp x29, x30, [sp, #192] │ │ │ │ ldr x19, [sp, #208] │ │ │ │ add sp, sp, #0xe0 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ - b 31e0c │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xe28 │ │ │ │ + b 32e04 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xe10 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5708 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, x1 │ │ │ │ str x0, [sp, #24] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xe28 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xe10 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5510 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x2 │ │ │ │ - b.ne 31dfc // b.any │ │ │ │ + b.ne 32df4 // b.any │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x2e │ │ │ │ - b.ne 31dfc // b.any │ │ │ │ + b.ne 32df4 // b.any │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, #0x1 │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x2e │ │ │ │ - b.ne 31dfc // b.any │ │ │ │ + b.ne 32df4 // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ - b 31e20 │ │ │ │ + b 32e18 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x0, x1, x0 │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 31d90 // b.any │ │ │ │ + b.ne 32d88 // b.any │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-64]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ str wzr, [sp, #44] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ str x0, [sp, #48] │ │ │ │ - b 31f24 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xe28 │ │ │ │ + b 32f1c │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xe10 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5708 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, x1 │ │ │ │ str x0, [sp, #24] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xe28 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xe10 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5510 │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x2 │ │ │ │ - b.ne 31ecc // b.any │ │ │ │ + b.ne 32ec4 // b.any │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x2e │ │ │ │ - b.ne 31ecc // b.any │ │ │ │ + b.ne 32ec4 // b.any │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, #0x1 │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x2e │ │ │ │ - b.ne 31ecc // b.any │ │ │ │ + b.ne 32ec4 // b.any │ │ │ │ ldr x2, [sp, #48] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xea0 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xe88 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ - b 31f38 │ │ │ │ + b 32f30 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x1 │ │ │ │ - b.ne 31efc // b.any │ │ │ │ + b.ne 32ef4 // b.any │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x2e │ │ │ │ - b.ne 31efc // b.any │ │ │ │ + b.ne 32ef4 // b.any │ │ │ │ ldr x1, [sp, #24] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ add x0, x1, x0 │ │ │ │ str x0, [sp, #24] │ │ │ │ - b 31f24 │ │ │ │ + b 32f1c │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 31f14 // b.none │ │ │ │ + b.eq 32f0c // b.none │ │ │ │ ldr w0, [sp, #44] │ │ │ │ add w0, w0, #0x1 │ │ │ │ str w0, [sp, #44] │ │ │ │ ldr x1, [sp, #24] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ add x0, x1, x0 │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 31e4c // b.any │ │ │ │ + b.ne 32e44 // b.any │ │ │ │ ldr w0, [sp, #44] │ │ │ │ ldp x29, x30, [sp], #64 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5768 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 31f90 // b.none │ │ │ │ + b.eq 32f88 // b.none │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 5480 │ │ │ │ ldr x2, [sp, #24] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xee8 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xed0 │ │ │ │ mov x0, #0x400000000000 // #70368744177664 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ - b 31f94 │ │ │ │ + b 32f8c │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x80 │ │ │ │ stp x29, x30, [sp, #96] │ │ │ │ add x29, sp, #0x60 │ │ │ │ str x19, [sp, #112] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #88] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ adrp x0, 66000 │ │ │ │ add x0, x0, #0x46c │ │ │ │ ldr w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 320c0 // b.any │ │ │ │ + b.ne 330b8 // b.any │ │ │ │ mov w1, #0x0 // #0 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x0, x0, #0xf00 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x0, x0, #0xee8 │ │ │ │ bl 5198 │ │ │ │ str w0, [sp, #12] │ │ │ │ ldr w0, [sp, #12] │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.ne 32010 // b.any │ │ │ │ + b.ne 33008 // b.any │ │ │ │ mov w1, #0x0 // #0 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x0, x0, #0xf10 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x0, x0, #0xef8 │ │ │ │ bl 5198 │ │ │ │ str w0, [sp, #12] │ │ │ │ ldr w0, [sp, #12] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.lt 32050 // b.tstop │ │ │ │ + b.lt 33048 // b.tstop │ │ │ │ add x0, sp, #0x18 │ │ │ │ mov x2, #0x40 // #64 │ │ │ │ mov x1, x0 │ │ │ │ ldr w0, [sp, #12] │ │ │ │ - bl 26600 <__isoc23_strtol@plt+0x20c70> │ │ │ │ + bl 265f4 <__isoc23_strtol@plt+0x20c64> │ │ │ │ cmp x0, #0x3f │ │ │ │ - b.le 32058 │ │ │ │ + b.le 33050 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 53a8 │ │ │ │ add x0, sp, #0x18 │ │ │ │ mov x1, #0x8 // #8 │ │ │ │ - bl 36e00 │ │ │ │ - b 320a4 │ │ │ │ + bl 37df8 │ │ │ │ + b 3309c │ │ │ │ nop │ │ │ │ - b 3205c │ │ │ │ + b 33054 │ │ │ │ nop │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xf20 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xf08 │ │ │ │ mov x0, #0x4 // #4 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ bl 5630 │ │ │ │ sxtw x19, w0 │ │ │ │ - bl 36090 │ │ │ │ + bl 37088 │ │ │ │ eor x0, x19, x0 │ │ │ │ str x0, [sp, #16] │ │ │ │ add x0, sp, #0x10 │ │ │ │ lsl x1, x0, #32 │ │ │ │ ldr x0, [sp, #16] │ │ │ │ orr x0, x1, x0 │ │ │ │ str x0, [sp, #16] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ bl 53a8 │ │ │ │ ldr x0, [sp, #16] │ │ │ │ - bl 36d04 │ │ │ │ + bl 37cfc │ │ │ │ ldr w0, [sp, #12] │ │ │ │ bl 5af8 <__isoc23_strtol@plt+0x168> │ │ │ │ adrp x0, 66000 │ │ │ │ add x0, x0, #0x46c │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ str w1, [x0] │ │ │ │ - b 320c4 │ │ │ │ + b 330bc │ │ │ │ nop │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x2, [sp, #88] │ │ │ │ ldr x1, [x0] │ │ │ │ subs x2, x2, x1 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ - b.eq 320e4 // b.none │ │ │ │ + b.eq 330dc // b.none │ │ │ │ bl 5090 │ │ │ │ ldp x29, x30, [sp, #96] │ │ │ │ ldr x19, [sp, #112] │ │ │ │ add sp, sp, #0x80 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ - bl 3702c │ │ │ │ + bl 38024 │ │ │ │ ldp x29, x30, [sp], #16 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ - bl 3736c │ │ │ │ + bl 38364 │ │ │ │ fmov d31, d0 │ │ │ │ fmov d0, d31 │ │ │ │ ldp x29, x30, [sp], #16 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x50 │ │ │ │ stp x29, x30, [sp, #64] │ │ │ │ add x29, sp, #0x40 │ │ │ │ str x0, [sp, #8] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #56] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ str x0, [sp, #40] │ │ │ │ str xzr, [sp, #32] │ │ │ │ - b 321b8 │ │ │ │ - bl 3702c │ │ │ │ + b 331b0 │ │ │ │ + bl 38024 │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x2, [sp] │ │ │ │ ldr x1, [sp] │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ cmp x2, #0x8 │ │ │ │ csel x0, x1, x0, ls // ls = plast │ │ │ │ str x0, [sp, #48] │ │ │ │ @@ -45207,54 +45210,54 @@ │ │ │ │ bl 4e68 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ add x0, x0, #0x8 │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr x0, [sp] │ │ │ │ cmp x1, x0 │ │ │ │ - b.cc 32174 // b.lo, b.ul, b.last │ │ │ │ + b.cc 3316c // b.lo, b.ul, b.last │ │ │ │ nop │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x2, [sp, #56] │ │ │ │ ldr x1, [x0] │ │ │ │ subs x2, x2, x1 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ - b.eq 321ec // b.none │ │ │ │ + b.eq 331e4 // b.none │ │ │ │ bl 5090 │ │ │ │ ldp x29, x30, [sp, #64] │ │ │ │ add sp, sp, #0x50 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str xzr, [sp, #32] │ │ │ │ - bl 3702c │ │ │ │ + bl 38024 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x1, [sp, #24] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ add x4, x1, x0 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ sub x1, x1, x0 │ │ │ │ ldr x3, [sp, #40] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x2, x0, #0xf50 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x2, x0, #0xf38 │ │ │ │ mov x0, x4 │ │ │ │ bl 57f8 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ add x0, x0, #0x10 │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ cmp x1, x0 │ │ │ │ - b.cc 32214 // b.lo, b.ul, b.last │ │ │ │ + b.cc 3320c // b.lo, b.ul, b.last │ │ │ │ nop │ │ │ │ nop │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-80]! │ │ │ │ @@ -45267,331 +45270,331 @@ │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x0, x0, #0x4 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 5af8 <__isoc23_strtol@plt+0x168> │ │ │ │ str w0, [sp, #76] │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.ne 32304 // b.any │ │ │ │ + b.ne 332fc // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #76] │ │ │ │ ldr w0, [sp, #76] │ │ │ │ bl 53f0 │ │ │ │ mov x7, x0 │ │ │ │ ldr w6, [sp, #76] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x5, x0, #0xf58 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x5, x0, #0xf40 │ │ │ │ mov w4, #0x1a // #26 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x3, x0, #0xf60 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x2, x0, #0x10 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xf68 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x3, x0, #0xf48 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x2, x0, #0xff8 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xf50 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ - b 3278c │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ + b 33784 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ bl 5af8 <__isoc23_strtol@plt+0x168> │ │ │ │ str w0, [sp, #76] │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.ne 3236c // b.any │ │ │ │ + b.ne 33364 // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #76] │ │ │ │ ldr w0, [sp, #76] │ │ │ │ bl 53f0 │ │ │ │ mov x7, x0 │ │ │ │ ldr w6, [sp, #76] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x5, x0, #0xf58 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x5, x0, #0xf40 │ │ │ │ mov w4, #0x1b // #27 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x3, x0, #0xf60 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x2, x0, #0x10 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xf68 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x3, x0, #0xf48 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x2, x0, #0xff8 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xf50 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ - b 3278c │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ + b 33784 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr w0, [x0] │ │ │ │ bl 5af8 <__isoc23_strtol@plt+0x168> │ │ │ │ str w0, [sp, #76] │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.ne 323d4 // b.any │ │ │ │ + b.ne 333cc // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #76] │ │ │ │ ldr w0, [sp, #76] │ │ │ │ bl 53f0 │ │ │ │ mov x7, x0 │ │ │ │ ldr w6, [sp, #76] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x5, x0, #0xf58 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x5, x0, #0xf40 │ │ │ │ mov w4, #0x1c // #28 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x3, x0, #0xf60 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x2, x0, #0x10 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xf68 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x3, x0, #0xf48 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x2, x0, #0xff8 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xf50 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ - b 3278c │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ + b 33784 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr w0, [x0] │ │ │ │ mov w1, #0x0 // #0 │ │ │ │ bl 5000 │ │ │ │ str w0, [sp, #76] │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.ne 32440 // b.any │ │ │ │ + b.ne 33438 // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #76] │ │ │ │ ldr w0, [sp, #76] │ │ │ │ bl 53f0 │ │ │ │ mov x7, x0 │ │ │ │ ldr w6, [sp, #76] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x5, x0, #0xf58 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x5, x0, #0xf40 │ │ │ │ mov w4, #0x1e // #30 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x3, x0, #0xf60 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x2, x0, #0x10 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xf68 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x3, x0, #0xf48 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x2, x0, #0xff8 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xf50 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ - b 3278c │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ + b 33784 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ add x0, x0, #0x4 │ │ │ │ ldr w0, [x0] │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ bl 5000 │ │ │ │ str w0, [sp, #76] │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.ne 324b0 // b.any │ │ │ │ + b.ne 334a8 // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #76] │ │ │ │ ldr w0, [sp, #76] │ │ │ │ bl 53f0 │ │ │ │ mov x7, x0 │ │ │ │ ldr w6, [sp, #76] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x5, x0, #0xf58 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x5, x0, #0xf40 │ │ │ │ mov w4, #0x1f // #31 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x3, x0, #0xf60 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x2, x0, #0x10 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xf68 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x3, x0, #0xf48 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x2, x0, #0xff8 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xf50 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ - b 3278c │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ + b 33784 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, #0x4 │ │ │ │ ldr w0, [x0] │ │ │ │ mov w1, #0x2 // #2 │ │ │ │ bl 5000 │ │ │ │ str w0, [sp, #76] │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.ne 32520 // b.any │ │ │ │ + b.ne 33518 // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #76] │ │ │ │ ldr w0, [sp, #76] │ │ │ │ bl 53f0 │ │ │ │ mov x7, x0 │ │ │ │ ldr w6, [sp, #76] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x5, x0, #0xf58 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x5, x0, #0xf40 │ │ │ │ mov w4, #0x20 // #32 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x3, x0, #0xf60 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x2, x0, #0x10 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xf68 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x3, x0, #0xf48 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x2, x0, #0xff8 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xf50 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ - b 3278c │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ + b 33784 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr w0, [x0] │ │ │ │ bl 5af8 <__isoc23_strtol@plt+0x168> │ │ │ │ str w0, [sp, #76] │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.ne 32588 // b.any │ │ │ │ + b.ne 33580 // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #76] │ │ │ │ ldr w0, [sp, #76] │ │ │ │ bl 53f0 │ │ │ │ mov x7, x0 │ │ │ │ ldr w6, [sp, #76] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x5, x0, #0xf58 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x5, x0, #0xf40 │ │ │ │ mov w4, #0x22 // #34 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x3, x0, #0xf60 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x2, x0, #0x10 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xf68 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x3, x0, #0xf48 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x2, x0, #0xff8 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xf50 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ - b 3278c │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ + b 33784 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ add x0, x0, #0x4 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 5af8 <__isoc23_strtol@plt+0x168> │ │ │ │ str w0, [sp, #76] │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.ne 325f4 // b.any │ │ │ │ + b.ne 335ec // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #76] │ │ │ │ ldr w0, [sp, #76] │ │ │ │ bl 53f0 │ │ │ │ mov x7, x0 │ │ │ │ ldr w6, [sp, #76] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x5, x0, #0xf58 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x5, x0, #0xf40 │ │ │ │ mov w4, #0x23 // #35 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x3, x0, #0xf60 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x2, x0, #0x10 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xf68 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x3, x0, #0xf48 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x2, x0, #0xff8 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xf50 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ - b 3278c │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ + b 33784 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, #0x4 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 5af8 <__isoc23_strtol@plt+0x168> │ │ │ │ str w0, [sp, #76] │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.ne 32660 // b.any │ │ │ │ + b.ne 33658 // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #76] │ │ │ │ ldr w0, [sp, #76] │ │ │ │ bl 53f0 │ │ │ │ mov x7, x0 │ │ │ │ ldr w6, [sp, #76] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x5, x0, #0xf58 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x5, x0, #0xf40 │ │ │ │ mov w4, #0x24 // #36 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x3, x0, #0xf60 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x2, x0, #0x10 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xf68 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x3, x0, #0xf48 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x2, x0, #0xff8 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xf50 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ - b 3278c │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ + b 33784 │ │ │ │ str wzr, [sp, #72] │ │ │ │ - b 326e8 │ │ │ │ + b 336e0 │ │ │ │ ldrsw x0, [sp, #72] │ │ │ │ lsl x0, x0, #3 │ │ │ │ ldr x1, [sp, #48] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x0, [x0] │ │ │ │ bl 52e8 │ │ │ │ str w0, [sp, #76] │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.ne 326dc // b.any │ │ │ │ + b.ne 336d4 // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #76] │ │ │ │ ldr w0, [sp, #76] │ │ │ │ bl 53f0 │ │ │ │ mov x7, x0 │ │ │ │ ldr w6, [sp, #76] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x5, x0, #0xf58 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x5, x0, #0xf40 │ │ │ │ mov w4, #0x27 // #39 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x3, x0, #0xf60 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x2, x0, #0x10 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xf68 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x3, x0, #0xf48 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x2, x0, #0xff8 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xf50 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ - b 3278c │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ + b 33784 │ │ │ │ ldr w0, [sp, #72] │ │ │ │ add w0, w0, #0x1 │ │ │ │ str w0, [sp, #72] │ │ │ │ ldrsw x0, [sp, #72] │ │ │ │ lsl x0, x0, #3 │ │ │ │ ldr x1, [sp, #48] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x0, [x0] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 32668 // b.any │ │ │ │ + b.ne 33660 // b.any │ │ │ │ mov x4, #0x0 // #0 │ │ │ │ ldr x3, [sp, #56] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x2, x0, #0xf98 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xfa0 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x0, x0, #0xfa8 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x2, x0, #0xf80 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xf88 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x0, x0, #0xf90 │ │ │ │ bl 4fe8 │ │ │ │ str w0, [sp, #76] │ │ │ │ ldr w0, [sp, #76] │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.ne 32784 // b.any │ │ │ │ + b.ne 3377c // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #76] │ │ │ │ ldr w0, [sp, #76] │ │ │ │ bl 53f0 │ │ │ │ mov x7, x0 │ │ │ │ ldr w6, [sp, #76] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x5, x0, #0xf58 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x5, x0, #0xf40 │ │ │ │ mov w4, #0x2a // #42 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x3, x0, #0xf60 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x2, x0, #0x10 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xf68 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x3, x0, #0xf48 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x2, x0, #0xff8 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xf50 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ - b 3278c │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ + b 33784 │ │ │ │ str wzr, [sp, #76] │ │ │ │ nop │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ bl 53f0 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x0, x0, #0xfb0 │ │ │ │ - bl 252bc <__isoc23_strtol@plt+0x1f92c> │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x0, x0, #0xf98 │ │ │ │ + bl 252b0 <__isoc23_strtol@plt+0x1f920> │ │ │ │ bl 5c18 <__isoc23_strtol@plt+0x288> │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x10, lsl #12 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ sub sp, sp, #0xa0 │ │ │ │ @@ -45599,15 +45602,15 @@ │ │ │ │ str x0, [sp, #56] │ │ │ │ str x1, [sp, #48] │ │ │ │ str x2, [sp, #40] │ │ │ │ str x3, [sp, #32] │ │ │ │ str x4, [sp, #24] │ │ │ │ str x5, [sp, #16] │ │ │ │ str x6, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ add x1, sp, #0x10, lsl #12 │ │ │ │ ldr x2, [x0] │ │ │ │ str x2, [x1, #152] │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ str w0, [sp, #120] │ │ │ │ @@ -45624,613 +45627,613 @@ │ │ │ │ str wzr, [sp, #72] │ │ │ │ str xzr, [sp, #144] │ │ │ │ add x0, sp, #0x58 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ bl 5498 │ │ │ │ ldr x0, [sp, #48] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 32854 // b.any │ │ │ │ + b.ne 3384c // b.any │ │ │ │ add x0, sp, #0x90 │ │ │ │ str x0, [sp, #48] │ │ │ │ add x0, sp, #0x78 │ │ │ │ bl 4fd0 │ │ │ │ str w0, [sp, #68] │ │ │ │ ldr w0, [sp, #68] │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.ne 328b8 // b.any │ │ │ │ + b.ne 338b0 // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #68] │ │ │ │ ldr w0, [sp, #68] │ │ │ │ bl 53f0 │ │ │ │ mov x7, x0 │ │ │ │ ldr w6, [sp, #68] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x5, x0, #0xf58 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x5, x0, #0xf40 │ │ │ │ mov w4, #0x42 // #66 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x3, x0, #0xf60 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x2, x0, #0x18 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xf68 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x3, x0, #0xf48 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x2, x0, #0x0 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xf50 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ - b 3310c │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ + b 34104 │ │ │ │ add x0, sp, #0x80 │ │ │ │ bl 4fd0 │ │ │ │ str w0, [sp, #68] │ │ │ │ ldr w0, [sp, #68] │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.ne 3291c // b.any │ │ │ │ + b.ne 33914 // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #68] │ │ │ │ ldr w0, [sp, #68] │ │ │ │ bl 53f0 │ │ │ │ mov x7, x0 │ │ │ │ ldr w6, [sp, #68] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x5, x0, #0xf58 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x5, x0, #0xf40 │ │ │ │ mov w4, #0x43 // #67 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x3, x0, #0xf60 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x2, x0, #0x18 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xf68 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x3, x0, #0xf48 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x2, x0, #0x0 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xf50 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ - b 3310c │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ + b 34104 │ │ │ │ add x0, sp, #0x88 │ │ │ │ bl 4fd0 │ │ │ │ str w0, [sp, #68] │ │ │ │ ldr w0, [sp, #68] │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.ne 32980 // b.any │ │ │ │ + b.ne 33978 // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #68] │ │ │ │ ldr w0, [sp, #68] │ │ │ │ bl 53f0 │ │ │ │ mov x7, x0 │ │ │ │ ldr w6, [sp, #68] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x5, x0, #0xf58 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x5, x0, #0xf40 │ │ │ │ mov w4, #0x44 // #68 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x3, x0, #0xf60 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x2, x0, #0x18 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xf68 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x3, x0, #0xf48 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x2, x0, #0x0 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xf50 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ - b 3310c │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ + b 34104 │ │ │ │ bl 5a38 <__isoc23_strtol@plt+0xa8> │ │ │ │ str w0, [sp, #72] │ │ │ │ ldr w0, [sp, #72] │ │ │ │ str w0, [sp, #68] │ │ │ │ ldr w0, [sp, #68] │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.ne 329e8 // b.any │ │ │ │ + b.ne 339e0 // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #68] │ │ │ │ ldr w0, [sp, #68] │ │ │ │ bl 53f0 │ │ │ │ mov x7, x0 │ │ │ │ ldr w6, [sp, #68] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x5, x0, #0xf58 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x5, x0, #0xf40 │ │ │ │ mov w4, #0x46 // #70 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x3, x0, #0xf60 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x2, x0, #0x18 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xf68 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x3, x0, #0xf48 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x2, x0, #0x0 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xf50 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ - b 3310c │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ + b 34104 │ │ │ │ ldr w0, [sp, #72] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 32a1c // b.any │ │ │ │ + b.ne 33a14 // b.any │ │ │ │ add x2, sp, #0x88 │ │ │ │ add x1, sp, #0x80 │ │ │ │ add x0, sp, #0x78 │ │ │ │ mov x4, x2 │ │ │ │ mov x3, x1 │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #48] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ - bl 32278 │ │ │ │ - b 33228 │ │ │ │ + bl 33270 │ │ │ │ + b 34220 │ │ │ │ ldr w0, [sp, #120] │ │ │ │ bl 5af8 <__isoc23_strtol@plt+0x168> │ │ │ │ str w0, [sp, #68] │ │ │ │ ldr w0, [sp, #68] │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.ne 32a80 // b.any │ │ │ │ + b.ne 33a78 // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #68] │ │ │ │ ldr w0, [sp, #68] │ │ │ │ bl 53f0 │ │ │ │ mov x7, x0 │ │ │ │ ldr w6, [sp, #68] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x5, x0, #0xf58 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x5, x0, #0xf40 │ │ │ │ mov w4, #0x4c // #76 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x3, x0, #0xf60 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x2, x0, #0x18 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xf68 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x3, x0, #0xf48 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x2, x0, #0x0 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xf50 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ - b 3310c │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ + b 34104 │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ str w0, [sp, #120] │ │ │ │ ldr w0, [sp, #132] │ │ │ │ bl 5af8 <__isoc23_strtol@plt+0x168> │ │ │ │ str w0, [sp, #68] │ │ │ │ ldr w0, [sp, #68] │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.ne 32aec // b.any │ │ │ │ + b.ne 33ae4 // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #68] │ │ │ │ ldr w0, [sp, #68] │ │ │ │ bl 53f0 │ │ │ │ mov x7, x0 │ │ │ │ ldr w6, [sp, #68] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x5, x0, #0xf58 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x5, x0, #0xf40 │ │ │ │ mov w4, #0x4e // #78 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x3, x0, #0xf60 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x2, x0, #0x18 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xf68 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x3, x0, #0xf48 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x2, x0, #0x0 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xf50 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ - b 3310c │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ + b 34104 │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ str w0, [sp, #132] │ │ │ │ ldr w0, [sp, #140] │ │ │ │ bl 5af8 <__isoc23_strtol@plt+0x168> │ │ │ │ str w0, [sp, #68] │ │ │ │ ldr w0, [sp, #68] │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.ne 32b58 // b.any │ │ │ │ + b.ne 33b50 // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #68] │ │ │ │ ldr w0, [sp, #68] │ │ │ │ bl 53f0 │ │ │ │ mov x7, x0 │ │ │ │ ldr w6, [sp, #68] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x5, x0, #0xf58 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x5, x0, #0xf40 │ │ │ │ mov w4, #0x50 // #80 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x3, x0, #0xf60 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x2, x0, #0x18 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xf68 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x3, x0, #0xf48 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x2, x0, #0x0 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xf50 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ - b 3310c │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ + b 34104 │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ str w0, [sp, #140] │ │ │ │ ldr w0, [sp, #124] │ │ │ │ mov w1, #0x3 // #3 │ │ │ │ bl 5e70 <__isoc23_strtol@plt+0x4e0> │ │ │ │ str w0, [sp, #68] │ │ │ │ ldr w0, [sp, #68] │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.ne 32bc8 // b.any │ │ │ │ + b.ne 33bc0 // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #68] │ │ │ │ ldr w0, [sp, #68] │ │ │ │ bl 53f0 │ │ │ │ mov x7, x0 │ │ │ │ ldr w6, [sp, #68] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x5, x0, #0xf58 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x5, x0, #0xf40 │ │ │ │ mov w4, #0x53 // #83 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x3, x0, #0xf60 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x2, x0, #0x18 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xf68 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x3, x0, #0xf48 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x2, x0, #0x0 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xf50 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ - b 3310c │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ + b 34104 │ │ │ │ ldr w3, [sp, #124] │ │ │ │ ldr w0, [sp, #68] │ │ │ │ orr w0, w0, #0x800 │ │ │ │ mov w2, w0 │ │ │ │ mov w1, #0x4 // #4 │ │ │ │ mov w0, w3 │ │ │ │ bl 5e70 <__isoc23_strtol@plt+0x4e0> │ │ │ │ str w0, [sp, #68] │ │ │ │ ldr w0, [sp, #68] │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.ne 32c40 // b.any │ │ │ │ + b.ne 33c38 // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #68] │ │ │ │ ldr w0, [sp, #68] │ │ │ │ bl 53f0 │ │ │ │ mov x7, x0 │ │ │ │ ldr w6, [sp, #68] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x5, x0, #0xf58 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x5, x0, #0xf40 │ │ │ │ mov w4, #0x54 // #84 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x3, x0, #0xf60 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x2, x0, #0x18 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xf68 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x3, x0, #0xf48 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x2, x0, #0x0 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xf50 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ - b 3310c │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ + b 34104 │ │ │ │ ldr w0, [sp, #128] │ │ │ │ mov w1, #0x3 // #3 │ │ │ │ bl 5e70 <__isoc23_strtol@plt+0x4e0> │ │ │ │ str w0, [sp, #68] │ │ │ │ ldr w0, [sp, #68] │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.ne 32ca8 // b.any │ │ │ │ + b.ne 33ca0 // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #68] │ │ │ │ ldr w0, [sp, #68] │ │ │ │ bl 53f0 │ │ │ │ mov x7, x0 │ │ │ │ ldr w6, [sp, #68] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x5, x0, #0xf58 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x5, x0, #0xf40 │ │ │ │ mov w4, #0x56 // #86 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x3, x0, #0xf60 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x2, x0, #0x18 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xf68 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x3, x0, #0xf48 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x2, x0, #0x0 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xf50 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ - b 3310c │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ + b 34104 │ │ │ │ ldr w3, [sp, #128] │ │ │ │ ldr w0, [sp, #68] │ │ │ │ orr w0, w0, #0x800 │ │ │ │ mov w2, w0 │ │ │ │ mov w1, #0x4 // #4 │ │ │ │ mov w0, w3 │ │ │ │ bl 5e70 <__isoc23_strtol@plt+0x4e0> │ │ │ │ str w0, [sp, #68] │ │ │ │ ldr w0, [sp, #68] │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.ne 32d20 // b.any │ │ │ │ + b.ne 33d18 // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #68] │ │ │ │ ldr w0, [sp, #68] │ │ │ │ bl 53f0 │ │ │ │ mov x7, x0 │ │ │ │ ldr w6, [sp, #68] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x5, x0, #0xf58 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x5, x0, #0xf40 │ │ │ │ mov w4, #0x57 // #87 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x3, x0, #0xf60 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x2, x0, #0x18 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xf68 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x3, x0, #0xf48 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x2, x0, #0x0 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xf50 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ - b 3310c │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ + b 34104 │ │ │ │ ldr w0, [sp, #136] │ │ │ │ mov w1, #0x3 // #3 │ │ │ │ bl 5e70 <__isoc23_strtol@plt+0x4e0> │ │ │ │ str w0, [sp, #68] │ │ │ │ ldr w0, [sp, #68] │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.ne 32d88 // b.any │ │ │ │ + b.ne 33d80 // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #68] │ │ │ │ ldr w0, [sp, #68] │ │ │ │ bl 53f0 │ │ │ │ mov x7, x0 │ │ │ │ ldr w6, [sp, #68] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x5, x0, #0xf58 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x5, x0, #0xf40 │ │ │ │ mov w4, #0x59 // #89 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x3, x0, #0xf60 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x2, x0, #0x18 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xf68 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x3, x0, #0xf48 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x2, x0, #0x0 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xf50 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ - b 3310c │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ + b 34104 │ │ │ │ ldr w3, [sp, #136] │ │ │ │ ldr w0, [sp, #68] │ │ │ │ orr w0, w0, #0x800 │ │ │ │ mov w2, w0 │ │ │ │ mov w1, #0x4 // #4 │ │ │ │ mov w0, w3 │ │ │ │ bl 5e70 <__isoc23_strtol@plt+0x4e0> │ │ │ │ str w0, [sp, #68] │ │ │ │ ldr w0, [sp, #68] │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.ne 32e00 // b.any │ │ │ │ + b.ne 33df8 // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #68] │ │ │ │ ldr w0, [sp, #68] │ │ │ │ bl 53f0 │ │ │ │ mov x7, x0 │ │ │ │ ldr w6, [sp, #68] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x5, x0, #0xf58 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x5, x0, #0xf40 │ │ │ │ mov w4, #0x5a // #90 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x3, x0, #0xf60 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x2, x0, #0x18 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xf68 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x3, x0, #0xf48 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x2, x0, #0x0 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xf50 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ - b 3310c │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ + b 34104 │ │ │ │ mov w2, #0x1 // #1 │ │ │ │ ldr x1, [sp, #8] │ │ │ │ ldr w0, [sp, #72] │ │ │ │ bl 50d8 │ │ │ │ str w0, [sp, #76] │ │ │ │ ldr w0, [sp, #76] │ │ │ │ str w0, [sp, #68] │ │ │ │ ldr w0, [sp, #68] │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.ne 32e74 // b.any │ │ │ │ + b.ne 33e6c // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #68] │ │ │ │ ldr w0, [sp, #68] │ │ │ │ bl 53f0 │ │ │ │ mov x7, x0 │ │ │ │ ldr w6, [sp, #68] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x5, x0, #0xf58 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x5, x0, #0xf40 │ │ │ │ mov w4, #0x61 // #97 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x3, x0, #0xf60 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x2, x0, #0x18 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xf68 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x3, x0, #0xf48 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x2, x0, #0x0 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xf50 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ - b 3310c │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ + b 34104 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 32f48 // b.none │ │ │ │ + b.eq 33f40 // b.none │ │ │ │ ldr w0, [sp, #124] │ │ │ │ ldr x2, [sp, #32] │ │ │ │ ldr x1, [sp, #40] │ │ │ │ bl 5b88 <__isoc23_strtol@plt+0x1f8> │ │ │ │ str x0, [sp, #80] │ │ │ │ ldr x0, [sp, #80] │ │ │ │ cmn x0, #0x1 │ │ │ │ - b.ne 32f18 // b.any │ │ │ │ + b.ne 33f10 // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ cmp w0, #0xb │ │ │ │ - b.eq 32f18 // b.none │ │ │ │ + b.eq 33f10 // b.none │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ cmp w0, #0x4 │ │ │ │ - b.eq 32f18 // b.none │ │ │ │ + b.eq 33f10 // b.none │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #68] │ │ │ │ ldr w0, [sp, #68] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 32f64 // b.none │ │ │ │ + b.eq 33f5c // b.none │ │ │ │ ldr w0, [sp, #68] │ │ │ │ bl 53f0 │ │ │ │ mov x7, x0 │ │ │ │ ldr w6, [sp, #68] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x5, x0, #0xf58 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x5, x0, #0xf40 │ │ │ │ mov w4, #0x66 // #102 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x3, x0, #0xf60 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x2, x0, #0x18 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xfd0 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x3, x0, #0xf48 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x2, x0, #0x0 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xfb8 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ - b 3310c │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ + b 34104 │ │ │ │ ldr x0, [sp, #80] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.le 32f64 │ │ │ │ + b.le 33f5c │ │ │ │ ldr x0, [sp, #80] │ │ │ │ ldr x1, [sp, #40] │ │ │ │ add x0, x1, x0 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #80] │ │ │ │ ldr x1, [sp, #32] │ │ │ │ sub x0, x1, x0 │ │ │ │ str x0, [sp, #32] │ │ │ │ - b 32f64 │ │ │ │ + b 33f5c │ │ │ │ ldr w0, [sp, #124] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.lt 32f64 // b.tstop │ │ │ │ + b.lt 33f5c // b.tstop │ │ │ │ ldr w0, [sp, #124] │ │ │ │ bl 5af8 <__isoc23_strtol@plt+0x168> │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ str w0, [sp, #124] │ │ │ │ ldr w0, [sp, #128] │ │ │ │ add x1, sp, #0x98 │ │ │ │ mov x2, #0x10000 // #65536 │ │ │ │ bl 53d8 │ │ │ │ str x0, [sp, #80] │ │ │ │ ldr x0, [sp, #80] │ │ │ │ cmn x0, #0x1 │ │ │ │ - b.ne 32ffc // b.any │ │ │ │ + b.ne 33ff4 // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ cmp w0, #0xb │ │ │ │ - b.eq 32ffc // b.none │ │ │ │ + b.eq 33ff4 // b.none │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ cmp w0, #0x4 │ │ │ │ - b.eq 32ffc // b.none │ │ │ │ + b.eq 33ff4 // b.none │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #68] │ │ │ │ ldr w0, [sp, #68] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 3302c // b.none │ │ │ │ + b.eq 34024 // b.none │ │ │ │ ldr w0, [sp, #68] │ │ │ │ bl 53f0 │ │ │ │ mov x7, x0 │ │ │ │ ldr w6, [sp, #68] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x5, x0, #0xf58 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x5, x0, #0xf40 │ │ │ │ mov w4, #0x72 // #114 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x3, x0, #0xf60 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x2, x0, #0x18 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xfd0 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x3, x0, #0xf48 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x2, x0, #0x0 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xfb8 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ - b 3310c │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ + b 34104 │ │ │ │ ldr x0, [sp, #80] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.le 3302c │ │ │ │ + b.le 34024 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 3302c // b.none │ │ │ │ + b.eq 34024 // b.none │ │ │ │ ldr x1, [sp, #80] │ │ │ │ add x0, sp, #0x98 │ │ │ │ mov x2, x1 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 24460 <__isoc23_strtol@plt+0x1ead0> │ │ │ │ + bl 24454 <__isoc23_strtol@plt+0x1eac4> │ │ │ │ ldr w0, [sp, #136] │ │ │ │ add x1, sp, #0x98 │ │ │ │ mov x2, #0x10000 // #65536 │ │ │ │ bl 53d8 │ │ │ │ str x0, [sp, #80] │ │ │ │ ldr x0, [sp, #80] │ │ │ │ cmn x0, #0x1 │ │ │ │ - b.ne 330c4 // b.any │ │ │ │ + b.ne 340bc // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ cmp w0, #0xb │ │ │ │ - b.eq 330c4 // b.none │ │ │ │ + b.eq 340bc // b.none │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ cmp w0, #0x4 │ │ │ │ - b.eq 330c4 // b.none │ │ │ │ + b.eq 340bc // b.none │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #68] │ │ │ │ ldr w0, [sp, #68] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 330f4 // b.none │ │ │ │ + b.eq 340ec // b.none │ │ │ │ ldr w0, [sp, #68] │ │ │ │ bl 53f0 │ │ │ │ mov x7, x0 │ │ │ │ ldr w6, [sp, #68] │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x5, x0, #0xf58 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x5, x0, #0xf40 │ │ │ │ mov w4, #0x79 // #121 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x3, x0, #0xf60 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x2, x0, #0x18 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xfd0 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x3, x0, #0xf48 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x2, x0, #0x0 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xfb8 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ - b 3310c │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ + b 34104 │ │ │ │ ldr x0, [sp, #80] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.le 330f4 │ │ │ │ + b.le 340ec │ │ │ │ ldr x0, [sp, #16] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 330f4 // b.none │ │ │ │ + b.eq 340ec // b.none │ │ │ │ ldr x1, [sp, #80] │ │ │ │ add x0, sp, #0x98 │ │ │ │ mov x2, x1 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #16] │ │ │ │ - bl 24460 <__isoc23_strtol@plt+0x1ead0> │ │ │ │ + bl 24454 <__isoc23_strtol@plt+0x1eac4> │ │ │ │ ldr w1, [sp, #76] │ │ │ │ ldr w0, [sp, #72] │ │ │ │ cmp w1, w0 │ │ │ │ - b.ne 32e00 // b.any │ │ │ │ + b.ne 33df8 // b.any │ │ │ │ str wzr, [sp, #72] │ │ │ │ str wzr, [sp, #68] │ │ │ │ ldr w0, [sp, #72] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.le 33134 │ │ │ │ + b.le 3412c │ │ │ │ mov w1, #0x9 // #9 │ │ │ │ ldr w0, [sp, #72] │ │ │ │ bl 58a0 │ │ │ │ mov w2, #0x0 // #0 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr w0, [sp, #72] │ │ │ │ bl 50d8 │ │ │ │ ldr w0, [sp, #120] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.lt 33148 // b.tstop │ │ │ │ + b.lt 34140 // b.tstop │ │ │ │ ldr w0, [sp, #120] │ │ │ │ bl 5af8 <__isoc23_strtol@plt+0x168> │ │ │ │ ldr w0, [sp, #124] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.lt 3315c // b.tstop │ │ │ │ + b.lt 34154 // b.tstop │ │ │ │ ldr w0, [sp, #124] │ │ │ │ bl 5af8 <__isoc23_strtol@plt+0x168> │ │ │ │ ldr w0, [sp, #128] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.lt 33170 // b.tstop │ │ │ │ + b.lt 34168 // b.tstop │ │ │ │ ldr w0, [sp, #128] │ │ │ │ bl 5af8 <__isoc23_strtol@plt+0x168> │ │ │ │ ldr w0, [sp, #132] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.lt 33184 // b.tstop │ │ │ │ + b.lt 3417c // b.tstop │ │ │ │ ldr w0, [sp, #132] │ │ │ │ bl 5af8 <__isoc23_strtol@plt+0x168> │ │ │ │ ldr w0, [sp, #136] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.lt 33198 // b.tstop │ │ │ │ + b.lt 34190 // b.tstop │ │ │ │ ldr w0, [sp, #136] │ │ │ │ bl 5af8 <__isoc23_strtol@plt+0x168> │ │ │ │ ldr w0, [sp, #140] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.lt 331ac // b.tstop │ │ │ │ + b.lt 341a4 // b.tstop │ │ │ │ ldr w0, [sp, #140] │ │ │ │ bl 5af8 <__isoc23_strtol@plt+0x168> │ │ │ │ add x0, sp, #0x68 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ bl 5498 │ │ │ │ ldr x1, [sp, #104] │ │ │ │ ldr x0, [sp, #88] │ │ │ │ @@ -46238,151 +46241,151 @@ │ │ │ │ fmov d31, x0 │ │ │ │ scvtf d30, d31 │ │ │ │ ldr x1, [sp, #112] │ │ │ │ ldr x0, [sp, #96] │ │ │ │ sub x0, x1, x0 │ │ │ │ fmov d31, x0 │ │ │ │ scvtf d31, d31 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - ldr d29, [x0, #40] │ │ │ │ + adrp x0, 3d000 │ │ │ │ + ldr d29, [x0, #16] │ │ │ │ fmul d31, d31, d29 │ │ │ │ fadd d31, d30, d31 │ │ │ │ fmov d0, d31 │ │ │ │ - adrp x0, 3b000 │ │ │ │ - add x1, x0, #0xff0 │ │ │ │ + adrp x0, 3c000 │ │ │ │ + add x1, x0, #0xfd8 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr w0, [sp, #68] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 33224 // b.none │ │ │ │ + b.eq 3421c // b.none │ │ │ │ bl 5960 │ │ │ │ ldr w1, [sp, #68] │ │ │ │ str w1, [x0] │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ - b 33228 │ │ │ │ + b 34220 │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ add x3, sp, #0x10, lsl #12 │ │ │ │ ldr x4, [x3, #152] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x4, x4, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 33250 // b.none │ │ │ │ + b.eq 34248 // b.none │ │ │ │ bl 5090 │ │ │ │ mov w0, w1 │ │ │ │ add sp, sp, #0xa0 │ │ │ │ add sp, sp, #0x10, lsl #12 │ │ │ │ ldp x29, x30, [sp], #16 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x40 │ │ │ │ stp x29, x30, [sp, #48] │ │ │ │ add x29, sp, #0x30 │ │ │ │ str x0, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #40] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ str x0, [sp, #16] │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ cmp x1, x0 │ │ │ │ - b.ge 332e0 // b.tcont │ │ │ │ + b.ge 342d8 // b.tcont │ │ │ │ ldr x1, [sp, #8] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ sub x0, x1, x0 │ │ │ │ str x0, [sp, #24] │ │ │ │ str xzr, [sp, #32] │ │ │ │ add x0, sp, #0x18 │ │ │ │ mov x4, x0 │ │ │ │ mov x3, #0x0 // #0 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ bl 4e98 │ │ │ │ - b 33290 │ │ │ │ + b 34288 │ │ │ │ nop │ │ │ │ nop │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x2, [sp, #40] │ │ │ │ ldr x1, [x0] │ │ │ │ subs x2, x2, x1 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ - b.eq 33308 // b.none │ │ │ │ + b.eq 34300 // b.none │ │ │ │ bl 5090 │ │ │ │ ldp x29, x30, [sp, #48] │ │ │ │ add sp, sp, #0x40 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5930 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x1, x0 │ │ │ │ - bl 33268 │ │ │ │ + bl 34260 │ │ │ │ nop │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-80]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ str xzr, [sp, #56] │ │ │ │ - bl 33454 │ │ │ │ + bl 3444c │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ str x1, [x0] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 5768 │ │ │ │ str x0, [sp, #64] │ │ │ │ ldr x0, [sp, #64] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 333fc // b.none │ │ │ │ - b 333cc │ │ │ │ + b.eq 343f4 // b.none │ │ │ │ + b 343c4 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x2, [x0] │ │ │ │ ldr x0, [sp, #72] │ │ │ │ add x0, x0, #0x13 │ │ │ │ mov x1, x0 │ │ │ │ mov x0, x2 │ │ │ │ - bl 334a0 │ │ │ │ + bl 34498 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ str x1, [x0] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ add x0, x0, #0x1 │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #64] │ │ │ │ bl 56a8 │ │ │ │ str x0, [sp, #72] │ │ │ │ ldr x0, [sp, #72] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 33398 // b.any │ │ │ │ + b.ne 34390 // b.any │ │ │ │ ldr x0, [sp, #64] │ │ │ │ bl 5480 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 3341c // b.none │ │ │ │ - b 33404 │ │ │ │ + b.eq 34414 // b.none │ │ │ │ + b 343fc │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 33420 │ │ │ │ + b 34418 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x0, [x0] │ │ │ │ ldr x3, [sp, #24] │ │ │ │ mov x2, #0x8 // #8 │ │ │ │ ldr x1, [sp, #56] │ │ │ │ bl 5318 │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ @@ -46400,15 +46403,15 @@ │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ mov x1, #0x10 // #16 │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ - bl 3673c │ │ │ │ + bl 37734 │ │ │ │ str x0, [sp, #16] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ str xzr, [x0] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ add x0, x0, #0x8 │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ @@ -46421,22 +46424,22 @@ │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-80]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ str x0, [sp, #40] │ │ │ │ - b 334cc │ │ │ │ + b 344c4 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x0, x0, #0x8 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x0, [x0] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 334c0 // b.any │ │ │ │ + b.ne 344b8 // b.any │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x0, x0, #0x8 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x0, [x0] │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ @@ -46444,37 +46447,37 @@ │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #48] │ │ │ │ add x0, x1, x0 │ │ │ │ add x0, x0, #0x9 │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x1, [sp, #56] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 3673c │ │ │ │ + bl 37734 │ │ │ │ str x0, [sp, #64] │ │ │ │ ldr x1, [sp, #64] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ sub x0, x1, x0 │ │ │ │ add x0, x0, #0x8 │ │ │ │ str x0, [sp, #72] │ │ │ │ ldr x0, [sp, #64] │ │ │ │ str x0, [sp, #40] │ │ │ │ - b 33564 │ │ │ │ + b 3455c │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #72] │ │ │ │ add x1, x1, x0 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ str x1, [x0] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x0, x0, #0x8 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x0, [x0] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 33540 // b.any │ │ │ │ + b.ne 34538 // b.any │ │ │ │ ldr x0, [sp, #48] │ │ │ │ add x0, x0, #0x8 │ │ │ │ ldr x1, [sp, #64] │ │ │ │ add x1, x1, x0 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ str x1, [x0] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ @@ -46526,403 +46529,403 @@ │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ mov x13, #0x1060 // #4192 │ │ │ │ sub sp, sp, x13 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #4184] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x20 │ │ │ │ - bl 23c10 <__isoc23_strtol@plt+0x1e280> │ │ │ │ + bl 23c04 <__isoc23_strtol@plt+0x1e274> │ │ │ │ add x0, sp, #0x20 │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ - bl 23d4c <__isoc23_strtol@plt+0x1e3bc> │ │ │ │ + bl 23d40 <__isoc23_strtol@plt+0x1e3b0> │ │ │ │ add x3, sp, #0x20 │ │ │ │ mov x2, #0x1 // #1 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x1, x0, #0x30 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x1, x0, #0x18 │ │ │ │ mov x0, x3 │ │ │ │ - bl 24460 <__isoc23_strtol@plt+0x1ead0> │ │ │ │ + bl 24454 <__isoc23_strtol@plt+0x1eac4> │ │ │ │ ldr x0, [sp, #8] │ │ │ │ str x0, [sp, #24] │ │ │ │ - b 33720 │ │ │ │ + b 34718 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x22 │ │ │ │ - b.eq 336ec // b.none │ │ │ │ + b.eq 346e4 // b.none │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x5c │ │ │ │ - b.eq 336ec // b.none │ │ │ │ + b.eq 346e4 // b.none │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x24 │ │ │ │ - b.eq 336ec // b.none │ │ │ │ + b.eq 346e4 // b.none │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x60 │ │ │ │ - b.ne 33704 // b.any │ │ │ │ + b.ne 346fc // b.any │ │ │ │ add x3, sp, #0x20 │ │ │ │ mov x2, #0x1 // #1 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x1, x0, #0x38 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x1, x0, #0x20 │ │ │ │ mov x0, x3 │ │ │ │ - bl 24460 <__isoc23_strtol@plt+0x1ead0> │ │ │ │ + bl 24454 <__isoc23_strtol@plt+0x1eac4> │ │ │ │ add x0, sp, #0x20 │ │ │ │ mov x2, #0x1 // #1 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ - bl 24460 <__isoc23_strtol@plt+0x1ead0> │ │ │ │ + bl 24454 <__isoc23_strtol@plt+0x1eac4> │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, #0x1 │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 336ac // b.any │ │ │ │ + b.ne 346a4 // b.any │ │ │ │ add x3, sp, #0x20 │ │ │ │ mov x2, #0x1 // #1 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x1, x0, #0x30 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x1, x0, #0x18 │ │ │ │ mov x0, x3 │ │ │ │ - bl 24460 <__isoc23_strtol@plt+0x1ead0> │ │ │ │ + bl 24454 <__isoc23_strtol@plt+0x1eac4> │ │ │ │ add x1, sp, #0x10 │ │ │ │ add x0, sp, #0x20 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - bl 245c4 <__isoc23_strtol@plt+0x1ec34> │ │ │ │ + bl 245b8 <__isoc23_strtol@plt+0x1ec28> │ │ │ │ add x0, sp, #0x20 │ │ │ │ - bl 23d74 <__isoc23_strtol@plt+0x1e3e4> │ │ │ │ + bl 23d68 <__isoc23_strtol@plt+0x1e3d8> │ │ │ │ ldr x0, [sp, #16] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #4184] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 33788 // b.none │ │ │ │ + b.eq 34780 // b.none │ │ │ │ bl 5090 │ │ │ │ mov x0, x1 │ │ │ │ mov x13, #0x1060 // #4192 │ │ │ │ add sp, sp, x13 │ │ │ │ ldp x29, x30, [sp], #16 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str x2, [sp, #24] │ │ │ │ str w3, [sp, #20] │ │ │ │ - b 33850 │ │ │ │ + b 34848 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldrb w0, [x0] │ │ │ │ mov w1, w0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 52b8 │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 33810 // b.none │ │ │ │ + b.eq 34808 // b.none │ │ │ │ ldr w0, [sp, #20] │ │ │ │ cmp w0, #0x2 │ │ │ │ - b.gt 337f0 │ │ │ │ + b.gt 347e8 │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 3386c │ │ │ │ + b 34864 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ add x1, x0, #0x1 │ │ │ │ str x1, [sp, #32] │ │ │ │ mov w1, #0x5c // #92 │ │ │ │ strb w1, [x0] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ sub w0, w0, #0x1 │ │ │ │ str w0, [sp, #20] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ cmp w0, #0x1 │ │ │ │ - b.gt 33824 │ │ │ │ + b.gt 3481c │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 3386c │ │ │ │ + b 34864 │ │ │ │ ldr x1, [sp, #40] │ │ │ │ add x0, x1, #0x1 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ add x2, x0, #0x1 │ │ │ │ str x2, [sp, #32] │ │ │ │ ldrb w1, [x1] │ │ │ │ strb w1, [x0] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ sub w0, w0, #0x1 │ │ │ │ str w0, [sp, #20] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 337c0 // b.any │ │ │ │ + b.ne 347b8 // b.any │ │ │ │ ldr x0, [sp, #32] │ │ │ │ strb wzr, [x0] │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ mov x13, #0x1070 // #4208 │ │ │ │ sub sp, sp, x13 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #4200] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ str wzr, [sp, #28] │ │ │ │ add x0, sp, #0x30 │ │ │ │ - bl 23c10 <__isoc23_strtol@plt+0x1e280> │ │ │ │ + bl 23c04 <__isoc23_strtol@plt+0x1e274> │ │ │ │ add x0, sp, #0x30 │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ - bl 23d4c <__isoc23_strtol@plt+0x1e3bc> │ │ │ │ + bl 23d40 <__isoc23_strtol@plt+0x1e3b0> │ │ │ │ add x3, sp, #0x30 │ │ │ │ mov x2, #0x1 // #1 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x1, x0, #0x30 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x1, x0, #0x18 │ │ │ │ mov x0, x3 │ │ │ │ - bl 24460 <__isoc23_strtol@plt+0x1ead0> │ │ │ │ + bl 24454 <__isoc23_strtol@plt+0x1eac4> │ │ │ │ ldr x0, [sp, #8] │ │ │ │ str x0, [sp, #40] │ │ │ │ - b 33958 │ │ │ │ + b 34950 │ │ │ │ ldr w0, [sp, #28] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 338f8 // b.none │ │ │ │ + b.eq 348f0 // b.none │ │ │ │ str wzr, [sp, #28] │ │ │ │ - b 3393c │ │ │ │ + b 34934 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x22 │ │ │ │ - b.ne 33924 // b.any │ │ │ │ + b.ne 3491c // b.any │ │ │ │ add x3, sp, #0x30 │ │ │ │ mov x2, #0x1 // #1 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x1, x0, #0x38 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x1, x0, #0x20 │ │ │ │ mov x0, x3 │ │ │ │ - bl 24460 <__isoc23_strtol@plt+0x1ead0> │ │ │ │ - b 3393c │ │ │ │ + bl 24454 <__isoc23_strtol@plt+0x1eac4> │ │ │ │ + b 34934 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x5c │ │ │ │ - b.ne 3393c // b.any │ │ │ │ + b.ne 34934 // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #28] │ │ │ │ add x0, sp, #0x30 │ │ │ │ mov x2, #0x1 // #1 │ │ │ │ ldr x1, [sp, #40] │ │ │ │ - bl 24460 <__isoc23_strtol@plt+0x1ead0> │ │ │ │ + bl 24454 <__isoc23_strtol@plt+0x1eac4> │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x0, x0, #0x1 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 338e4 // b.any │ │ │ │ + b.ne 348dc // b.any │ │ │ │ add x3, sp, #0x30 │ │ │ │ mov x2, #0x1 // #1 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x1, x0, #0x30 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x1, x0, #0x18 │ │ │ │ mov x0, x3 │ │ │ │ - bl 24460 <__isoc23_strtol@plt+0x1ead0> │ │ │ │ + bl 24454 <__isoc23_strtol@plt+0x1eac4> │ │ │ │ add x1, sp, #0x20 │ │ │ │ add x0, sp, #0x30 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - bl 245c4 <__isoc23_strtol@plt+0x1ec34> │ │ │ │ + bl 245b8 <__isoc23_strtol@plt+0x1ec28> │ │ │ │ add x0, sp, #0x30 │ │ │ │ - bl 23d74 <__isoc23_strtol@plt+0x1e3e4> │ │ │ │ + bl 23d68 <__isoc23_strtol@plt+0x1e3d8> │ │ │ │ ldr x0, [sp, #32] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #4200] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 339c0 // b.none │ │ │ │ + b.eq 349b8 // b.none │ │ │ │ bl 5090 │ │ │ │ mov x0, x1 │ │ │ │ mov x13, #0x1070 // #4208 │ │ │ │ add sp, sp, x13 │ │ │ │ ldp x29, x30, [sp], #16 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ mov x13, #0x1060 // #4192 │ │ │ │ sub sp, sp, x13 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #4184] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x20 │ │ │ │ - bl 23c10 <__isoc23_strtol@plt+0x1e280> │ │ │ │ + bl 23c04 <__isoc23_strtol@plt+0x1e274> │ │ │ │ add x0, sp, #0x20 │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ - bl 23d4c <__isoc23_strtol@plt+0x1e3bc> │ │ │ │ + bl 23d40 <__isoc23_strtol@plt+0x1e3b0> │ │ │ │ add x3, sp, #0x20 │ │ │ │ mov x2, #0x1 // #1 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x1, x0, #0x30 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x1, x0, #0x18 │ │ │ │ mov x0, x3 │ │ │ │ - bl 24460 <__isoc23_strtol@plt+0x1ead0> │ │ │ │ + bl 24454 <__isoc23_strtol@plt+0x1eac4> │ │ │ │ ldr x0, [sp, #8] │ │ │ │ str x0, [sp, #24] │ │ │ │ - b 33aac │ │ │ │ + b 34aa4 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x22 │ │ │ │ - b.ne 33a68 // b.any │ │ │ │ + b.ne 34a60 // b.any │ │ │ │ add x3, sp, #0x20 │ │ │ │ mov x2, #0x1 // #1 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x1, x0, #0x30 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x1, x0, #0x18 │ │ │ │ mov x0, x3 │ │ │ │ - bl 24460 <__isoc23_strtol@plt+0x1ead0> │ │ │ │ + bl 24454 <__isoc23_strtol@plt+0x1eac4> │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x27 │ │ │ │ - b.ne 33a90 // b.any │ │ │ │ + b.ne 34a88 // b.any │ │ │ │ add x3, sp, #0x20 │ │ │ │ mov x2, #0x2 // #2 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x1, x0, #0x40 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x1, x0, #0x28 │ │ │ │ mov x0, x3 │ │ │ │ - bl 24460 <__isoc23_strtol@plt+0x1ead0> │ │ │ │ + bl 24454 <__isoc23_strtol@plt+0x1eac4> │ │ │ │ add x0, sp, #0x20 │ │ │ │ mov x2, #0x1 // #1 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ - bl 24460 <__isoc23_strtol@plt+0x1ead0> │ │ │ │ + bl 24454 <__isoc23_strtol@plt+0x1eac4> │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, #0x1 │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 33a40 // b.any │ │ │ │ + b.ne 34a38 // b.any │ │ │ │ add x3, sp, #0x20 │ │ │ │ mov x2, #0x1 // #1 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x1, x0, #0x48 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x1, x0, #0x30 │ │ │ │ mov x0, x3 │ │ │ │ - bl 24460 <__isoc23_strtol@plt+0x1ead0> │ │ │ │ + bl 24454 <__isoc23_strtol@plt+0x1eac4> │ │ │ │ add x3, sp, #0x20 │ │ │ │ mov x2, #0x1 // #1 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x1, x0, #0x30 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x1, x0, #0x18 │ │ │ │ mov x0, x3 │ │ │ │ - bl 24460 <__isoc23_strtol@plt+0x1ead0> │ │ │ │ + bl 24454 <__isoc23_strtol@plt+0x1eac4> │ │ │ │ add x1, sp, #0x10 │ │ │ │ add x0, sp, #0x20 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - bl 245c4 <__isoc23_strtol@plt+0x1ec34> │ │ │ │ + bl 245b8 <__isoc23_strtol@plt+0x1ec28> │ │ │ │ add x0, sp, #0x20 │ │ │ │ - bl 23d74 <__isoc23_strtol@plt+0x1e3e4> │ │ │ │ + bl 23d68 <__isoc23_strtol@plt+0x1e3d8> │ │ │ │ ldr x0, [sp, #16] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #4184] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 33b2c // b.none │ │ │ │ + b.eq 34b24 // b.none │ │ │ │ bl 5090 │ │ │ │ mov x0, x1 │ │ │ │ mov x13, #0x1060 // #4192 │ │ │ │ add sp, sp, x13 │ │ │ │ ldp x29, x30, [sp], #16 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ bti c │ │ │ │ sub sp, sp, #0x20 │ │ │ │ str x0, [sp, #8] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 33bec // b.none │ │ │ │ + b.eq 34be4 // b.none │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 33bf4 // b.none │ │ │ │ - b 33b84 │ │ │ │ + b.eq 34bec // b.none │ │ │ │ + b 34b7c │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, #0x1 │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 33b78 // b.any │ │ │ │ + b.ne 34b70 // b.any │ │ │ │ ldr x0, [sp, #24] │ │ │ │ sub x0, x0, #0x1 │ │ │ │ str x0, [sp, #24] │ │ │ │ - b 33bb8 │ │ │ │ + b 34bb0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ strb wzr, [x0] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ sub x0, x0, #0x1 │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x1, [sp, #24] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ cmp x1, x0 │ │ │ │ - b.cc 33bf8 // b.lo, b.ul, b.last │ │ │ │ + b.cc 34bf0 // b.lo, b.ul, b.last │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0xa │ │ │ │ - b.eq 33ba4 // b.none │ │ │ │ + b.eq 34b9c // b.none │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0xd │ │ │ │ - b.eq 33ba4 // b.none │ │ │ │ - b 33bf8 │ │ │ │ + b.eq 34b9c // b.none │ │ │ │ + b 34bf0 │ │ │ │ nop │ │ │ │ - b 33bf8 │ │ │ │ + b 34bf0 │ │ │ │ nop │ │ │ │ add sp, sp, #0x20 │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 33c2c // b.none │ │ │ │ + b.eq 34c24 // b.none │ │ │ │ ldr x0, [sp, #24] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 33c34 // b.any │ │ │ │ + b.ne 34c2c // b.any │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 33cf4 │ │ │ │ + b 34cec │ │ │ │ ldr x0, [sp, #16] │ │ │ │ bl 5018 │ │ │ │ add x0, x0, #0x3 │ │ │ │ bl 5bb8 <__isoc23_strtol@plt+0x228> │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 33c5c // b.any │ │ │ │ + b.ne 34c54 // b.any │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 33cf4 │ │ │ │ + b 34cec │ │ │ │ ldr x0, [sp, #40] │ │ │ │ strb wzr, [x0] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x5e │ │ │ │ - b.eq 33c90 // b.none │ │ │ │ + b.eq 34c88 // b.none │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 5018 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x0, x0, x1 │ │ │ │ mov w1, #0x5e // #94 │ │ │ │ strh w1, [x0] │ │ │ │ @@ -46932,83 +46935,83 @@ │ │ │ │ ldr x0, [sp, #16] │ │ │ │ bl 5018 │ │ │ │ sub x0, x0, #0x1 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ add x0, x1, x0 │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x24 │ │ │ │ - b.eq 33cd8 // b.none │ │ │ │ + b.eq 34cd0 // b.none │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 5018 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x0, x0, x1 │ │ │ │ mov w1, #0x24 // #36 │ │ │ │ strh w1, [x0] │ │ │ │ ldr x1, [sp, #40] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 33d00 │ │ │ │ + bl 34cf8 │ │ │ │ str w0, [sp, #36] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 5258 │ │ │ │ ldr w0, [sp, #36] │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x70 │ │ │ │ stp x29, x30, [sp, #96] │ │ │ │ add x29, sp, #0x60 │ │ │ │ str x0, [sp, #8] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #88] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ str wzr, [sp, #20] │ │ │ │ ldr x0, [sp] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 33d48 // b.none │ │ │ │ + b.eq 34d40 // b.none │ │ │ │ ldr x0, [sp, #8] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 33d50 // b.any │ │ │ │ + b.ne 34d48 // b.any │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 33dac │ │ │ │ + b 34da4 │ │ │ │ add x0, sp, #0x18 │ │ │ │ mov w2, #0x9 // #9 │ │ │ │ ldr x1, [sp] │ │ │ │ bl 5eb8 <__isoc23_strtol@plt+0x528> │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 33d70 // b.none │ │ │ │ + b.eq 34d68 // b.none │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 33dac │ │ │ │ + b 34da4 │ │ │ │ add x0, sp, #0x18 │ │ │ │ mov w4, #0x0 // #0 │ │ │ │ mov x3, #0x0 // #0 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ ldr x1, [sp, #8] │ │ │ │ bl 5648 │ │ │ │ str w0, [sp, #20] │ │ │ │ add x0, sp, #0x18 │ │ │ │ bl 5d20 <__isoc23_strtol@plt+0x390> │ │ │ │ ldr w0, [sp, #20] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 33da8 // b.any │ │ │ │ + b.ne 34da0 // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ - b 33dac │ │ │ │ + b 34da4 │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #88] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 33dd0 // b.none │ │ │ │ + b.eq 34dc8 // b.none │ │ │ │ bl 5090 │ │ │ │ mov w0, w1 │ │ │ │ ldp x29, x30, [sp, #96] │ │ │ │ add sp, sp, #0x70 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ @@ -47019,22 +47022,22 @@ │ │ │ │ str x1, [sp, #32] │ │ │ │ mov w1, #0x2a // #42 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 52b8 │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 33e34 // b.any │ │ │ │ + b.ne 34e2c // b.any │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ cset w0, eq // eq = none │ │ │ │ and w0, w0, #0xff │ │ │ │ - b 33ec8 │ │ │ │ + b 34ec0 │ │ │ │ ldr x1, [sp, #56] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ sub x0, x1, x0 │ │ │ │ str w0, [sp, #48] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 5018 │ │ │ │ mov w1, w0 │ │ │ │ @@ -47044,15 +47047,15 @@ │ │ │ │ str w0, [sp, #52] │ │ │ │ ldrsw x0, [sp, #48] │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 5678 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 33ec4 // b.any │ │ │ │ + b.ne 34ebc // b.any │ │ │ │ ldrsw x0, [sp, #48] │ │ │ │ add x0, x0, #0x1 │ │ │ │ ldr x1, [sp, #40] │ │ │ │ add x19, x1, x0 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ bl 5018 │ │ │ │ mov x1, x0 │ │ │ │ @@ -47060,17 +47063,17 @@ │ │ │ │ sub x0, x1, x0 │ │ │ │ ldr x1, [sp, #32] │ │ │ │ add x0, x1, x0 │ │ │ │ mov x1, x0 │ │ │ │ mov x0, x19 │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 33ec4 // b.any │ │ │ │ + b.ne 34ebc // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ - b 33ec8 │ │ │ │ + b 34ec0 │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ ldr x19, [sp, #16] │ │ │ │ ldp x29, x30, [sp], #64 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ @@ -47079,20 +47082,20 @@ │ │ │ │ str w1, [sp, #20] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5018 │ │ │ │ str w0, [sp, #44] │ │ │ │ ldr w1, [sp, #44] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ cmp w1, w0 │ │ │ │ - b.ge 33f1c // b.tcont │ │ │ │ + b.ge 34f14 // b.tcont │ │ │ │ ldr x1, [sp, #24] │ │ │ │ adrp x0, 66000 │ │ │ │ add x0, x0, #0x470 │ │ │ │ bl 5408 │ │ │ │ - b 33f44 │ │ │ │ + b 34f3c │ │ │ │ ldrsw x0, [sp, #20] │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ adrp x0, 66000 │ │ │ │ add x0, x0, #0x470 │ │ │ │ bl 56d8 │ │ │ │ adrp x0, 66000 │ │ │ │ @@ -47111,17 +47114,17 @@ │ │ │ │ str w1, [sp, #20] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5018 │ │ │ │ str w0, [sp, #44] │ │ │ │ ldr w1, [sp, #44] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ cmp w1, w0 │ │ │ │ - b.ge 33f90 // b.tcont │ │ │ │ + b.ge 34f88 // b.tcont │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - b 33fa8 │ │ │ │ + b 34fa0 │ │ │ │ ldr w1, [sp, #44] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ sub w0, w1, w0 │ │ │ │ sxtw x0, w0 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ add x0, x1, x0 │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ @@ -47131,39 +47134,39 @@ │ │ │ │ stp x29, x30, [sp, #-64]! │ │ │ │ mov x29, sp │ │ │ │ str d0, [sp, #40] │ │ │ │ str w0, [sp, #36] │ │ │ │ str x1, [sp, #24] │ │ │ │ ldr w0, [sp, #36] │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.ne 34000 // b.any │ │ │ │ + b.ne 34ff8 // b.any │ │ │ │ ldr d0, [sp, #40] │ │ │ │ bl 5528 │ │ │ │ fmov d30, d0 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - ldr d31, [x0, #408] │ │ │ │ + adrp x0, 3d000 │ │ │ │ + ldr d31, [x0, #384] │ │ │ │ fdiv d31, d30, d31 │ │ │ │ fmov d0, d31 │ │ │ │ bl 5918 │ │ │ │ str d0, [sp, #56] │ │ │ │ - b 3400c │ │ │ │ + b 35004 │ │ │ │ ldr w0, [sp, #36] │ │ │ │ scvtf d31, w0 │ │ │ │ str d31, [sp, #56] │ │ │ │ movi d1, #0x0 │ │ │ │ ldr d0, [sp, #56] │ │ │ │ bl 5078 │ │ │ │ fmov d31, d0 │ │ │ │ fmov d1, #5.000000000000000000e+00 │ │ │ │ fmov d0, d31 │ │ │ │ bl 5d08 <__isoc23_strtol@plt+0x378> │ │ │ │ str d0, [sp, #56] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 34044 // b.any │ │ │ │ + b.ne 3503c // b.any │ │ │ │ adrp x0, 66000 │ │ │ │ add x0, x0, #0x570 │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr d1, [sp, #56] │ │ │ │ mov x0, #0x4090000000000000 // #4652218415073722368 │ │ │ │ fmov d0, x0 │ │ │ │ bl 5d38 <__isoc23_strtol@plt+0x3a8> │ │ │ │ @@ -47172,177 +47175,177 @@ │ │ │ │ fdiv d30, d31, d30 │ │ │ │ ldr d31, [sp, #56] │ │ │ │ fcvtzs w0, d31 │ │ │ │ sxtw x1, w0 │ │ │ │ mov x0, x1 │ │ │ │ lsl x0, x0, #1 │ │ │ │ add x0, x0, x1 │ │ │ │ - adrp x1, 3c000 │ │ │ │ - add x1, x1, #0x180 │ │ │ │ + adrp x1, 3d000 │ │ │ │ + add x1, x1, #0x168 │ │ │ │ add x0, x0, x1 │ │ │ │ mov x3, x0 │ │ │ │ fmov d0, d30 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x2, x0, #0x50 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x2, x0, #0x38 │ │ │ │ mov x1, #0x64 // #100 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 57f8 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldp x29, x30, [sp], #64 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x40 │ │ │ │ stp x29, x30, [sp, #48] │ │ │ │ add x29, sp, #0x30 │ │ │ │ str x0, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #40] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x1, sp, #0x1f │ │ │ │ add x0, sp, #0x20 │ │ │ │ mov x3, x1 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x1, x0, #0x58 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x1, x0, #0x40 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ bl 5138 │ │ │ │ cmp w0, #0x1 │ │ │ │ - b.eq 34198 // b.none │ │ │ │ + b.eq 35190 // b.none │ │ │ │ cmp w0, #0x2 │ │ │ │ - b.ne 341a0 // b.any │ │ │ │ + b.ne 35198 // b.any │ │ │ │ ldrb w0, [sp, #31] │ │ │ │ bl 5b58 <__isoc23_strtol@plt+0x1c8> │ │ │ │ cmp w0, #0x54 │ │ │ │ - b.eq 34160 // b.none │ │ │ │ + b.eq 35158 // b.none │ │ │ │ cmp w0, #0x54 │ │ │ │ - b.gt 34190 │ │ │ │ + b.gt 35188 │ │ │ │ cmp w0, #0x50 │ │ │ │ - b.eq 34154 // b.none │ │ │ │ + b.eq 3514c // b.none │ │ │ │ cmp w0, #0x50 │ │ │ │ - b.gt 34190 │ │ │ │ + b.gt 35188 │ │ │ │ cmp w0, #0x4d │ │ │ │ - b.eq 34178 // b.none │ │ │ │ + b.eq 35170 // b.none │ │ │ │ cmp w0, #0x4d │ │ │ │ - b.gt 34190 │ │ │ │ + b.gt 35188 │ │ │ │ cmp w0, #0x47 │ │ │ │ - b.eq 3416c // b.none │ │ │ │ + b.eq 35164 // b.none │ │ │ │ cmp w0, #0x4b │ │ │ │ - b.eq 34184 // b.none │ │ │ │ - b 34190 │ │ │ │ + b.eq 3517c // b.none │ │ │ │ + b 35188 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ lsl x0, x0, #50 │ │ │ │ - b 341b0 │ │ │ │ + b 351a8 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ lsl x0, x0, #40 │ │ │ │ - b 341b0 │ │ │ │ + b 351a8 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ lsl x0, x0, #30 │ │ │ │ - b 341b0 │ │ │ │ + b 351a8 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ lsl x0, x0, #20 │ │ │ │ - b 341b0 │ │ │ │ + b 351a8 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ lsl x0, x0, #10 │ │ │ │ - b 341b0 │ │ │ │ + b 351a8 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ - b 341b0 │ │ │ │ + b 351a8 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ - b 341b0 │ │ │ │ + b 351a8 │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x16 // #22 │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #40] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 341d4 // b.none │ │ │ │ + b.eq 351cc // b.none │ │ │ │ bl 5090 │ │ │ │ mov x0, x1 │ │ │ │ ldp x29, x30, [sp, #48] │ │ │ │ add sp, sp, #0x40 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x40 │ │ │ │ stp x29, x30, [sp, #48] │ │ │ │ add x29, sp, #0x30 │ │ │ │ str x0, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #40] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x1, sp, #0x1f │ │ │ │ add x0, sp, #0x20 │ │ │ │ mov x3, x1 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x1, x0, #0x58 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x1, x0, #0x40 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ bl 5138 │ │ │ │ cmp w0, #0x1 │ │ │ │ - b.eq 342cc // b.none │ │ │ │ + b.eq 352c4 // b.none │ │ │ │ cmp w0, #0x2 │ │ │ │ - b.ne 342d4 // b.any │ │ │ │ + b.ne 352cc // b.any │ │ │ │ ldrb w0, [sp, #31] │ │ │ │ bl 4f88 │ │ │ │ cmp w0, #0x6d │ │ │ │ - b.eq 342ac // b.none │ │ │ │ + b.eq 352a4 // b.none │ │ │ │ cmp w0, #0x6d │ │ │ │ - b.gt 342c4 │ │ │ │ + b.gt 352bc │ │ │ │ cmp w0, #0x64 │ │ │ │ - b.eq 3426c // b.none │ │ │ │ + b.eq 35264 // b.none │ │ │ │ cmp w0, #0x68 │ │ │ │ - b.eq 3429c // b.none │ │ │ │ - b 342c4 │ │ │ │ + b.eq 35294 // b.none │ │ │ │ + b 352bc │ │ │ │ ldr x1, [sp, #32] │ │ │ │ mov x0, x1 │ │ │ │ lsl x0, x0, #2 │ │ │ │ add x0, x0, x1 │ │ │ │ lsl x0, x0, #2 │ │ │ │ add x0, x0, x1 │ │ │ │ lsl x0, x0, #4 │ │ │ │ add x0, x0, x1 │ │ │ │ lsl x0, x0, #1 │ │ │ │ add x0, x0, x1 │ │ │ │ lsl x0, x0, #7 │ │ │ │ - b 342e4 │ │ │ │ + b 352dc │ │ │ │ ldr x1, [sp, #32] │ │ │ │ mov x0, #0xe10 // #3600 │ │ │ │ mul x0, x1, x0 │ │ │ │ - b 342e4 │ │ │ │ + b 352dc │ │ │ │ ldr x1, [sp, #32] │ │ │ │ mov x0, x1 │ │ │ │ lsl x0, x0, #4 │ │ │ │ sub x0, x0, x1 │ │ │ │ lsl x0, x0, #2 │ │ │ │ - b 342e4 │ │ │ │ + b 352dc │ │ │ │ ldr x0, [sp, #32] │ │ │ │ - b 342e4 │ │ │ │ + b 352dc │ │ │ │ ldr x0, [sp, #32] │ │ │ │ - b 342e4 │ │ │ │ + b 352dc │ │ │ │ bl 5960 │ │ │ │ mov w1, #0x16 // #22 │ │ │ │ str w1, [x0] │ │ │ │ mov x0, #0xffffffffffffffff // #-1 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #40] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 34308 // b.none │ │ │ │ + b.eq 35300 // b.none │ │ │ │ bl 5090 │ │ │ │ mov x0, x1 │ │ │ │ ldp x29, x30, [sp, #48] │ │ │ │ add sp, sp, #0x40 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ @@ -47360,75 +47363,75 @@ │ │ │ │ bl 5bb8 <__isoc23_strtol@plt+0x228> │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ str x1, [x0] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 3444c // b.any │ │ │ │ + b.ne 35444 // b.any │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 34480 │ │ │ │ + b 35478 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x0, x0, #0x1 │ │ │ │ str x0, [sp, #40] │ │ │ │ bl 5798 │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldrb w0, [x0] │ │ │ │ and x0, x0, #0xff │ │ │ │ lsl x0, x0, #1 │ │ │ │ add x0, x1, x0 │ │ │ │ ldrh w0, [x0] │ │ │ │ and w0, w0, #0x2000 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 34374 // b.any │ │ │ │ + b.ne 3536c // b.any │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ add w3, w0, #0x1 │ │ │ │ ldr x2, [sp, #32] │ │ │ │ str w3, [x2] │ │ │ │ sxtw x0, w0 │ │ │ │ lsl x0, x0, #3 │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x1, [sp, #40] │ │ │ │ str x1, [x0] │ │ │ │ - b 343ec │ │ │ │ + b 353e4 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x0, x0, #0x1 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 34428 // b.none │ │ │ │ + b.eq 35420 // b.none │ │ │ │ bl 5798 │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldrb w0, [x0] │ │ │ │ and x0, x0, #0xff │ │ │ │ lsl x0, x0, #1 │ │ │ │ add x0, x1, x0 │ │ │ │ ldrh w0, [x0] │ │ │ │ and w0, w0, #0x2000 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 343e0 // b.none │ │ │ │ + b.eq 353d8 // b.none │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 3444c // b.none │ │ │ │ + b.eq 35444 // b.none │ │ │ │ ldr x0, [sp, #40] │ │ │ │ strb wzr, [x0] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x0, x0, #0x1 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 34380 // b.any │ │ │ │ + b.ne 35378 // b.any │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0] │ │ │ │ sxtw x0, w0 │ │ │ │ lsl x0, x0, #3 │ │ │ │ add x0, x1, x0 │ │ │ │ @@ -47453,166 +47456,166 @@ │ │ │ │ bl 5bb8 <__isoc23_strtol@plt+0x228> │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ str x1, [x0] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x0, [x0] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 34728 // b.any │ │ │ │ + b.ne 35720 // b.any │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 34764 │ │ │ │ + b 3575c │ │ │ │ ldr x0, [sp, #56] │ │ │ │ add x0, x0, #0x1 │ │ │ │ str x0, [sp, #56] │ │ │ │ bl 5798 │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldrb w0, [x0] │ │ │ │ and x0, x0, #0xff │ │ │ │ lsl x0, x0, #1 │ │ │ │ add x0, x1, x0 │ │ │ │ ldrh w0, [x0] │ │ │ │ and w0, w0, #0x2000 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 344e8 // b.any │ │ │ │ + b.ne 354e0 // b.any │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 3473c // b.none │ │ │ │ + b.eq 35734 // b.none │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ ldr w0, [x0] │ │ │ │ add w3, w0, #0x1 │ │ │ │ ldr x2, [sp, #48] │ │ │ │ str w3, [x2] │ │ │ │ sxtw x0, w0 │ │ │ │ lsl x0, x0, #3 │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x1, [sp, #56] │ │ │ │ str x1, [x0] │ │ │ │ - b 34710 │ │ │ │ + b 35708 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x5c │ │ │ │ - b.ne 345b4 // b.any │ │ │ │ + b.ne 355ac // b.any │ │ │ │ ldr x0, [sp, #56] │ │ │ │ add x19, x0, #0x1 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ bl 5018 │ │ │ │ mov x2, x0 │ │ │ │ mov x1, x19 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ bl 58d0 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 34710 // b.none │ │ │ │ + b.eq 35708 // b.none │ │ │ │ ldr x0, [sp, #56] │ │ │ │ add x0, x0, #0x1 │ │ │ │ str x0, [sp, #56] │ │ │ │ - b 34710 │ │ │ │ + b 35708 │ │ │ │ bl 5798 │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldrb w0, [x0] │ │ │ │ and x0, x0, #0xff │ │ │ │ lsl x0, x0, #1 │ │ │ │ add x0, x1, x0 │ │ │ │ ldrh w0, [x0] │ │ │ │ and w0, w0, #0x2000 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 345f8 // b.none │ │ │ │ + b.eq 355f0 // b.none │ │ │ │ ldr x0, [sp, #56] │ │ │ │ strb wzr, [x0] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ add x0, x0, #0x1 │ │ │ │ str x0, [sp, #56] │ │ │ │ - b 34728 │ │ │ │ + b 35720 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x27 │ │ │ │ - b.eq 34618 // b.none │ │ │ │ + b.eq 35610 // b.none │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x22 │ │ │ │ - b.ne 346f4 // b.any │ │ │ │ + b.ne 356ec // b.any │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldrb w0, [x0] │ │ │ │ strb w0, [sp, #79] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ add x19, x0, #0x1 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ bl 5018 │ │ │ │ mov x2, x0 │ │ │ │ mov x1, x19 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ bl 58d0 │ │ │ │ - b 346e0 │ │ │ │ + b 356d8 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x5c │ │ │ │ - b.ne 34698 // b.any │ │ │ │ + b.ne 35690 // b.any │ │ │ │ ldr x0, [sp, #56] │ │ │ │ add x19, x0, #0x1 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ bl 5018 │ │ │ │ mov x2, x0 │ │ │ │ mov x1, x19 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ bl 58d0 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 346e0 // b.none │ │ │ │ + b.eq 356d8 // b.none │ │ │ │ ldr x0, [sp, #56] │ │ │ │ add x0, x0, #0x1 │ │ │ │ str x0, [sp, #56] │ │ │ │ - b 346e0 │ │ │ │ + b 356d8 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldrb w0, [x0] │ │ │ │ ldrb w1, [sp, #79] │ │ │ │ cmp w1, w0 │ │ │ │ - b.ne 346d4 // b.any │ │ │ │ + b.ne 356cc // b.any │ │ │ │ ldr x0, [sp, #56] │ │ │ │ add x19, x0, #0x1 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ bl 5018 │ │ │ │ mov x2, x0 │ │ │ │ mov x1, x19 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ bl 58d0 │ │ │ │ nop │ │ │ │ - b 34710 │ │ │ │ + b 35708 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ add x0, x0, #0x1 │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 34648 // b.any │ │ │ │ - b 34710 │ │ │ │ + b.ne 35640 // b.any │ │ │ │ + b 35708 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 34724 // b.none │ │ │ │ + b.eq 3571c // b.none │ │ │ │ ldr x0, [sp, #56] │ │ │ │ add x0, x0, #0x1 │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 34564 // b.any │ │ │ │ - b 34728 │ │ │ │ + b.ne 3555c // b.any │ │ │ │ + b 35720 │ │ │ │ nop │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 344f4 // b.any │ │ │ │ - b 34740 │ │ │ │ + b.ne 354ec // b.any │ │ │ │ + b 35738 │ │ │ │ nop │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ ldr w0, [x0] │ │ │ │ sxtw x0, w0 │ │ │ │ lsl x0, x0, #3 │ │ │ │ @@ -47631,43 +47634,43 @@ │ │ │ │ ldr w0, [sp, #20] │ │ │ │ add w0, w0, #0x1 │ │ │ │ mov w0, w0 │ │ │ │ bl 5bb8 <__isoc23_strtol@plt+0x228> │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 347b0 // b.any │ │ │ │ + b.ne 357a8 // b.any │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ - b 34840 │ │ │ │ + b 35838 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5018 │ │ │ │ mov x1, x0 │ │ │ │ ldr w0, [sp, #20] │ │ │ │ cmp x1, x0 │ │ │ │ - b.hi 34818 // b.pmore │ │ │ │ + b.hi 35810 // b.pmore │ │ │ │ ldr x1, [sp, #24] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 5408 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5018 │ │ │ │ str w0, [sp, #36] │ │ │ │ - b 34804 │ │ │ │ + b 357fc │ │ │ │ ldr w0, [sp, #36] │ │ │ │ ldr x1, [sp, #40] │ │ │ │ add x0, x1, x0 │ │ │ │ mov w1, #0x20 // #32 │ │ │ │ strb w1, [x0] │ │ │ │ ldr w0, [sp, #36] │ │ │ │ add w0, w0, #0x1 │ │ │ │ str w0, [sp, #36] │ │ │ │ ldr w1, [sp, #36] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ cmp w1, w0 │ │ │ │ - b.cc 347e4 // b.lo, b.ul, b.last │ │ │ │ - b 3482c │ │ │ │ + b.cc 357dc // b.lo, b.ul, b.last │ │ │ │ + b 35824 │ │ │ │ ldr w0, [sp, #20] │ │ │ │ mov x2, x0 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 56d8 │ │ │ │ ldr w0, [sp, #20] │ │ │ │ ldr x1, [sp, #40] │ │ │ │ @@ -47685,36 +47688,36 @@ │ │ │ │ ldr w0, [sp, #20] │ │ │ │ add w0, w0, #0x1 │ │ │ │ sxtw x0, w0 │ │ │ │ bl 5bb8 <__isoc23_strtol@plt+0x228> │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 34888 // b.any │ │ │ │ + b.ne 35880 // b.any │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ - b 34930 │ │ │ │ + b 35928 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5018 │ │ │ │ str w0, [sp, #48] │ │ │ │ ldr w1, [sp, #20] │ │ │ │ ldr w0, [sp, #48] │ │ │ │ sub w0, w1, w0 │ │ │ │ str w0, [sp, #52] │ │ │ │ str wzr, [sp, #44] │ │ │ │ - b 3490c │ │ │ │ + b 35904 │ │ │ │ ldr w1, [sp, #44] │ │ │ │ ldr w0, [sp, #52] │ │ │ │ cmp w1, w0 │ │ │ │ - b.ge 348d4 // b.tcont │ │ │ │ + b.ge 358cc // b.tcont │ │ │ │ ldrsw x0, [sp, #44] │ │ │ │ ldr x1, [sp, #56] │ │ │ │ add x0, x1, x0 │ │ │ │ mov w1, #0x20 // #32 │ │ │ │ strb w1, [x0] │ │ │ │ - b 34900 │ │ │ │ + b 358f8 │ │ │ │ ldr w1, [sp, #44] │ │ │ │ ldr w0, [sp, #52] │ │ │ │ sub w0, w1, w0 │ │ │ │ sxtw x0, w0 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ add x1, x1, x0 │ │ │ │ ldrsw x0, [sp, #44] │ │ │ │ @@ -47724,32 +47727,32 @@ │ │ │ │ strb w1, [x0] │ │ │ │ ldr w0, [sp, #44] │ │ │ │ add w0, w0, #0x1 │ │ │ │ str w0, [sp, #44] │ │ │ │ ldr w1, [sp, #44] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ cmp w1, w0 │ │ │ │ - b.lt 348ac // b.tstop │ │ │ │ + b.lt 358a4 // b.tstop │ │ │ │ ldrsw x0, [sp, #20] │ │ │ │ ldr x1, [sp, #56] │ │ │ │ add x0, x1, x0 │ │ │ │ strb wzr, [x0] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldp x29, x30, [sp], #64 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ str w1, [sp, #20] │ │ │ │ - bl 31fa0 │ │ │ │ + bl 32f98 │ │ │ │ str wzr, [sp, #44] │ │ │ │ - b 349ac │ │ │ │ - bl 320f8 │ │ │ │ + b 359a4 │ │ │ │ + bl 330f0 │ │ │ │ mov w1, w0 │ │ │ │ mov w0, #0xec4f // #60495 │ │ │ │ movk w0, #0x4ec4, lsl #16 │ │ │ │ umull x0, w1, w0 │ │ │ │ lsr x0, x0, #32 │ │ │ │ lsr w0, w0, #3 │ │ │ │ mov w2, #0x1a // #26 │ │ │ │ @@ -47764,15 +47767,15 @@ │ │ │ │ strb w1, [x0] │ │ │ │ ldr w0, [sp, #44] │ │ │ │ add w0, w0, #0x1 │ │ │ │ str w0, [sp, #44] │ │ │ │ ldr w1, [sp, #44] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ cmp w1, w0 │ │ │ │ - b.lt 3495c // b.tstop │ │ │ │ + b.lt 35954 // b.tstop │ │ │ │ ldrsw x0, [sp, #20] │ │ │ │ sub x0, x0, #0x1 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ add x0, x1, x0 │ │ │ │ strb wzr, [x0] │ │ │ │ nop │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ @@ -47787,128 +47790,128 @@ │ │ │ │ str x2, [sp, #40] │ │ │ │ mov w1, #0x24 // #36 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ bl 52b8 │ │ │ │ str x0, [sp, #80] │ │ │ │ ldr x0, [sp, #80] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 34a94 // b.any │ │ │ │ + b.ne 35a8c // b.any │ │ │ │ ldr x0, [sp, #56] │ │ │ │ - b 34cb4 │ │ │ │ + b 35cac │ │ │ │ ldr x0, [sp, #80] │ │ │ │ sub x0, x0, #0x1 │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x5c │ │ │ │ - b.ne 34a4c // b.any │ │ │ │ + b.ne 35a44 // b.any │ │ │ │ ldr x0, [sp, #80] │ │ │ │ add x0, x0, #0x1 │ │ │ │ mov w1, #0x24 // #36 │ │ │ │ bl 52b8 │ │ │ │ str x0, [sp, #80] │ │ │ │ - b 34a80 │ │ │ │ + b 35a78 │ │ │ │ ldr x0, [sp, #80] │ │ │ │ add x0, x0, #0x1 │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x24 │ │ │ │ - b.ne 34aa8 // b.any │ │ │ │ + b.ne 35aa0 // b.any │ │ │ │ ldr x0, [sp, #80] │ │ │ │ mov w1, #0x20 // #32 │ │ │ │ strb w1, [x0] │ │ │ │ ldr x0, [sp, #80] │ │ │ │ add x0, x0, #0x2 │ │ │ │ mov w1, #0x24 // #36 │ │ │ │ bl 52b8 │ │ │ │ str x0, [sp, #80] │ │ │ │ ldr x0, [sp, #80] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 34a94 // b.any │ │ │ │ + b.ne 35a8c // b.any │ │ │ │ ldr x0, [sp, #56] │ │ │ │ - b 34cb4 │ │ │ │ + b 35cac │ │ │ │ ldr x1, [sp, #80] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x1, x0 │ │ │ │ - b.hi 34a20 // b.pmore │ │ │ │ - b 34aac │ │ │ │ + b.hi 35a18 // b.pmore │ │ │ │ + b 35aa4 │ │ │ │ nop │ │ │ │ ldr x0, [sp, #80] │ │ │ │ add x0, x0, #0x1 │ │ │ │ str x0, [sp, #88] │ │ │ │ ldr x0, [sp, #88] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x28 │ │ │ │ - b.ne 34af8 // b.any │ │ │ │ + b.ne 35af0 // b.any │ │ │ │ ldr x0, [sp, #88] │ │ │ │ add x0, x0, #0x1 │ │ │ │ str x0, [sp, #96] │ │ │ │ - b 34ae4 │ │ │ │ + b 35adc │ │ │ │ ldr x0, [sp, #96] │ │ │ │ add x0, x0, #0x1 │ │ │ │ str x0, [sp, #96] │ │ │ │ ldr x0, [sp, #96] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x29 │ │ │ │ - b.ne 34ad8 // b.any │ │ │ │ - b 34b9c │ │ │ │ + b.ne 35ad0 // b.any │ │ │ │ + b 35b94 │ │ │ │ ldr x0, [sp, #88] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x7b │ │ │ │ - b.ne 34b38 // b.any │ │ │ │ + b.ne 35b30 // b.any │ │ │ │ ldr x0, [sp, #88] │ │ │ │ add x0, x0, #0x1 │ │ │ │ str x0, [sp, #96] │ │ │ │ - b 34b24 │ │ │ │ + b 35b1c │ │ │ │ ldr x0, [sp, #96] │ │ │ │ add x0, x0, #0x1 │ │ │ │ str x0, [sp, #96] │ │ │ │ ldr x0, [sp, #96] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x7d │ │ │ │ - b.ne 34b18 // b.any │ │ │ │ - b 34b9c │ │ │ │ + b.ne 35b10 // b.any │ │ │ │ + b 35b94 │ │ │ │ ldr x0, [sp, #88] │ │ │ │ sub x0, x0, #0x1 │ │ │ │ str x0, [sp, #88] │ │ │ │ ldr x0, [sp, #88] │ │ │ │ add x0, x0, #0x1 │ │ │ │ str x0, [sp, #96] │ │ │ │ - b 34b60 │ │ │ │ + b 35b58 │ │ │ │ ldr x0, [sp, #96] │ │ │ │ add x0, x0, #0x1 │ │ │ │ str x0, [sp, #96] │ │ │ │ bl 5798 │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #96] │ │ │ │ ldrb w0, [x0] │ │ │ │ and x0, x0, #0xff │ │ │ │ lsl x0, x0, #1 │ │ │ │ add x0, x1, x0 │ │ │ │ ldrh w0, [x0] │ │ │ │ and w0, w0, #0x8 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 34b54 // b.any │ │ │ │ + b.ne 35b4c // b.any │ │ │ │ ldr x0, [sp, #96] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x5f │ │ │ │ - b.eq 34b54 // b.none │ │ │ │ + b.eq 35b4c // b.none │ │ │ │ ldr x0, [sp, #96] │ │ │ │ ldrb w0, [x0] │ │ │ │ strb w0, [sp, #67] │ │ │ │ ldr x0, [sp, #96] │ │ │ │ strb wzr, [x0] │ │ │ │ ldr x0, [sp, #88] │ │ │ │ add x0, x0, #0x1 │ │ │ │ ldr x2, [sp, #48] │ │ │ │ ldr x1, [sp, #40] │ │ │ │ blr x2 │ │ │ │ str x0, [sp, #72] │ │ │ │ ldr x0, [sp, #72] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 34be4 // b.any │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x0, x0, #0x60 │ │ │ │ + b.ne 35bdc // b.any │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x0, x0, #0x48 │ │ │ │ bl 52d0 │ │ │ │ str x0, [sp, #72] │ │ │ │ ldr x0, [sp, #96] │ │ │ │ ldrb w1, [sp, #67] │ │ │ │ strb w1, [x0] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ bl 5018 │ │ │ │ @@ -47923,25 +47926,25 @@ │ │ │ │ add w0, w0, #0x1 │ │ │ │ str w0, [sp, #68] │ │ │ │ ldrsw x0, [sp, #68] │ │ │ │ bl 5bb8 <__isoc23_strtol@plt+0x228> │ │ │ │ str x0, [sp, #104] │ │ │ │ ldr x0, [sp, #104] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 34c50 // b.any │ │ │ │ + b.ne 35c48 // b.any │ │ │ │ ldr x0, [sp, #72] │ │ │ │ bl 5258 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ bl 5258 │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ - b 34cb4 │ │ │ │ + b 35cac │ │ │ │ ldr x1, [sp, #88] │ │ │ │ ldr x0, [sp, #80] │ │ │ │ cmp x1, x0 │ │ │ │ - b.eq 34c6c // b.none │ │ │ │ + b.eq 35c64 // b.none │ │ │ │ ldr x0, [sp, #96] │ │ │ │ add x0, x0, #0x1 │ │ │ │ str x0, [sp, #96] │ │ │ │ ldr x0, [sp, #80] │ │ │ │ strb wzr, [x0] │ │ │ │ ldr x1, [sp, #56] │ │ │ │ ldr x0, [sp, #104] │ │ │ │ @@ -47954,193 +47957,193 @@ │ │ │ │ bl 5ee8 <__isoc23_strtol@plt+0x558> │ │ │ │ ldr x0, [sp, #72] │ │ │ │ bl 5258 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ bl 5258 │ │ │ │ ldr x0, [sp, #104] │ │ │ │ str x0, [sp, #56] │ │ │ │ - b 349fc │ │ │ │ + b 359f4 │ │ │ │ ldr x19, [sp, #16] │ │ │ │ ldp x29, x30, [sp], #112 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 34cf0 // b.none │ │ │ │ + b.eq 35ce8 // b.none │ │ │ │ ldr x0, [sp, #16] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 34cf8 // b.any │ │ │ │ + b.ne 35cf0 // b.any │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 34d3c │ │ │ │ + b 35d34 │ │ │ │ ldr x0, [sp, #16] │ │ │ │ bl 5018 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 34d18 // b.any │ │ │ │ + b.ne 35d10 // b.any │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 34d3c │ │ │ │ + b 35d34 │ │ │ │ ldr x2, [sp, #40] │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5678 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 34d38 // b.any │ │ │ │ + b.ne 35d30 // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ - b 34d3c │ │ │ │ + b 35d34 │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 34d74 // b.none │ │ │ │ + b.eq 35d6c // b.none │ │ │ │ ldr x0, [sp, #16] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 34d7c // b.any │ │ │ │ + b.ne 35d74 // b.any │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 34df4 │ │ │ │ + b 35dec │ │ │ │ ldr x0, [sp, #16] │ │ │ │ bl 5018 │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 34d9c // b.any │ │ │ │ + b.ne 35d94 // b.any │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 34df4 │ │ │ │ + b 35dec │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5018 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x1, [sp, #40] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ cmp x1, x0 │ │ │ │ - b.cs 34dc0 // b.hs, b.nlast │ │ │ │ + b.cs 35db8 // b.hs, b.nlast │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 34df4 │ │ │ │ + b 35dec │ │ │ │ ldr x1, [sp, #40] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ sub x0, x1, x0 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ add x0, x1, x0 │ │ │ │ ldr x2, [sp, #32] │ │ │ │ ldr x1, [sp, #16] │ │ │ │ bl 5678 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 34df0 // b.any │ │ │ │ + b.ne 35de8 // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ - b 34df4 │ │ │ │ + b 35dec │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ │ │ │ │ -0000000000034e00 : │ │ │ │ +0000000000035df8 : │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-64]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x0, [x0] │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 34e34 // b.any │ │ │ │ + b.ne 35e2c // b.any │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ - b 34f10 │ │ │ │ + b 35f08 │ │ │ │ ldr x0, [sp, #16] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 34e58 // b.none │ │ │ │ + b.eq 35e50 // b.none │ │ │ │ ldr x0, [sp, #16] │ │ │ │ add x0, x0, #0x1 │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 34ec8 // b.any │ │ │ │ + b.ne 35ec0 // b.any │ │ │ │ ldr x0, [sp, #16] │ │ │ │ ldrb w0, [x0] │ │ │ │ strb w0, [sp, #47] │ │ │ │ ldrb w0, [sp, #47] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 34e78 // b.any │ │ │ │ + b.ne 35e70 // b.any │ │ │ │ str xzr, [sp, #48] │ │ │ │ - b 34ed8 │ │ │ │ + b 35ed0 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldrb w0, [x0] │ │ │ │ ldrb w1, [sp, #47] │ │ │ │ cmp w1, w0 │ │ │ │ - b.ne 34e98 // b.any │ │ │ │ + b.ne 35e90 // b.any │ │ │ │ ldr x0, [sp, #56] │ │ │ │ str x0, [sp, #48] │ │ │ │ - b 34ed8 │ │ │ │ + b 35ed0 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 34eb0 // b.any │ │ │ │ + b.ne 35ea8 // b.any │ │ │ │ str xzr, [sp, #48] │ │ │ │ - b 34ed8 │ │ │ │ + b 35ed0 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ add x0, x0, #0x1 │ │ │ │ ldrb w1, [sp, #47] │ │ │ │ bl 52b8 │ │ │ │ str x0, [sp, #48] │ │ │ │ - b 34ed8 │ │ │ │ + b 35ed0 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ bl 5438 │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 34f04 // b.none │ │ │ │ + b.eq 35efc // b.none │ │ │ │ ldr x0, [sp, #48] │ │ │ │ add x1, x0, #0x1 │ │ │ │ str x1, [sp, #48] │ │ │ │ strb wzr, [x0] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldr x1, [sp, #48] │ │ │ │ str x1, [x0] │ │ │ │ - b 34f0c │ │ │ │ + b 35f04 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ str xzr, [x0] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldp x29, x30, [sp], #64 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str xzr, [sp, #32] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 34f60 // b.any │ │ │ │ + b.ne 35f58 // b.any │ │ │ │ ldr x0, [sp, #16] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 34f54 // b.any │ │ │ │ + b.ne 35f4c // b.any │ │ │ │ ldr x0, [sp, #32] │ │ │ │ - b 34fd0 │ │ │ │ + b 35fc8 │ │ │ │ ldr x0, [sp, #16] │ │ │ │ - bl 366f0 │ │ │ │ - b 34fd0 │ │ │ │ + bl 376e8 │ │ │ │ + b 35fc8 │ │ │ │ ldr x0, [sp, #16] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 34f74 // b.any │ │ │ │ + b.ne 35f6c // b.any │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - b 34fd0 │ │ │ │ + b 35fc8 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5018 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ bl 5018 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ @@ -48148,18 +48151,18 @@ │ │ │ │ add x0, x0, #0x1 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5360 │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 34fc0 // b.any │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x0, x0, #0x68 │ │ │ │ - bl 252bc <__isoc23_strtol@plt+0x1f92c> │ │ │ │ + b.ne 35fb8 // b.any │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x0, x0, #0x50 │ │ │ │ + bl 252b0 <__isoc23_strtol@plt+0x1f920> │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ bl 5ee8 <__isoc23_strtol@plt+0x558> │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ @@ -48179,68 +48182,68 @@ │ │ │ │ str q1, [sp, #96] │ │ │ │ str q2, [sp, #112] │ │ │ │ str q3, [sp, #128] │ │ │ │ str q4, [sp, #144] │ │ │ │ str q5, [sp, #160] │ │ │ │ str q6, [sp, #176] │ │ │ │ str q7, [sp, #192] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #56] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x110 │ │ │ │ str x0, [sp, #24] │ │ │ │ add x0, sp, #0x110 │ │ │ │ str x0, [sp, #32] │ │ │ │ add x0, sp, #0xd0 │ │ │ │ str x0, [sp, #40] │ │ │ │ mov w0, #0xffffffc8 // #-56 │ │ │ │ str w0, [sp, #48] │ │ │ │ mov w0, #0xffffff80 // #-128 │ │ │ │ str w0, [sp, #52] │ │ │ │ - b 3507c │ │ │ │ + b 36074 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ - bl 34f1c │ │ │ │ + bl 35f14 │ │ │ │ str x0, [sp, #8] │ │ │ │ ldr w1, [sp, #48] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ cmp w1, #0x0 │ │ │ │ - b.lt 3509c // b.tstop │ │ │ │ + b.lt 36094 // b.tstop │ │ │ │ add x1, x0, #0xf │ │ │ │ and x1, x1, #0xfffffffffffffff8 │ │ │ │ str x1, [sp, #24] │ │ │ │ - b 350cc │ │ │ │ + b 360c4 │ │ │ │ add w2, w1, #0x8 │ │ │ │ str w2, [sp, #48] │ │ │ │ ldr w2, [sp, #48] │ │ │ │ cmp w2, #0x0 │ │ │ │ - b.le 350c0 │ │ │ │ + b.le 360b8 │ │ │ │ add x1, x0, #0xf │ │ │ │ and x1, x1, #0xfffffffffffffff8 │ │ │ │ str x1, [sp, #24] │ │ │ │ - b 350cc │ │ │ │ + b 360c4 │ │ │ │ ldr x2, [sp, #32] │ │ │ │ sxtw x0, w1 │ │ │ │ add x0, x2, x0 │ │ │ │ ldr x0, [x0] │ │ │ │ str x0, [sp, #16] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 3506c // b.any │ │ │ │ + b.ne 36064 // b.any │ │ │ │ ldr x0, [sp, #8] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #56] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 35108 // b.none │ │ │ │ + b.eq 36100 // b.none │ │ │ │ bl 5090 │ │ │ │ mov x0, x1 │ │ │ │ ldp x29, x30, [sp, #64] │ │ │ │ add sp, sp, #0x110 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ @@ -48252,63 +48255,63 @@ │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ - b 35178 │ │ │ │ + b 36170 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldrb w0, [x0] │ │ │ │ bl 4f88 │ │ │ │ and w1, w0, #0xff │ │ │ │ ldr x0, [sp, #24] │ │ │ │ strb w1, [x0] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, #0x1 │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 35154 // b.any │ │ │ │ + b.ne 3614c // b.any │ │ │ │ nop │ │ │ │ nop │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ - b 351d4 │ │ │ │ + b 361cc │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldrb w0, [x0] │ │ │ │ bl 5b58 <__isoc23_strtol@plt+0x1c8> │ │ │ │ and w1, w0, #0xff │ │ │ │ ldr x0, [sp, #24] │ │ │ │ strb w1, [x0] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, #0x1 │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 351b0 // b.any │ │ │ │ + b.ne 361a8 // b.any │ │ │ │ nop │ │ │ │ nop │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x30 │ │ │ │ stp x29, x30, [sp, #32] │ │ │ │ add x29, sp, #0x20 │ │ │ │ str x0, [sp, #8] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #24] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x10 │ │ │ │ mov w2, #0xa // #10 │ │ │ │ mov x1, x0 │ │ │ │ @@ -48319,34 +48322,34 @@ │ │ │ │ str x1, [x0] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ cset w0, eq // eq = none │ │ │ │ and w0, w0, #0xff │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #24] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 3527c // b.none │ │ │ │ + b.eq 36274 // b.none │ │ │ │ bl 5090 │ │ │ │ mov w0, w1 │ │ │ │ ldp x29, x30, [sp, #32] │ │ │ │ add sp, sp, #0x30 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x30 │ │ │ │ stp x29, x30, [sp, #32] │ │ │ │ add x29, sp, #0x20 │ │ │ │ str x0, [sp, #8] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #24] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x10 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ @@ -48356,238 +48359,238 @@ │ │ │ │ str d31, [x0] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ cset w0, eq // eq = none │ │ │ │ and w0, w0, #0xff │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #24] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 35310 // b.none │ │ │ │ + b.eq 36308 // b.none │ │ │ │ bl 5090 │ │ │ │ mov w0, w1 │ │ │ │ ldp x29, x30, [sp, #32] │ │ │ │ add sp, sp, #0x30 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ - b 35378 │ │ │ │ + b 36370 │ │ │ │ bl 5798 │ │ │ │ ldr x1, [x0] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldrb w0, [x0] │ │ │ │ and x0, x0, #0xff │ │ │ │ lsl x0, x0, #1 │ │ │ │ add x0, x1, x0 │ │ │ │ ldrh w0, [x0] │ │ │ │ and w0, w0, #0x2000 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 3536c // b.any │ │ │ │ + b.ne 36364 // b.any │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 3538c │ │ │ │ + b 36384 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, #0x1 │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 35338 // b.any │ │ │ │ + b.ne 36330 // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ bti c │ │ │ │ sub sp, sp, #0x20 │ │ │ │ str x0, [sp, #8] │ │ │ │ str x1, [sp] │ │ │ │ - b 354dc │ │ │ │ + b 364d4 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x5c │ │ │ │ - b.ne 354bc // b.any │ │ │ │ + b.ne 364b4 // b.any │ │ │ │ ldr x0, [sp, #8] │ │ │ │ add x0, x0, #0x1 │ │ │ │ str x0, [sp, #8] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x76 │ │ │ │ - b.eq 35464 // b.none │ │ │ │ + b.eq 3645c // b.none │ │ │ │ cmp w0, #0x76 │ │ │ │ - b.gt 35488 │ │ │ │ + b.gt 36480 │ │ │ │ cmp w0, #0x74 │ │ │ │ - b.eq 3544c // b.none │ │ │ │ + b.eq 36444 // b.none │ │ │ │ cmp w0, #0x74 │ │ │ │ - b.gt 35488 │ │ │ │ + b.gt 36480 │ │ │ │ cmp w0, #0x72 │ │ │ │ - b.eq 3547c // b.none │ │ │ │ + b.eq 36474 // b.none │ │ │ │ cmp w0, #0x72 │ │ │ │ - b.gt 35488 │ │ │ │ + b.gt 36480 │ │ │ │ cmp w0, #0x6e │ │ │ │ - b.eq 35458 // b.none │ │ │ │ + b.eq 36450 // b.none │ │ │ │ cmp w0, #0x6e │ │ │ │ - b.gt 35488 │ │ │ │ + b.gt 36480 │ │ │ │ cmp w0, #0x66 │ │ │ │ - b.eq 35470 // b.none │ │ │ │ + b.eq 36468 // b.none │ │ │ │ cmp w0, #0x66 │ │ │ │ - b.gt 35488 │ │ │ │ + b.gt 36480 │ │ │ │ cmp w0, #0x61 │ │ │ │ - b.eq 35434 // b.none │ │ │ │ + b.eq 3642c // b.none │ │ │ │ cmp w0, #0x62 │ │ │ │ - b.eq 35440 // b.none │ │ │ │ - b 35488 │ │ │ │ + b.eq 36438 // b.none │ │ │ │ + b 36480 │ │ │ │ mov w0, #0x7 // #7 │ │ │ │ strb w0, [sp, #31] │ │ │ │ - b 35498 │ │ │ │ + b 36490 │ │ │ │ mov w0, #0x8 // #8 │ │ │ │ strb w0, [sp, #31] │ │ │ │ - b 35498 │ │ │ │ + b 36490 │ │ │ │ mov w0, #0x9 // #9 │ │ │ │ strb w0, [sp, #31] │ │ │ │ - b 35498 │ │ │ │ + b 36490 │ │ │ │ mov w0, #0xa // #10 │ │ │ │ strb w0, [sp, #31] │ │ │ │ - b 35498 │ │ │ │ + b 36490 │ │ │ │ mov w0, #0xb // #11 │ │ │ │ strb w0, [sp, #31] │ │ │ │ - b 35498 │ │ │ │ + b 36490 │ │ │ │ mov w0, #0xc // #12 │ │ │ │ strb w0, [sp, #31] │ │ │ │ - b 35498 │ │ │ │ + b 36490 │ │ │ │ mov w0, #0xd // #13 │ │ │ │ strb w0, [sp, #31] │ │ │ │ - b 35498 │ │ │ │ + b 36490 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldrb w0, [x0] │ │ │ │ strb w0, [sp, #31] │ │ │ │ nop │ │ │ │ ldr x0, [sp] │ │ │ │ add x1, x0, #0x1 │ │ │ │ str x1, [sp] │ │ │ │ ldrb w1, [sp, #31] │ │ │ │ strb w1, [x0] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ add x0, x0, #0x1 │ │ │ │ str x0, [sp, #8] │ │ │ │ - b 354dc │ │ │ │ + b 364d4 │ │ │ │ ldr x1, [sp, #8] │ │ │ │ add x0, x1, #0x1 │ │ │ │ str x0, [sp, #8] │ │ │ │ ldr x0, [sp] │ │ │ │ add x2, x0, #0x1 │ │ │ │ str x2, [sp] │ │ │ │ ldrb w1, [x1] │ │ │ │ strb w1, [x0] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 353ac // b.any │ │ │ │ + b.ne 363a4 // b.any │ │ │ │ ldr x0, [sp] │ │ │ │ strb wzr, [x0] │ │ │ │ nop │ │ │ │ add sp, sp, #0x20 │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ mov x13, #0x1060 // #4192 │ │ │ │ sub sp, sp, x13 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #8] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #4184] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ mov w1, #0x25 // #37 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ bl 52b8 │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 35554 // b.any │ │ │ │ + b.ne 3654c // b.any │ │ │ │ ldr x0, [sp, #8] │ │ │ │ - bl 366f0 │ │ │ │ - b 35650 │ │ │ │ + bl 376e8 │ │ │ │ + b 36648 │ │ │ │ add x0, sp, #0x20 │ │ │ │ - bl 23c10 <__isoc23_strtol@plt+0x1e280> │ │ │ │ + bl 23c04 <__isoc23_strtol@plt+0x1e274> │ │ │ │ ldr x0, [sp, #8] │ │ │ │ str x0, [sp, #24] │ │ │ │ - b 35624 │ │ │ │ + b 3661c │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x25 │ │ │ │ - b.ne 35608 // b.any │ │ │ │ + b.ne 36600 // b.any │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, #0x1 │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x25 │ │ │ │ - b.ne 35608 // b.any │ │ │ │ + b.ne 36600 // b.any │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, #0x2 │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x25 │ │ │ │ - b.ne 355dc // b.any │ │ │ │ + b.ne 365d4 // b.any │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, #0x3 │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x25 │ │ │ │ - b.ne 355dc // b.any │ │ │ │ + b.ne 365d4 // b.any │ │ │ │ add x3, sp, #0x20 │ │ │ │ mov x2, #0x2 // #2 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x1, x0, #0xa0 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x1, x0, #0x88 │ │ │ │ mov x0, x3 │ │ │ │ - bl 24460 <__isoc23_strtol@plt+0x1ead0> │ │ │ │ + bl 24454 <__isoc23_strtol@plt+0x1eac4> │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, #0x3 │ │ │ │ str x0, [sp, #24] │ │ │ │ - b 35618 │ │ │ │ + b 36610 │ │ │ │ ldr x0, [sp] │ │ │ │ bl 5018 │ │ │ │ mov x1, x0 │ │ │ │ add x0, sp, #0x20 │ │ │ │ mov x2, x1 │ │ │ │ ldr x1, [sp] │ │ │ │ - bl 24460 <__isoc23_strtol@plt+0x1ead0> │ │ │ │ + bl 24454 <__isoc23_strtol@plt+0x1eac4> │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, #0x1 │ │ │ │ str x0, [sp, #24] │ │ │ │ - b 35618 │ │ │ │ + b 36610 │ │ │ │ add x0, sp, #0x20 │ │ │ │ mov x2, #0x1 // #1 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ - bl 24460 <__isoc23_strtol@plt+0x1ead0> │ │ │ │ + bl 24454 <__isoc23_strtol@plt+0x1eac4> │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, #0x1 │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 35568 // b.any │ │ │ │ + b.ne 36560 // b.any │ │ │ │ add x1, sp, #0x10 │ │ │ │ add x0, sp, #0x20 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - bl 245c4 <__isoc23_strtol@plt+0x1ec34> │ │ │ │ + bl 245b8 <__isoc23_strtol@plt+0x1ec28> │ │ │ │ add x0, sp, #0x20 │ │ │ │ - bl 23d74 <__isoc23_strtol@plt+0x1e3e4> │ │ │ │ + bl 23d68 <__isoc23_strtol@plt+0x1e3d8> │ │ │ │ ldr x0, [sp, #16] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #4184] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 35674 // b.none │ │ │ │ + b.eq 3666c // b.none │ │ │ │ bl 5090 │ │ │ │ mov x0, x1 │ │ │ │ mov x13, #0x1060 // #4192 │ │ │ │ add sp, sp, x13 │ │ │ │ ldp x29, x30, [sp], #16 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ @@ -48595,99 +48598,99 @@ │ │ │ │ stp x29, x30, [sp, #-64]! │ │ │ │ mov x29, sp │ │ │ │ str x19, [sp, #16] │ │ │ │ str x0, [sp, #40] │ │ │ │ strb w1, [sp, #39] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 356fc // b.none │ │ │ │ + b.eq 366f4 // b.none │ │ │ │ str wzr, [sp, #60] │ │ │ │ - b 356e8 │ │ │ │ + b 366e0 │ │ │ │ ldr w0, [sp, #60] │ │ │ │ ldr x1, [sp, #40] │ │ │ │ add x0, x1, x0 │ │ │ │ ldrb w0, [x0] │ │ │ │ ldrb w1, [sp, #39] │ │ │ │ cmp w1, w0 │ │ │ │ - b.ne 356dc // b.any │ │ │ │ + b.ne 366d4 // b.any │ │ │ │ ldr w0, [sp, #60] │ │ │ │ - b 35700 │ │ │ │ + b 366f8 │ │ │ │ ldr w0, [sp, #60] │ │ │ │ add w0, w0, #0x1 │ │ │ │ str w0, [sp, #60] │ │ │ │ ldr w19, [sp, #60] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ bl 5018 │ │ │ │ cmp x19, x0 │ │ │ │ - b.cc 356b8 // b.lo, b.ul, b.last │ │ │ │ + b.cc 366b0 // b.lo, b.ul, b.last │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ ldr x19, [sp, #16] │ │ │ │ ldp x29, x30, [sp], #64 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ strb w1, [sp, #23] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 35780 // b.none │ │ │ │ + b.eq 36778 // b.none │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5018 │ │ │ │ sub w0, w0, #0x1 │ │ │ │ str w0, [sp, #44] │ │ │ │ - b 35774 │ │ │ │ + b 3676c │ │ │ │ ldrsw x0, [sp, #44] │ │ │ │ ldr x1, [sp, #24] │ │ │ │ add x0, x1, x0 │ │ │ │ ldrb w0, [x0] │ │ │ │ ldrb w1, [sp, #23] │ │ │ │ cmp w1, w0 │ │ │ │ - b.ne 35768 // b.any │ │ │ │ + b.ne 36760 // b.any │ │ │ │ ldr w0, [sp, #44] │ │ │ │ - b 35784 │ │ │ │ + b 3677c │ │ │ │ ldr w0, [sp, #44] │ │ │ │ sub w0, w0, #0x1 │ │ │ │ str w0, [sp, #44] │ │ │ │ ldr w0, [sp, #44] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ge 35744 // b.tcont │ │ │ │ + b.ge 3673c // b.tcont │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ bti c │ │ │ │ sub sp, sp, #0x10 │ │ │ │ str x0, [sp, #8] │ │ │ │ ldr x0, [sp, #8] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 357b0 // b.any │ │ │ │ + b.ne 367a8 // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ - b 357cc │ │ │ │ + b 367c4 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 357c8 // b.any │ │ │ │ + b.ne 367c0 // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ - b 357cc │ │ │ │ + b 367c4 │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ add sp, sp, #0x10 │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0xa0 │ │ │ │ stp x29, x30, [sp, #144] │ │ │ │ add x29, sp, #0x90 │ │ │ │ str x0, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #136] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x1, x0, #0x168 │ │ │ │ add x0, sp, #0x28 │ │ │ │ ldr q26, [x1] │ │ │ │ ldr q27, [x1, #16] │ │ │ │ ldr q28, [x1, #32] │ │ │ │ ldr q29, [x1, #48] │ │ │ │ ldr q30, [x1, #64] │ │ │ │ @@ -48705,60 +48708,60 @@ │ │ │ │ str x0, [sp, #24] │ │ │ │ add x0, sp, #0x18 │ │ │ │ bl 5588 │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0, #12] │ │ │ │ cmp w0, #0x9 │ │ │ │ - b.gt 358a8 │ │ │ │ + b.gt 368a0 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0, #16] │ │ │ │ sxtw x0, w0 │ │ │ │ lsl x0, x0, #3 │ │ │ │ add x1, sp, #0x28 │ │ │ │ ldr x1, [x1, x0] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0, #12] │ │ │ │ mov w3, w0 │ │ │ │ mov x2, x1 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x1, x0, #0xa8 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x1, x0, #0x90 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ bl 54b0 │ │ │ │ str w0, [sp, #20] │ │ │ │ - b 358e4 │ │ │ │ + b 368dc │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0, #16] │ │ │ │ sxtw x0, w0 │ │ │ │ lsl x0, x0, #3 │ │ │ │ add x1, sp, #0x28 │ │ │ │ ldr x1, [x1, x0] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr w0, [x0, #12] │ │ │ │ mov w3, w0 │ │ │ │ mov x2, x1 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x1, x0, #0xb0 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x1, x0, #0x98 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ bl 54b0 │ │ │ │ str w0, [sp, #20] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ cmp w0, #0x4 │ │ │ │ - b.gt 358f8 │ │ │ │ + b.gt 368f0 │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 358fc │ │ │ │ + b 368f4 │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #136] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 35920 // b.none │ │ │ │ + b.eq 36918 // b.none │ │ │ │ bl 5090 │ │ │ │ mov w0, w1 │ │ │ │ ldp x29, x30, [sp, #144] │ │ │ │ add sp, sp, #0xa0 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ @@ -48777,15 +48780,15 @@ │ │ │ │ str q1, [sp, #144] │ │ │ │ str q2, [sp, #160] │ │ │ │ str q3, [sp, #176] │ │ │ │ str q4, [sp, #192] │ │ │ │ str q5, [sp, #208] │ │ │ │ str q6, [sp, #224] │ │ │ │ str q7, [sp, #240] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #104] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x140 │ │ │ │ str x0, [sp, #72] │ │ │ │ add x0, sp, #0x140 │ │ │ │ @@ -48807,21 +48810,21 @@ │ │ │ │ ldr x2, [sp, #40] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ bl 5a20 <__isoc23_strtol@plt+0x90> │ │ │ │ str w0, [sp, #60] │ │ │ │ ldr w0, [sp, #60] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ge 35a08 // b.tcont │ │ │ │ + b.ge 36a00 // b.tcont │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ - b 35a88 │ │ │ │ + b 36a80 │ │ │ │ ldr w0, [sp, #60] │ │ │ │ add w0, w0, #0x1 │ │ │ │ sxtw x0, w0 │ │ │ │ - bl 366a4 │ │ │ │ + bl 3769c │ │ │ │ str x0, [sp, #64] │ │ │ │ add x0, sp, #0x140 │ │ │ │ str x0, [sp, #72] │ │ │ │ add x0, sp, #0x140 │ │ │ │ str x0, [sp, #80] │ │ │ │ add x0, sp, #0x100 │ │ │ │ str x0, [sp, #88] │ │ │ │ @@ -48843,21 +48846,21 @@ │ │ │ │ ldr x2, [sp, #40] │ │ │ │ mov x1, x4 │ │ │ │ ldr x0, [sp, #64] │ │ │ │ bl 5a20 <__isoc23_strtol@plt+0x90> │ │ │ │ str w0, [sp, #60] │ │ │ │ ldr x0, [sp, #64] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #104] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 35aac // b.none │ │ │ │ + b.eq 36aa4 // b.none │ │ │ │ bl 5090 │ │ │ │ mov x0, x1 │ │ │ │ ldp x29, x30, [sp, #112] │ │ │ │ add sp, sp, #0x140 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ @@ -48876,15 +48879,15 @@ │ │ │ │ str q1, [sp, #144] │ │ │ │ str q2, [sp, #160] │ │ │ │ str q3, [sp, #176] │ │ │ │ str q4, [sp, #192] │ │ │ │ str q5, [sp, #208] │ │ │ │ str q6, [sp, #224] │ │ │ │ str q7, [sp, #240] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #104] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x130 │ │ │ │ str x0, [sp, #72] │ │ │ │ add x0, sp, #0x130 │ │ │ │ @@ -48908,82 +48911,82 @@ │ │ │ │ ldr x0, [sp, #56] │ │ │ │ bl 5a20 <__isoc23_strtol@plt+0x90> │ │ │ │ sxtw x0, w0 │ │ │ │ str x0, [sp, #64] │ │ │ │ ldr x1, [sp, #48] │ │ │ │ ldr x0, [sp, #64] │ │ │ │ cmp x1, x0 │ │ │ │ - b.hi 35bac // b.pmore │ │ │ │ + b.hi 36ba4 // b.pmore │ │ │ │ ldr x3, [sp, #48] │ │ │ │ ldr x2, [sp, #64] │ │ │ │ ldr x1, [sp, #56] │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x0, x0, #0x118 │ │ │ │ - bl 252bc <__isoc23_strtol@plt+0x1f92c> │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x0, x0, #0x100 │ │ │ │ + bl 252b0 <__isoc23_strtol@plt+0x1f920> │ │ │ │ ldr x0, [sp, #64] │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #104] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 35bd4 // b.none │ │ │ │ + b.eq 36bcc // b.none │ │ │ │ bl 5090 │ │ │ │ mov w0, w1 │ │ │ │ ldp x29, x30, [sp, #112] │ │ │ │ add sp, sp, #0x130 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ - b 35c0c │ │ │ │ + b 36c04 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, #0x1 │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldrb w0, [x0] │ │ │ │ ldr x1, [sp, #16] │ │ │ │ blr x1 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 35c00 // b.any │ │ │ │ + b.ne 36bf8 // b.any │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5018 │ │ │ │ sub x0, x0, #0x1 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ add x0, x1, x0 │ │ │ │ str x0, [sp, #40] │ │ │ │ - b 35c4c │ │ │ │ + b 36c44 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ sub x0, x0, #0x1 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldrb w0, [x0] │ │ │ │ ldr x1, [sp, #16] │ │ │ │ blr x1 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 35c40 // b.any │ │ │ │ + b.ne 36c38 // b.any │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x0, x0, #0x1 │ │ │ │ strb wzr, [x0] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ - adrp x1, 5f000 │ │ │ │ + adrp x1, 5f000 │ │ │ │ ldr x1, [x1, #3928] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 35be8 │ │ │ │ + bl 36be0 │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ @@ -48991,71 +48994,71 @@ │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5018 │ │ │ │ sub x0, x0, #0x1 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ add x0, x1, x0 │ │ │ │ str x0, [sp, #40] │ │ │ │ - b 35d18 │ │ │ │ + b 36d10 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldrb w1, [x0] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w1, w0 │ │ │ │ - b.ne 35d3c // b.any │ │ │ │ + b.ne 36d34 // b.any │ │ │ │ ldr x0, [sp, #40] │ │ │ │ strb wzr, [x0] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ sub x0, x0, #0x1 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ add x0, x0, #0x1 │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x27 │ │ │ │ - b.eq 35ce0 // b.none │ │ │ │ + b.eq 36cd8 // b.none │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x22 │ │ │ │ - b.eq 35ce0 // b.none │ │ │ │ - b 35d40 │ │ │ │ + b.eq 36cd8 // b.none │ │ │ │ + b 36d38 │ │ │ │ nop │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 35d78 // b.any │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x0, x0, #0x60 │ │ │ │ + b.ne 36d70 // b.any │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x0, x0, #0x48 │ │ │ │ str x0, [sp, #24] │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x1, x0, #0x150 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x1, x0, #0x138 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5c78 <__isoc23_strtol@plt+0x2e8> │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 35db8 // b.none │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x1, x0, #0x158 │ │ │ │ + b.eq 36db0 // b.none │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x1, x0, #0x140 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5c78 <__isoc23_strtol@plt+0x2e8> │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 35db8 // b.none │ │ │ │ + b.eq 36db0 // b.none │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 55a0 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.le 35dc0 │ │ │ │ + b.le 36db8 │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ - b 35dc4 │ │ │ │ + b 36dbc │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ @@ -49074,50 +49077,50 @@ │ │ │ │ stp x29, x30, [sp, #-80]! │ │ │ │ mov x29, sp │ │ │ │ str x19, [sp, #16] │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 35e38 // b.any │ │ │ │ + b.ne 36e30 // b.any │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - bl 366f0 │ │ │ │ - b 35fb0 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x1, x0, #0x160 │ │ │ │ + bl 376e8 │ │ │ │ + b 36fa8 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x1, x0, #0x148 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ bl 4ef8 │ │ │ │ str x0, [sp, #56] │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x1, x0, #0x168 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x1, x0, #0x150 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ bl 4ef8 │ │ │ │ str x0, [sp, #64] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 35e7c // b.none │ │ │ │ + b.eq 36e74 // b.none │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - bl 366f0 │ │ │ │ + bl 376e8 │ │ │ │ str x0, [sp, #48] │ │ │ │ - b 35e88 │ │ │ │ + b 36e80 │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - bl 33644 │ │ │ │ + bl 3463c │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ bl 5018 │ │ │ │ mov x19, x0 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ bl 5018 │ │ │ │ add x0, x19, x0 │ │ │ │ add x0, x0, #0x10 │ │ │ │ bl 5bb8 <__isoc23_strtol@plt+0x228> │ │ │ │ str x0, [sp, #72] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 35f04 // b.none │ │ │ │ + b.eq 36efc // b.none │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr x0, [sp, #72] │ │ │ │ bl 5408 │ │ │ │ ldr x1, [sp, #56] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ sub x0, x1, x0 │ │ │ │ mov x1, x0 │ │ │ │ @@ -49128,18 +49131,18 @@ │ │ │ │ ldr x0, [sp, #72] │ │ │ │ bl 5ee8 <__isoc23_strtol@plt+0x558> │ │ │ │ ldr x0, [sp, #56] │ │ │ │ add x0, x0, #0x2 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #72] │ │ │ │ bl 5ee8 <__isoc23_strtol@plt+0x558> │ │ │ │ - b 35fa4 │ │ │ │ + b 36f9c │ │ │ │ ldr x0, [sp, #64] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 35f5c // b.none │ │ │ │ + b.eq 36f54 // b.none │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr x0, [sp, #72] │ │ │ │ bl 5408 │ │ │ │ ldr x1, [sp, #64] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ sub x0, x1, x0 │ │ │ │ mov x1, x0 │ │ │ │ @@ -49150,25 +49153,25 @@ │ │ │ │ ldr x0, [sp, #72] │ │ │ │ bl 5ee8 <__isoc23_strtol@plt+0x558> │ │ │ │ ldr x0, [sp, #64] │ │ │ │ add x0, x0, #0x2 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #72] │ │ │ │ bl 5ee8 <__isoc23_strtol@plt+0x558> │ │ │ │ - b 35fa4 │ │ │ │ + b 36f9c │ │ │ │ ldr x1, [sp, #32] │ │ │ │ ldr x0, [sp, #72] │ │ │ │ bl 5408 │ │ │ │ ldr x0, [sp, #72] │ │ │ │ bl 5018 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #72] │ │ │ │ add x2, x0, x1 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x1, x0, #0x170 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x1, x0, #0x158 │ │ │ │ mov x0, x2 │ │ │ │ ldr x2, [x1] │ │ │ │ ldur x1, [x1, #5] │ │ │ │ str x2, [x0] │ │ │ │ stur x1, [x0, #5] │ │ │ │ ldr x1, [sp, #48] │ │ │ │ ldr x0, [sp, #72] │ │ │ │ @@ -49187,60 +49190,60 @@ │ │ │ │ str w1, [sp, #20] │ │ │ │ ldr w1, [sp, #20] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 52b8 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 35ffc // b.none │ │ │ │ + b.eq 36ff4 // b.none │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x0, x0, #0x1 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0xb0 │ │ │ │ stp x29, x30, [sp, #160] │ │ │ │ add x29, sp, #0xa0 │ │ │ │ str x0, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #152] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x18 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ bl 55d0 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 36054 // b.any │ │ │ │ + b.ne 3704c // b.any │ │ │ │ ldr x0, [sp, #112] │ │ │ │ - b 36058 │ │ │ │ + b 37050 │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #152] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 3607c // b.none │ │ │ │ + b.eq 37074 // b.none │ │ │ │ bl 5090 │ │ │ │ mov x0, x1 │ │ │ │ ldp x29, x30, [sp, #160] │ │ │ │ add sp, sp, #0xb0 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x30 │ │ │ │ stp x29, x30, [sp, #32] │ │ │ │ add x29, sp, #0x20 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #24] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x8 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ bl 5498 │ │ │ │ @@ -49250,87 +49253,87 @@ │ │ │ │ movk x0, #0xf, lsl #16 │ │ │ │ mul x0, x1, x0 │ │ │ │ ldr x1, [sp, #16] │ │ │ │ add x0, x0, x1 │ │ │ │ str x0, [sp] │ │ │ │ ldr x0, [sp] │ │ │ │ mov x1, x0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #24] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 36108 // b.none │ │ │ │ + b.eq 37100 // b.none │ │ │ │ bl 5090 │ │ │ │ mov x0, x1 │ │ │ │ ldp x29, x30, [sp, #32] │ │ │ │ add sp, sp, #0x30 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x80 │ │ │ │ stp x29, x30, [sp, #112] │ │ │ │ add x29, sp, #0x70 │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ str x3, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #104] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 36164 // b.any │ │ │ │ + b.ne 3715c // b.any │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 361bc │ │ │ │ + b 371b4 │ │ │ │ ldr x1, [sp] │ │ │ │ mov x0, #0x34db // #13531 │ │ │ │ movk x0, #0xd7b6, lsl #16 │ │ │ │ movk x0, #0xde82, lsl #32 │ │ │ │ movk x0, #0x431b, lsl #48 │ │ │ │ umulh x0, x1, x0 │ │ │ │ lsr x0, x0, #18 │ │ │ │ str x0, [sp, #32] │ │ │ │ add x1, sp, #0x30 │ │ │ │ add x0, sp, #0x20 │ │ │ │ bl 57c8 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 361b8 // b.none │ │ │ │ + b.eq 371b0 // b.none │ │ │ │ ldr x3, [sp, #40] │ │ │ │ ldr x2, [sp, #8] │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5be8 <__isoc23_strtol@plt+0x258> │ │ │ │ - b 361bc │ │ │ │ + b 371b4 │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #104] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 361e0 // b.none │ │ │ │ + b.eq 371d8 // b.none │ │ │ │ bl 5090 │ │ │ │ mov w0, w1 │ │ │ │ ldp x29, x30, [sp, #112] │ │ │ │ add sp, sp, #0x80 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x40 │ │ │ │ stp x29, x30, [sp, #48] │ │ │ │ add x29, sp, #0x30 │ │ │ │ str x0, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #40] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x1, [sp, #8] │ │ │ │ mov x0, #0x34db // #13531 │ │ │ │ movk x0, #0xd7b6, lsl #16 │ │ │ │ @@ -49355,178 +49358,178 @@ │ │ │ │ mov x4, x0 │ │ │ │ mov x3, #0x0 // #0 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ bl 4e98 │ │ │ │ nop │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x2, [sp, #40] │ │ │ │ ldr x1, [x0] │ │ │ │ subs x2, x2, x1 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ - b.eq 362ac // b.none │ │ │ │ + b.eq 372a4 // b.none │ │ │ │ bl 5090 │ │ │ │ ldp x29, x30, [sp, #48] │ │ │ │ add sp, sp, #0x40 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #40] │ │ │ │ str x1, [sp, #32] │ │ │ │ str w2, [sp, #28] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 36408 // b.none │ │ │ │ - b 363e4 │ │ │ │ + b.eq 37400 // b.none │ │ │ │ + b 373dc │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x20 │ │ │ │ - b.ls 36364 // b.plast │ │ │ │ + b.ls 3735c // b.plast │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x25 │ │ │ │ - b.eq 36364 // b.none │ │ │ │ + b.eq 3735c // b.none │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x5c │ │ │ │ - b.eq 36364 // b.none │ │ │ │ + b.eq 3735c // b.none │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x3c │ │ │ │ - b.eq 36364 // b.none │ │ │ │ + b.eq 3735c // b.none │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x3e │ │ │ │ - b.eq 36364 // b.none │ │ │ │ + b.eq 3735c // b.none │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x27 │ │ │ │ - b.eq 36364 // b.none │ │ │ │ + b.eq 3735c // b.none │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x22 │ │ │ │ - b.eq 36364 // b.none │ │ │ │ + b.eq 3735c // b.none │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x7a │ │ │ │ - b.ls 363b8 // b.plast │ │ │ │ + b.ls 373b0 // b.plast │ │ │ │ ldr w0, [sp, #28] │ │ │ │ cmp w0, #0x3 │ │ │ │ - b.le 36404 │ │ │ │ + b.le 373fc │ │ │ │ ldrsw x1, [sp, #28] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldrb w0, [x0] │ │ │ │ mov w3, w0 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x2, x0, #0x1a0 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x2, x0, #0x188 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ bl 57f8 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ add x0, x0, #0x3 │ │ │ │ str x0, [sp, #32] │ │ │ │ ldr w0, [sp, #28] │ │ │ │ sub w0, w0, #0x3 │ │ │ │ str w0, [sp, #28] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x0, x0, #0x1 │ │ │ │ str x0, [sp, #40] │ │ │ │ - b 363e4 │ │ │ │ + b 373dc │ │ │ │ ldr x1, [sp, #40] │ │ │ │ add x0, x1, #0x1 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #32] │ │ │ │ add x2, x0, #0x1 │ │ │ │ str x2, [sp, #32] │ │ │ │ ldrb w1, [x1] │ │ │ │ strb w1, [x0] │ │ │ │ ldr w0, [sp, #28] │ │ │ │ sub w0, w0, #0x1 │ │ │ │ str w0, [sp, #28] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 36408 // b.none │ │ │ │ + b.eq 37400 // b.none │ │ │ │ ldr w0, [sp, #28] │ │ │ │ cmp w0, #0x1 │ │ │ │ - b.gt 362e4 │ │ │ │ - b 36408 │ │ │ │ + b.gt 372dc │ │ │ │ + b 37400 │ │ │ │ nop │ │ │ │ ldr x0, [sp, #32] │ │ │ │ strb wzr, [x0] │ │ │ │ nop │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x40 │ │ │ │ stp x29, x30, [sp, #48] │ │ │ │ add x29, sp, #0x30 │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str w2, [sp, #12] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #40] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ - b 364d8 │ │ │ │ + b 374d0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x25 │ │ │ │ - b.ne 364ac // b.any │ │ │ │ + b.ne 374a4 // b.any │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x3, x0, #0x1 │ │ │ │ add x0, sp, #0x24 │ │ │ │ mov x2, x0 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x1, x0, #0x1a8 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x1, x0, #0x190 │ │ │ │ mov x0, x3 │ │ │ │ bl 5138 │ │ │ │ ldr w2, [sp, #36] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ add x1, x0, #0x1 │ │ │ │ str x1, [sp, #16] │ │ │ │ and w1, w2, #0xff │ │ │ │ strb w1, [x0] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ add x0, x0, #0x3 │ │ │ │ str x0, [sp, #24] │ │ │ │ - b 364cc │ │ │ │ + b 374c4 │ │ │ │ ldr x1, [sp, #24] │ │ │ │ add x0, x1, #0x1 │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ add x2, x0, #0x1 │ │ │ │ str x2, [sp, #16] │ │ │ │ ldrb w1, [x1] │ │ │ │ strb w1, [x0] │ │ │ │ ldr w0, [sp, #12] │ │ │ │ sub w0, w0, #0x1 │ │ │ │ str w0, [sp, #12] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldrb w0, [x0] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 364f4 // b.none │ │ │ │ + b.eq 374ec // b.none │ │ │ │ ldr w0, [sp, #12] │ │ │ │ cmp w0, #0x1 │ │ │ │ - b.gt 36454 │ │ │ │ + b.gt 3744c │ │ │ │ ldr x0, [sp, #16] │ │ │ │ strb wzr, [x0] │ │ │ │ nop │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x2, [sp, #40] │ │ │ │ ldr x1, [x0] │ │ │ │ subs x2, x2, x1 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ - b.eq 36520 // b.none │ │ │ │ + b.eq 37518 // b.none │ │ │ │ bl 5090 │ │ │ │ ldp x29, x30, [sp, #48] │ │ │ │ add sp, sp, #0x40 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ @@ -49543,80 +49546,80 @@ │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ bl 5d80 <__isoc23_strtol@plt+0x3f0> │ │ │ │ bl 5888 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 3659c // b.none │ │ │ │ + b.eq 37594 // b.none │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x0, [x0] │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5408 │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ - b 365a0 │ │ │ │ + b 37598 │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ bl 5d80 <__isoc23_strtol@plt+0x3f0> │ │ │ │ bl 5888 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 365f0 // b.none │ │ │ │ + b.eq 375e8 // b.none │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldr x0, [x0, #32] │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5408 │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ - b 365f4 │ │ │ │ + b 375ec │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-64]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 4eb0 │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 36630 // b.any │ │ │ │ + b.ne 37628 // b.any │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 36698 │ │ │ │ + b 37690 │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr w0, [x0, #16] │ │ │ │ str w0, [sp, #44] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ ldr w0, [x0, #20] │ │ │ │ str w0, [sp, #48] │ │ │ │ bl 5180 │ │ │ │ mov w1, w0 │ │ │ │ ldr w0, [sp, #44] │ │ │ │ cmp w0, w1 │ │ │ │ - b.ne 36664 // b.any │ │ │ │ + b.ne 3765c // b.any │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ - b 36698 │ │ │ │ + b 37690 │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ bl 5858 │ │ │ │ str w0, [sp, #52] │ │ │ │ ldr w0, [sp, #52] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ge 36684 // b.tcont │ │ │ │ + b.ge 3767c // b.tcont │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 36698 │ │ │ │ + b 37690 │ │ │ │ ldr w0, [sp, #44] │ │ │ │ bl 5bd0 <__isoc23_strtol@plt+0x240> │ │ │ │ ldr w0, [sp, #48] │ │ │ │ bl 54c8 │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ ldp x29, x30, [sp], #64 │ │ │ │ autiasp │ │ │ │ @@ -49626,39 +49629,39 @@ │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5bb8 <__isoc23_strtol@plt+0x228> │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 366d4 // b.none │ │ │ │ + b.eq 376cc // b.none │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - b 366e4 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x0, x0, #0x1b0 │ │ │ │ - bl 252bc <__isoc23_strtol@plt+0x1f92c> │ │ │ │ + b 376dc │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x0, x0, #0x198 │ │ │ │ + bl 252b0 <__isoc23_strtol@plt+0x1f920> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 52d0 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 36720 // b.none │ │ │ │ + b.eq 37718 // b.none │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - b 36730 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x0, x0, #0x1b0 │ │ │ │ - bl 252bc <__isoc23_strtol@plt+0x1f92c> │ │ │ │ + b 37728 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x0, x0, #0x198 │ │ │ │ + bl 252b0 <__isoc23_strtol@plt+0x1f920> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ @@ -49666,21 +49669,21 @@ │ │ │ │ str x1, [sp, #16] │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 5360 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 36784 // b.none │ │ │ │ + b.eq 3777c // b.none │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 36784 // b.any │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x0, x0, #0x1b0 │ │ │ │ - bl 252bc <__isoc23_strtol@plt+0x1f92c> │ │ │ │ + b.ne 3777c // b.any │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x0, x0, #0x198 │ │ │ │ + bl 252b0 <__isoc23_strtol@plt+0x1f920> │ │ │ │ ldr x0, [sp, #40] │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-48]! │ │ │ │ mov x29, sp │ │ │ │ @@ -49688,285 +49691,285 @@ │ │ │ │ str x1, [sp, #16] │ │ │ │ ldr x1, [sp, #16] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ bl 4fb8 <__stack_chk_fail@plt+0x8> │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.eq 367cc // b.none │ │ │ │ + b.eq 377c4 // b.none │ │ │ │ ldr x0, [sp, #40] │ │ │ │ - b 367dc │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x0, x0, #0x1b0 │ │ │ │ - bl 252bc <__isoc23_strtol@plt+0x1f92c> │ │ │ │ + b 377d4 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x0, x0, #0x198 │ │ │ │ + bl 252b0 <__isoc23_strtol@plt+0x1f920> │ │ │ │ mov x0, #0x0 // #0 │ │ │ │ ldp x29, x30, [sp], #48 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ sub sp, sp, #0x820 │ │ │ │ str xzr, [sp, #1024] │ │ │ │ str x0, [sp, #8] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #2072] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x0, sp, #0x18 │ │ │ │ ldr x3, [sp] │ │ │ │ mov x2, #0x800 // #2048 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ - bl 2b8e4 │ │ │ │ + bl 2b8d8 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 36840 // b.none │ │ │ │ + b.eq 37838 // b.none │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 36844 │ │ │ │ + b 3783c │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ str w0, [sp, #20] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ cmn w0, #0x1 │ │ │ │ - b.ne 368a0 // b.any │ │ │ │ + b.ne 37898 // b.any │ │ │ │ bl 5960 │ │ │ │ ldr w0, [x0] │ │ │ │ str w0, [sp, #20] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ bl 53f0 │ │ │ │ mov x7, x0 │ │ │ │ ldr w6, [sp, #20] │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x5, x0, #0x1c0 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x5, x0, #0x1a8 │ │ │ │ mov w4, #0x1e // #30 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x3, x0, #0x1c8 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x2, x0, #0x298 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x1, x0, #0x1d8 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x3, x0, #0x1b0 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x2, x0, #0x280 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x1, x0, #0x1c0 │ │ │ │ mov x0, #0x8 // #8 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ - b 368e0 │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ + b 378d8 │ │ │ │ add x2, sp, #0x18 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x1, x0, #0x208 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x1, x0, #0x1f0 │ │ │ │ mov x0, x2 │ │ │ │ bl 5b28 <__isoc23_strtol@plt+0x198> │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 368c8 // b.none │ │ │ │ + b.eq 378c0 // b.none │ │ │ │ mov w0, #0xd // #13 │ │ │ │ str w0, [sp, #20] │ │ │ │ - b 368e0 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x1, x0, #0x210 │ │ │ │ + b 378d8 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x1, x0, #0x1f8 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ str wzr, [sp, #20] │ │ │ │ nop │ │ │ │ ldr w0, [sp, #20] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 36900 // b.none │ │ │ │ + b.eq 378f8 // b.none │ │ │ │ bl 5960 │ │ │ │ ldr w1, [sp, #20] │ │ │ │ str w1, [x0] │ │ │ │ mov w0, #0xffffffff // #-1 │ │ │ │ - b 36904 │ │ │ │ + b 378fc │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #2072] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 36928 // b.none │ │ │ │ + b.eq 37920 // b.none │ │ │ │ bl 5090 │ │ │ │ mov w0, w1 │ │ │ │ add sp, sp, #0x820 │ │ │ │ ldp x29, x30, [sp], #16 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x70 │ │ │ │ stp x29, x30, [sp, #96] │ │ │ │ add x29, sp, #0x60 │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ str x2, [sp, #8] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #88] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ add x1, sp, #0x24 │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov x2, x1 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2c23c │ │ │ │ + bl 2c230 │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 369a0 // b.any │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x1, x0, #0x228 │ │ │ │ + b.ne 37998 // b.any │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x1, x0, #0x210 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ - b 369f8 │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ + b 379f0 │ │ │ │ add x0, sp, #0x28 │ │ │ │ bl 52d0 │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp, #16] │ │ │ │ str x1, [x0] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ ldr x0, [x0] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 369d8 // b.any │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x1, x0, #0x250 │ │ │ │ + b.ne 379d0 // b.any │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x1, x0, #0x238 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ - b 369f8 │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ + b 379f0 │ │ │ │ ldr x3, [sp, #8] │ │ │ │ mov x2, #0x4 // #4 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x1, x0, #0x268 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x1, x0, #0x250 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2bb34 │ │ │ │ + bl 2bb28 │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ - b 36a14 │ │ │ │ + b 37a0c │ │ │ │ ldr x3, [sp, #8] │ │ │ │ mov x2, #0x3 // #3 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x1, x0, #0x270 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x1, x0, #0x258 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ - bl 2bb34 │ │ │ │ + bl 2bb28 │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #88] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 36a38 // b.none │ │ │ │ + b.eq 37a30 // b.none │ │ │ │ bl 5090 │ │ │ │ mov w0, w1 │ │ │ │ ldp x29, x30, [sp, #96] │ │ │ │ add sp, sp, #0x70 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x1, x0, #0x278 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x1, x0, #0x260 │ │ │ │ mov x0, #0x1000 // #4096 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ - adrp x0, 36000 │ │ │ │ - add x2, x0, #0x93c │ │ │ │ - adrp x0, 36000 │ │ │ │ - add x1, x0, #0x7e8 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x0, x0, #0x290 │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ + adrp x0, 37000 │ │ │ │ + add x2, x0, #0x934 │ │ │ │ + adrp x0, 37000 │ │ │ │ + add x1, x0, #0x7e0 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x0, x0, #0x278 │ │ │ │ bl 20a30 <__isoc23_strtol@plt+0x1b0a0> │ │ │ │ ldp x29, x30, [sp], #16 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0xb0 │ │ │ │ stp x29, x30, [sp, #160] │ │ │ │ add x29, sp, #0xa0 │ │ │ │ str x0, [sp, #8] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #152] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x2, [sp, #8] │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x1, x0, #0x2b0 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x1, x0, #0x298 │ │ │ │ mov x0, #0x400 // #1024 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ add x1, sp, #0x10 │ │ │ │ add x0, sp, #0x18 │ │ │ │ mov x3, x1 │ │ │ │ mov x2, x0 │ │ │ │ mov w1, #0x0 // #0 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ bl 1fae8 <__isoc23_strtol@plt+0x1a158> │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.ne 36b10 // b.any │ │ │ │ + b.ne 37b08 // b.any │ │ │ │ ldr x2, [sp, #8] │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x1, x0, #0x2c8 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x1, x0, #0x2b0 │ │ │ │ mov x0, #0x400 // #1024 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 36b84 │ │ │ │ + b 37b7c │ │ │ │ add x0, sp, #0x18 │ │ │ │ mov w6, #0x0 // #0 │ │ │ │ mov w5, #0x0 // #0 │ │ │ │ mov x4, #0x0 // #0 │ │ │ │ mov w3, #0x100 // #256 │ │ │ │ ldr x2, [sp] │ │ │ │ mov w1, #0x80 // #128 │ │ │ │ bl 5dc8 <__isoc23_strtol@plt+0x438> │ │ │ │ str w0, [sp, #20] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 36b68 // b.none │ │ │ │ + b.eq 37b60 // b.none │ │ │ │ ldr w0, [sp, #20] │ │ │ │ bl 4f40 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #8] │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x1, x0, #0x2e0 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x1, x0, #0x2c8 │ │ │ │ mov x0, #0x400 // #1024 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 36b84 │ │ │ │ + b 37b7c │ │ │ │ ldr x3, [sp] │ │ │ │ ldr x2, [sp, #8] │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x1, x0, #0x2f8 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x1, x0, #0x2e0 │ │ │ │ mov x0, #0x400 // #1024 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #152] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 36ba8 // b.none │ │ │ │ + b.eq 37ba0 // b.none │ │ │ │ bl 5090 │ │ │ │ mov w0, w1 │ │ │ │ ldp x29, x30, [sp, #160] │ │ │ │ add sp, sp, #0xb0 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ sub sp, sp, #0x70 │ │ │ │ stp x29, x30, [sp, #96] │ │ │ │ add x29, sp, #0x60 │ │ │ │ str x0, [sp, #8] │ │ │ │ str x1, [sp] │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x1, [x0] │ │ │ │ str x1, [sp, #88] │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x2, [sp, #8] │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x1, x0, #0x308 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x1, x0, #0x2f0 │ │ │ │ mov x0, #0x400 // #1024 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ add x0, sp, #0x28 │ │ │ │ mov x2, #0x30 // #48 │ │ │ │ mov w1, #0x0 // #0 │ │ │ │ bl 5288 │ │ │ │ mov w0, #0x1 // #1 │ │ │ │ str w0, [sp, #48] │ │ │ │ add x0, sp, #0x28 │ │ │ │ @@ -49977,143 +49980,143 @@ │ │ │ │ mov x2, x0 │ │ │ │ mov x1, #0x0 // #0 │ │ │ │ ldr x0, [sp, #8] │ │ │ │ bl 5a80 <__isoc23_strtol@plt+0xf0> │ │ │ │ str w0, [sp, #24] │ │ │ │ ldr w0, [sp, #24] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 36c70 // b.none │ │ │ │ + b.eq 37c68 // b.none │ │ │ │ ldr w0, [sp, #24] │ │ │ │ bl 4f40 │ │ │ │ mov x3, x0 │ │ │ │ ldr x2, [sp, #8] │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x1, x0, #0x2e0 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x1, x0, #0x2c8 │ │ │ │ mov x0, #0x400 // #1024 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ mov w0, #0x0 // #0 │ │ │ │ - b 36ccc │ │ │ │ + b 37cc4 │ │ │ │ ldr x0, [sp, #32] │ │ │ │ ldr x0, [x0, #24] │ │ │ │ mov x1, x0 │ │ │ │ ldr x0, [sp] │ │ │ │ bl 1fd20 <__isoc23_strtol@plt+0x1a390> │ │ │ │ str w0, [sp, #28] │ │ │ │ ldr w0, [sp, #28] │ │ │ │ cmp w0, #0x0 │ │ │ │ - b.eq 36cb0 // b.none │ │ │ │ + b.eq 37ca8 // b.none │ │ │ │ ldr x3, [sp] │ │ │ │ ldr x2, [sp, #8] │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x1, x0, #0x2f8 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x1, x0, #0x2e0 │ │ │ │ mov x0, #0x400 // #1024 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ - b 36cc0 │ │ │ │ - adrp x0, 3c000 │ │ │ │ - add x1, x0, #0x320 │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ + b 37cb8 │ │ │ │ + adrp x0, 3d000 │ │ │ │ + add x1, x0, #0x308 │ │ │ │ mov x0, #0x400 // #1024 │ │ │ │ - bl 24ef4 <__isoc23_strtol@plt+0x1f564> │ │ │ │ + bl 24ee8 <__isoc23_strtol@plt+0x1f558> │ │ │ │ ldr x0, [sp, #32] │ │ │ │ bl 54e0 │ │ │ │ ldr w0, [sp, #28] │ │ │ │ mov w1, w0 │ │ │ │ - adrp x0, 5f000 │ │ │ │ + adrp x0, 5f000 │ │ │ │ ldr x0, [x0, #3896] │ │ │ │ ldr x3, [sp, #88] │ │ │ │ ldr x2, [x0] │ │ │ │ subs x3, x3, x2 │ │ │ │ mov x2, #0x0 // #0 │ │ │ │ - b.eq 36cf0 // b.none │ │ │ │ + b.eq 37ce8 // b.none │ │ │ │ bl 5090 │ │ │ │ mov w0, w1 │ │ │ │ ldp x29, x30, [sp, #96] │ │ │ │ add sp, sp, #0x70 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ bti c │ │ │ │ sub sp, sp, #0x10 │ │ │ │ str x0, [sp, #8] │ │ │ │ adrp x0, 66000 │ │ │ │ add x0, x0, #0x5d8 │ │ │ │ ldr x1, [sp, #8] │ │ │ │ str x1, [x0] │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1c8 │ │ │ │ mov w1, #0x1 // #1 │ │ │ │ str w1, [x0] │ │ │ │ - b 36ddc │ │ │ │ - adrp x0, 62000 │ │ │ │ + b 37dd4 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1c8 │ │ │ │ ldr w0, [x0] │ │ │ │ sub w1, w0, #0x1 │ │ │ │ adrp x0, 66000 │ │ │ │ add x0, x0, #0x5d8 │ │ │ │ sxtw x1, w1 │ │ │ │ ldr x1, [x0, x1, lsl #3] │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1c8 │ │ │ │ ldr w0, [x0] │ │ │ │ sub w2, w0, #0x1 │ │ │ │ adrp x0, 66000 │ │ │ │ add x0, x0, #0x5d8 │ │ │ │ sxtw x2, w2 │ │ │ │ ldr x0, [x0, x2, lsl #3] │ │ │ │ lsr x0, x0, #62 │ │ │ │ eor x1, x1, x0 │ │ │ │ mov x0, #0x7f2d // #32557 │ │ │ │ movk x0, #0x4c95, lsl #16 │ │ │ │ movk x0, #0xf42d, lsl #32 │ │ │ │ movk x0, #0x5851, lsl #48 │ │ │ │ mul x1, x1, x0 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1c8 │ │ │ │ ldr w0, [x0] │ │ │ │ sxtw x0, w0 │ │ │ │ - adrp x2, 62000 │ │ │ │ + adrp x2, 62000 │ │ │ │ add x2, x2, #0x1c8 │ │ │ │ ldr w3, [x2] │ │ │ │ add x2, x1, x0 │ │ │ │ adrp x0, 66000 │ │ │ │ add x0, x0, #0x5d8 │ │ │ │ sxtw x1, w3 │ │ │ │ str x2, [x0, x1, lsl #3] │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1c8 │ │ │ │ ldr w0, [x0] │ │ │ │ add w1, w0, #0x1 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1c8 │ │ │ │ str w1, [x0] │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1c8 │ │ │ │ ldr w0, [x0] │ │ │ │ cmp w0, #0x137 │ │ │ │ - b.le 36d34 │ │ │ │ + b.le 37d2c │ │ │ │ nop │ │ │ │ nop │ │ │ │ add sp, sp, #0x10 │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-64]! │ │ │ │ mov x29, sp │ │ │ │ str x0, [sp, #24] │ │ │ │ str x1, [sp, #16] │ │ │ │ mov x0, #0xd6aa // #54954 │ │ │ │ movk x0, #0x12b, lsl #16 │ │ │ │ - bl 36d04 │ │ │ │ + bl 37cfc │ │ │ │ mov x0, #0x1 // #1 │ │ │ │ str x0, [sp, #40] │ │ │ │ str xzr, [sp, #48] │ │ │ │ ldr x2, [sp, #16] │ │ │ │ ldr x1, [sp, #16] │ │ │ │ mov x0, #0x138 // #312 │ │ │ │ cmp x2, #0x138 │ │ │ │ csel x0, x1, x0, cs // cs = hs, nlast │ │ │ │ str x0, [sp, #56] │ │ │ │ - b 36f34 │ │ │ │ + b 37f2c │ │ │ │ adrp x0, 66000 │ │ │ │ add x0, x0, #0x5d8 │ │ │ │ ldr x1, [sp, #40] │ │ │ │ ldr x1, [x0, x1, lsl #3] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ sub x2, x0, #0x1 │ │ │ │ adrp x0, 66000 │ │ │ │ @@ -50148,37 +50151,37 @@ │ │ │ │ add x0, x0, #0x1 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #48] │ │ │ │ add x0, x0, #0x1 │ │ │ │ str x0, [sp, #48] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x137 │ │ │ │ - b.ls 36f14 // b.plast │ │ │ │ + b.ls 37f0c // b.plast │ │ │ │ adrp x0, 66000 │ │ │ │ add x0, x0, #0x5d8 │ │ │ │ ldr x1, [x0, #2488] │ │ │ │ adrp x0, 66000 │ │ │ │ add x0, x0, #0x5d8 │ │ │ │ str x1, [x0] │ │ │ │ mov x0, #0x1 // #1 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x1, [sp, #48] │ │ │ │ ldr x0, [sp, #16] │ │ │ │ cmp x1, x0 │ │ │ │ - b.cc 36f28 // b.lo, b.ul, b.last │ │ │ │ + b.cc 37f20 // b.lo, b.ul, b.last │ │ │ │ str xzr, [sp, #48] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ sub x0, x0, #0x1 │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 36e48 // b.any │ │ │ │ + b.ne 37e40 // b.any │ │ │ │ mov x0, #0x137 // #311 │ │ │ │ str x0, [sp, #56] │ │ │ │ - b 37000 │ │ │ │ + b 37ff8 │ │ │ │ adrp x0, 66000 │ │ │ │ add x0, x0, #0x5d8 │ │ │ │ ldr x1, [sp, #40] │ │ │ │ ldr x1, [x0, x1, lsl #3] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ sub x2, x0, #0x1 │ │ │ │ adrp x0, 66000 │ │ │ │ @@ -50204,54 +50207,54 @@ │ │ │ │ ldr x1, [sp, #40] │ │ │ │ str x2, [x0, x1, lsl #3] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ add x0, x0, #0x1 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #40] │ │ │ │ cmp x0, #0x137 │ │ │ │ - b.ls 36ff4 // b.plast │ │ │ │ + b.ls 37fec // b.plast │ │ │ │ adrp x0, 66000 │ │ │ │ add x0, x0, #0x5d8 │ │ │ │ ldr x1, [x0, #2488] │ │ │ │ adrp x0, 66000 │ │ │ │ add x0, x0, #0x5d8 │ │ │ │ str x1, [x0] │ │ │ │ mov x0, #0x1 // #1 │ │ │ │ str x0, [sp, #40] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ sub x0, x0, #0x1 │ │ │ │ str x0, [sp, #56] │ │ │ │ ldr x0, [sp, #56] │ │ │ │ cmp x0, #0x0 │ │ │ │ - b.ne 36f4c // b.any │ │ │ │ + b.ne 37f44 // b.any │ │ │ │ adrp x0, 66000 │ │ │ │ add x0, x0, #0x5d8 │ │ │ │ mov x1, #0x8000000000000000 // #-9223372036854775808 │ │ │ │ str x1, [x0] │ │ │ │ nop │ │ │ │ ldp x29, x30, [sp], #64 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-32]! │ │ │ │ mov x29, sp │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1c8 │ │ │ │ ldr w0, [x0] │ │ │ │ cmp w0, #0x137 │ │ │ │ - b.le 37228 │ │ │ │ - adrp x0, 62000 │ │ │ │ + b.le 38220 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1c8 │ │ │ │ ldr w0, [x0] │ │ │ │ cmp w0, #0x139 │ │ │ │ - b.ne 37068 // b.any │ │ │ │ + b.ne 38060 // b.any │ │ │ │ mov x0, #0x1571 // #5489 │ │ │ │ - bl 36d04 │ │ │ │ + bl 37cfc │ │ │ │ str wzr, [sp, #20] │ │ │ │ - b 37104 │ │ │ │ + b 380fc │ │ │ │ adrp x0, 66000 │ │ │ │ add x0, x0, #0x5d8 │ │ │ │ ldrsw x1, [sp, #20] │ │ │ │ ldr x0, [x0, x1, lsl #3] │ │ │ │ and x1, x0, #0xffffffff80000000 │ │ │ │ ldr w0, [sp, #20] │ │ │ │ add w2, w0, #0x1 │ │ │ │ @@ -50269,30 +50272,30 @@ │ │ │ │ sxtw x1, w1 │ │ │ │ ldr x1, [x0, x1, lsl #3] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ lsr x0, x0, #1 │ │ │ │ eor x1, x1, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ and w2, w0, #0x1 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1d0 │ │ │ │ sxtw x2, w2 │ │ │ │ ldr x0, [x0, x2, lsl #3] │ │ │ │ eor x2, x1, x0 │ │ │ │ adrp x0, 66000 │ │ │ │ add x0, x0, #0x5d8 │ │ │ │ ldrsw x1, [sp, #20] │ │ │ │ str x2, [x0, x1, lsl #3] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ add w0, w0, #0x1 │ │ │ │ str w0, [sp, #20] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ cmp w0, #0x9b │ │ │ │ - b.le 37070 │ │ │ │ - b 371a8 │ │ │ │ + b.le 38068 │ │ │ │ + b 381a0 │ │ │ │ adrp x0, 66000 │ │ │ │ add x0, x0, #0x5d8 │ │ │ │ ldrsw x1, [sp, #20] │ │ │ │ ldr x0, [x0, x1, lsl #3] │ │ │ │ and x1, x0, #0xffffffff80000000 │ │ │ │ ldr w0, [sp, #20] │ │ │ │ add w2, w0, #0x1 │ │ │ │ @@ -50310,29 +50313,29 @@ │ │ │ │ sxtw x1, w1 │ │ │ │ ldr x1, [x0, x1, lsl #3] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ lsr x0, x0, #1 │ │ │ │ eor x1, x1, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ and w2, w0, #0x1 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1d0 │ │ │ │ sxtw x2, w2 │ │ │ │ ldr x0, [x0, x2, lsl #3] │ │ │ │ eor x2, x1, x0 │ │ │ │ adrp x0, 66000 │ │ │ │ add x0, x0, #0x5d8 │ │ │ │ ldrsw x1, [sp, #20] │ │ │ │ str x2, [x0, x1, lsl #3] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ add w0, w0, #0x1 │ │ │ │ str w0, [sp, #20] │ │ │ │ ldr w0, [sp, #20] │ │ │ │ cmp w0, #0x136 │ │ │ │ - b.le 37114 │ │ │ │ + b.le 3810c │ │ │ │ adrp x0, 66000 │ │ │ │ add x0, x0, #0x5d8 │ │ │ │ ldr x0, [x0, #2488] │ │ │ │ and x1, x0, #0xffffffff80000000 │ │ │ │ adrp x0, 66000 │ │ │ │ add x0, x0, #0x5d8 │ │ │ │ ldr x0, [x0] │ │ │ │ @@ -50343,30 +50346,30 @@ │ │ │ │ add x0, x0, #0x5d8 │ │ │ │ ldr x1, [x0, #1240] │ │ │ │ ldr x0, [sp, #24] │ │ │ │ lsr x0, x0, #1 │ │ │ │ eor x1, x1, x0 │ │ │ │ ldr x0, [sp, #24] │ │ │ │ and w2, w0, #0x1 │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1d0 │ │ │ │ sxtw x2, w2 │ │ │ │ ldr x0, [x0, x2, lsl #3] │ │ │ │ eor x1, x1, x0 │ │ │ │ adrp x0, 66000 │ │ │ │ add x0, x0, #0x5d8 │ │ │ │ str x1, [x0, #2488] │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1c8 │ │ │ │ str wzr, [x0] │ │ │ │ - adrp x0, 62000 │ │ │ │ + adrp x0, 62000 │ │ │ │ add x0, x0, #0x1c8 │ │ │ │ ldr w0, [x0] │ │ │ │ add w2, w0, #0x1 │ │ │ │ - adrp x1, 62000 │ │ │ │ + adrp x1, 62000 │ │ │ │ add x1, x1, #0x1c8 │ │ │ │ str w2, [x1] │ │ │ │ adrp x1, 66000 │ │ │ │ add x1, x1, #0x5d8 │ │ │ │ sxtw x0, w0 │ │ │ │ ldr x0, [x1, x0, lsl #3] │ │ │ │ str x0, [sp, #24] │ │ │ │ @@ -50401,52 +50404,52 @@ │ │ │ │ ldr x0, [sp, #24] │ │ │ │ ldp x29, x30, [sp], #32 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ - bl 3702c │ │ │ │ + bl 38024 │ │ │ │ lsr x0, x0, #1 │ │ │ │ ldp x29, x30, [sp], #16 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ - bl 3702c │ │ │ │ + bl 38024 │ │ │ │ fmov d31, x0 │ │ │ │ ushr d31, d31, #11 │ │ │ │ ucvtf d31, d31 │ │ │ │ mov x0, #0x1 // #1 │ │ │ │ movk x0, #0x3ca0, lsl #48 │ │ │ │ fmov d30, x0 │ │ │ │ fmul d31, d31, d30 │ │ │ │ fmov d0, d31 │ │ │ │ ldp x29, x30, [sp], #16 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ - bl 3702c │ │ │ │ + bl 38024 │ │ │ │ fmov d31, x0 │ │ │ │ ushr d31, d31, #11 │ │ │ │ ucvtf d31, d31 │ │ │ │ mov x0, #0x3ca0000000000000 // #4368491638549381120 │ │ │ │ fmov d30, x0 │ │ │ │ fmul d31, d31, d30 │ │ │ │ fmov d0, d31 │ │ │ │ ldp x29, x30, [sp], #16 │ │ │ │ autiasp │ │ │ │ ret │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ - bl 3702c │ │ │ │ + bl 38024 │ │ │ │ fmov d31, x0 │ │ │ │ ushr d31, d31, #12 │ │ │ │ ucvtf d30, d31 │ │ │ │ fmov d31, #5.000000000000000000e-01 │ │ │ │ fadd d31, d30, d31 │ │ │ │ mov x0, #0x3cb0000000000000 // #4372995238176751616 │ │ │ │ fmov d30, x0 │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.fini {} │ │ │ │ @@ -1,12 +1,12 @@ │ │ │ │ │ │ │ │ │ │ │ │ │ │ │ │ Disassembly of section .fini: │ │ │ │ │ │ │ │ -00000000000373ac <.fini>: │ │ │ │ +00000000000383a4 <.fini>: │ │ │ │ paciasp │ │ │ │ stp x29, x30, [sp, #-16]! │ │ │ │ mov x29, sp │ │ │ │ ldp x29, x30, [sp], #16 │ │ │ │ autiasp │ │ │ │ ret │ │ │ ├── readelf --wide --decompress --hex-dump=.rodata {} │ │ │ │ @@ -1,1276 +1,1275 @@ │ │ │ │ │ │ │ │ Hex dump of section '.rodata': │ │ │ │ - 0x000373c8 01000200 00000000 61756469 74000000 ........audit... │ │ │ │ - 0x000373d8 5b2d725d 00000000 63617400 00000000 [-r]....cat..... │ │ │ │ - 0x000373e8 3c66696c 653e205b 66696c65 325d205b [file2] [ │ │ │ │ - 0x000373f8 66696c65 335d202e 2e2e0000 00000000 file3] ......... │ │ │ │ - 0x00037408 63640000 00000000 3c72656d 6f746564 cd...........chmod... │ │ │ │ - 0x00037428 3c6d6f64 653e203c 70617468 3e000000 ... │ │ │ │ - 0x00037438 636c6f73 65000000 00000000 00000000 close........... │ │ │ │ - 0x00037448 64656275 67000000 5b737562 73797374 debug...[subsyst │ │ │ │ - 0x00037458 656d5d00 00000000 64660000 00000000 em].....df...... │ │ │ │ - 0x00037468 5b2d6b7c 2d6d7c2d 677c2d74 5d000000 [-k|-m|-g|-t]... │ │ │ │ - 0x00037478 65786974 00000000 67657400 00000000 exit....get..... │ │ │ │ - 0x00037488 3c72656d 6f746566 696c653e 205b6c6f [lo │ │ │ │ - 0x00037498 63616c66 696c655d 00000000 00000000 calfile]........ │ │ │ │ - 0x000374a8 67657461 636c0000 5b72656d 6f746570 getacl..[remotep │ │ │ │ - 0x000374b8 6174685d 00000000 68656c70 00000000 ath]....help.... │ │ │ │ - 0x000374c8 6c636400 00000000 3c6c6f63 616c6469 lcd...........listacl. │ │ │ │ - 0x000374e8 6c6f6361 6c706174 68000000 00000000 localpath....... │ │ │ │ - 0x000374f8 6c707764 00000000 6c6e0000 00000000 lpwd....ln...... │ │ │ │ - 0x00037508 5b2d735d 203c7061 74683e20 3c6e6577 [-s] ..ls...... │ │ │ │ - 0x00037528 5b2d6c61 5d205b72 656d6f74 65706174 [-la] [remotepat │ │ │ │ - 0x00037538 685d0000 00000000 6c73616c 6c6f6300 h]......lsalloc. │ │ │ │ - 0x00037548 5b706174 685d0000 6d617472 69785f63 [path]..matrix_c │ │ │ │ - 0x00037558 72656174 65000000 3c706174 683e203c reate... < │ │ │ │ - 0x00037568 77696474 683e203c 68656967 68743e20 width> │ │ │ │ - 0x00037578 3c6e686f 7374733e 00000000 00000000 ........ │ │ │ │ - 0x00037588 6d617472 69785f64 656c6574 65000000 matrix_delete... │ │ │ │ - 0x00037598 3c706174 683e0000 6d617472 69785f6c ..matrix_l │ │ │ │ - 0x000375a8 69737400 00000000 68617368 00000000 ist.....hash.... │ │ │ │ - 0x000375b8 3c616c67 6f726974 686d3e20 3c706174 ......md5..... │ │ │ │ - 0x000375d8 6d6b616c 6c6f6300 3c706174 683e203c mkalloc. < │ │ │ │ - 0x000375e8 73697a65 3e000000 6d6b6469 72000000 size>...mkdir... │ │ │ │ - 0x000375f8 5b2d705d 203c6469 723e0000 00000000 [-p] ...... │ │ │ │ - 0x00037608 6d760000 00000000 3c6f6c64 6e616d65 mv...... ..... │ │ │ │ - 0x00037628 6f70656e 00000000 3c686f73 743e0000 open...... │ │ │ │ - 0x00037638 70757400 00000000 3c6c6f63 616c6669 put..... [remotefile] │ │ │ │ - 0x00037658 00000000 00000000 70776400 00000000 ........pwd..... │ │ │ │ - 0x00037668 71756974 00000000 72656d6f 74655f64 quit....remote_d │ │ │ │ - 0x00037678 65627567 00000000 72657365 7461636c ebug....resetacl │ │ │ │ - 0x00037688 00000000 00000000 3c72656d 6f746570 ........ ... │ │ │ │ - 0x000376a8 726d0000 00000000 3c66696c 653e0000 rm........ │ │ │ │ - 0x000376b8 726d6469 72000000 3c646972 3e000000 rmdir...... │ │ │ │ - 0x000376c8 73656172 63680000 5b2d696d 735d203c search..[-ims] < │ │ │ │ - 0x000376d8 64697265 63746f72 793e203c 70617474 directory> ....setacl.. │ │ │ │ - 0x000376f8 3c72656d 6f746570 6174683e 203c7573 .... │ │ │ │ - 0x00037718 73657472 65700000 3c706174 683e203c setrep.. < │ │ │ │ - 0x00037728 6e726570 733e0000 73746174 00000000 nreps>..stat.... │ │ │ │ - 0x00037738 74686972 64707574 00000000 00000000 thirdput........ │ │ │ │ - 0x00037748 3c66696c 653e203c 33726468 6f73743e <3rdhost> │ │ │ │ - 0x00037758 203c3372 6466696c 653e0000 00000000 <3rdfile>...... │ │ │ │ - 0x00037768 7469636b 65745f63 72656174 65000000 ticket_create... │ │ │ │ - 0x00037778 5b2d6f5b 75747075 745d203c 7469636b [-o[utput] ] [- │ │ │ │ - 0x00037798 735b7562 6a656374 5d203c73 75626a65 s[ubject] ] [-d[ur │ │ │ │ - 0x000377b8 6174696f 6e5d203c 64757261 74696f6e ation] ] [-b[its] ] [[ ] ...]... │ │ │ │ - 0x000377f8 7469636b 65745f64 656c6574 65000000 ticket_delete... │ │ │ │ - 0x00037808 3c6e616d 653e0000 7469636b 65745f67 ..ticket_g │ │ │ │ - 0x00037818 65740000 00000000 7469636b 65745f6c et......ticket_l │ │ │ │ - 0x00037828 69737400 00000000 7469636b 65745f6d ist.....ticket_m │ │ │ │ - 0x00037838 6f646966 79000000 3c6e616d 653e203c odify... < │ │ │ │ - 0x00037848 64697265 63746f72 793e203c 61636c6d directory> ....ticket_r │ │ │ │ - 0x00037868 65676973 74657200 3c6e616d 653e205b egister. [ │ │ │ │ - 0x00037878 3c737562 6a656374 3e5d203c 64757261 ] ...timeout. │ │ │ │ - 0x00037898 3c736563 6f6e6473 3e000000 00000000 ....... │ │ │ │ - 0x000378a8 77686f61 6d690000 77686f61 7265796f whoami..whoareyo │ │ │ │ - 0x000378b8 75000000 00000000 3c686f73 746e616d u.............xattr_ge │ │ │ │ - 0x000378d8 74000000 00000000 3c66696c 653e203c t....... < │ │ │ │ - 0x000378e8 61747472 69627574 653e0000 00000000 attribute>...... │ │ │ │ - 0x000378f8 78617474 725f6c69 73740000 00000000 xattr_list...... │ │ │ │ - 0x00037908 78617474 725f7365 74000000 00000000 xattr_set....... │ │ │ │ - 0x00037918 3c66696c 653e203c 61747472 69627574 [value]...... │ │ │ │ - 0x00037938 6a6f625f 63726561 74650000 00000000 job_create...... │ │ │ │ - 0x00037948 3c6a736f 6e3e0000 6a6f625f 636f6d6d ..job_comm │ │ │ │ - 0x00037958 69740000 00000000 3c69643e 00000000 it.......... │ │ │ │ - 0x00037968 6a6f625f 6b696c6c 00000000 00000000 job_kill........ │ │ │ │ - 0x00037978 6a6f625f 73746174 75730000 00000000 job_status...... │ │ │ │ - 0x00037988 6a6f625f 77616974 00000000 00000000 job_wait........ │ │ │ │ - 0x00037998 3c69643e 205b7469 6d656f75 745d0000 [timeout].. │ │ │ │ - 0x000379a8 6a6f625f 72656170 00000000 00000000 job_reap........ │ │ │ │ - 0x000379b8 72656164 00000000 726c0000 00000000 read....rl...... │ │ │ │ - 0x000379c8 77726974 65000000 72776c64 00000000 write...rwld.... │ │ │ │ - 0x000379d8 61646d69 6e000000 72776c64 76610000 admin...rwldva.. │ │ │ │ - 0x000379e8 72657365 72766500 6c760000 00000000 reserve.lv...... │ │ │ │ - 0x000379f8 6e6f6e65 00000000 2e000000 00000000 none............ │ │ │ │ - 0x00037a08 636f6e6e 65637465 6420746f 20257320 connected to %s │ │ │ │ - 0x00037a18 61732025 730a0000 25732f25 73000000 as %s...%s/%s... │ │ │ │ - 0x00037a28 25733a20 25730a00 25734220 72656164 %s: %s..%sB read │ │ │ │ - 0x00037a38 20696e20 252e3266 73200000 00000000 in %.2fs ...... │ │ │ │ - 0x00037a48 28257342 2f73290a 00000000 00000000 (%sB/s)......... │ │ │ │ - 0x00037a58 25734220 77726974 74656e20 696e2025 %sB written in % │ │ │ │ - 0x00037a68 2e326673 20000000 436f756c 64206e6f .2fs ...Could no │ │ │ │ - 0x00037a78 74206765 74207469 636b6574 20616674 t get ticket aft │ │ │ │ - 0x00037a88 65722072 65676973 74657269 6e672069 er registering i │ │ │ │ - 0x00037a98 742e0a00 00000000 7469636b 65742027 t.......ticket ' │ │ │ │ - 0x00037aa8 2573273a 206c696d 69742069 6d706f73 %s': limit impos │ │ │ │ - 0x00037ab8 65642062 79207365 72766572 2c206475 ed by server, du │ │ │ │ - 0x00037ac8 72617469 6f6e2069 733a2025 6c6c750a ration is: %llu. │ │ │ │ - 0x00037ad8 00000000 00000000 6d697373 696e6720 ........missing │ │ │ │ - 0x00037ae8 6f707469 6f6e2061 7267756d 656e7420 option argument │ │ │ │ - 0x00037af8 746f2063 72656174 653a2025 730a0000 to create: %s... │ │ │ │ - 0x00037b08 2d6f0000 00000000 2d6f7574 70757400 -o......-output. │ │ │ │ - 0x00037b18 2d730000 00000000 2d737562 6a656374 -s......-subject │ │ │ │ - 0x00037b28 00000000 00000000 2d640000 00000000 ........-d...... │ │ │ │ - 0x00037b38 2d647572 6174696f 6e000000 00000000 -duration....... │ │ │ │ - 0x00037b48 696e7661 6c696420 7469636b 65742064 invalid ticket d │ │ │ │ - 0x00037b58 75726174 696f6e3a 2025730a 00000000 uration: %s..... │ │ │ │ - 0x00037b68 2d620000 00000000 2d626974 73000000 -b......-bits... │ │ │ │ - 0x00037b78 696e7661 6c696420 6e756d62 6572206f invalid number o │ │ │ │ - 0x00037b88 66206269 74733a20 25730a00 00000000 f bits: %s...... │ │ │ │ - 0x00037b98 696e7661 6c696420 6f707469 6f6e2074 invalid option t │ │ │ │ - 0x00037ba8 6f206372 65617465 3a202573 0a000000 o create: %s.... │ │ │ │ - 0x00037bb8 636f756c 64206e6f 74206372 65617465 could not create │ │ │ │ - 0x00037bc8 20746963 6b65740a 00000000 00000000 ticket......... │ │ │ │ - 0x00037bd8 7469636b 65742027 2573273a 20737563 ticket '%s': suc │ │ │ │ - 0x00037be8 63657373 66756c6c 79206372 65617465 cessfully create │ │ │ │ - 0x00037bf8 64207769 74682025 7a752062 6974732e d with %zu bits. │ │ │ │ - 0x00037c08 0a000000 00000000 636f756c 64206e6f ........could no │ │ │ │ - 0x00037c18 74207265 67697374 65722074 69636b65 t register ticke │ │ │ │ - 0x00037c28 740a0000 00000000 7469636b 65742027 t.......ticket ' │ │ │ │ - 0x00037c38 2573273a 20737563 63657373 66756c6c %s': successfull │ │ │ │ - 0x00037c48 79207265 67697374 65726564 2e0a0000 y registered.... │ │ │ │ - 0x00037c58 7469636b 65742027 2573273a 20646972 ticket '%s': dir │ │ │ │ - 0x00037c68 6563746f 72792027 25732720 72657175 ectory '%s' requ │ │ │ │ - 0x00037c78 69726573 20616e20 61636c6d 61736b2e ires an aclmask. │ │ │ │ - 0x00037c88 0a000000 00000000 7469636b 65742027 ........ticket ' │ │ │ │ - 0x00037c98 2573273a 20646972 6563746f 72792027 %s': directory ' │ │ │ │ - 0x00037ca8 25732720 61636c6d 61736b20 3d202725 %s' aclmask = '% │ │ │ │ - 0x00037cb8 73272e0a 00000000 7469636b 65742027 s'......ticket ' │ │ │ │ - 0x00037cc8 2573273a 20636f75 6c64206e 6f742073 %s': could not s │ │ │ │ - 0x00037cd8 65742061 636c206d 61736b20 27257327 et acl mask '%s' │ │ │ │ - 0x00037ce8 20666f72 20646972 6563746f 72792027 for directory ' │ │ │ │ - 0x00037cf8 2573270a 00000000 73656c66 00000000 %s'.....self.... │ │ │ │ - 0x00037d08 256c6c75 0a000000 25732025 730a0000 %llu....%s %s... │ │ │ │ - 0x00037d18 25730a00 00000000 25622025 64202025 %s......%b %d % │ │ │ │ - 0x00037d28 59000000 00000000 25622025 64202548 Y.......%b %d %H │ │ │ │ - 0x00037d38 3a254d00 00000000 25632563 25632563 :%M.....%c%c%c%c │ │ │ │ - 0x00037d48 25632563 25632563 25632563 2025346c %c%c%c%c%c%c %4l │ │ │ │ - 0x00037d58 64202538 6c642025 386c6420 25386c64 d %8ld %8ld %8ld │ │ │ │ - 0x00037d68 20257320 25730a00 2d000000 00000000 %s %s..-....... │ │ │ │ - 0x00037d78 6c733a20 756e6b6e 6f776e20 6f707469 ls: unknown opti │ │ │ │ - 0x00037d88 6f6e3a20 25630a00 2d700000 00000000 on: %c..-p...... │ │ │ │ - 0x00037d98 64657669 63653a20 20256c64 0a000000 device: %ld.... │ │ │ │ - 0x00037da8 696e6f64 653a2020 20256c64 0a000000 inode: %ld.... │ │ │ │ - 0x00037db8 6d6f6465 3a202020 20253034 6c750a00 mode: %04lu.. │ │ │ │ - 0x00037dc8 6e6c696e 6b3a2020 20256c64 0a000000 nlink: %ld.... │ │ │ │ - 0x00037dd8 7569643a 20202020 20256c64 0a000000 uid: %ld.... │ │ │ │ - 0x00037de8 6769643a 20202020 20256c64 0a000000 gid: %ld.... │ │ │ │ - 0x00037df8 72646576 6963653a 20256c64 0a000000 rdevice: %ld.... │ │ │ │ - 0x00037e08 73697a65 3a202020 20256c64 0a000000 size: %ld.... │ │ │ │ - 0x00037e18 626c6b73 697a653a 20256c64 0a000000 blksize: %ld.... │ │ │ │ - 0x00037e28 626c6f63 6b733a20 20256c64 0a000000 blocks: %ld.... │ │ │ │ - 0x00037e38 6174696d 653a2020 20257300 00000000 atime: %s..... │ │ │ │ - 0x00037e48 6d74696d 653a2020 20257300 00000000 mtime: %s..... │ │ │ │ - 0x00037e58 6374696d 653a2020 20257300 00000000 ctime: %s..... │ │ │ │ - 0x00037e68 2d6b0000 00000000 2d6d0000 00000000 -k......-m...... │ │ │ │ - 0x00037e78 2d670000 00000000 2d740000 00000000 -g......-t...... │ │ │ │ - 0x00037e88 2f000000 00000000 25734220 544f5441 /.......%sB TOTA │ │ │ │ - 0x00037e98 4c0a0000 00000000 25734220 494e5553 L.......%sB INUS │ │ │ │ - 0x00037ea8 450a0000 00000000 256f0000 00000000 E.......%o...... │ │ │ │ - 0x00037eb8 56616c69 64206465 62756767 696e6720 Valid debugging │ │ │ │ - 0x00037ec8 666c6167 73206172 653a2000 00000000 flags are: ..... │ │ │ │ - 0x00037ed8 25303258 00000000 0925730a 00000000 %02X.....%s..... │ │ │ │ - 0x00037ee8 2d720000 00000000 61756469 743a2075 -r......audit: u │ │ │ │ - 0x00037ef8 6e6b6e6f 776e206f 7074696f 6e3a2025 nknown option: % │ │ │ │ - 0x00037f08 730a0000 00000000 20202046 494c4553 s....... FILES │ │ │ │ - 0x00037f18 20202020 20444952 53202020 20202044 DIRS D │ │ │ │ - 0x00037f28 41544120 4f574e45 52000000 00000000 ATA OWNER....... │ │ │ │ - 0x00037f38 256c6420 256c6420 256c6420 25730a00 %ld %ld %ld %s.. │ │ │ │ - 0x00037f48 25386c64 2025386c 64202538 73422025 %8ld %8ld %8sB % │ │ │ │ - 0x00037f58 730a0000 00000000 54696d65 6f757420 s.......Timeout │ │ │ │ - 0x00037f68 69732025 64207365 636f6e64 732e0a00 is %d seconds... │ │ │ │ - 0x00037f78 436f6d6d 616e6473 3a000000 00000000 Commands:....... │ │ │ │ - 0x00037f88 252d3132 73202573 0a000000 00000000 %-12s %s........ │ │ │ │ - 0x00037f98 0a446562 75676769 6e672073 75627379 .Debugging subsy │ │ │ │ - 0x00037fa8 7374656d 73206172 653a0000 00000000 stems are:...... │ │ │ │ - 0x00037fb8 2f257300 00000000 256c6420 62797465 /%s.....%ld byte │ │ │ │ - 0x00037fc8 73207472 616e7366 65727265 6420696e s transferred in │ │ │ │ - 0x00037fd8 20256420 7365636f 6e647320 00000000 %d seconds .... │ │ │ │ - 0x00037fe8 28252e31 6c664d42 2f73290a 00000000 (%.1lfMB/s)..... │ │ │ │ - 0x00037ff8 686f7374 3a202020 25730a00 00000000 host: %s...... │ │ │ │ - 0x00038008 70617468 3a202020 25730a00 00000000 path: %s...... │ │ │ │ - 0x00038018 77696474 683a2020 25640a00 00000000 width: %d...... │ │ │ │ - 0x00038028 68656967 68743a20 25640a00 00000000 height: %d...... │ │ │ │ - 0x00038038 6573697a 653a2020 25640a00 00000000 esize: %d...... │ │ │ │ - 0x00038048 6e686f73 74733a20 25640a00 00000000 nhosts: %d...... │ │ │ │ - 0x00038058 6e66696c 65733a20 25640a00 00000000 nfiles: %d...... │ │ │ │ - 0x00038068 4f70656e 00000000 52656164 00000000 Open....Read.... │ │ │ │ - 0x00038078 436c6f73 65000000 53746174 00000000 Close...Stat.... │ │ │ │ - 0x00038088 556e6b6e 6f776e00 25732065 72726f72 Unknown.%s error │ │ │ │ - 0x00038098 206f6e20 25733a20 25730a00 00000000 on %s: %s...... │ │ │ │ - 0x000380a8 252d3330 73000000 09256c64 09256c64 %-30s....%ld.%ld │ │ │ │ - 0x000380b8 0a000000 00000000 0a000000 00000000 ................ │ │ │ │ - 0x000380c8 256c640a 00000000 256c6400 00000000 %ld.....%ld..... │ │ │ │ - 0x000380d8 6e6f7420 636f6e6e 65637465 64000000 not connected... │ │ │ │ - 0x000380e8 636f756c 646e2774 2025733a 2025730a couldn't %s: %s. │ │ │ │ - 0x000380f8 00000000 00000000 7573653a 20257320 ........use: %s │ │ │ │ - 0x00038108 25730a00 00000000 756e6b6e 6f776e20 %s......unknown │ │ │ │ - 0x00038118 636f6d6d 616e643a 20257320 20287472 command: %s (tr │ │ │ │ - 0x00038128 79202768 656c7027 290a0000 00000000 y 'help')....... │ │ │ │ - 0x00038138 7573653a 20257320 5b6f7074 696f6e73 use: %s [options │ │ │ │ - 0x00038148 5d205b68 6f73746e 616d655d 205b636f ] [hostname] [co │ │ │ │ - 0x00038158 6d6d616e 645d0a00 77686572 65206f70 mmand]..where op │ │ │ │ - 0x00038168 74696f6e 73206172 653a0a00 00000000 tions are:...... │ │ │ │ - 0x00038178 2d612c2d 2d617574 683d3c66 6c61673e -a,--auth= │ │ │ │ - 0x00038188 00000000 00000000 20252d33 30732052 ........ %-30s R │ │ │ │ - 0x00038198 65717569 72652074 68697320 61757468 equire this auth │ │ │ │ - 0x000381a8 656e7469 63617469 6f6e206d 6f64652e entication mode. │ │ │ │ - 0x000381b8 0a000000 00000000 2d642c2d 2d646562 ........-d,--deb │ │ │ │ - 0x000381c8 75673d3c 666c6167 3e000000 00000000 ug=....... │ │ │ │ - 0x000381d8 20252d33 30732045 6e61626c 65206465 %-30s Enable de │ │ │ │ - 0x000381e8 62756767 696e6720 666f7220 74686973 bugging for this │ │ │ │ - 0x000381f8 20737562 73797374 656d2e0a 00000000 subsystem...... │ │ │ │ - 0x00038208 2d6f2c2d 2d646562 75672d66 696c653d -o,--debug-file= │ │ │ │ - 0x00038218 3c66696c 653e0000 20252d33 30732053 .. %-30s S │ │ │ │ - 0x00038228 656e6420 64656275 6767696e 6720746f end debugging to │ │ │ │ - 0x00038238 20746869 73206669 6c652e20 2863616e this file. (can │ │ │ │ - 0x00038248 20616c73 6f206265 203a7374 64657272 also be :stderr │ │ │ │ - 0x00038258 2c206f72 203a7374 646f7574 290a0000 , or :stdout)... │ │ │ │ - 0x00038268 2d692c2d 2d746963 6b657473 3d3c6669 -i,--tickets=.... %-30s C │ │ │ │ - 0x00038288 6f6d6d61 2d64656c 696d6974 6564206c omma-delimited l │ │ │ │ - 0x00038298 69737420 6f662074 69636b65 74732074 ist of tickets t │ │ │ │ - 0x000382a8 6f207573 6520666f 72206175 7468656e o use for authen │ │ │ │ - 0x000382b8 74696361 74696f6e 2e0a0000 00000000 tication........ │ │ │ │ - 0x000382c8 2d6c2c2d 2d766572 626f7365 00000000 -l,--verbose.... │ │ │ │ - 0x000382d8 20252d33 3073204c 6f6e6720 7472616e %-30s Long tran │ │ │ │ - 0x000382e8 73666572 20696e66 6f726d61 74696f6e sfer information │ │ │ │ - 0x000382f8 2e0a0000 00000000 2d742c2d 2d74696d ........-t,--tim │ │ │ │ - 0x00038308 656f7574 3d3c7469 6d653e00 00000000 eout=