--- /srv/rebuilderd/tmp/rebuilderdEQainA/inputs/caps_0.9.26-1_armel.deb +++ /srv/rebuilderd/tmp/rebuilderdEQainA/out/caps_0.9.26-1_armel.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2018-10-21 21:13:20.000000 debian-binary │ -rw-r--r-- 0 0 0 844 2018-10-21 21:13:20.000000 control.tar.xz │ --rw-r--r-- 0 0 0 205352 2018-10-21 21:13:20.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 205080 2018-10-21 21:13:20.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/lib/ladspa/caps.so │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -67,78 +67,78 @@ │ │ │ │ 63: 00000000 0 FUNC GLOBAL DEFAULT UND __aeabi_fadd@GCC_3.5 (3) │ │ │ │ 64: 00000000 0 NOTYPE WEAK DEFAULT UND _ITM_registerTMCloneTable │ │ │ │ 65: 00000000 0 FUNC WEAK DEFAULT UND __cxa_finalize@GLIBC_2.4 (7) │ │ │ │ 66: 00000000 0 FUNC GLOBAL DEFAULT UND __sqrtf_finite@GLIBC_2.15 (2) │ │ │ │ 67: 00000000 0 FUNC GLOBAL DEFAULT UND __sqrt_finite@GLIBC_2.15 (2) │ │ │ │ 68: 00089190 120 OBJECT GLOBAL DEFAULT 22 _ZN5Wider9port_infoE │ │ │ │ 69: 00013748 564 FUNC WEAK DEFAULT 11 _ZN10DescriptorI9NoisegateE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ - 70: 00072c84 120 OBJECT GLOBAL DEFAULT 22 _ZN8Saturate9port_infoE │ │ │ │ - 71: 0002027c 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI7FractalE13_connect_portEPvmPf │ │ │ │ + 70: 00072c3c 120 OBJECT GLOBAL DEFAULT 22 _ZN8Saturate9port_infoE │ │ │ │ + 71: 0001f730 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI7FractalE13_connect_portEPvmPf │ │ │ │ 72: 00079be4 1540 OBJECT GLOBAL DEFAULT 22 mega_wookie_936_46722 │ │ │ │ 73: 000139c4 340 FUNC GLOBAL DEFAULT 11 _ZN10AutoFilter4initEv │ │ │ │ 74: 0008debc 4096 OBJECT GLOBAL DEFAULT 22 _ZN3DSP10Polynomial7tanhtblE │ │ │ │ 75: 00046f04 624 FUNC GLOBAL DEFAULT 11 _ZN10DescriptorI5ClickE5setupEv │ │ │ │ 76: 0002bd00 680 FUNC GLOBAL DEFAULT 11 _ZN10DescriptorI8PhaserIIE5setupEv │ │ │ │ 77: 0004a664 40 FUNC WEAK DEFAULT 11 _ZN10DescriptorI7DDDelayE8_cleanupEPv │ │ │ │ - 78: 00021b9c 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI6AmpVTSE13_connect_portEPvmPf │ │ │ │ + 78: 00021050 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI6AmpVTSE13_connect_portEPvmPf │ │ │ │ 79: 0005a470 380 FUNC WEAK DEFAULT 11 _ZN10DescriptorI8NarrowerE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ 80: 00015258 72 FUNC WEAK DEFAULT 11 _ZN10DescriptorI10AutoFilterE4_runEPvm │ │ │ │ 81: 0005f828 96 FUNC GLOBAL DEFAULT 11 _ZN3DSP10Polynomial6atan15Ef │ │ │ │ - 82: 000240d8 9416 FUNC WEAK DEFAULT 11 _ZN6AmpVTS8subcycleIN3DSP11OversamplerILi8ELi64EEEEEvjRT_ │ │ │ │ + 82: 0002358c 9416 FUNC WEAK DEFAULT 11 _ZN6AmpVTS8subcycleIN3DSP11OversamplerILi8ELi64EEEEEvjRT_ │ │ │ │ 83: 00047174 968 FUNC GLOBAL DEFAULT 11 _ZN3CEO4initEv │ │ │ │ 84: 0005865c 1580 FUNC GLOBAL DEFAULT 11 _ZN7ChorusI5cycleEj │ │ │ │ 85: 00033480 32188 FUNC WEAK DEFAULT 11 _ZN9CabinetIV8subcycleIN3DSP11OversamplerILi2ELi32EEELi2EEEvjRT_ │ │ │ │ 86: 000583e8 352 FUNC GLOBAL DEFAULT 11 _ZN7ChorusI7setrateEf │ │ │ │ 87: 0004a630 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI7DDDelayE9_activateEPv │ │ │ │ - 88: 00015be8 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI3SinE13_connect_portEPvmPf │ │ │ │ + 88: 0002ae1c 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI3SinE13_connect_portEPvmPf │ │ │ │ 89: 0005a798 72 FUNC WEAK DEFAULT 11 _ZN10DescriptorI5WiderE4_runEPvm │ │ │ │ 90: 0005ac30 288 FUNC GLOBAL DEFAULT 11 _ZN5JVRev7set_t60Ef │ │ │ │ 91: 0000fe04 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI6EqFA4pE13_connect_portEPvmPf │ │ │ │ 92: 000789d8 1540 OBJECT GLOBAL DEFAULT 22 unmatched_46722 │ │ │ │ - 93: 0001e614 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI7SpiceX2E13_connect_portEPvmPf │ │ │ │ + 93: 0001dac8 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI7SpiceX2E13_connect_portEPvmPf │ │ │ │ 94: 000741a8 1540 OBJECT GLOBAL DEFAULT 22 indigo_46722 │ │ │ │ 95: 00009aec 1356 FUNC GLOBAL DEFAULT 11 _ZN4Eq108activateEv │ │ │ │ 96: 0008489c 288 OBJECT GLOBAL DEFAULT 22 _ZN10CompressX29port_infoE │ │ │ │ 97: 0005a814 1052 FUNC GLOBAL DEFAULT 11 _ZN5JVRev4initEv │ │ │ │ 98: 00057b64 12 FUNC GLOBAL DEFAULT 11 _ZN10CabinetIII8activateEv │ │ │ │ 99: 00082670 8200 OBJECT GLOBAL DEFAULT 22 waves_click_wav_44100 │ │ │ │ 100: 0004b26c 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI10CompressX2E9_activateEPv │ │ │ │ 101: 00011dc8 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI9ToneStackE13_connect_portEPvmPf │ │ │ │ - 102: 000215e4 256 FUNC GLOBAL DEFAULT 11 _ZN6AmpVTS8setratioEi │ │ │ │ + 102: 00020a98 256 FUNC GLOBAL DEFAULT 11 _ZN6AmpVTS8setratioEi │ │ │ │ 103: 0002c36c 5216 FUNC GLOBAL DEFAULT 11 _ZN9CabinetIV4initEv │ │ │ │ 104: 00058fa8 748 FUNC WEAK DEFAULT 11 _ZN10DescriptorI7ChorusIE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ 105: 000728dc 144 OBJECT GLOBAL DEFAULT 22 _ZN9Noisegate9port_infoE │ │ │ │ 106: 000747ac 1540 OBJECT GLOBAL DEFAULT 22 rosie_B_46722 │ │ │ │ 107: 0007b9f8 1540 OBJECT GLOBAL DEFAULT 22 mega_wookie_812_46722 │ │ │ │ 108: 0005e914 40 FUNC WEAK DEFAULT 11 _ZN10DescriptorI7PlateX2E8_cleanupEPv │ │ │ │ 109: 0000e314 732 FUNC GLOBAL DEFAULT 11 _ZN10DescriptorI4Eq4pE5setupEv │ │ │ │ 110: 0005a408 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI8NarrowerE13_connect_portEPvmPf │ │ │ │ 111: 00013b18 876 FUNC GLOBAL DEFAULT 11 _ZN10AutoFilter8activateEv │ │ │ │ 112: 0000c8f0 732 FUNC GLOBAL DEFAULT 11 _ZN10DescriptorI6Eq10X2E5setupEv │ │ │ │ - 113: 00021f60 8568 FUNC WEAK DEFAULT 11 _ZN10DescriptorI6AmpVTSE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ + 113: 00021414 8568 FUNC WEAK DEFAULT 11 _ZN10DescriptorI6AmpVTSE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ 114: 0005bf98 4496 FUNC GLOBAL DEFAULT 11 _ZN5Plate5cycleEj │ │ │ │ 115: 00047970 404 FUNC WEAK DEFAULT 11 _ZN10DescriptorI3CEOE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ 116: 0004a63c 40 FUNC WEAK DEFAULT 11 _ZN10DescriptorI5ScapeE8_cleanupEPv │ │ │ │ 117: 000489f0 4964 FUNC GLOBAL DEFAULT 11 _ZN5Scape5cycleEj │ │ │ │ 118: 00031d1c 40 FUNC WEAK DEFAULT 11 _ZN10DescriptorI9CabinetIVE8_cleanupEPv │ │ │ │ 119: 00008d38 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI5WhiteE9_activateEPv │ │ │ │ 120: 0001397c 72 FUNC WEAK DEFAULT 11 _ZN10DescriptorI9NoisegateE4_runEPvm │ │ │ │ - 121: 00021274 72 FUNC WEAK DEFAULT 11 _ZN10DescriptorI7FractalE4_runEPvm │ │ │ │ + 121: 00020728 72 FUNC WEAK DEFAULT 11 _ZN10DescriptorI7FractalE4_runEPvm │ │ │ │ 122: 00078fdc 1540 OBJECT GLOBAL DEFAULT 22 mega_wookie_992_46722 │ │ │ │ 123: 0004a60c 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI5ScapeE13_connect_portEPvmPf │ │ │ │ 124: 0005eca8 404 FUNC WEAK DEFAULT 11 _ZN10DescriptorI7PlateX2E12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ 125: 000108d8 4720 FUNC GLOBAL DEFAULT 11 _ZN9ToneStack5cycleEj │ │ │ │ 126: 00075fbc 1540 OBJECT GLOBAL DEFAULT 22 tweedie_B_46722 │ │ │ │ 127: 00010220 72 FUNC WEAK DEFAULT 11 _ZN10DescriptorI6Eq10X2E4_runEPvm │ │ │ │ 128: 0005f740 116 FUNC GLOBAL DEFAULT 11 _ZN3DSP10Polynomial5atan1Ef │ │ │ │ 129: 0004b260 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI10CompressX2E13_connect_portEPvmPf │ │ │ │ - 130: 00020bac 1736 FUNC WEAK DEFAULT 11 _ZN7Fractal8subcycleILi1EEEvj │ │ │ │ + 130: 00020060 1736 FUNC WEAK DEFAULT 11 _ZN7Fractal8subcycleILi1EEEvj │ │ │ │ 131: 000108cc 12 FUNC GLOBAL DEFAULT 11 _ZN9ToneStack8activateEv │ │ │ │ 132: 000735a0 1540 OBJECT GLOBAL DEFAULT 22 sixty_one_46722 │ │ │ │ - 133: 00020200 124 FUNC GLOBAL DEFAULT 11 _ZN7Fractal5cycleEj │ │ │ │ + 133: 0001f6b4 124 FUNC GLOBAL DEFAULT 11 _ZN7Fractal5cycleEj │ │ │ │ 134: 0005f4c8 516 FUNC GLOBAL DEFAULT 11 _ZN3DSP10Polynomial13power_clip_11Ef │ │ │ │ 135: 0004775c 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI3CEOE9_activateEPv │ │ │ │ 136: 00089fdc 4000 OBJECT GLOBAL DEFAULT 22 _ZN3DSP10Polynomial8clip9tblE │ │ │ │ 137: 00014fec 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI10AutoFilterE9_activateEPv │ │ │ │ 138: 0000fdc8 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI4Eq10E9_activateEPv │ │ │ │ 139: 0005a3fc 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI5WiderE9_activateEPv │ │ │ │ 140: 00076bc4 1540 OBJECT GLOBAL DEFAULT 22 blue_B_46722 │ │ │ │ @@ -147,53 +147,53 @@ │ │ │ │ 143: 00054294 5052 FUNC WEAK DEFAULT 11 _ZN12CompressStubILi2EE11subsubcycleIN3DSP11CompressRMSE12CompSaturateILi2ELi32EEEEvjRT_RT0_S9_ │ │ │ │ 144: 00057a38 300 FUNC GLOBAL DEFAULT 11 _ZN10CabinetIII12switch_modelEi │ │ │ │ 145: 0000fe6c 40 FUNC WEAK DEFAULT 11 _ZN10DescriptorI4Eq4pE8_cleanupEPv │ │ │ │ 146: 0005f204 328 FUNC GLOBAL DEFAULT 11 _ZN3DSP10Polynomial13_power_clip_7Ef │ │ │ │ 147: 0003b23c 32140 FUNC WEAK DEFAULT 11 _ZN9CabinetIV8subcycleIN3DSP11OversamplerILi4ELi64EEELi4EEEvjRT_ │ │ │ │ 148: 0005f9e4 116 FUNC GLOBAL DEFAULT 11 _ZN3DSP10Polynomial5clip9Ef │ │ │ │ 149: 0005a5ec 428 FUNC WEAK DEFAULT 11 _ZN10DescriptorI5WiderE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ - 150: 000202bc 532 FUNC WEAK DEFAULT 11 _ZN10DescriptorI7FractalE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ - 151: 00020294 40 FUNC WEAK DEFAULT 11 _ZN10DescriptorI7FractalE8_cleanupEPv │ │ │ │ + 150: 0001f770 532 FUNC WEAK DEFAULT 11 _ZN10DescriptorI7FractalE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ + 151: 0001f748 40 FUNC WEAK DEFAULT 11 _ZN10DescriptorI7FractalE8_cleanupEPv │ │ │ │ 152: 0007c660 4 OBJECT GLOBAL DEFAULT 22 CabIVModelDict │ │ │ │ 153: 0004ae88 960 FUNC GLOBAL DEFAULT 11 _ZN10DescriptorI10CompressX2E5setupEv │ │ │ │ - 154: 0001fec0 96 FUNC GLOBAL DEFAULT 11 _ZN7Fractal8activateEv │ │ │ │ + 154: 0001f374 96 FUNC GLOBAL DEFAULT 11 _ZN7Fractal8activateEv │ │ │ │ 155: 00012798 512 FUNC GLOBAL DEFAULT 11 _ZN9Noisegate7processEf │ │ │ │ 156: 00072f9c 1540 OBJECT GLOBAL DEFAULT 22 sixty_two_46722 │ │ │ │ 157: 000480f4 1248 FUNC WEAK DEFAULT 11 _ZN9ClickStubILi1EE5cycleEj │ │ │ │ 158: 0002e6c0 508 FUNC GLOBAL DEFAULT 11 _ZN10DescriptorI9CabinetIVE5setupEv │ │ │ │ 159: 0004a68c 644 FUNC WEAK DEFAULT 11 _ZN10DescriptorI5ScapeE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ 160: 00015020 568 FUNC WEAK DEFAULT 11 _ZN10DescriptorI10AutoFilterE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ 161: 0004b248 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI8CompressE13_connect_portEPvmPf │ │ │ │ - 162: 0001b1b8 644 FUNC GLOBAL DEFAULT 11 _ZN7SpiceX24initEv │ │ │ │ + 162: 0001a66c 644 FUNC GLOBAL DEFAULT 11 _ZN7SpiceX24initEv │ │ │ │ 163: 0000fe44 40 FUNC WEAK DEFAULT 11 _ZN10DescriptorI6Eq10X2E8_cleanupEPv │ │ │ │ - 164: 00015c00 40 FUNC WEAK DEFAULT 11 _ZN10DescriptorI3SinE8_cleanupEPv │ │ │ │ + 164: 0002ae34 40 FUNC WEAK DEFAULT 11 _ZN10DescriptorI3SinE8_cleanupEPv │ │ │ │ 165: 0007252c 288 OBJECT GLOBAL DEFAULT 22 _ZN4Eq109port_infoE │ │ │ │ 166: 00047790 40 FUNC WEAK DEFAULT 11 _ZN10DescriptorI3CEOE8_cleanupEPv │ │ │ │ 167: 0007e660 8200 OBJECT GLOBAL DEFAULT 22 waves_click_wav_176000 │ │ │ │ 168: 00008d44 40 FUNC WEAK DEFAULT 11 _ZN10DescriptorI5WhiteE8_cleanupEPv │ │ │ │ 169: 000795e0 1540 OBJECT GLOBAL DEFAULT 22 mega_wookie_968_46722 │ │ │ │ 170: 000480a8 76 FUNC WEAK DEFAULT 11 _ZN10DescriptorI5ClickE4_runEPvm │ │ │ │ 171: 0004ca44 5712 FUNC WEAK DEFAULT 11 _ZN10DescriptorI10CompressX2E12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ - 172: 000214a4 320 FUNC GLOBAL DEFAULT 11 _ZN6AmpVTS8activateEv │ │ │ │ + 172: 00020958 320 FUNC GLOBAL DEFAULT 11 _ZN6AmpVTS8activateEv │ │ │ │ 173: 00088fc8 120 OBJECT GLOBAL DEFAULT 22 _ZN10CabinetIII9port_infoE │ │ │ │ - 174: 0001f384 520 FUNC WEAK DEFAULT 11 _ZN10DescriptorI5SpiceE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ + 174: 0001e838 520 FUNC WEAK DEFAULT 11 _ZN10DescriptorI5SpiceE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ 175: 0005e8a0 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI5PlateE9_activateEPv │ │ │ │ 176: 00014ff8 40 FUNC WEAK DEFAULT 11 _ZN10DescriptorI10AutoFilterE8_cleanupEPv │ │ │ │ 177: 0000fdec 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI4Eq4pE13_connect_portEPvmPf │ │ │ │ - 178: 0001e5fc 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI5SpiceE13_connect_portEPvmPf │ │ │ │ + 178: 0001dab0 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI5SpiceE13_connect_portEPvmPf │ │ │ │ 179: 00012624 72 FUNC WEAK DEFAULT 11 _ZN10DescriptorI9ToneStackE4_runEPvm │ │ │ │ 180: 0004a958 408 FUNC WEAK DEFAULT 11 _ZN10DescriptorI7DDDelayE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ 181: 00057b70 1076 FUNC GLOBAL DEFAULT 11 _ZN10CabinetIII5cycleEj │ │ │ │ 182: 00043010 8540 FUNC GLOBAL DEFAULT 11 _ZN5Click10initsimpleEv │ │ │ │ 183: 0001266c 216 FUNC GLOBAL DEFAULT 11 _ZN9Noisegate4initEv │ │ │ │ 184: 0000e9a4 272 FUNC GLOBAL DEFAULT 11 _ZN6EqFA4p8activateEv │ │ │ │ 185: 00084680 8 OBJECT UNIQUE DEFAULT 22 _ZZN9ClickStubILi4EE5cycleEjE7scale16 │ │ │ │ - 186: 0001ff20 736 FUNC GLOBAL DEFAULT 11 _ZN10DescriptorI7FractalE5setupEv │ │ │ │ + 186: 0001f3d4 736 FUNC GLOBAL DEFAULT 11 _ZN10DescriptorI7FractalE5setupEv │ │ │ │ 187: 0005ee3c 484 FUNC WEAK DEFAULT 11 _ZN10DescriptorI5PlateE4_runEPvm │ │ │ │ - 188: 00016058 18392 FUNC GLOBAL DEFAULT 11 _ZN8Saturate5cycleEj │ │ │ │ + 188: 0001550c 18392 FUNC GLOBAL DEFAULT 11 _ZN8Saturate5cycleEj │ │ │ │ 189: 00013e84 3596 FUNC GLOBAL DEFAULT 11 _ZN10AutoFilter5cycleEj │ │ │ │ 190: 00047738 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI5ClickE13_connect_portEPvmPf │ │ │ │ 191: 0007296c 240 OBJECT GLOBAL DEFAULT 22 _ZN10AutoFilter9port_infoE │ │ │ │ 192: 0005a420 40 FUNC WEAK DEFAULT 11 _ZN10DescriptorI5WiderE8_cleanupEPv │ │ │ │ 193: 00047b04 1444 FUNC WEAK DEFAULT 11 _ZN9ClickStubILi4EE5cycleEj │ │ │ │ 194: 0004a618 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI5ScapeE9_activateEPv │ │ │ │ 195: 000477b8 440 FUNC WEAK DEFAULT 11 _ZN10DescriptorI5ClickE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ @@ -206,83 +206,83 @@ │ │ │ │ 202: 0004a170 672 FUNC GLOBAL DEFAULT 11 _ZN7DDDelay5cycleEj │ │ │ │ 203: 0005ad50 332 FUNC GLOBAL DEFAULT 11 _ZN5JVRev8activateEv │ │ │ │ 204: 0000fe1c 40 FUNC WEAK DEFAULT 11 _ZN10DescriptorI4Eq10E8_cleanupEPv │ │ │ │ 205: 0008fec4 38500 OBJECT GLOBAL DEFAULT 23 CabIVModels │ │ │ │ 206: 00010884 72 FUNC WEAK DEFAULT 11 _ZN10DescriptorI6EqFA4pE4_runEPvm │ │ │ │ 207: 00089208 36 OBJECT GLOBAL DEFAULT 22 JVRev_length │ │ │ │ 208: 0005ae9c 2080 FUNC GLOBAL DEFAULT 11 _ZN5JVRev5cycleEj │ │ │ │ - 209: 000216e4 1032 FUNC GLOBAL DEFAULT 11 _ZN10DescriptorI6AmpVTSE5setupEv │ │ │ │ - 210: 0001e5f0 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI8SaturateE9_activateEPv │ │ │ │ + 209: 00020b98 1032 FUNC GLOBAL DEFAULT 11 _ZN10DescriptorI6AmpVTSE5setupEv │ │ │ │ + 210: 0001daa4 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI8SaturateE9_activateEPv │ │ │ │ 211: 0000be58 2712 FUNC GLOBAL DEFAULT 11 _ZN6Eq10X25cycleEj │ │ │ │ 212: 00055650 4856 FUNC WEAK DEFAULT 11 _ZN12CompressStubILi2EE11subsubcycleIN3DSP11CompressRMSE12CompSaturateILi4ELi64EEEEvjRT_RT0_S9_ │ │ │ │ 213: 0004b2a0 40 FUNC WEAK DEFAULT 11 _ZN10DescriptorI10CompressX2E8_cleanupEPv │ │ │ │ 214: 0005f970 116 FUNC GLOBAL DEFAULT 11 _ZN3DSP10Polynomial5clip3Ef │ │ │ │ 215: 00007bd4 64 FUNC GLOBAL DEFAULT 11 caps_so_fini │ │ │ │ 216: 000468fc 1504 FUNC GLOBAL DEFAULT 11 _ZN5Click8initsineEv │ │ │ │ 217: 0005f34c 380 FUNC GLOBAL DEFAULT 11 _ZN3DSP10Polynomial12power_clip_7Ef │ │ │ │ 218: 00051cb0 4908 FUNC WEAK DEFAULT 11 _ZN12CompressStubILi2EE11subsubcycleIN3DSP12CompressPeakE12CompSaturateILi2ELi32EEEEvjRT_RT0_S9_ │ │ │ │ 219: 0005eacc 72 FUNC WEAK DEFAULT 11 _ZN10DescriptorI5JVRevE4_runEPvm │ │ │ │ 220: 0000d45c 184 FUNC GLOBAL DEFAULT 11 _ZN4Eq4p8activateEv │ │ │ │ 221: 0002bfa8 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI8PhaserIIE13_connect_portEPvmPf │ │ │ │ 222: 00057974 36 FUNC GLOBAL DEFAULT 11 ladspa_descriptor │ │ │ │ - 223: 00015c28 380 FUNC WEAK DEFAULT 11 _ZN10DescriptorI3SinE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ + 223: 0002ae5c 380 FUNC WEAK DEFAULT 11 _ZN10DescriptorI3SinE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ 224: 0005f6cc 116 FUNC GLOBAL DEFAULT 11 _ZN3DSP10Polynomial4atanEf │ │ │ │ - 225: 000204d0 1756 FUNC WEAK DEFAULT 11 _ZN7Fractal8subcycleILi0EEEvj │ │ │ │ + 225: 0001f984 1756 FUNC WEAK DEFAULT 11 _ZN7Fractal8subcycleILi0EEEvj │ │ │ │ 226: 0005a180 624 FUNC GLOBAL DEFAULT 11 _ZN10DescriptorI8NarrowerE5setupEv │ │ │ │ - 227: 000152a0 316 FUNC GLOBAL DEFAULT 11 _ZN3Sin8activateEv │ │ │ │ - 228: 00015dec 380 FUNC GLOBAL DEFAULT 11 _Z13_power_clip_7f │ │ │ │ + 227: 0002a4d4 316 FUNC GLOBAL DEFAULT 11 _ZN3Sin8activateEv │ │ │ │ + 228: 000152a0 380 FUNC GLOBAL DEFAULT 11 _Z13_power_clip_7f │ │ │ │ 229: 00014c90 848 FUNC GLOBAL DEFAULT 11 _ZN10DescriptorI10AutoFilterE5setupEv │ │ │ │ - 230: 000212bc 488 FUNC GLOBAL DEFAULT 11 _ZN6AmpVTS4initEv │ │ │ │ + 230: 00020770 488 FUNC GLOBAL DEFAULT 11 _ZN6AmpVTS4initEv │ │ │ │ 231: 00058f68 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI7ChorusIE13_connect_portEPvmPf │ │ │ │ 232: 0005d3d0 4556 FUNC GLOBAL DEFAULT 11 _ZN7PlateX25cycleEj │ │ │ │ 233: 00010090 400 FUNC WEAK DEFAULT 11 _ZN10DescriptorI6Eq10X2E12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ 234: 00008000 1880 FUNC GLOBAL DEFAULT 11 caps_so_init │ │ │ │ - 235: 00072cfc 192 OBJECT GLOBAL DEFAULT 22 _ZN7Fractal9port_infoE │ │ │ │ + 235: 00072cb4 192 OBJECT GLOBAL DEFAULT 22 _ZN7Fractal9port_infoE │ │ │ │ 236: 00014fe0 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI10AutoFilterE13_connect_portEPvmPf │ │ │ │ 237: 00048620 656 FUNC GLOBAL DEFAULT 11 _ZN5Scape4initEv │ │ │ │ 238: 00058c88 736 FUNC GLOBAL DEFAULT 11 _ZN10DescriptorI7ChorusIE5setupEv │ │ │ │ 239: 00008928 628 FUNC GLOBAL DEFAULT 11 _ZN5White5cycleEj │ │ │ │ 240: 000105a4 72 FUNC WEAK DEFAULT 11 _ZN10DescriptorI4Eq4pE4_runEPvm │ │ │ │ - 241: 0001e620 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI7SpiceX2E9_activateEPv │ │ │ │ + 241: 0001dad4 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI7SpiceX2E9_activateEPv │ │ │ │ 242: 000488b0 320 FUNC GLOBAL DEFAULT 11 _ZN5Scape8activateEv │ │ │ │ 243: 0005eb14 404 FUNC WEAK DEFAULT 11 _ZN10DescriptorI5PlateE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ 244: 00056948 4140 FUNC WEAK DEFAULT 11 _ZN10DescriptorI10CompressX2E4_runEPvm │ │ │ │ 245: 0005e93c 400 FUNC WEAK DEFAULT 11 _ZN10DescriptorI5JVRevE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ 246: 0004b254 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI8CompressE9_activateEPv │ │ │ │ 247: 000583a0 72 FUNC WEAK DEFAULT 11 _ZN10DescriptorI10CabinetIIIE4_runEPvm │ │ │ │ 248: 00047768 40 FUNC WEAK DEFAULT 11 _ZN10DescriptorI5ClickE8_cleanupEPv │ │ │ │ 249: 0000b8bc 1436 FUNC GLOBAL DEFAULT 11 _ZN6Eq10X28activateEv │ │ │ │ 250: 0000febc 396 FUNC WEAK DEFAULT 11 _ZN10DescriptorI4Eq10E12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ 251: 000728d8 4 OBJECT GLOBAL DEFAULT 22 _ZN3DSP9ToneStack10presetdictE │ │ │ │ - 252: 00072dbc 312 OBJECT GLOBAL DEFAULT 22 _ZN6AmpVTS9port_infoE │ │ │ │ + 252: 00072d74 312 OBJECT GLOBAL DEFAULT 22 _ZN6AmpVTS9port_infoE │ │ │ │ 253: 00084688 96 OBJECT GLOBAL DEFAULT 22 _ZN3CEO9port_infoE │ │ │ │ - 254: 00020288 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI7FractalE9_activateEPv │ │ │ │ + 254: 0001f73c 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI7FractalE9_activateEPv │ │ │ │ 255: 0007c664 8186 OBJECT GLOBAL DEFAULT 22 profit │ │ │ │ 256: 0005e59c 736 FUNC GLOBAL DEFAULT 11 _ZN10DescriptorI7PlateX2E5setupEv │ │ │ │ 257: 00084678 8 OBJECT UNIQUE DEFAULT 22 _ZZN9ClickStubILi1EE5cycleEjE7scale16 │ │ │ │ - 258: 0001fd1c 72 FUNC WEAK DEFAULT 11 _ZN10DescriptorI7SpiceX2E4_runEPvm │ │ │ │ + 258: 0001f1d0 72 FUNC WEAK DEFAULT 11 _ZN10DescriptorI7SpiceX2E4_runEPvm │ │ │ │ 259: 0000fdbc 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI4Eq10E13_connect_portEPvmPf │ │ │ │ 260: 0002e8bc 13384 FUNC GLOBAL DEFAULT 11 _ZN9CabinetIV5cycleEj │ │ │ │ - 261: 0001e67c 40 FUNC WEAK DEFAULT 11 _ZN10DescriptorI7SpiceX2E8_cleanupEPv │ │ │ │ + 261: 0001db30 40 FUNC WEAK DEFAULT 11 _ZN10DescriptorI7SpiceX2E8_cleanupEPv │ │ │ │ 262: 00074db0 1540 OBJECT GLOBAL DEFAULT 22 rosie_A_46722 │ │ │ │ 263: 0000eab4 4140 FUNC GLOBAL DEFAULT 11 _ZN6EqFA4p5cycleEj │ │ │ │ 264: 00072848 144 OBJECT GLOBAL DEFAULT 22 _ZN9ToneStack9port_infoE │ │ │ │ - 265: 0001aa68 644 FUNC GLOBAL DEFAULT 11 _ZN5Spice4initEv │ │ │ │ - 266: 0001fd64 72 FUNC WEAK DEFAULT 11 _ZN10DescriptorI5SpiceE4_runEPvm │ │ │ │ + 265: 00019f1c 644 FUNC GLOBAL DEFAULT 11 _ZN5Spice4initEv │ │ │ │ + 266: 0001f218 72 FUNC WEAK DEFAULT 11 _ZN10DescriptorI5SpiceE4_runEPvm │ │ │ │ 267: 0004a134 60 FUNC GLOBAL DEFAULT 11 _ZN7DDDelay8activateEv │ │ │ │ - 268: 00021ba8 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI6AmpVTSE9_activateEPv │ │ │ │ + 268: 0002105c 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI6AmpVTSE9_activateEPv │ │ │ │ 269: 0005fac4 0 FUNC GLOBAL DEFAULT 12 _fini │ │ │ │ - 270: 0001e62c 40 FUNC WEAK DEFAULT 11 _ZN10DescriptorI8SaturateE8_cleanupEPv │ │ │ │ - 271: 0001acec 436 FUNC GLOBAL DEFAULT 11 _ZN5Spice8activateEv │ │ │ │ + 270: 0001dae0 40 FUNC WEAK DEFAULT 11 _ZN10DescriptorI8SaturateE8_cleanupEPv │ │ │ │ + 271: 0001a1a0 436 FUNC GLOBAL DEFAULT 11 _ZN5Spice8activateEv │ │ │ │ 272: 00072650 504 OBJECT GLOBAL DEFAULT 22 _ZN3DSP9ToneStack7presetsE │ │ │ │ 273: 0005a414 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI8NarrowerE9_activateEPv │ │ │ │ - 274: 0001f33c 72 FUNC WEAK DEFAULT 11 _ZN10DescriptorI8SaturateE4_runEPvm │ │ │ │ - 275: 0001b43c 644 FUNC GLOBAL DEFAULT 11 _ZN7SpiceX28activateEv │ │ │ │ + 274: 0001e7f0 72 FUNC WEAK DEFAULT 11 _ZN10DescriptorI8SaturateE4_runEPvm │ │ │ │ + 275: 0001a8f0 644 FUNC GLOBAL DEFAULT 11 _ZN7SpiceX28activateEv │ │ │ │ 276: 00011e08 2076 FUNC WEAK DEFAULT 11 _ZN10DescriptorI9ToneStackE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ - 277: 0001f80c 1296 FUNC WEAK DEFAULT 11 _ZN3DSP11Butterworth2HPIfEEvfRNS_4IIR2IT_EE │ │ │ │ + 277: 0001ecc0 1296 FUNC WEAK DEFAULT 11 _ZN3DSP11Butterworth2HPIfEEvfRNS_4IIR2IT_EE │ │ │ │ 278: 0000cbcc 212 FUNC GLOBAL DEFAULT 11 _ZN4Eq4p4initEv │ │ │ │ 279: 00073ba4 1540 OBJECT GLOBAL DEFAULT 22 angel_46722 │ │ │ │ 280: 00008f58 2964 FUNC GLOBAL DEFAULT 11 _ZN4Eq104initEv │ │ │ │ 281: 00052fdc 4792 FUNC WEAK DEFAULT 11 _ZN12CompressStubILi2EE11subsubcycleIN3DSP12CompressPeakE12CompSaturateILi4ELi64EEEEvjRT_RT0_S9_ │ │ │ │ 282: 00013498 624 FUNC GLOBAL DEFAULT 11 _ZN10DescriptorI9NoisegateE5setupEv │ │ │ │ 283: 000072e4 0 FUNC GLOBAL DEFAULT 9 _init │ │ │ │ 284: 00049d54 736 FUNC GLOBAL DEFAULT 11 _ZN10DescriptorI5ScapeE5setupEv │ │ │ │ @@ -295,92 +295,92 @@ │ │ │ │ 291: 0005f888 116 FUNC GLOBAL DEFAULT 11 _ZN3DSP10Polynomial4one5Ef │ │ │ │ 292: 0007adf0 1540 OBJECT GLOBAL DEFAULT 22 mega_wookie_868_46722 │ │ │ │ 293: 0000fae0 732 FUNC GLOBAL DEFAULT 11 _ZN10DescriptorI6EqFA4pE5setupEv │ │ │ │ 294: 0004b278 40 FUNC WEAK DEFAULT 11 _ZN10DescriptorI8CompressE8_cleanupEPv │ │ │ │ 295: 00013714 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI9NoisegateE9_activateEPv │ │ │ │ 296: 00072214 456 OBJECT GLOBAL DEFAULT 22 _ZN4Eq4p9port_infoE │ │ │ │ 297: 00031d44 5948 FUNC WEAK DEFAULT 11 _ZN10DescriptorI9CabinetIVE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ - 298: 0001a830 568 FUNC GLOBAL DEFAULT 11 _ZN10DescriptorI8SaturateE5setupEv │ │ │ │ - 299: 00072a5c 72 OBJECT GLOBAL DEFAULT 22 _ZN3Sin9port_infoE │ │ │ │ + 298: 00019ce4 568 FUNC GLOBAL DEFAULT 11 _ZN10DescriptorI8SaturateE5setupEv │ │ │ │ + 299: 00072eac 72 OBJECT GLOBAL DEFAULT 22 _ZN3Sin9port_infoE │ │ │ │ 300: 000771c8 1540 OBJECT GLOBAL DEFAULT 22 blue_A_46722 │ │ │ │ 301: 0005a3f0 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI5WiderE13_connect_portEPvmPf │ │ │ │ 302: 00080668 8200 OBJECT GLOBAL DEFAULT 22 waves_click_wav_88200 │ │ │ │ - 303: 0001ba48 5508 FUNC GLOBAL DEFAULT 11 _ZN7SpiceX25cycleEj │ │ │ │ + 303: 0001aefc 5508 FUNC GLOBAL DEFAULT 11 _ZN7SpiceX25cycleEj │ │ │ │ 304: 000485d4 76 FUNC WEAK DEFAULT 11 _ZN10DescriptorI3CEOE4_runEPvm │ │ │ │ 305: 00011de0 40 FUNC WEAK DEFAULT 11 _ZN10DescriptorI9ToneStackE8_cleanupEPv │ │ │ │ 306: 0002e654 108 FUNC GLOBAL DEFAULT 11 _ZN9CabinetIV8activateEv │ │ │ │ 307: 0000a888 960 FUNC GLOBAL DEFAULT 11 _ZN10DescriptorI4Eq10E5setupEv │ │ │ │ - 308: 0001b6c0 904 FUNC GLOBAL DEFAULT 11 _ZN10DescriptorI7SpiceX2E5setupEv │ │ │ │ + 308: 0001ab74 904 FUNC GLOBAL DEFAULT 11 _ZN10DescriptorI7SpiceX2E5setupEv │ │ │ │ 309: 00011b48 640 FUNC GLOBAL DEFAULT 11 _ZN10DescriptorI9ToneStackE5setupEv │ │ │ │ 310: 00059294 72 FUNC WEAK DEFAULT 11 _ZN10DescriptorI7ChorusIE4_runEPvm │ │ │ │ 311: 00084778 4 OBJECT UNIQUE DEFAULT 22 _ZZ6pick_fffE7over_12 │ │ │ │ 312: 00010268 828 FUNC WEAK DEFAULT 11 _ZN10DescriptorI4Eq4pE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ 313: 0005e8b8 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI7PlateX2E9_activateEPv │ │ │ │ 314: 0007bffc 1540 OBJECT GLOBAL DEFAULT 22 mega_wookie_800_46722 │ │ │ │ 315: 00072034 480 OBJECT GLOBAL DEFAULT 22 _ZN6EqFA4p9port_infoE │ │ │ │ - 316: 0001f58c 640 FUNC WEAK DEFAULT 11 _ZN10DescriptorI7SpiceX2E12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ + 316: 0001ea40 640 FUNC WEAK DEFAULT 11 _ZN10DescriptorI7SpiceX2E12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ 317: 00013708 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI9NoisegateE13_connect_portEPvmPf │ │ │ │ 318: 000847dc 192 OBJECT GLOBAL DEFAULT 22 _ZN5Scape9port_infoE │ │ │ │ 319: 0005b6bc 624 FUNC GLOBAL DEFAULT 11 _ZN10DescriptorI5JVRevE5setupEv │ │ │ │ - 320: 00015da4 72 FUNC WEAK DEFAULT 11 _ZN10DescriptorI3SinE4_runEPvm │ │ │ │ + 320: 0002afd8 72 FUNC WEAK DEFAULT 11 _ZN10DescriptorI3SinE4_runEPvm │ │ │ │ 321: 000592ec 1148 FUNC GLOBAL DEFAULT 11 _ZN5Wider8activateEv │ │ │ │ 322: 0000fdd4 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI6Eq10X2E13_connect_portEPvmPf │ │ │ │ 323: 00008d6c 420 FUNC WEAK DEFAULT 11 _ZN10DescriptorI5WhiteE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ 324: 0000a038 2128 FUNC GLOBAL DEFAULT 11 _ZN4Eq105cycleEj │ │ │ │ 325: 00008b9c 400 FUNC GLOBAL DEFAULT 11 _ZN10DescriptorI5WhiteE5setupEv │ │ │ │ 326: 000723dc 336 OBJECT GLOBAL DEFAULT 22 _ZN6Eq10X29port_infoE │ │ │ │ 327: 00089394 144 OBJECT GLOBAL DEFAULT 22 _ZN5JVRev9port_infoE │ │ │ │ 328: 0008922c 192 OBJECT GLOBAL DEFAULT 22 _ZN7PlateX29port_infoE │ │ │ │ 329: 00059e1c 868 FUNC GLOBAL DEFAULT 11 _ZN8Narrower5cycleEj │ │ │ │ 330: 000579e4 84 FUNC GLOBAL DEFAULT 11 _ZN10CabinetIII4initEv │ │ │ │ 331: 0004ab38 848 FUNC GLOBAL DEFAULT 11 _ZN10DescriptorI8CompressE5setupEv │ │ │ │ - 332: 0001aea0 792 FUNC GLOBAL DEFAULT 11 _ZN10DescriptorI5SpiceE5setupEv │ │ │ │ - 333: 00015bf4 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI3SinE9_activateEPv │ │ │ │ + 332: 0001a354 792 FUNC GLOBAL DEFAULT 11 _ZN10DescriptorI5SpiceE5setupEv │ │ │ │ + 333: 0002ae28 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI3SinE9_activateEPv │ │ │ │ 334: 0005e8ec 40 FUNC WEAK DEFAULT 11 _ZN10DescriptorI5PlateE8_cleanupEPv │ │ │ │ - 335: 00072bac 216 OBJECT GLOBAL DEFAULT 22 _ZN5Spice9port_infoE │ │ │ │ - 336: 0001e6a4 3224 FUNC WEAK DEFAULT 11 _ZN10DescriptorI8SaturateE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ + 335: 00072b64 216 OBJECT GLOBAL DEFAULT 22 _ZN5Spice9port_infoE │ │ │ │ + 336: 0001db58 3224 FUNC WEAK DEFAULT 11 _ZN10DescriptorI8SaturateE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ 337: 000592dc 16 FUNC GLOBAL DEFAULT 11 _ZN5Wider4initEv │ │ │ │ 338: 0005b92c 1644 FUNC GLOBAL DEFAULT 11 _ZN9PlateStub4initEv │ │ │ │ - 339: 0002afd8 72 FUNC WEAK DEFAULT 11 _ZN10DescriptorI6AmpVTSE4_runEPvm │ │ │ │ + 339: 0002a48c 72 FUNC WEAK DEFAULT 11 _ZN10DescriptorI6AmpVTSE4_runEPvm │ │ │ │ 340: 0005e8c4 40 FUNC WEAK DEFAULT 11 _ZN10DescriptorI5JVRevE8_cleanupEPv │ │ │ │ 341: 0000d514 3584 FUNC GLOBAL DEFAULT 11 _ZN4Eq4p5cycleEj │ │ │ │ 342: 00072ef4 168 OBJECT GLOBAL DEFAULT 22 _ZN8PhaserII9port_infoE │ │ │ │ 343: 0005e8ac 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI7PlateX2E13_connect_portEPvmPf │ │ │ │ 344: 0002bfc0 40 FUNC WEAK DEFAULT 11 _ZN10DescriptorI8PhaserIIE8_cleanupEPv │ │ │ │ - 345: 000153dc 1604 FUNC GLOBAL DEFAULT 11 _ZN3Sin5cycleEj │ │ │ │ + 345: 0002a610 1604 FUNC GLOBAL DEFAULT 11 _ZN3Sin5cycleEj │ │ │ │ 346: 00013720 40 FUNC WEAK DEFAULT 11 _ZN10DescriptorI9NoisegateE8_cleanupEPv │ │ │ │ - 347: 00072aa4 264 OBJECT GLOBAL DEFAULT 22 _ZN7SpiceX29port_infoE │ │ │ │ - 348: 0001fdac 276 FUNC GLOBAL DEFAULT 11 _ZN7Fractal4initEv │ │ │ │ + 347: 00072a5c 264 OBJECT GLOBAL DEFAULT 22 _ZN7SpiceX29port_infoE │ │ │ │ + 348: 0001f260 276 FUNC GLOBAL DEFAULT 11 _ZN7Fractal4initEv │ │ │ │ 349: 0008cebc 4096 OBJECT GLOBAL DEFAULT 22 _ZN3DSP10Polynomial7one5tblE │ │ │ │ 350: 0000fe94 40 FUNC WEAK DEFAULT 11 _ZN10DescriptorI6EqFA4pE8_cleanupEPv │ │ │ │ 351: 00031d04 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI9CabinetIVE13_connect_portEPvmPf │ │ │ │ 352: 000783d4 1540 OBJECT GLOBAL DEFAULT 22 twin_A_46722 │ │ │ │ 353: 0002b020 3296 FUNC GLOBAL DEFAULT 11 _ZN8PhaserII5cycleEj │ │ │ │ 354: 0005f7b4 116 FUNC GLOBAL DEFAULT 11 _ZN3DSP10Polynomial4tanhEf │ │ │ │ 355: 00058f74 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI7ChorusIE9_activateEPv │ │ │ │ 356: 000849bc 240 OBJECT GLOBAL DEFAULT 22 _ZN8Compress9port_infoE │ │ │ │ 357: 0004e094 15388 FUNC WEAK DEFAULT 11 _ZN10DescriptorI8CompressE4_runEPvm │ │ │ │ 358: 000581e8 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI10CabinetIIIE9_activateEPv │ │ │ │ 359: 0005e894 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI5PlateE13_connect_portEPvmPf │ │ │ │ 360: 00047744 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI5ClickE9_activateEPv │ │ │ │ - 361: 00028a54 9604 FUNC WEAK DEFAULT 11 _ZN6AmpVTS8subcycleIN3DSP11OversamplerILi2ELi32EEEEEvjRT_ │ │ │ │ + 361: 00027f08 9604 FUNC WEAK DEFAULT 11 _ZN6AmpVTS8subcycleIN3DSP11OversamplerILi2ELi32EEEEEvjRT_ │ │ │ │ 362: 0004a034 256 FUNC GLOBAL DEFAULT 11 _ZN7DDDelay4initEv │ │ │ │ 363: 00089040 192 OBJECT GLOBAL DEFAULT 22 _ZN7ChorusI9port_infoE │ │ │ │ 364: 000105ec 664 FUNC WEAK DEFAULT 11 _ZN10DescriptorI6EqFA4pE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ - 365: 0001e654 40 FUNC WEAK DEFAULT 11 _ZN10DescriptorI5SpiceE8_cleanupEPv │ │ │ │ + 365: 0001db08 40 FUNC WEAK DEFAULT 11 _ZN10DescriptorI5SpiceE8_cleanupEPv │ │ │ │ 366: 0000cca0 1980 FUNC GLOBAL DEFAULT 11 _ZN4Eq4p11updatestateEv │ │ │ │ 367: 0005a7e0 52 FUNC WEAK DEFAULT 11 _ZN10DescriptorI8NarrowerE4_runEPvm │ │ │ │ - 368: 00016008 80 FUNC GLOBAL DEFAULT 11 _ZN8Saturate8activateEv │ │ │ │ - 369: 0001cfcc 5656 FUNC GLOBAL DEFAULT 11 _ZN5Spice5cycleEj │ │ │ │ + 368: 000154bc 80 FUNC GLOBAL DEFAULT 11 _ZN8Saturate8activateEv │ │ │ │ + 369: 0001c480 5656 FUNC GLOBAL DEFAULT 11 _ZN5Spice5cycleEj │ │ │ │ 370: 0000e6c4 736 FUNC GLOBAL DEFAULT 11 _ZN6EqFA4p11updatestateEv │ │ │ │ 371: 00011dd4 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI9ToneStackE9_activateEPv │ │ │ │ - 372: 00021aec 176 FUNC GLOBAL DEFAULT 11 _ZN6AmpVTS5cycleEj │ │ │ │ + 372: 00020fa0 176 FUNC GLOBAL DEFAULT 11 _ZN6AmpVTS5cycleEj │ │ │ │ 373: 0000ac48 3188 FUNC GLOBAL DEFAULT 11 _ZN6Eq10X24initEv │ │ │ │ 374: 00057fa4 568 FUNC GLOBAL DEFAULT 11 _ZN10DescriptorI10CabinetIIIE5setupEv │ │ │ │ - 375: 00015a20 456 FUNC GLOBAL DEFAULT 11 _ZN10DescriptorI3SinE5setupEv │ │ │ │ + 375: 0002ac54 456 FUNC GLOBAL DEFAULT 11 _ZN10DescriptorI3SinE5setupEv │ │ │ │ 376: 00057998 76 FUNC WEAK DEFAULT 11 _ZN14DescriptorStubD1Ev │ │ │ │ 377: 0007b3f4 1540 OBJECT GLOBAL DEFAULT 22 mega_wookie_828_46722 │ │ │ │ 378: 0007a7ec 1540 OBJECT GLOBAL DEFAULT 22 mega_wookie_908_46722 │ │ │ │ 379: 0005fa58 108 FUNC GLOBAL DEFAULT 11 _ZN3DSP10Polynomial5one53Ef │ │ │ │ 380: 0008477c 96 OBJECT GLOBAL DEFAULT 22 _ZN7DDDelay9port_infoE │ │ │ │ 381: 0008eebc 4096 OBJECT GLOBAL DEFAULT 22 _ZN3DSP10Polynomial7atantblE │ │ │ │ 382: 0000fdf8 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI4Eq4pE9_activateEPv │ │ │ │ @@ -391,27 +391,27 @@ │ │ │ │ 387: 00084ab8 17680 OBJECT GLOBAL DEFAULT 22 _ZN10CabinetIII9allmodelsE │ │ │ │ 388: 0005f020 484 FUNC WEAK DEFAULT 11 _ZN10DescriptorI7PlateX2E4_runEPvm │ │ │ │ 389: 0000fde0 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI6Eq10X2E9_activateEPv │ │ │ │ 390: 0005e87c 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI5JVRevE13_connect_portEPvmPf │ │ │ │ 391: 000581dc 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI10CabinetIIIE13_connect_portEPvmPf │ │ │ │ 392: 0005f8fc 116 FUNC GLOBAL DEFAULT 11 _ZN3DSP10Polynomial4sin1Ef │ │ │ │ 393: 0002bfb4 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI8PhaserIIE9_activateEPv │ │ │ │ - 394: 00021bb4 40 FUNC WEAK DEFAULT 11 _ZN10DescriptorI6AmpVTSE8_cleanupEPv │ │ │ │ + 394: 00021068 40 FUNC WEAK DEFAULT 11 _ZN10DescriptorI6AmpVTSE8_cleanupEPv │ │ │ │ 395: 00047750 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI3CEOE13_connect_portEPvmPf │ │ │ │ 396: 00012744 84 FUNC GLOBAL DEFAULT 11 _ZN9Noisegate8activateEv │ │ │ │ 397: 00008d2c 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI5WhiteE13_connect_portEPvmPf │ │ │ │ 398: 0000fe10 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI6EqFA4pE9_activateEPv │ │ │ │ 399: 00089424 3000 OBJECT GLOBAL DEFAULT 22 _ZN3DSP10Polynomial8one5tbl3E │ │ │ │ 400: 00072004 48 OBJECT GLOBAL DEFAULT 22 _ZN5White9port_infoE │ │ │ │ 401: 0007a1e8 1540 OBJECT GLOBAL DEFAULT 22 mega_wookie_912_46722 │ │ │ │ 402: 0002bfe8 764 FUNC WEAK DEFAULT 11 _ZN10DescriptorI8PhaserIIE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ 403: 0002c2e4 136 FUNC WEAK DEFAULT 11 _ZN10DescriptorI8PhaserIIE4_runEPvm │ │ │ │ - 404: 00015f68 160 FUNC GLOBAL DEFAULT 11 _ZN8Saturate4initEv │ │ │ │ + 404: 0001541c 160 FUNC GLOBAL DEFAULT 11 _ZN8Saturate4initEv │ │ │ │ 405: 0004b2c8 6012 FUNC WEAK DEFAULT 11 _ZN10DescriptorI8CompressE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ - 406: 0001e5e4 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI8SaturateE13_connect_portEPvmPf │ │ │ │ + 406: 0001da98 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI8SaturateE13_connect_portEPvmPf │ │ │ │ 407: 000753b4 1540 OBJECT GLOBAL DEFAULT 22 mini_wookie_B_46722 │ │ │ │ 408: 00046edc 40 FUNC GLOBAL DEFAULT 11 _ZN5Click9initdiracEv │ │ │ │ 409: 00042fc8 72 FUNC WEAK DEFAULT 11 _ZN10DescriptorI9CabinetIVE4_runEPvm │ │ │ │ 410: 000846e8 144 OBJECT GLOBAL DEFAULT 22 _ZN5Click9port_infoE │ │ │ │ 411: 00059be4 568 FUNC GLOBAL DEFAULT 11 _ZN10DescriptorI5WiderE5setupEv │ │ │ │ 412: 000777cc 1540 OBJECT GLOBAL DEFAULT 22 twin_C_46722 │ │ │ │ 413: 0007c600 96 OBJECT GLOBAL DEFAULT 22 _ZN9CabinetIV9port_infoE │ │ │ │ @@ -419,13 +419,13 @@ │ │ │ │ 415: 00059768 1148 FUNC GLOBAL DEFAULT 11 _ZN5Wider5cycleEj │ │ │ │ 416: 0000e5f0 212 FUNC GLOBAL DEFAULT 11 _ZN6EqFA4p4initEv │ │ │ │ 417: 00012998 2816 FUNC GLOBAL DEFAULT 11 _ZN9Noisegate5cycleEj │ │ │ │ 418: 000581f4 40 FUNC WEAK DEFAULT 11 _ZN10DescriptorI10CabinetIIIE8_cleanupEPv │ │ │ │ 419: 00008f10 72 FUNC WEAK DEFAULT 11 _ZN10DescriptorI5WhiteE4_runEPvm │ │ │ │ 420: 0004a910 72 FUNC WEAK DEFAULT 11 _ZN10DescriptorI5ScapeE4_runEPvm │ │ │ │ 421: 0008af7c 4000 OBJECT GLOBAL DEFAULT 22 _ZN3DSP10Polynomial8clip3tblE │ │ │ │ - 422: 0001e608 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI5SpiceE9_activateEPv │ │ │ │ - 423: 000265a0 9396 FUNC WEAK DEFAULT 11 _ZN6AmpVTS8subcycleIN3DSP11OversamplerILi4ELi32EEEEEvjRT_ │ │ │ │ + 422: 0001dabc 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI5SpiceE9_activateEPv │ │ │ │ + 423: 00025a54 9396 FUNC WEAK DEFAULT 11 _ZN6AmpVTS8subcycleIN3DSP11OversamplerILi4ELi32EEEEEvjRT_ │ │ │ │ 424: 00057998 76 FUNC WEAK DEFAULT 11 _ZN14DescriptorStubD2Ev │ │ │ │ 425: 0005821c 388 FUNC WEAK DEFAULT 11 _ZN10DescriptorI10CabinetIIIE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ 426: 0004516c 6032 FUNC GLOBAL DEFAULT 11 _ZN5Click11initparfiltEv │ │ │ │ 427: 00031d10 12 FUNC WEAK DEFAULT 11 _ZN10DescriptorI9CabinetIVE9_activateEPv │ │ │ ├── readelf --wide --relocs {} │ │ │ │ @@ -127,26 +127,26 @@ │ │ │ │ 00072c3c 00000017 R_ARM_RELATIVE │ │ │ │ 00072c54 00000017 R_ARM_RELATIVE │ │ │ │ 00072c6c 00000017 R_ARM_RELATIVE │ │ │ │ 00072c84 00000017 R_ARM_RELATIVE │ │ │ │ 00072c9c 00000017 R_ARM_RELATIVE │ │ │ │ 00072cb4 00000017 R_ARM_RELATIVE │ │ │ │ 00072ccc 00000017 R_ARM_RELATIVE │ │ │ │ +00072ce0 00000017 R_ARM_RELATIVE │ │ │ │ 00072ce4 00000017 R_ARM_RELATIVE │ │ │ │ 00072cfc 00000017 R_ARM_RELATIVE │ │ │ │ 00072d14 00000017 R_ARM_RELATIVE │ │ │ │ -00072d28 00000017 R_ARM_RELATIVE │ │ │ │ 00072d2c 00000017 R_ARM_RELATIVE │ │ │ │ 00072d44 00000017 R_ARM_RELATIVE │ │ │ │ 00072d5c 00000017 R_ARM_RELATIVE │ │ │ │ 00072d74 00000017 R_ARM_RELATIVE │ │ │ │ +00072d88 00000017 R_ARM_RELATIVE │ │ │ │ 00072d8c 00000017 R_ARM_RELATIVE │ │ │ │ 00072da4 00000017 R_ARM_RELATIVE │ │ │ │ 00072dbc 00000017 R_ARM_RELATIVE │ │ │ │ -00072dd0 00000017 R_ARM_RELATIVE │ │ │ │ 00072dd4 00000017 R_ARM_RELATIVE │ │ │ │ 00072dec 00000017 R_ARM_RELATIVE │ │ │ │ 00072e04 00000017 R_ARM_RELATIVE │ │ │ │ 00072e1c 00000017 R_ARM_RELATIVE │ │ │ │ 00072e34 00000017 R_ARM_RELATIVE │ │ │ │ 00072e4c 00000017 R_ARM_RELATIVE │ │ │ │ 00072e64 00000017 R_ARM_RELATIVE │ │ │ │ @@ -278,122 +278,122 @@ │ │ │ │ 00071c84 00010815 R_ARM_GLOB_DAT 00072848 _ZN9ToneStack9port_infoE │ │ │ │ 00071c88 0000db15 R_ARM_GLOB_DAT 0005eacc _ZN10DescriptorI5JVRevE4_runEPvm │ │ │ │ 00071c8c 0000f515 R_ARM_GLOB_DAT 0005e93c _ZN10DescriptorI5JVRevE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ 00071c90 00004415 R_ARM_GLOB_DAT 00089190 _ZN5Wider9port_infoE │ │ │ │ 00071c94 00009f15 R_ARM_GLOB_DAT 0004a68c _ZN10DescriptorI5ScapeE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ 00071c98 00007a15 R_ARM_GLOB_DAT 00078fdc mega_wookie_992_46722 │ │ │ │ 00071c9c 0000f015 R_ARM_GLOB_DAT 000105a4 _ZN10DescriptorI4Eq4pE4_runEPvm │ │ │ │ -00071ca0 0000ae15 R_ARM_GLOB_DAT 0001f384 _ZN10DescriptorI5SpiceE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ +00071ca0 0000ae15 R_ARM_GLOB_DAT 0001e838 _ZN10DescriptorI5SpiceE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ 00071ca4 00007615 R_ARM_GLOB_DAT 00031d1c _ZN10DescriptorI9CabinetIVE8_cleanupEPv │ │ │ │ 00071ca8 00005715 R_ARM_GLOB_DAT 0004a630 _ZN10DescriptorI7DDDelayE9_activateEPv │ │ │ │ -00071cac 0000f115 R_ARM_GLOB_DAT 0001e620 _ZN10DescriptorI7SpiceX2E9_activateEPv │ │ │ │ +00071cac 0000f115 R_ARM_GLOB_DAT 0001dad4 _ZN10DescriptorI7SpiceX2E9_activateEPv │ │ │ │ 00071cb0 00016c15 R_ARM_GLOB_DAT 000105ec _ZN10DescriptorI6EqFA4pE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ -00071cb4 00012b15 R_ARM_GLOB_DAT 00072a5c _ZN3Sin9port_infoE │ │ │ │ +00071cb4 00012b15 R_ARM_GLOB_DAT 00072eac _ZN3Sin9port_infoE │ │ │ │ 00071cb8 00009c15 R_ARM_GLOB_DAT 00072f9c sixty_two_46722 │ │ │ │ 00071cbc 0000b315 R_ARM_GLOB_DAT 00012624 _ZN10DescriptorI9ToneStackE4_runEPvm │ │ │ │ -00071cc0 00009615 R_ARM_GLOB_DAT 000202bc _ZN10DescriptorI7FractalE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ +00071cc0 00009615 R_ARM_GLOB_DAT 0001f770 _ZN10DescriptorI7FractalE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ 00071cc8 0000c315 R_ARM_GLOB_DAT 000477b8 _ZN10DescriptorI5ClickE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ 00071ccc 00007315 R_ARM_GLOB_DAT 00047970 _ZN10DescriptorI3CEOE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ 00071cd0 0000c415 R_ARM_GLOB_DAT 000759b8 mini_wookie_A_46722 │ │ │ │ -00071cd4 00015315 R_ARM_GLOB_DAT 0002afd8 _ZN10DescriptorI6AmpVTSE4_runEPvm │ │ │ │ +00071cd4 00015315 R_ARM_GLOB_DAT 0002a48c _ZN10DescriptorI6AmpVTSE4_runEPvm │ │ │ │ 00071cd8 0000f415 R_ARM_GLOB_DAT 00056948 _ZN10DescriptorI10CompressX2E4_runEPvm │ │ │ │ 00071cdc 00012d15 R_ARM_GLOB_DAT 0005a3f0 _ZN10DescriptorI5WiderE13_connect_portEPvmPf │ │ │ │ 00071ce0 00000915 R_ARM_GLOB_DAT 00000000 __stack_chk_guard@GLIBC_2.4 │ │ │ │ 00071ce4 00018415 R_ARM_GLOB_DAT 0005f020 _ZN10DescriptorI7PlateX2E4_runEPvm │ │ │ │ 00071ce8 0000e715 R_ARM_GLOB_DAT 00058f68 _ZN10DescriptorI7ChorusIE13_connect_portEPvmPf │ │ │ │ 00071cec 0000a715 R_ARM_GLOB_DAT 0007e660 waves_click_wav_176000 │ │ │ │ 00071cf0 00015f15 R_ARM_GLOB_DAT 00031d04 _ZN10DescriptorI9CabinetIVE13_connect_portEPvmPf │ │ │ │ -00071cf4 0001a615 R_ARM_GLOB_DAT 0001e608 _ZN10DescriptorI5SpiceE9_activateEPv │ │ │ │ +00071cf4 0001a615 R_ARM_GLOB_DAT 0001dabc _ZN10DescriptorI5SpiceE9_activateEPv │ │ │ │ 00071cf8 0000cc15 R_ARM_GLOB_DAT 0000fe1c _ZN10DescriptorI4Eq10E8_cleanupEPv │ │ │ │ 00071cfc 00016415 R_ARM_GLOB_DAT 000849bc _ZN8Compress9port_infoE │ │ │ │ 00071d00 00013615 R_ARM_GLOB_DAT 00059294 _ZN10DescriptorI7ChorusIE4_runEPvm │ │ │ │ 00071d04 00005c15 R_ARM_GLOB_DAT 000789d8 unmatched_46722 │ │ │ │ 00071d08 00016515 R_ARM_GLOB_DAT 0004e094 _ZN10DescriptorI8CompressE4_runEPvm │ │ │ │ 00071d0c 00008e15 R_ARM_GLOB_DAT 00058f80 _ZN10DescriptorI7ChorusIE8_cleanupEPv │ │ │ │ 00071d10 00006815 R_ARM_GLOB_DAT 00058fa8 _ZN10DescriptorI7ChorusIE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ -00071d14 00018a15 R_ARM_GLOB_DAT 00021bb4 _ZN10DescriptorI6AmpVTSE8_cleanupEPv │ │ │ │ +00071d14 00018a15 R_ARM_GLOB_DAT 00021068 _ZN10DescriptorI6AmpVTSE8_cleanupEPv │ │ │ │ 00071d18 0001a315 R_ARM_GLOB_DAT 00008f10 _ZN10DescriptorI5WhiteE4_runEPvm │ │ │ │ 00071d1c 00018b15 R_ARM_GLOB_DAT 00047750 _ZN10DescriptorI3CEOE13_connect_portEPvmPf │ │ │ │ 00071d20 00017915 R_ARM_GLOB_DAT 0007b3f4 mega_wookie_828_46722 │ │ │ │ -00071d24 00005815 R_ARM_GLOB_DAT 00015be8 _ZN10DescriptorI3SinE13_connect_portEPvmPf │ │ │ │ +00071d24 00005815 R_ARM_GLOB_DAT 0002ae1c _ZN10DescriptorI3SinE13_connect_portEPvmPf │ │ │ │ 00071d28 00012e15 R_ARM_GLOB_DAT 00080668 waves_click_wav_88200 │ │ │ │ 00071d2c 00004815 R_ARM_GLOB_DAT 00079be4 mega_wookie_936_46722 │ │ │ │ -00071d30 00004615 R_ARM_GLOB_DAT 00072c84 _ZN8Saturate9port_infoE │ │ │ │ +00071d30 00004615 R_ARM_GLOB_DAT 00072c3c _ZN8Saturate9port_infoE │ │ │ │ 00071d34 00011115 R_ARM_GLOB_DAT 0005a414 _ZN10DescriptorI8NarrowerE9_activateEPv │ │ │ │ 00071d38 0000ce15 R_ARM_GLOB_DAT 00010884 _ZN10DescriptorI6EqFA4pE4_runEPvm │ │ │ │ 00071d3c 00010115 R_ARM_GLOB_DAT 00084678 _ZZN9ClickStubILi1EE5cycleEjE7scale16 │ │ │ │ 00071d40 00006a15 R_ARM_GLOB_DAT 000747ac rosie_B_46722 │ │ │ │ 00071d44 00019215 R_ARM_GLOB_DAT 0002bfe8 _ZN10DescriptorI8PhaserIIE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ 00071d48 0000c815 R_ARM_GLOB_DAT 00077dd0 twin_B_46722 │ │ │ │ 00071d4c 0000bf15 R_ARM_GLOB_DAT 0007296c _ZN10AutoFilter9port_infoE │ │ │ │ -00071d50 0000fe15 R_ARM_GLOB_DAT 00020288 _ZN10DescriptorI7FractalE9_activateEPv │ │ │ │ -00071d54 0000d215 R_ARM_GLOB_DAT 0001e5f0 _ZN10DescriptorI8SaturateE9_activateEPv │ │ │ │ +00071d50 0000fe15 R_ARM_GLOB_DAT 0001f73c _ZN10DescriptorI7FractalE9_activateEPv │ │ │ │ +00071d54 0000d215 R_ARM_GLOB_DAT 0001daa4 _ZN10DescriptorI8SaturateE9_activateEPv │ │ │ │ 00071d58 0001a215 R_ARM_GLOB_DAT 000581f4 _ZN10DescriptorI10CabinetIIIE8_cleanupEPv │ │ │ │ 00071d5c 0000b415 R_ARM_GLOB_DAT 0004a958 _ZN10DescriptorI7DDDelayE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ 00071d60 00006515 R_ARM_GLOB_DAT 00011dc8 _ZN10DescriptorI9ToneStackE13_connect_portEPvmPf │ │ │ │ -00071d64 0000fc15 R_ARM_GLOB_DAT 00072dbc _ZN6AmpVTS9port_infoE │ │ │ │ +00071d64 0000fc15 R_ARM_GLOB_DAT 00072d74 _ZN6AmpVTS9port_infoE │ │ │ │ 00071d68 00014215 R_ARM_GLOB_DAT 0000fdd4 _ZN10DescriptorI6Eq10X2E13_connect_portEPvmPf │ │ │ │ 00071d6c 00011715 R_ARM_GLOB_DAT 00073ba4 angel_46722 │ │ │ │ 00071d70 00012915 R_ARM_GLOB_DAT 00031d44 _ZN10DescriptorI9CabinetIVE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ 00071d74 00014715 R_ARM_GLOB_DAT 00089394 _ZN5JVRev9port_infoE │ │ │ │ 00071d78 0000a815 R_ARM_GLOB_DAT 00008d44 _ZN10DescriptorI5WhiteE8_cleanupEPv │ │ │ │ -00071d7c 00014f15 R_ARM_GLOB_DAT 00072bac _ZN5Spice9port_infoE │ │ │ │ +00071d7c 00014f15 R_ARM_GLOB_DAT 00072b64 _ZN5Spice9port_infoE │ │ │ │ 00071d80 00016615 R_ARM_GLOB_DAT 000581e8 _ZN10DescriptorI10CabinetIIIE9_activateEPv │ │ │ │ 00071d84 00018515 R_ARM_GLOB_DAT 0000fde0 _ZN10DescriptorI6Eq10X2E9_activateEPv │ │ │ │ 00071d88 00019115 R_ARM_GLOB_DAT 0007a1e8 mega_wookie_912_46722 │ │ │ │ 00071d8c 00017e15 R_ARM_GLOB_DAT 0000fdf8 _ZN10DescriptorI4Eq4pE9_activateEPv │ │ │ │ 00071d90 00019015 R_ARM_GLOB_DAT 00072004 _ZN5White9port_infoE │ │ │ │ 00071d94 0000c015 R_ARM_GLOB_DAT 0005a420 _ZN10DescriptorI5WiderE8_cleanupEPv │ │ │ │ 00071d98 0000b915 R_ARM_GLOB_DAT 00084680 _ZZN9ClickStubILi4EE5cycleEjE7scale16 │ │ │ │ 00071d9c 0000af15 R_ARM_GLOB_DAT 0005e8a0 _ZN10DescriptorI5PlateE9_activateEPv │ │ │ │ 00071da0 00007f15 R_ARM_GLOB_DAT 00010220 _ZN10DescriptorI6Eq10X2E4_runEPvm │ │ │ │ 00071da4 0000ff15 R_ARM_GLOB_DAT 0007c664 profit │ │ │ │ -00071da8 00010215 R_ARM_GLOB_DAT 0001fd1c _ZN10DescriptorI7SpiceX2E4_runEPvm │ │ │ │ +00071da8 00010215 R_ARM_GLOB_DAT 0001f1d0 _ZN10DescriptorI7SpiceX2E4_runEPvm │ │ │ │ 00071dac 00006c15 R_ARM_GLOB_DAT 0005e914 _ZN10DescriptorI7PlateX2E8_cleanupEPv │ │ │ │ 00071db0 00015715 R_ARM_GLOB_DAT 0005e8ac _ZN10DescriptorI7PlateX2E13_connect_portEPvmPf │ │ │ │ 00071db4 00016715 R_ARM_GLOB_DAT 0005e894 _ZN10DescriptorI5PlateE13_connect_portEPvmPf │ │ │ │ 00071db8 0000b115 R_ARM_GLOB_DAT 0000fdec _ZN10DescriptorI4Eq4pE13_connect_portEPvmPf │ │ │ │ 00071dbc 00013915 R_ARM_GLOB_DAT 0005e8b8 _ZN10DescriptorI7PlateX2E9_activateEPv │ │ │ │ 00071dc0 00018d15 R_ARM_GLOB_DAT 00008d2c _ZN10DescriptorI5WhiteE13_connect_portEPvmPf │ │ │ │ 00071dc4 00014815 R_ARM_GLOB_DAT 0008922c _ZN7PlateX29port_infoE │ │ │ │ 00071dc8 00008915 R_ARM_GLOB_DAT 00014fec _ZN10DescriptorI10AutoFilterE9_activateEPv │ │ │ │ 00071dcc 00016015 R_ARM_GLOB_DAT 000783d4 twin_A_46722 │ │ │ │ 00071dd0 0000f815 R_ARM_GLOB_DAT 00047768 _ZN10DescriptorI5ClickE8_cleanupEPv │ │ │ │ 00071dd4 00013a15 R_ARM_GLOB_DAT 0007bffc mega_wookie_800_46722 │ │ │ │ 00071dd8 00018315 R_ARM_GLOB_DAT 00084ab8 _ZN10CabinetIII9allmodelsE │ │ │ │ -00071ddc 0000eb15 R_ARM_GLOB_DAT 00072cfc _ZN7Fractal9port_infoE │ │ │ │ +00071ddc 0000eb15 R_ARM_GLOB_DAT 00072cb4 _ZN7Fractal9port_infoE │ │ │ │ 00071de0 00015815 R_ARM_GLOB_DAT 0002bfc0 _ZN10DescriptorI8PhaserIIE8_cleanupEPv │ │ │ │ 00071de4 00019c15 R_ARM_GLOB_DAT 000777cc twin_C_46722 │ │ │ │ 00071de8 00013715 R_ARM_GLOB_DAT 00084778 _ZZ6pick_fffE7over_12 │ │ │ │ 00071dec 00004f15 R_ARM_GLOB_DAT 0005a470 _ZN10DescriptorI8NarrowerE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ 00071df0 0000a315 R_ARM_GLOB_DAT 0000fe44 _ZN10DescriptorI6Eq10X2E8_cleanupEPv │ │ │ │ -00071df4 00015015 R_ARM_GLOB_DAT 0001e6a4 _ZN10DescriptorI8SaturateE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ +00071df4 00015015 R_ARM_GLOB_DAT 0001db58 _ZN10DescriptorI8SaturateE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ 00071df8 0000dd15 R_ARM_GLOB_DAT 0002bfa8 _ZN10DescriptorI8PhaserIIE13_connect_portEPvmPf │ │ │ │ -00071dfc 0000a415 R_ARM_GLOB_DAT 00015c00 _ZN10DescriptorI3SinE8_cleanupEPv │ │ │ │ +00071dfc 0000a415 R_ARM_GLOB_DAT 0002ae34 _ZN10DescriptorI3SinE8_cleanupEPv │ │ │ │ 00071e00 00013d15 R_ARM_GLOB_DAT 00013708 _ZN10DescriptorI9NoisegateE13_connect_portEPvmPf │ │ │ │ 00071e04 0000a115 R_ARM_GLOB_DAT 0004b248 _ZN10DescriptorI8CompressE13_connect_portEPvmPf │ │ │ │ 00071e08 00008a15 R_ARM_GLOB_DAT 0000fdc8 _ZN10DescriptorI4Eq10E9_activateEPv │ │ │ │ 00071e0c 00008715 R_ARM_GLOB_DAT 0004775c _ZN10DescriptorI3CEOE9_activateEPv │ │ │ │ 00071e10 00009115 R_ARM_GLOB_DAT 0000fe6c _ZN10DescriptorI4Eq4pE8_cleanupEPv │ │ │ │ -00071e14 0000b215 R_ARM_GLOB_DAT 0001e5fc _ZN10DescriptorI5SpiceE13_connect_portEPvmPf │ │ │ │ -00071e18 00009715 R_ARM_GLOB_DAT 00020294 _ZN10DescriptorI7FractalE8_cleanupEPv │ │ │ │ +00071e14 0000b215 R_ARM_GLOB_DAT 0001dab0 _ZN10DescriptorI5SpiceE13_connect_portEPvmPf │ │ │ │ +00071e18 00009715 R_ARM_GLOB_DAT 0001f748 _ZN10DescriptorI7FractalE8_cleanupEPv │ │ │ │ 00071e1c 00017a15 R_ARM_GLOB_DAT 0007a7ec mega_wookie_908_46722 │ │ │ │ 00071e20 00016f15 R_ARM_GLOB_DAT 0005a7e0 _ZN10DescriptorI8NarrowerE4_runEPvm │ │ │ │ 00071e24 00014615 R_ARM_GLOB_DAT 000723dc _ZN6Eq10X29port_infoE │ │ │ │ 00071e28 00019d15 R_ARM_GLOB_DAT 0007c600 _ZN9CabinetIV9port_infoE │ │ │ │ 00071e2c 00005b15 R_ARM_GLOB_DAT 0000fe04 _ZN10DescriptorI6EqFA4pE13_connect_portEPvmPf │ │ │ │ 00071e30 0000c915 R_ARM_GLOB_DAT 0004aaf0 _ZN10DescriptorI7DDDelayE4_runEPvm │ │ │ │ 00071e34 0000b015 R_ARM_GLOB_DAT 00014ff8 _ZN10DescriptorI10AutoFilterE8_cleanupEPv │ │ │ │ -00071e38 00013c15 R_ARM_GLOB_DAT 0001f58c _ZN10DescriptorI7SpiceX2E12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ +00071e38 00013c15 R_ARM_GLOB_DAT 0001ea40 _ZN10DescriptorI7SpiceX2E12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ 00071e3c 0000c715 R_ARM_GLOB_DAT 0004a624 _ZN10DescriptorI7DDDelayE13_connect_portEPvmPf │ │ │ │ 00071e40 0000fd15 R_ARM_GLOB_DAT 00084688 _ZN3CEO9port_infoE │ │ │ │ 00071e44 00011415 R_ARM_GLOB_DAT 00011e08 _ZN10DescriptorI9ToneStackE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ 00071e48 00016315 R_ARM_GLOB_DAT 00058f74 _ZN10DescriptorI7ChorusIE9_activateEPv │ │ │ │ 00071e4c 0000fa15 R_ARM_GLOB_DAT 0000febc _ZN10DescriptorI4Eq10E12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ -00071e50 00016d15 R_ARM_GLOB_DAT 0001e654 _ZN10DescriptorI5SpiceE8_cleanupEPv │ │ │ │ +00071e50 00016d15 R_ARM_GLOB_DAT 0001db08 _ZN10DescriptorI5SpiceE8_cleanupEPv │ │ │ │ 00071e54 00006e15 R_ARM_GLOB_DAT 0005a408 _ZN10DescriptorI8NarrowerE13_connect_portEPvmPf │ │ │ │ 00071e58 00015415 R_ARM_GLOB_DAT 0005e8c4 _ZN10DescriptorI5JVRevE8_cleanupEPv │ │ │ │ 00071e5c 00007b15 R_ARM_GLOB_DAT 0004a60c _ZN10DescriptorI5ScapeE13_connect_portEPvmPf │ │ │ │ 00071e60 0000ec15 R_ARM_GLOB_DAT 00014fe0 _ZN10DescriptorI10AutoFilterE13_connect_portEPvmPf │ │ │ │ 00071e64 00008815 R_ARM_GLOB_DAT 00089fdc _ZN3DSP10Polynomial8clip9tblE │ │ │ │ 00071e68 00006b15 R_ARM_GLOB_DAT 0007b9f8 mega_wookie_812_46722 │ │ │ │ 00071e6c 0000cd15 R_ARM_GLOB_DAT 0008fec4 CabIVModels │ │ │ │ @@ -402,24 +402,24 @@ │ │ │ │ 00071e78 00005915 R_ARM_GLOB_DAT 0005a798 _ZN10DescriptorI5WiderE4_runEPvm │ │ │ │ 00071e7c 00012c15 R_ARM_GLOB_DAT 000771c8 blue_A_46722 │ │ │ │ 00071e80 00011e15 R_ARM_GLOB_DAT 000765c0 tweedie_A_46722 │ │ │ │ 00071e84 0001a915 R_ARM_GLOB_DAT 0005821c _ZN10DescriptorI10CabinetIIIE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ 00071e88 00005e15 R_ARM_GLOB_DAT 000741a8 indigo_46722 │ │ │ │ 00071e8c 0001a515 R_ARM_GLOB_DAT 0008af7c _ZN3DSP10Polynomial8clip3tblE │ │ │ │ 00071e90 00006915 R_ARM_GLOB_DAT 000728dc _ZN9Noisegate9port_infoE │ │ │ │ -00071e94 00011215 R_ARM_GLOB_DAT 0001f33c _ZN10DescriptorI8SaturateE4_runEPvm │ │ │ │ -00071e98 0000df15 R_ARM_GLOB_DAT 00015c28 _ZN10DescriptorI3SinE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ +00071e94 00011215 R_ARM_GLOB_DAT 0001e7f0 _ZN10DescriptorI8SaturateE4_runEPvm │ │ │ │ +00071e98 0000df15 R_ARM_GLOB_DAT 0002ae5c _ZN10DescriptorI3SinE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ 00071e9c 00004515 R_ARM_GLOB_DAT 00013748 _ZN10DescriptorI9NoisegateE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ 00071ea0 00007c15 R_ARM_GLOB_DAT 0005eca8 _ZN10DescriptorI7PlateX2E12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ 00071ea4 0000c515 R_ARM_GLOB_DAT 0008bf1c _ZN3DSP10Polynomial6sintblE │ │ │ │ 00071ea8 00013815 R_ARM_GLOB_DAT 00010268 _ZN10DescriptorI4Eq4pE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ 00071eac 00004d15 R_ARM_GLOB_DAT 0004a664 _ZN10DescriptorI7DDDelayE8_cleanupEPv │ │ │ │ 00071eb0 00018f15 R_ARM_GLOB_DAT 00089424 _ZN3DSP10Polynomial8one5tbl3E │ │ │ │ 00071eb4 00014315 R_ARM_GLOB_DAT 00008d6c _ZN10DescriptorI5WhiteE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ -00071eb8 00005d15 R_ARM_GLOB_DAT 0001e614 _ZN10DescriptorI7SpiceX2E13_connect_portEPvmPf │ │ │ │ +00071eb8 00005d15 R_ARM_GLOB_DAT 0001dac8 _ZN10DescriptorI7SpiceX2E13_connect_portEPvmPf │ │ │ │ 00071ebc 00009815 R_ARM_GLOB_DAT 0007c660 CabIVModelDict │ │ │ │ 00071ec0 00015a15 R_ARM_GLOB_DAT 00013720 _ZN10DescriptorI9NoisegateE8_cleanupEPv │ │ │ │ 00071ec4 00016815 R_ARM_GLOB_DAT 00047744 _ZN10DescriptorI5ClickE9_activateEPv │ │ │ │ 00071ec8 00007e15 R_ARM_GLOB_DAT 00075fbc tweedie_B_46722 │ │ │ │ 00071ecc 00017c15 R_ARM_GLOB_DAT 0008477c _ZN7DDDelay9port_infoE │ │ │ │ 00071ed0 00008c15 R_ARM_GLOB_DAT 00076bc4 blue_B_46722 │ │ │ │ 00071ed4 00008115 R_ARM_GLOB_DAT 0004b260 _ZN10DescriptorI10CompressX2E13_connect_portEPvmPf │ │ │ │ @@ -427,15 +427,15 @@ │ │ │ │ 00071edc 00019915 R_ARM_GLOB_DAT 00042fc8 _ZN10DescriptorI9CabinetIVE4_runEPvm │ │ │ │ 00071ee0 00005015 R_ARM_GLOB_DAT 00015258 _ZN10DescriptorI10AutoFilterE4_runEPvm │ │ │ │ 00071ee4 00012615 R_ARM_GLOB_DAT 0004b278 _ZN10DescriptorI8CompressE8_cleanupEPv │ │ │ │ 00071ee8 00019515 R_ARM_GLOB_DAT 0004b2c8 _ZN10DescriptorI8CompressE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ 00071eec 00013015 R_ARM_GLOB_DAT 000485d4 _ZN10DescriptorI3CEOE4_runEPvm │ │ │ │ 00071ef0 00017f15 R_ARM_GLOB_DAT 00010048 _ZN10DescriptorI4Eq10E4_runEPvm │ │ │ │ 00071ef4 00014e15 R_ARM_GLOB_DAT 0005e8ec _ZN10DescriptorI5PlateE8_cleanupEPv │ │ │ │ -00071ef8 00015b15 R_ARM_GLOB_DAT 00072aa4 _ZN7SpiceX29port_infoE │ │ │ │ +00071ef8 00015b15 R_ARM_GLOB_DAT 00072a5c _ZN7SpiceX29port_infoE │ │ │ │ 00071efc 0000c215 R_ARM_GLOB_DAT 0004a618 _ZN10DescriptorI5ScapeE9_activateEPv │ │ │ │ 00071f00 00019a15 R_ARM_GLOB_DAT 000846e8 _ZN5Click9port_infoE │ │ │ │ 00071f04 0000bb15 R_ARM_GLOB_DAT 0005ee3c _ZN10DescriptorI5PlateE4_runEPvm │ │ │ │ 00071f08 0000a515 R_ARM_GLOB_DAT 0007252c _ZN4Eq109port_infoE │ │ │ │ 00071f0c 0000aa15 R_ARM_GLOB_DAT 000480a8 _ZN10DescriptorI5ClickE4_runEPvm │ │ │ │ 00071f10 00007715 R_ARM_GLOB_DAT 00008d38 _ZN10DescriptorI5WhiteE9_activateEPv │ │ │ │ 00071f14 00010315 R_ARM_GLOB_DAT 0000fdbc _ZN10DescriptorI4Eq10E13_connect_portEPvmPf │ │ │ │ @@ -444,54 +444,54 @@ │ │ │ │ 00071f20 0000a915 R_ARM_GLOB_DAT 000795e0 mega_wookie_968_46722 │ │ │ │ 00071f24 00009515 R_ARM_GLOB_DAT 0005a5ec _ZN10DescriptorI5WiderE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ 00071f28 0000a015 R_ARM_GLOB_DAT 00015020 _ZN10DescriptorI10AutoFilterE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ 00071f2c 00018915 R_ARM_GLOB_DAT 0002bfb4 _ZN10DescriptorI8PhaserIIE9_activateEPv │ │ │ │ 00071f30 0000be15 R_ARM_GLOB_DAT 00047738 _ZN10DescriptorI5ClickE13_connect_portEPvmPf │ │ │ │ 00071f34 00013115 R_ARM_GLOB_DAT 00011de0 _ZN10DescriptorI9ToneStackE8_cleanupEPv │ │ │ │ 00071f38 00012115 R_ARM_GLOB_DAT 000892ec _ZN5Plate9port_infoE │ │ │ │ -00071f3c 00014015 R_ARM_GLOB_DAT 00015da4 _ZN10DescriptorI3SinE4_runEPvm │ │ │ │ +00071f3c 00014015 R_ARM_GLOB_DAT 0002afd8 _ZN10DescriptorI3SinE4_runEPvm │ │ │ │ 00071f40 00018215 R_ARM_GLOB_DAT 0005e888 _ZN10DescriptorI5JVRevE9_activateEPv │ │ │ │ 00071f48 00019715 R_ARM_GLOB_DAT 000753b4 mini_wookie_B_46722 │ │ │ │ 00071f4c 00012715 R_ARM_GLOB_DAT 00013714 _ZN10DescriptorI9NoisegateE9_activateEPv │ │ │ │ 00071f50 00016b15 R_ARM_GLOB_DAT 00089040 _ZN7ChorusI9port_infoE │ │ │ │ 00071f54 00006315 R_ARM_GLOB_DAT 00082670 waves_click_wav_44100 │ │ │ │ 00071f58 00012815 R_ARM_GLOB_DAT 00072214 _ZN4Eq4p9port_infoE │ │ │ │ 00071f5c 0000f615 R_ARM_GLOB_DAT 0004b254 _ZN10DescriptorI8CompressE9_activateEPv │ │ │ │ 00071f60 00006415 R_ARM_GLOB_DAT 0004b26c _ZN10DescriptorI10CompressX2E9_activateEPv │ │ │ │ -00071f64 00004e15 R_ARM_GLOB_DAT 00021b9c _ZN10DescriptorI6AmpVTSE13_connect_portEPvmPf │ │ │ │ +00071f64 00004e15 R_ARM_GLOB_DAT 00021050 _ZN10DescriptorI6AmpVTSE13_connect_portEPvmPf │ │ │ │ 00071f68 00011015 R_ARM_GLOB_DAT 00072650 _ZN3DSP9ToneStack7presetsE │ │ │ │ 00071f6c 00018e15 R_ARM_GLOB_DAT 0000fe10 _ZN10DescriptorI6EqFA4pE9_activateEPv │ │ │ │ -00071f70 00007115 R_ARM_GLOB_DAT 00021f60 _ZN10DescriptorI6AmpVTSE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ +00071f70 00007115 R_ARM_GLOB_DAT 00021414 _ZN10DescriptorI6AmpVTSE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ 00071f74 0001ab15 R_ARM_GLOB_DAT 00031d10 _ZN10DescriptorI9CabinetIVE9_activateEPv │ │ │ │ 00071f78 00018715 R_ARM_GLOB_DAT 000581dc _ZN10DescriptorI10CabinetIIIE13_connect_portEPvmPf │ │ │ │ -00071f7c 00019615 R_ARM_GLOB_DAT 0001e5e4 _ZN10DescriptorI8SaturateE13_connect_portEPvmPf │ │ │ │ +00071f7c 00019615 R_ARM_GLOB_DAT 0001da98 _ZN10DescriptorI8SaturateE13_connect_portEPvmPf │ │ │ │ 00071f80 00008415 R_ARM_GLOB_DAT 000735a0 sixty_one_46722 │ │ │ │ 00071f84 00018015 R_ARM_GLOB_DAT 00089100 _ZN8Narrower9port_infoE │ │ │ │ 00071f88 00012415 R_ARM_GLOB_DAT 0007adf0 mega_wookie_868_46722 │ │ │ │ 00071f8c 00007815 R_ARM_GLOB_DAT 0001397c _ZN10DescriptorI9NoisegateE4_runEPvm │ │ │ │ 00071f90 00004a15 R_ARM_GLOB_DAT 0008debc _ZN3DSP10Polynomial7tanhtblE │ │ │ │ 00071f94 0000f315 R_ARM_GLOB_DAT 0005eb14 _ZN10DescriptorI5PlateE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ 00071f98 0000a615 R_ARM_GLOB_DAT 00047790 _ZN10DescriptorI3CEOE8_cleanupEPv │ │ │ │ 00071f9c 00008b15 R_ARM_GLOB_DAT 0005a3fc _ZN10DescriptorI5WiderE9_activateEPv │ │ │ │ 00071fa0 00003815 R_ARM_GLOB_DAT 00000000 _ITM_deregisterTMCloneTable │ │ │ │ 00071fa4 00013b15 R_ARM_GLOB_DAT 00072034 _ZN6EqFA4p9port_infoE │ │ │ │ -00071fa8 00010e15 R_ARM_GLOB_DAT 0001e62c _ZN10DescriptorI8SaturateE8_cleanupEPv │ │ │ │ +00071fa8 00010e15 R_ARM_GLOB_DAT 0001dae0 _ZN10DescriptorI8SaturateE8_cleanupEPv │ │ │ │ 00071fac 00019315 R_ARM_GLOB_DAT 0002c2e4 _ZN10DescriptorI8PhaserIIE4_runEPvm │ │ │ │ -00071fb0 00010a15 R_ARM_GLOB_DAT 0001fd64 _ZN10DescriptorI5SpiceE4_runEPvm │ │ │ │ +00071fb0 00010a15 R_ARM_GLOB_DAT 0001f218 _ZN10DescriptorI5SpiceE4_runEPvm │ │ │ │ 00071fb4 0000ab15 R_ARM_GLOB_DAT 0004ca44 _ZN10DescriptorI10CompressX2E12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ 00071fb8 0000ad15 R_ARM_GLOB_DAT 00088fc8 _ZN10CabinetIII9port_infoE │ │ │ │ -00071fbc 00004715 R_ARM_GLOB_DAT 0002027c _ZN10DescriptorI7FractalE13_connect_portEPvmPf │ │ │ │ +00071fbc 00004715 R_ARM_GLOB_DAT 0001f730 _ZN10DescriptorI7FractalE13_connect_portEPvmPf │ │ │ │ 00071fc0 0000e915 R_ARM_GLOB_DAT 00010090 _ZN10DescriptorI6Eq10X2E12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ 00071fc4 0000fb15 R_ARM_GLOB_DAT 000728d8 _ZN3DSP9ToneStack10presetdictE │ │ │ │ -00071fc8 00010515 R_ARM_GLOB_DAT 0001e67c _ZN10DescriptorI7SpiceX2E8_cleanupEPv │ │ │ │ +00071fc8 00010515 R_ARM_GLOB_DAT 0001db30 _ZN10DescriptorI7SpiceX2E8_cleanupEPv │ │ │ │ 00071fcc 0000cf15 R_ARM_GLOB_DAT 00089208 JVRev_length │ │ │ │ -00071fd0 00010c15 R_ARM_GLOB_DAT 00021ba8 _ZN10DescriptorI6AmpVTSE9_activateEPv │ │ │ │ -00071fd4 00007915 R_ARM_GLOB_DAT 00021274 _ZN10DescriptorI7FractalE4_runEPvm │ │ │ │ +00071fd0 00010c15 R_ARM_GLOB_DAT 0002105c _ZN10DescriptorI6AmpVTSE9_activateEPv │ │ │ │ +00071fd4 00007915 R_ARM_GLOB_DAT 00020728 _ZN10DescriptorI7FractalE4_runEPvm │ │ │ │ 00071fd8 00006015 R_ARM_GLOB_DAT 0008489c _ZN10CompressX29port_infoE │ │ │ │ -00071fdc 00014d15 R_ARM_GLOB_DAT 00015bf4 _ZN10DescriptorI3SinE9_activateEPv │ │ │ │ +00071fdc 00014d15 R_ARM_GLOB_DAT 0002ae28 _ZN10DescriptorI3SinE9_activateEPv │ │ │ │ 00071fe0 00018615 R_ARM_GLOB_DAT 0005e87c _ZN10DescriptorI5JVRevE13_connect_portEPvmPf │ │ │ │ 00071fe4 00003e15 R_ARM_GLOB_DAT 00000000 __gmon_start__ │ │ │ │ 00071fe8 00015e15 R_ARM_GLOB_DAT 0000fe94 _ZN10DescriptorI6EqFA4pE8_cleanupEPv │ │ │ │ 00071fec 00010615 R_ARM_GLOB_DAT 00074db0 rosie_A_46722 │ │ │ │ 00071ff0 00004015 R_ARM_GLOB_DAT 00000000 _ITM_registerTMCloneTable │ │ │ │ 00071ff4 00004115 R_ARM_GLOB_DAT 00000000 __cxa_finalize@GLIBC_2.4 │ │ │ │ 00071ff8 0000f715 R_ARM_GLOB_DAT 000583a0 _ZN10DescriptorI10CabinetIIIE4_runEPvm │ │ │ │ @@ -504,46 +504,46 @@ │ │ │ │ 00071998 00000416 R_ARM_JUMP_SLOT 00000000 __aeabi_d2uiz@GCC_3.5 │ │ │ │ 0007199c 00000516 R_ARM_JUMP_SLOT 00000000 _Znwj@GLIBCXX_3.4 │ │ │ │ 000719a0 00014516 R_ARM_JUMP_SLOT 00008b9c _ZN10DescriptorI5WhiteE5setupEv │ │ │ │ 000719a4 0000ef16 R_ARM_JUMP_SLOT 00008928 _ZN5White5cycleEj │ │ │ │ 000719a8 00000616 R_ARM_JUMP_SLOT 00000000 __aeabi_dcmpeq@GCC_3.5 │ │ │ │ 000719ac 00000716 R_ARM_JUMP_SLOT 00000000 __pow_finite@GLIBC_2.15 │ │ │ │ 000719b0 00015216 R_ARM_JUMP_SLOT 0005b92c _ZN9PlateStub4initEv │ │ │ │ -000719b4 00010f16 R_ARM_JUMP_SLOT 0001acec _ZN5Spice8activateEv │ │ │ │ -000719b8 00015c16 R_ARM_JUMP_SLOT 0001fdac _ZN7Fractal4initEv │ │ │ │ +000719b4 00010f16 R_ARM_JUMP_SLOT 0001a1a0 _ZN5Spice8activateEv │ │ │ │ +000719b8 00015c16 R_ARM_JUMP_SLOT 0001f260 _ZN7Fractal4initEv │ │ │ │ 000719bc 00009316 R_ARM_JUMP_SLOT 0003b23c _ZN9CabinetIV8subcycleIN3DSP11OversamplerILi4ELi64EEELi4EEEvjRT_ │ │ │ │ 000719c0 00010b16 R_ARM_JUMP_SLOT 0004a134 _ZN7DDDelay8activateEv │ │ │ │ -000719c4 00019416 R_ARM_JUMP_SLOT 00015f68 _ZN8Saturate4initEv │ │ │ │ -000719c8 00010916 R_ARM_JUMP_SLOT 0001aa68 _ZN5Spice4initEv │ │ │ │ +000719c4 00019416 R_ARM_JUMP_SLOT 0001541c _ZN8Saturate4initEv │ │ │ │ +000719c8 00010916 R_ARM_JUMP_SLOT 00019f1c _ZN5Spice4initEv │ │ │ │ 000719cc 00006116 R_ARM_JUMP_SLOT 0005a814 _ZN5JVRev4initEv │ │ │ │ 000719d0 00000816 R_ARM_JUMP_SLOT 00000000 __aeabi_fcmple@GCC_3.5 │ │ │ │ 000719d4 00005316 R_ARM_JUMP_SLOT 00047174 _ZN3CEO4initEv │ │ │ │ -000719d8 0000d116 R_ARM_JUMP_SLOT 000216e4 _ZN10DescriptorI6AmpVTSE5setupEv │ │ │ │ +000719d8 0000d116 R_ARM_JUMP_SLOT 00020b98 _ZN10DescriptorI6AmpVTSE5setupEv │ │ │ │ 000719dc 00000a16 R_ARM_JUMP_SLOT 00000000 __aeabi_i2f@GCC_3.5 │ │ │ │ 000719e0 00000b16 R_ARM_JUMP_SLOT 00000000 __aeabi_dcmpge@GCC_3.5 │ │ │ │ 000719e4 00017b16 R_ARM_JUMP_SLOT 0005fa58 _ZN3DSP10Polynomial5one53Ef │ │ │ │ 000719e8 00000c16 R_ARM_JUMP_SLOT 00000000 __aeabi_dmul@GCC_3.5 │ │ │ │ 000719ec 0000b516 R_ARM_JUMP_SLOT 00057b70 _ZN10CabinetIII5cycleEj │ │ │ │ 000719f0 0001a116 R_ARM_JUMP_SLOT 00012998 _ZN9Noisegate5cycleEj │ │ │ │ 000719f4 00000e16 R_ARM_JUMP_SLOT 00000000 __aeabi_ui2f@GCC_3.5 │ │ │ │ 000719f8 00007216 R_ARM_JUMP_SLOT 0005bf98 _ZN5Plate5cycleEj │ │ │ │ 000719fc 00006f16 R_ARM_JUMP_SLOT 00013b18 _ZN10AutoFilter8activateEv │ │ │ │ 00071a00 00010716 R_ARM_JUMP_SLOT 0000eab4 _ZN6EqFA4p5cycleEj │ │ │ │ 00071a04 00000f16 R_ARM_JUMP_SLOT 00000000 cosf@GLIBC_2.4 │ │ │ │ -00071a08 00017716 R_ARM_JUMP_SLOT 00015a20 _ZN10DescriptorI3SinE5setupEv │ │ │ │ -00071a0c 00016916 R_ARM_JUMP_SLOT 00028a54 _ZN6AmpVTS8subcycleIN3DSP11OversamplerILi2ELi32EEEEEvjRT_ │ │ │ │ +00071a08 00017716 R_ARM_JUMP_SLOT 0002ac54 _ZN10DescriptorI3SinE5setupEv │ │ │ │ +00071a0c 00016916 R_ARM_JUMP_SLOT 00027f08 _ZN6AmpVTS8subcycleIN3DSP11OversamplerILi2ELi32EEEEEvjRT_ │ │ │ │ 00071a10 00010016 R_ARM_JUMP_SLOT 0005e59c _ZN10DescriptorI7PlateX2E5setupEv │ │ │ │ 00071a14 00008f16 R_ARM_JUMP_SLOT 00054294 _ZN12CompressStubILi2EE11subsubcycleIN3DSP11CompressRMSE12CompSaturateILi2ELi32EEEEvjRT_RT0_S9_ │ │ │ │ 00071a18 00001016 R_ARM_JUMP_SLOT 00000000 __aeabi_i2d@GCC_3.5 │ │ │ │ 00071a1c 00018c16 R_ARM_JUMP_SLOT 00012744 _ZN9Noisegate8activateEv │ │ │ │ 00071a20 00007016 R_ARM_JUMP_SLOT 0000c8f0 _ZN10DescriptorI6Eq10X2E5setupEv │ │ │ │ 00071a24 00001116 R_ARM_JUMP_SLOT 00000000 __aeabi_ddiv@GCC_3.5 │ │ │ │ 00071a28 00005116 R_ARM_JUMP_SLOT 0005f828 _ZN3DSP10Polynomial6atan15Ef │ │ │ │ -00071a2c 00011516 R_ARM_JUMP_SLOT 0001f80c _ZN3DSP11Butterworth2HPIfEEvfRNS_4IIR2IT_EE │ │ │ │ -00071a30 00017116 R_ARM_JUMP_SLOT 0001cfcc _ZN5Spice5cycleEj │ │ │ │ +00071a2c 00011516 R_ARM_JUMP_SLOT 0001ecc0 _ZN3DSP11Butterworth2HPIfEEvfRNS_4IIR2IT_EE │ │ │ │ +00071a30 00017116 R_ARM_JUMP_SLOT 0001c480 _ZN5Spice5cycleEj │ │ │ │ 00071a34 00001216 R_ARM_JUMP_SLOT 00000000 __log10_finite@GLIBC_2.15 │ │ │ │ 00071a38 00005516 R_ARM_JUMP_SLOT 00033480 _ZN9CabinetIV8subcycleIN3DSP11OversamplerILi2ELi32EEELi2EEEvjRT_ │ │ │ │ 00071a3c 00009416 R_ARM_JUMP_SLOT 0005f9e4 _ZN3DSP10Polynomial5clip9Ef │ │ │ │ 00071a40 0000da16 R_ARM_JUMP_SLOT 00051cb0 _ZN12CompressStubILi2EE11subsubcycleIN3DSP12CompressPeakE12CompSaturateILi2ELi32EEEEvjRT_RT0_S9_ │ │ │ │ 00071a44 00001316 R_ARM_JUMP_SLOT 00000000 cos@GLIBC_2.4 │ │ │ │ 00071a48 00001416 R_ARM_JUMP_SLOT 00000000 __aeabi_f2d@GCC_3.5 │ │ │ │ 00071a4c 00001516 R_ARM_JUMP_SLOT 00000000 div@GLIBC_2.4 │ │ │ │ @@ -553,25 +553,25 @@ │ │ │ │ 00071a5c 00004c16 R_ARM_JUMP_SLOT 0002bd00 _ZN10DescriptorI8PhaserIIE5setupEv │ │ │ │ 00071a60 00017516 R_ARM_JUMP_SLOT 0000ac48 _ZN6Eq10X24initEv │ │ │ │ 00071a64 00001616 R_ARM_JUMP_SLOT 00000000 memset@GLIBC_2.4 │ │ │ │ 00071a68 0000dc16 R_ARM_JUMP_SLOT 0000d45c _ZN4Eq4p8activateEv │ │ │ │ 00071a6c 00018816 R_ARM_JUMP_SLOT 0005f8fc _ZN3DSP10Polynomial4sin1Ef │ │ │ │ 00071a70 00001716 R_ARM_JUMP_SLOT 00000000 _ZdlPvj@CXXABI_1.3.9 │ │ │ │ 00071a74 0000d616 R_ARM_JUMP_SLOT 0005f970 _ZN3DSP10Polynomial5clip3Ef │ │ │ │ -00071a78 00012f16 R_ARM_JUMP_SLOT 0001ba48 _ZN7SpiceX25cycleEj │ │ │ │ +00071a78 00012f16 R_ARM_JUMP_SLOT 0001aefc _ZN7SpiceX25cycleEj │ │ │ │ 00071a7c 00001816 R_ARM_JUMP_SLOT 00000000 __asin_finite@GLIBC_2.15 │ │ │ │ 00071a80 0000b616 R_ARM_JUMP_SLOT 00043010 _ZN5Click10initsimpleEv │ │ │ │ 00071a84 00001916 R_ARM_JUMP_SLOT 00000000 _Znaj@GLIBCXX_3.4 │ │ │ │ 00071a88 00011d16 R_ARM_JUMP_SLOT 0005d128 _ZN10DescriptorI5PlateE5setupEv │ │ │ │ 00071a8c 00014b16 R_ARM_JUMP_SLOT 0004ab38 _ZN10DescriptorI8CompressE5setupEv │ │ │ │ 00071a90 00001a16 R_ARM_JUMP_SLOT 00000000 __aeabi_dcmplt@GCC_3.5 │ │ │ │ 00071a94 00001b16 R_ARM_JUMP_SLOT 00000000 __aeabi_dcmple@GCC_3.5 │ │ │ │ 00071a98 00001c16 R_ARM_JUMP_SLOT 00000000 __exp_finite@GLIBC_2.15 │ │ │ │ 00071a9c 00012516 R_ARM_JUMP_SLOT 0000fae0 _ZN10DescriptorI6EqFA4pE5setupEv │ │ │ │ -00071aa0 00008216 R_ARM_JUMP_SLOT 00020bac _ZN7Fractal8subcycleILi1EEEvj │ │ │ │ +00071aa0 00008216 R_ARM_JUMP_SLOT 00020060 _ZN7Fractal8subcycleILi1EEEvj │ │ │ │ 00071aa4 00005a16 R_ARM_JUMP_SLOT 0005ac30 _ZN5JVRev7set_t60Ef │ │ │ │ 00071aa8 0000e516 R_ARM_JUMP_SLOT 00014c90 _ZN10DescriptorI10AutoFilterE5setupEv │ │ │ │ 00071aac 00001d16 R_ARM_JUMP_SLOT 00000000 __aeabi_fdiv@GCC_3.5 │ │ │ │ 00071ab0 0000bd16 R_ARM_JUMP_SLOT 00013e84 _ZN10AutoFilter5cycleEj │ │ │ │ 00071ab4 00014416 R_ARM_JUMP_SLOT 0000a038 _ZN4Eq105cycleEj │ │ │ │ 00071ab8 0000f916 R_ARM_JUMP_SLOT 0000b8bc _ZN6Eq10X28activateEv │ │ │ │ 00071abc 0000d016 R_ARM_JUMP_SLOT 0005ae9c _ZN5JVRev5cycleEj │ │ │ │ @@ -585,85 +585,85 @@ │ │ │ │ 00071adc 00019f16 R_ARM_JUMP_SLOT 00059768 _ZN5Wider5cycleEj │ │ │ │ 00071ae0 00017216 R_ARM_JUMP_SLOT 0000e6c4 _ZN6EqFA4p11updatestateEv │ │ │ │ 00071ae4 00001f16 R_ARM_JUMP_SLOT 00000000 __stack_chk_fail@GLIBC_2.4 │ │ │ │ 00071ae8 00002016 R_ARM_JUMP_SLOT 00000000 __cxa_end_cleanup@CXXABI_1.3 │ │ │ │ 00071aec 00002116 R_ARM_JUMP_SLOT 00000000 __aeabi_fmul@GCC_3.5 │ │ │ │ 00071af0 00019816 R_ARM_JUMP_SLOT 00046edc _ZN5Click9initdiracEv │ │ │ │ 00071af4 0000d916 R_ARM_JUMP_SLOT 0005f34c _ZN3DSP10Polynomial12power_clip_7Ef │ │ │ │ -00071af8 00006616 R_ARM_JUMP_SLOT 000215e4 _ZN6AmpVTS8setratioEi │ │ │ │ +00071af8 00006616 R_ARM_JUMP_SLOT 00020a98 _ZN6AmpVTS8setratioEi │ │ │ │ 00071afc 00002216 R_ARM_JUMP_SLOT 00000000 __aeabi_dsub@GCC_3.5 │ │ │ │ 00071b00 0000ca16 R_ARM_JUMP_SLOT 0004a170 _ZN7DDDelay5cycleEj │ │ │ │ 00071b04 0000c116 R_ARM_JUMP_SLOT 00047b04 _ZN9ClickStubILi4EE5cycleEj │ │ │ │ 00071b08 00002316 R_ARM_JUMP_SLOT 00000000 __aeabi_dadd@GCC_3.5 │ │ │ │ 00071b0c 0000ee16 R_ARM_JUMP_SLOT 00058c88 _ZN10DescriptorI7ChorusIE5setupEv │ │ │ │ 00071b10 00002416 R_ARM_JUMP_SLOT 00000000 __aeabi_fcmpeq@GCC_3.5 │ │ │ │ 00071b14 00002516 R_ARM_JUMP_SLOT 00000000 __aeabi_f2uiz@GCC_3.5 │ │ │ │ 00071b18 00016e16 R_ARM_JUMP_SLOT 0000cca0 _ZN4Eq4p11updatestateEv │ │ │ │ -00071b1c 00015916 R_ARM_JUMP_SLOT 000153dc _ZN3Sin5cycleEj │ │ │ │ +00071b1c 00015916 R_ARM_JUMP_SLOT 0002a610 _ZN3Sin5cycleEj │ │ │ │ 00071b20 0000e816 R_ARM_JUMP_SLOT 0005d3d0 _ZN7PlateX25cycleEj │ │ │ │ 00071b24 00002616 R_ARM_JUMP_SLOT 00000000 __aeabi_f2iz@GCC_3.5 │ │ │ │ 00071b28 0000e016 R_ARM_JUMP_SLOT 0005f6cc _ZN3DSP10Polynomial4atanEf │ │ │ │ 00071b2c 00007d16 R_ARM_JUMP_SLOT 000108d8 _ZN9ToneStack5cycleEj │ │ │ │ -00071b30 0000ac16 R_ARM_JUMP_SLOT 000214a4 _ZN6AmpVTS8activateEv │ │ │ │ +00071b30 0000ac16 R_ARM_JUMP_SLOT 00020958 _ZN6AmpVTS8activateEv │ │ │ │ 00071b34 00009016 R_ARM_JUMP_SLOT 00057a38 _ZN10CabinetIII12switch_modelEi │ │ │ │ -00071b38 00005216 R_ARM_JUMP_SLOT 000240d8 _ZN6AmpVTS8subcycleIN3DSP11OversamplerILi8ELi64EEEEEvjRT_ │ │ │ │ +00071b38 00005216 R_ARM_JUMP_SLOT 0002358c _ZN6AmpVTS8subcycleIN3DSP11OversamplerILi8ELi64EEEEEvjRT_ │ │ │ │ 00071b3c 00002716 R_ARM_JUMP_SLOT 00000000 _ZdaPv@GLIBCXX_3.4 │ │ │ │ 00071b40 00009d16 R_ARM_JUMP_SLOT 000480f4 _ZN9ClickStubILi1EE5cycleEj │ │ │ │ 00071b44 0000cb16 R_ARM_JUMP_SLOT 0005ad50 _ZN5JVRev8activateEv │ │ │ │ 00071b48 00014916 R_ARM_JUMP_SLOT 00059e1c _ZN8Narrower5cycleEj │ │ │ │ -00071b4c 00009a16 R_ARM_JUMP_SLOT 0001fec0 _ZN7Fractal8activateEv │ │ │ │ +00071b4c 00009a16 R_ARM_JUMP_SLOT 0001f374 _ZN7Fractal8activateEv │ │ │ │ 00071b50 00002816 R_ARM_JUMP_SLOT 00000000 __aeabi_idivmod@GCC_3.5 │ │ │ │ 00071b54 00009b16 R_ARM_JUMP_SLOT 00012798 _ZN9Noisegate7processEf │ │ │ │ 00071b58 00012316 R_ARM_JUMP_SLOT 0005f888 _ZN3DSP10Polynomial4one5Ef │ │ │ │ 00071b5c 00016a16 R_ARM_JUMP_SLOT 0004a034 _ZN7DDDelay4initEv │ │ │ │ 00071b60 00002916 R_ARM_JUMP_SLOT 00000000 __aeabi_fcmplt@GCC_3.5 │ │ │ │ 00071b64 0000f216 R_ARM_JUMP_SLOT 000488b0 _ZN5Scape8activateEv │ │ │ │ -00071b68 0000ba16 R_ARM_JUMP_SLOT 0001ff20 _ZN10DescriptorI7FractalE5setupEv │ │ │ │ +00071b68 0000ba16 R_ARM_JUMP_SLOT 0001f3d4 _ZN10DescriptorI7FractalE5setupEv │ │ │ │ 00071b6c 00015116 R_ARM_JUMP_SLOT 000592dc _ZN5Wider4initEv │ │ │ │ 00071b70 00017616 R_ARM_JUMP_SLOT 00057fa4 _ZN10DescriptorI10CabinetIIIE5setupEv │ │ │ │ 00071b74 00002a16 R_ARM_JUMP_SLOT 00000000 calloc@GLIBC_2.4 │ │ │ │ 00071b78 00002b16 R_ARM_JUMP_SLOT 00000000 __cxa_throw_bad_array_new_length@CXXABI_1.3.8 │ │ │ │ 00071b7c 0000ed16 R_ARM_JUMP_SLOT 00048620 _ZN5Scape4initEv │ │ │ │ 00071b80 00002c16 R_ARM_JUMP_SLOT 00000000 __aeabi_fsub@GCC_3.5 │ │ │ │ 00071b84 00006d16 R_ARM_JUMP_SLOT 0000e314 _ZN10DescriptorI4Eq4pE5setupEv │ │ │ │ 00071b88 0000d316 R_ARM_JUMP_SLOT 0000be58 _ZN6Eq10X25cycleEj │ │ │ │ -00071b8c 0000e116 R_ARM_JUMP_SLOT 000204d0 _ZN7Fractal8subcycleILi0EEEvj │ │ │ │ +00071b8c 0000e116 R_ARM_JUMP_SLOT 0001f984 _ZN7Fractal8subcycleILi0EEEvj │ │ │ │ 00071b90 00002d16 R_ARM_JUMP_SLOT 00000000 __aeabi_fcmpgt@GCC_3.5 │ │ │ │ 00071b94 00002e16 R_ARM_JUMP_SLOT 00000000 sincos@GLIBC_2.4 │ │ │ │ 00071b98 00002f16 R_ARM_JUMP_SLOT 00000000 memcpy@GLIBC_2.4 │ │ │ │ -00071b9c 0000a216 R_ARM_JUMP_SLOT 0001b1b8 _ZN7SpiceX24initEv │ │ │ │ +00071b9c 0000a216 R_ARM_JUMP_SLOT 0001a66c _ZN7SpiceX24initEv │ │ │ │ 00071ba0 00003016 R_ARM_JUMP_SLOT 00000000 tan@GLIBC_2.4 │ │ │ │ 00071ba4 00006216 R_ARM_JUMP_SLOT 00057b64 _ZN10CabinetIII8activateEv │ │ │ │ -00071ba8 00014c16 R_ARM_JUMP_SLOT 0001aea0 _ZN10DescriptorI5SpiceE5setupEv │ │ │ │ +00071ba8 00014c16 R_ARM_JUMP_SLOT 0001a354 _ZN10DescriptorI5SpiceE5setupEv │ │ │ │ 00071bac 00017816 R_ARM_JUMP_SLOT 00057998 _ZN14DescriptorStubD1Ev │ │ │ │ 00071bb0 0000e216 R_ARM_JUMP_SLOT 0005a180 _ZN10DescriptorI8NarrowerE5setupEv │ │ │ │ 00071bb4 00007516 R_ARM_JUMP_SLOT 000489f0 _ZN5Scape5cycleEj │ │ │ │ 00071bb8 00003116 R_ARM_JUMP_SLOT 00000000 malloc@GLIBC_2.4 │ │ │ │ 00071bbc 0000d816 R_ARM_JUMP_SLOT 000468fc _ZN5Click8initsineEv │ │ │ │ -00071bc0 00011316 R_ARM_JUMP_SLOT 0001b43c _ZN7SpiceX28activateEv │ │ │ │ +00071bc0 00011316 R_ARM_JUMP_SLOT 0001a8f0 _ZN7SpiceX28activateEv │ │ │ │ 00071bc4 00005416 R_ARM_JUMP_SLOT 0005865c _ZN7ChorusI5cycleEj │ │ │ │ 00071bc8 0000b716 R_ARM_JUMP_SLOT 0001266c _ZN9Noisegate4initEv │ │ │ │ -00071bcc 0000bc16 R_ARM_JUMP_SLOT 00016058 _ZN8Saturate5cycleEj │ │ │ │ -00071bd0 0000e316 R_ARM_JUMP_SLOT 000152a0 _ZN3Sin8activateEv │ │ │ │ -00071bd4 00013416 R_ARM_JUMP_SLOT 0001b6c0 _ZN10DescriptorI7SpiceX2E5setupEv │ │ │ │ +00071bcc 0000bc16 R_ARM_JUMP_SLOT 0001550c _ZN8Saturate5cycleEj │ │ │ │ +00071bd0 0000e316 R_ARM_JUMP_SLOT 0002a4d4 _ZN3Sin8activateEv │ │ │ │ +00071bd4 00013416 R_ARM_JUMP_SLOT 0001ab74 _ZN10DescriptorI7SpiceX2E5setupEv │ │ │ │ 00071bd8 00012216 R_ARM_JUMP_SLOT 0000887c _ZN5White8activateEv │ │ │ │ 00071bdc 0000c616 R_ARM_JUMP_SLOT 0002d7cc _ZN9CabinetIV12switch_modelEi │ │ │ │ 00071be0 00003216 R_ARM_JUMP_SLOT 00000000 __aeabi_ui2d@GCC_3.5 │ │ │ │ 00071be4 0001aa16 R_ARM_JUMP_SLOT 0004516c _ZN5Click11initparfiltEv │ │ │ │ 00071be8 00003416 R_ARM_JUMP_SLOT 00000000 __aeabi_d2iz@GCC_3.5 │ │ │ │ -00071bec 00017416 R_ARM_JUMP_SLOT 00021aec _ZN6AmpVTS5cycleEj │ │ │ │ -00071bf0 00012a16 R_ARM_JUMP_SLOT 0001a830 _ZN10DescriptorI8SaturateE5setupEv │ │ │ │ +00071bec 00017416 R_ARM_JUMP_SLOT 00020fa0 _ZN6AmpVTS5cycleEj │ │ │ │ +00071bf0 00012a16 R_ARM_JUMP_SLOT 00019ce4 _ZN10DescriptorI8SaturateE5setupEv │ │ │ │ 00071bf4 00011616 R_ARM_JUMP_SLOT 0000cbcc _ZN4Eq4p4initEv │ │ │ │ 00071bf8 00003516 R_ARM_JUMP_SLOT 00000000 random@GLIBC_2.4 │ │ │ │ 00071bfc 00003616 R_ARM_JUMP_SLOT 00000000 __gxx_personality_v0@CXXABI_1.3 │ │ │ │ -00071c00 0001a716 R_ARM_JUMP_SLOT 000265a0 _ZN6AmpVTS8subcycleIN3DSP11OversamplerILi4ELi32EEEEEvjRT_ │ │ │ │ +00071c00 0001a716 R_ARM_JUMP_SLOT 00025a54 _ZN6AmpVTS8subcycleIN3DSP11OversamplerILi4ELi32EEEEEvjRT_ │ │ │ │ 00071c04 00005f16 R_ARM_JUMP_SLOT 00009aec _ZN4Eq108activateEv │ │ │ │ 00071c08 0000d416 R_ARM_JUMP_SLOT 00055650 _ZN12CompressStubILi2EE11subsubcycleIN3DSP11CompressRMSE12CompSaturateILi4ELi64EEEEvjRT_RT0_S9_ │ │ │ │ -00071c0c 00008516 R_ARM_JUMP_SLOT 00020200 _ZN7Fractal5cycleEj │ │ │ │ -00071c10 00017016 R_ARM_JUMP_SLOT 00016008 _ZN8Saturate8activateEv │ │ │ │ +00071c0c 00008516 R_ARM_JUMP_SLOT 0001f6b4 _ZN7Fractal5cycleEj │ │ │ │ +00071c10 00017016 R_ARM_JUMP_SLOT 000154bc _ZN8Saturate8activateEv │ │ │ │ 00071c14 00009e16 R_ARM_JUMP_SLOT 0002e6c0 _ZN10DescriptorI9CabinetIVE5setupEv │ │ │ │ 00071c18 00003716 R_ARM_JUMP_SLOT 00000000 __aeabi_dcmpgt@GCC_3.5 │ │ │ │ 00071c1c 00013216 R_ARM_JUMP_SLOT 0002e654 _ZN9CabinetIV8activateEv │ │ │ │ 00071c20 00011816 R_ARM_JUMP_SLOT 00008f58 _ZN4Eq104initEv │ │ │ │ 00071c24 00003916 R_ARM_JUMP_SLOT 00000000 __aeabi_d2f@GCC_3.5 │ │ │ │ 00071c28 0001a016 R_ARM_JUMP_SLOT 0000e5f0 _ZN6EqFA4p4initEv │ │ │ │ 00071c2c 00011c16 R_ARM_JUMP_SLOT 00049d54 _ZN10DescriptorI5ScapeE5setupEv │ │ │ │ @@ -677,13 +677,13 @@ │ │ │ │ 00071c4c 00008316 R_ARM_JUMP_SLOT 000108cc _ZN9ToneStack8activateEv │ │ │ │ 00071c50 00003e16 R_ARM_JUMP_SLOT 00000000 __gmon_start__ │ │ │ │ 00071c54 00003f16 R_ARM_JUMP_SLOT 00000000 __aeabi_fadd@GCC_3.5 │ │ │ │ 00071c58 00012016 R_ARM_JUMP_SLOT 00058548 _ZN7ChorusI8activateEv │ │ │ │ 00071c5c 00004116 R_ARM_JUMP_SLOT 00000000 __cxa_finalize@GLIBC_2.4 │ │ │ │ 00071c60 00004216 R_ARM_JUMP_SLOT 00000000 __sqrtf_finite@GLIBC_2.15 │ │ │ │ 00071c64 00005616 R_ARM_JUMP_SLOT 000583e8 _ZN7ChorusI7setrateEf │ │ │ │ -00071c68 0000e616 R_ARM_JUMP_SLOT 000212bc _ZN6AmpVTS4initEv │ │ │ │ +00071c68 0000e616 R_ARM_JUMP_SLOT 00020770 _ZN6AmpVTS4initEv │ │ │ │ 00071c6c 00004b16 R_ARM_JUMP_SLOT 00046f04 _ZN10DescriptorI5ClickE5setupEv │ │ │ │ 00071c70 00011a16 R_ARM_JUMP_SLOT 00013498 _ZN10DescriptorI9NoisegateE5setupEv │ │ │ │ 00071c74 00015516 R_ARM_JUMP_SLOT 0000d514 _ZN4Eq4p5cycleEj │ │ │ │ 00071c78 00014116 R_ARM_JUMP_SLOT 000592ec _ZN5Wider8activateEv │ │ │ │ 00071c7c 00004316 R_ARM_JUMP_SLOT 00000000 __sqrt_finite@GLIBC_2.15 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 86e82a43ebab7d2c6f2f0abbbf0ecd1454798a2d │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 094b783dc3934d366d7dadbb073da00bfa4628ec │ │ │ ├── strings --all --bytes=8 {} │ │ │ │┄ Ordering differences only │ │ │ │ @@ -116,24 +116,14 @@ │ │ │ │ _ZN10DescriptorI10AutoFilterE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ _ZN10AutoFilter8activateEv │ │ │ │ _ZN10AutoFilter5cycleEj │ │ │ │ _ZN3DSP10Polynomial4tanhEf │ │ │ │ _ZN10DescriptorI10AutoFilterE4_runEPvm │ │ │ │ _ZN10DescriptorI10AutoFilterE5setupEv │ │ │ │ _ZN10AutoFilter9port_infoE │ │ │ │ -_ZN10DescriptorI3SinE13_connect_portEPvmPf │ │ │ │ -_ZN10DescriptorI3SinE9_activateEPv │ │ │ │ -_ZN10DescriptorI3SinE8_cleanupEPv │ │ │ │ -_ZN10DescriptorI3SinE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ -_ZN3Sin8activateEv │ │ │ │ -_ZN3Sin5cycleEj │ │ │ │ -__asin_finite │ │ │ │ -_ZN10DescriptorI3SinE4_runEPvm │ │ │ │ -_ZN10DescriptorI3SinE5setupEv │ │ │ │ -_ZN3Sin9port_infoE │ │ │ │ _ZN10DescriptorI8SaturateE13_connect_portEPvmPf │ │ │ │ _ZN10DescriptorI8SaturateE9_activateEPv │ │ │ │ _ZN10DescriptorI5SpiceE13_connect_portEPvmPf │ │ │ │ _ZN10DescriptorI5SpiceE9_activateEPv │ │ │ │ _ZN10DescriptorI7SpiceX2E13_connect_portEPvmPf │ │ │ │ _ZN10DescriptorI7SpiceX2E9_activateEPv │ │ │ │ _ZN10DescriptorI8SaturateE8_cleanupEPv │ │ │ │ @@ -195,14 +185,24 @@ │ │ │ │ _ZN10DescriptorI6AmpVTSE5setupEv │ │ │ │ _ZN6AmpVTS9port_infoE │ │ │ │ _ZN10DescriptorI6AmpVTSE4_runEPvm │ │ │ │ _ZN6AmpVTS8subcycleIN3DSP11OversamplerILi8ELi64EEEEEvjRT_ │ │ │ │ _ZN6AmpVTS8subcycleIN3DSP11OversamplerILi4ELi32EEEEEvjRT_ │ │ │ │ _ZN6AmpVTS8subcycleIN3DSP11OversamplerILi2ELi32EEEEEvjRT_ │ │ │ │ _ZN6AmpVTS5cycleEj │ │ │ │ +_ZN10DescriptorI3SinE13_connect_portEPvmPf │ │ │ │ +_ZN10DescriptorI3SinE9_activateEPv │ │ │ │ +_ZN10DescriptorI3SinE8_cleanupEPv │ │ │ │ +_ZN10DescriptorI3SinE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ +_ZN3Sin8activateEv │ │ │ │ +_ZN3Sin5cycleEj │ │ │ │ +__asin_finite │ │ │ │ +_ZN10DescriptorI3SinE4_runEPvm │ │ │ │ +_ZN10DescriptorI3SinE5setupEv │ │ │ │ +_ZN3Sin9port_infoE │ │ │ │ _ZN10DescriptorI8PhaserIIE13_connect_portEPvmPf │ │ │ │ _ZN10DescriptorI8PhaserIIE9_activateEPv │ │ │ │ _ZN10DescriptorI8PhaserIIE8_cleanupEPv │ │ │ │ _ZN10DescriptorI8PhaserIIE12_instantiateEPK18_LADSPA_Descriptorm │ │ │ │ _ZN8PhaserII5cycleEj │ │ │ │ _ZN10DescriptorI8PhaserIIE4_runEPvm │ │ │ │ _ZN10DescriptorI8PhaserIIE5setupEv │ │ │ │ @@ -454,15 +454,14 @@ │ │ │ │ close (dB) │ │ │ │ mains (Hz) │ │ │ │ {0:'off',50:'global',60:'imperial'} │ │ │ │ AutoFilter │ │ │ │ C* AutoFilter - Self-modulating resonant filter │ │ │ │ {0:'low pass',1:'band pass',} │ │ │ │ {0:'breathy',1:'fat'} │ │ │ │ -C* Sin - Sine wave generator │ │ │ │ #AmpVTS │ │ │ │ C* AmpVTS - Idealised guitar amplification │ │ │ │ Tim Goetze , David Yeh │ │ │ │ {0:'2x',1:'4x',2:'8x'} │ │ │ │ tonestack │ │ │ │ +C* Sin - Sine wave generator │ │ │ │ PhaserII │ │ │ │ C* PhaserII - Mono phaser │ │ │ │ {0:'sine',1:'fractal'} │ │ │ │ resonance │ │ │ │ CabinetIV │ │ │ │ C* CabinetIV - Idealised loudspeaker cabinet │ │ │ │ {0: 'mega wookie 800', 1: 'mega wookie 812', 2: 'mega wookie 828', 3: 'mega wookie 868', 4: 'mega wookie 908', 5: 'mega wookie 912', 6: 'mega wookie 936', 7: 'mega wookie 968', 8: 'mega wookie 992', 9: 'unmatched', 10: 'twin A', 11: 'twin B', 12: 'twin C', 13: 'blue A', 14: 'blue B', 15: 'tweedie A', 16: 'tweedie B', 17: 'mini wookie A', 18: 'mini wookie B', 19: 'rosie A', 20: 'rosie B', 21: 'indigo', 22: 'angel', 23: 'sixty-one', 24: 'sixty-two'} │ │ │ ├── readelf --wide --decompress --hex-dump=.dynstr {} │ │ │ │ @@ -214,176 +214,176 @@ │ │ │ │ 0x000033f4 65736372 6970746f 72493130 4175746f escriptorI10Auto │ │ │ │ 0x00003404 46696c74 65724534 5f72756e 4550766d FilterE4_runEPvm │ │ │ │ 0x00003414 005f5a4e 31304465 73637269 70746f72 ._ZN10Descriptor │ │ │ │ 0x00003424 49313041 75746f46 696c7465 72453573 I10AutoFilterE5s │ │ │ │ 0x00003434 65747570 4576005f 5a4e3130 4175746f etupEv._ZN10Auto │ │ │ │ 0x00003444 46696c74 65723970 6f72745f 696e666f Filter9port_info │ │ │ │ 0x00003454 45005f5a 4e313044 65736372 6970746f E._ZN10Descripto │ │ │ │ - 0x00003464 72493353 696e4531 335f636f 6e6e6563 rI3SinE13_connec │ │ │ │ - 0x00003474 745f706f 72744550 766d5066 005f5a4e t_portEPvmPf._ZN │ │ │ │ - 0x00003484 31304465 73637269 70746f72 49335369 10DescriptorI3Si │ │ │ │ - 0x00003494 6e45395f 61637469 76617465 45507600 nE9_activateEPv. │ │ │ │ - 0x000034a4 5f5a4e31 30446573 63726970 746f7249 _ZN10DescriptorI │ │ │ │ - 0x000034b4 3353696e 45385f63 6c65616e 75704550 3SinE8_cleanupEP │ │ │ │ - 0x000034c4 76005f5a 4e313044 65736372 6970746f v._ZN10Descripto │ │ │ │ - 0x000034d4 72493353 696e4531 325f696e 7374616e rI3SinE12_instan │ │ │ │ - 0x000034e4 74696174 6545504b 31385f4c 41445350 tiateEPK18_LADSP │ │ │ │ - 0x000034f4 415f4465 73637269 70746f72 6d005f5a A_Descriptorm._Z │ │ │ │ - 0x00003504 4e335369 6e386163 74697661 74654576 N3Sin8activateEv │ │ │ │ - 0x00003514 005f5a4e 3353696e 35637963 6c65456a ._ZN3Sin5cycleEj │ │ │ │ - 0x00003524 005f5f61 73696e5f 66696e69 7465005f .__asin_finite._ │ │ │ │ - 0x00003534 5a4e3130 44657363 72697074 6f724933 ZN10DescriptorI3 │ │ │ │ - 0x00003544 53696e45 345f7275 6e455076 6d005f5a SinE4_runEPvm._Z │ │ │ │ - 0x00003554 4e313044 65736372 6970746f 72493353 N10DescriptorI3S │ │ │ │ - 0x00003564 696e4535 73657475 70457600 5f5a4e33 inE5setupEv._ZN3 │ │ │ │ - 0x00003574 53696e39 706f7274 5f696e66 6f45005f Sin9port_infoE._ │ │ │ │ - 0x00003584 5a4e3130 44657363 72697074 6f724938 ZN10DescriptorI8 │ │ │ │ - 0x00003594 53617475 72617465 4531335f 636f6e6e SaturateE13_conn │ │ │ │ - 0x000035a4 6563745f 706f7274 4550766d 5066005f ect_portEPvmPf._ │ │ │ │ - 0x000035b4 5a4e3130 44657363 72697074 6f724938 ZN10DescriptorI8 │ │ │ │ - 0x000035c4 53617475 72617465 45395f61 63746976 SaturateE9_activ │ │ │ │ - 0x000035d4 61746545 5076005f 5a4e3130 44657363 ateEPv._ZN10Desc │ │ │ │ - 0x000035e4 72697074 6f724935 53706963 65453133 riptorI5SpiceE13 │ │ │ │ - 0x000035f4 5f636f6e 6e656374 5f706f72 74455076 _connect_portEPv │ │ │ │ - 0x00003604 6d506600 5f5a4e31 30446573 63726970 mPf._ZN10Descrip │ │ │ │ - 0x00003614 746f7249 35537069 63654539 5f616374 torI5SpiceE9_act │ │ │ │ - 0x00003624 69766174 65455076 005f5a4e 31304465 ivateEPv._ZN10De │ │ │ │ - 0x00003634 73637269 70746f72 49375370 69636558 scriptorI7SpiceX │ │ │ │ - 0x00003644 32453133 5f636f6e 6e656374 5f706f72 2E13_connect_por │ │ │ │ - 0x00003654 74455076 6d506600 5f5a4e31 30446573 tEPvmPf._ZN10Des │ │ │ │ - 0x00003664 63726970 746f7249 37537069 63655832 criptorI7SpiceX2 │ │ │ │ - 0x00003674 45395f61 63746976 61746545 5076005f E9_activateEPv._ │ │ │ │ - 0x00003684 5a4e3130 44657363 72697074 6f724938 ZN10DescriptorI8 │ │ │ │ - 0x00003694 53617475 72617465 45385f63 6c65616e SaturateE8_clean │ │ │ │ - 0x000036a4 75704550 76005f5a 4e313044 65736372 upEPv._ZN10Descr │ │ │ │ - 0x000036b4 6970746f 72493553 70696365 45385f63 iptorI5SpiceE8_c │ │ │ │ - 0x000036c4 6c65616e 75704550 76005f5a 4e313044 leanupEPv._ZN10D │ │ │ │ - 0x000036d4 65736372 6970746f 72493753 70696365 escriptorI7Spice │ │ │ │ - 0x000036e4 58324538 5f636c65 616e7570 45507600 X2E8_cleanupEPv. │ │ │ │ - 0x000036f4 5f5a3133 5f706f77 65725f63 6c69705f _Z13_power_clip_ │ │ │ │ - 0x00003704 3766005f 5a4e3853 61747572 61746534 7f._ZN8Saturate4 │ │ │ │ - 0x00003714 696e6974 4576005f 5f616561 62695f64 initEv.__aeabi_d │ │ │ │ - 0x00003724 636d706c 74005f5a 4e313044 65736372 cmplt._ZN10Descr │ │ │ │ - 0x00003734 6970746f 72493853 61747572 61746545 iptorI8SaturateE │ │ │ │ - 0x00003744 31325f69 6e737461 6e746961 74654550 12_instantiateEP │ │ │ │ - 0x00003754 4b31385f 4c414453 50415f44 65736372 K18_LADSPA_Descr │ │ │ │ - 0x00003764 6970746f 726d006d 616c6c6f 63006361 iptorm.malloc.ca │ │ │ │ - 0x00003774 6c6c6f63 005f5a4e 38536174 75726174 lloc._ZN8Saturat │ │ │ │ - 0x00003784 65386163 74697661 74654576 005f5a4e e8activateEv._ZN │ │ │ │ - 0x00003794 38536174 75726174 65356379 636c6545 8Saturate5cycleE │ │ │ │ - 0x000037a4 6a005f5a 4e334453 50313050 6f6c796e j._ZN3DSP10Polyn │ │ │ │ - 0x000037b4 6f6d6961 6c346174 616e4566 005f5a4e omial4atanEf._ZN │ │ │ │ - 0x000037c4 33445350 3130506f 6c796e6f 6d69616c 3DSP10Polynomial │ │ │ │ - 0x000037d4 346f6e65 35456600 5f5a4e33 44535031 4one5Ef._ZN3DSP1 │ │ │ │ - 0x000037e4 30506f6c 796e6f6d 69616c36 6174616e 0Polynomial6atan │ │ │ │ - 0x000037f4 31354566 005f5a4e 33445350 3130506f 15Ef._ZN3DSP10Po │ │ │ │ - 0x00003804 6c796e6f 6d69616c 356f6e65 35334566 lynomial5one53Ef │ │ │ │ - 0x00003814 005f5a4e 33445350 3130506f 6c796e6f ._ZN3DSP10Polyno │ │ │ │ - 0x00003824 6d69616c 35636c69 70334566 005f5a4e mial5clip3Ef._ZN │ │ │ │ - 0x00003834 33445350 3130506f 6c796e6f 6d69616c 3DSP10Polynomial │ │ │ │ - 0x00003844 35636c69 70394566 005f5a4e 33445350 5clip9Ef._ZN3DSP │ │ │ │ - 0x00003854 3130506f 6c796e6f 6d69616c 3473696e 10Polynomial4sin │ │ │ │ - 0x00003864 31456600 5f5a4e33 44535031 30506f6c 1Ef._ZN3DSP10Pol │ │ │ │ - 0x00003874 796e6f6d 69616c31 32706f77 65725f63 ynomial12power_c │ │ │ │ - 0x00003884 6c69705f 37456600 5f5a4e31 30446573 lip_7Ef._ZN10Des │ │ │ │ - 0x00003894 63726970 746f7249 38536174 75726174 criptorI8Saturat │ │ │ │ - 0x000038a4 6545345f 72756e45 50766d00 5f5a4e31 eE4_runEPvm._ZN1 │ │ │ │ - 0x000038b4 30446573 63726970 746f7249 38536174 0DescriptorI8Sat │ │ │ │ - 0x000038c4 75726174 65453573 65747570 4576005f urateE5setupEv._ │ │ │ │ - 0x000038d4 5a4e3853 61747572 61746539 706f7274 ZN8Saturate9port │ │ │ │ - 0x000038e4 5f696e66 6f45005f 5a4e3553 70696365 _infoE._ZN5Spice │ │ │ │ - 0x000038f4 34696e69 74457600 5f5a4e31 30446573 4initEv._ZN10Des │ │ │ │ - 0x00003904 63726970 746f7249 35537069 63654531 criptorI5SpiceE1 │ │ │ │ - 0x00003914 325f696e 7374616e 74696174 6545504b 2_instantiateEPK │ │ │ │ - 0x00003924 31385f4c 41445350 415f4465 73637269 18_LADSPA_Descri │ │ │ │ - 0x00003934 70746f72 6d005f5a 4e355370 69636538 ptorm._ZN5Spice8 │ │ │ │ - 0x00003944 61637469 76617465 4576005f 5a4e3130 activateEv._ZN10 │ │ │ │ - 0x00003954 44657363 72697074 6f724935 53706963 DescriptorI5Spic │ │ │ │ - 0x00003964 65453573 65747570 4576005f 5a4e3553 eE5setupEv._ZN5S │ │ │ │ - 0x00003974 70696365 39706f72 745f696e 666f4500 pice9port_infoE. │ │ │ │ - 0x00003984 5f5a4e31 30446573 63726970 746f7249 _ZN10DescriptorI │ │ │ │ - 0x00003994 35537069 63654534 5f72756e 4550766d 5SpiceE4_runEPvm │ │ │ │ - 0x000039a4 005f5a4e 37537069 63655832 34696e69 ._ZN7SpiceX24ini │ │ │ │ - 0x000039b4 74457600 5f5a4e31 30446573 63726970 tEv._ZN10Descrip │ │ │ │ - 0x000039c4 746f7249 37537069 63655832 4531325f torI7SpiceX2E12_ │ │ │ │ - 0x000039d4 696e7374 616e7469 61746545 504b3138 instantiateEPK18 │ │ │ │ - 0x000039e4 5f4c4144 5350415f 44657363 72697074 _LADSPA_Descript │ │ │ │ - 0x000039f4 6f726d00 5f5a4e37 53706963 65583238 orm._ZN7SpiceX28 │ │ │ │ - 0x00003a04 61637469 76617465 4576005f 5a4e3130 activateEv._ZN10 │ │ │ │ - 0x00003a14 44657363 72697074 6f724937 53706963 DescriptorI7Spic │ │ │ │ - 0x00003a24 65583245 35736574 75704576 005f5a4e eX2E5setupEv._ZN │ │ │ │ - 0x00003a34 37537069 63655832 39706f72 745f696e 7SpiceX29port_in │ │ │ │ - 0x00003a44 666f4500 5f5a4e31 30446573 63726970 foE._ZN10Descrip │ │ │ │ - 0x00003a54 746f7249 37537069 63655832 45345f72 torI7SpiceX2E4_r │ │ │ │ - 0x00003a64 756e4550 766d005f 5f616561 62695f64 unEPvm.__aeabi_d │ │ │ │ - 0x00003a74 636d7065 71005f5a 4e334453 50313142 cmpeq._ZN3DSP11B │ │ │ │ - 0x00003a84 75747465 72776f72 74683248 50496645 utterworth2HPIfE │ │ │ │ - 0x00003a94 45766652 4e535f34 49495232 49545f45 EvfRNS_4IIR2IT_E │ │ │ │ - 0x00003aa4 45005f5a 4e375370 69636558 32356379 E._ZN7SpiceX25cy │ │ │ │ - 0x00003ab4 636c6545 6a005f5f 65787032 5f66696e cleEj.__exp2_fin │ │ │ │ - 0x00003ac4 69746500 5f5a4e35 53706963 65356379 ite._ZN5Spice5cy │ │ │ │ - 0x00003ad4 636c6545 6a005f5a 4e313044 65736372 cleEj._ZN10Descr │ │ │ │ - 0x00003ae4 6970746f 72493746 72616374 616c4531 iptorI7FractalE1 │ │ │ │ - 0x00003af4 335f636f 6e6e6563 745f706f 72744550 3_connect_portEP │ │ │ │ - 0x00003b04 766d5066 005f5a4e 31304465 73637269 vmPf._ZN10Descri │ │ │ │ - 0x00003b14 70746f72 49374672 61637461 6c45395f ptorI7FractalE9_ │ │ │ │ - 0x00003b24 61637469 76617465 45507600 5f5a4e31 activateEPv._ZN1 │ │ │ │ - 0x00003b34 30446573 63726970 746f7249 37467261 0DescriptorI7Fra │ │ │ │ - 0x00003b44 6374616c 45385f63 6c65616e 75704550 ctalE8_cleanupEP │ │ │ │ - 0x00003b54 76005f5a 4e374672 61637461 6c34696e v._ZN7Fractal4in │ │ │ │ - 0x00003b64 69744576 005f5a4e 31304465 73637269 itEv._ZN10Descri │ │ │ │ - 0x00003b74 70746f72 49374672 61637461 6c453132 ptorI7FractalE12 │ │ │ │ - 0x00003b84 5f696e73 74616e74 69617465 45504b31 _instantiateEPK1 │ │ │ │ - 0x00003b94 385f4c41 44535041 5f446573 63726970 8_LADSPA_Descrip │ │ │ │ - 0x00003ba4 746f726d 005f5a4e 37467261 6374616c torm._ZN7Fractal │ │ │ │ - 0x00003bb4 38616374 69766174 65457600 5f5a4e31 8activateEv._ZN1 │ │ │ │ - 0x00003bc4 30446573 63726970 746f7249 37467261 0DescriptorI7Fra │ │ │ │ - 0x00003bd4 6374616c 45357365 74757045 76005f5a ctalE5setupEv._Z │ │ │ │ - 0x00003be4 4e374672 61637461 6c39706f 72745f69 N7Fractal9port_i │ │ │ │ - 0x00003bf4 6e666f45 005f5a4e 31304465 73637269 nfoE._ZN10Descri │ │ │ │ - 0x00003c04 70746f72 49374672 61637461 6c45345f ptorI7FractalE4_ │ │ │ │ - 0x00003c14 72756e45 50766d00 5f5a4e37 46726163 runEPvm._ZN7Frac │ │ │ │ - 0x00003c24 74616c38 73756263 79636c65 494c6930 tal8subcycleILi0 │ │ │ │ - 0x00003c34 45454576 6a005f5a 4e374672 61637461 EEEvj._ZN7Fracta │ │ │ │ - 0x00003c44 6c387375 62637963 6c65494c 69314545 l8subcycleILi1EE │ │ │ │ - 0x00003c54 45766a00 5f5a4e37 46726163 74616c35 Evj._ZN7Fractal5 │ │ │ │ - 0x00003c64 6379636c 65456a00 5f5a4e31 30446573 cycleEj._ZN10Des │ │ │ │ + 0x00003464 72493853 61747572 61746545 31335f63 rI8SaturateE13_c │ │ │ │ + 0x00003474 6f6e6e65 63745f70 6f727445 50766d50 onnect_portEPvmP │ │ │ │ + 0x00003484 66005f5a 4e313044 65736372 6970746f f._ZN10Descripto │ │ │ │ + 0x00003494 72493853 61747572 61746545 395f6163 rI8SaturateE9_ac │ │ │ │ + 0x000034a4 74697661 74654550 76005f5a 4e313044 tivateEPv._ZN10D │ │ │ │ + 0x000034b4 65736372 6970746f 72493553 70696365 escriptorI5Spice │ │ │ │ + 0x000034c4 4531335f 636f6e6e 6563745f 706f7274 E13_connect_port │ │ │ │ + 0x000034d4 4550766d 5066005f 5a4e3130 44657363 EPvmPf._ZN10Desc │ │ │ │ + 0x000034e4 72697074 6f724935 53706963 6545395f riptorI5SpiceE9_ │ │ │ │ + 0x000034f4 61637469 76617465 45507600 5f5a4e31 activateEPv._ZN1 │ │ │ │ + 0x00003504 30446573 63726970 746f7249 37537069 0DescriptorI7Spi │ │ │ │ + 0x00003514 63655832 4531335f 636f6e6e 6563745f ceX2E13_connect_ │ │ │ │ + 0x00003524 706f7274 4550766d 5066005f 5a4e3130 portEPvmPf._ZN10 │ │ │ │ + 0x00003534 44657363 72697074 6f724937 53706963 DescriptorI7Spic │ │ │ │ + 0x00003544 65583245 395f6163 74697661 74654550 eX2E9_activateEP │ │ │ │ + 0x00003554 76005f5a 4e313044 65736372 6970746f v._ZN10Descripto │ │ │ │ + 0x00003564 72493853 61747572 61746545 385f636c rI8SaturateE8_cl │ │ │ │ + 0x00003574 65616e75 70455076 005f5a4e 31304465 eanupEPv._ZN10De │ │ │ │ + 0x00003584 73637269 70746f72 49355370 69636545 scriptorI5SpiceE │ │ │ │ + 0x00003594 385f636c 65616e75 70455076 005f5a4e 8_cleanupEPv._ZN │ │ │ │ + 0x000035a4 31304465 73637269 70746f72 49375370 10DescriptorI7Sp │ │ │ │ + 0x000035b4 69636558 3245385f 636c6561 6e757045 iceX2E8_cleanupE │ │ │ │ + 0x000035c4 5076005f 5a31335f 706f7765 725f636c Pv._Z13_power_cl │ │ │ │ + 0x000035d4 69705f37 66005f5a 4e385361 74757261 ip_7f._ZN8Satura │ │ │ │ + 0x000035e4 74653469 6e697445 76005f5f 61656162 te4initEv.__aeab │ │ │ │ + 0x000035f4 695f6463 6d706c74 005f5a4e 31304465 i_dcmplt._ZN10De │ │ │ │ + 0x00003604 73637269 70746f72 49385361 74757261 scriptorI8Satura │ │ │ │ + 0x00003614 74654531 325f696e 7374616e 74696174 teE12_instantiat │ │ │ │ + 0x00003624 6545504b 31385f4c 41445350 415f4465 eEPK18_LADSPA_De │ │ │ │ + 0x00003634 73637269 70746f72 6d006d61 6c6c6f63 scriptorm.malloc │ │ │ │ + 0x00003644 0063616c 6c6f6300 5f5a4e38 53617475 .calloc._ZN8Satu │ │ │ │ + 0x00003654 72617465 38616374 69766174 65457600 rate8activateEv. │ │ │ │ + 0x00003664 5f5a4e38 53617475 72617465 35637963 _ZN8Saturate5cyc │ │ │ │ + 0x00003674 6c65456a 005f5a4e 33445350 3130506f leEj._ZN3DSP10Po │ │ │ │ + 0x00003684 6c796e6f 6d69616c 34617461 6e456600 lynomial4atanEf. │ │ │ │ + 0x00003694 5f5a4e33 44535031 30506f6c 796e6f6d _ZN3DSP10Polynom │ │ │ │ + 0x000036a4 69616c34 6f6e6535 4566005f 5a4e3344 ial4one5Ef._ZN3D │ │ │ │ + 0x000036b4 53503130 506f6c79 6e6f6d69 616c3661 SP10Polynomial6a │ │ │ │ + 0x000036c4 74616e31 35456600 5f5a4e33 44535031 tan15Ef._ZN3DSP1 │ │ │ │ + 0x000036d4 30506f6c 796e6f6d 69616c35 6f6e6535 0Polynomial5one5 │ │ │ │ + 0x000036e4 33456600 5f5a4e33 44535031 30506f6c 3Ef._ZN3DSP10Pol │ │ │ │ + 0x000036f4 796e6f6d 69616c35 636c6970 33456600 ynomial5clip3Ef. │ │ │ │ + 0x00003704 5f5a4e33 44535031 30506f6c 796e6f6d _ZN3DSP10Polynom │ │ │ │ + 0x00003714 69616c35 636c6970 39456600 5f5a4e33 ial5clip9Ef._ZN3 │ │ │ │ + 0x00003724 44535031 30506f6c 796e6f6d 69616c34 DSP10Polynomial4 │ │ │ │ + 0x00003734 73696e31 4566005f 5a4e3344 53503130 sin1Ef._ZN3DSP10 │ │ │ │ + 0x00003744 506f6c79 6e6f6d69 616c3132 706f7765 Polynomial12powe │ │ │ │ + 0x00003754 725f636c 69705f37 4566005f 5a4e3130 r_clip_7Ef._ZN10 │ │ │ │ + 0x00003764 44657363 72697074 6f724938 53617475 DescriptorI8Satu │ │ │ │ + 0x00003774 72617465 45345f72 756e4550 766d005f rateE4_runEPvm._ │ │ │ │ + 0x00003784 5a4e3130 44657363 72697074 6f724938 ZN10DescriptorI8 │ │ │ │ + 0x00003794 53617475 72617465 45357365 74757045 SaturateE5setupE │ │ │ │ + 0x000037a4 76005f5a 4e385361 74757261 74653970 v._ZN8Saturate9p │ │ │ │ + 0x000037b4 6f72745f 696e666f 45005f5a 4e355370 ort_infoE._ZN5Sp │ │ │ │ + 0x000037c4 69636534 696e6974 4576005f 5a4e3130 ice4initEv._ZN10 │ │ │ │ + 0x000037d4 44657363 72697074 6f724935 53706963 DescriptorI5Spic │ │ │ │ + 0x000037e4 65453132 5f696e73 74616e74 69617465 eE12_instantiate │ │ │ │ + 0x000037f4 45504b31 385f4c41 44535041 5f446573 EPK18_LADSPA_Des │ │ │ │ + 0x00003804 63726970 746f726d 005f5a4e 35537069 criptorm._ZN5Spi │ │ │ │ + 0x00003814 63653861 63746976 61746545 76005f5a ce8activateEv._Z │ │ │ │ + 0x00003824 4e313044 65736372 6970746f 72493553 N10DescriptorI5S │ │ │ │ + 0x00003834 70696365 45357365 74757045 76005f5a piceE5setupEv._Z │ │ │ │ + 0x00003844 4e355370 69636539 706f7274 5f696e66 N5Spice9port_inf │ │ │ │ + 0x00003854 6f45005f 5a4e3130 44657363 72697074 oE._ZN10Descript │ │ │ │ + 0x00003864 6f724935 53706963 6545345f 72756e45 orI5SpiceE4_runE │ │ │ │ + 0x00003874 50766d00 5f5a4e37 53706963 65583234 Pvm._ZN7SpiceX24 │ │ │ │ + 0x00003884 696e6974 4576005f 5a4e3130 44657363 initEv._ZN10Desc │ │ │ │ + 0x00003894 72697074 6f724937 53706963 65583245 riptorI7SpiceX2E │ │ │ │ + 0x000038a4 31325f69 6e737461 6e746961 74654550 12_instantiateEP │ │ │ │ + 0x000038b4 4b31385f 4c414453 50415f44 65736372 K18_LADSPA_Descr │ │ │ │ + 0x000038c4 6970746f 726d005f 5a4e3753 70696365 iptorm._ZN7Spice │ │ │ │ + 0x000038d4 58323861 63746976 61746545 76005f5a X28activateEv._Z │ │ │ │ + 0x000038e4 4e313044 65736372 6970746f 72493753 N10DescriptorI7S │ │ │ │ + 0x000038f4 70696365 58324535 73657475 70457600 piceX2E5setupEv. │ │ │ │ + 0x00003904 5f5a4e37 53706963 65583239 706f7274 _ZN7SpiceX29port │ │ │ │ + 0x00003914 5f696e66 6f45005f 5a4e3130 44657363 _infoE._ZN10Desc │ │ │ │ + 0x00003924 72697074 6f724937 53706963 65583245 riptorI7SpiceX2E │ │ │ │ + 0x00003934 345f7275 6e455076 6d005f5f 61656162 4_runEPvm.__aeab │ │ │ │ + 0x00003944 695f6463 6d706571 005f5a4e 33445350 i_dcmpeq._ZN3DSP │ │ │ │ + 0x00003954 31314275 74746572 776f7274 68324850 11Butterworth2HP │ │ │ │ + 0x00003964 49664545 7666524e 535f3449 49523249 IfEEvfRNS_4IIR2I │ │ │ │ + 0x00003974 545f4545 005f5a4e 37537069 63655832 T_EE._ZN7SpiceX2 │ │ │ │ + 0x00003984 35637963 6c65456a 005f5f65 7870325f 5cycleEj.__exp2_ │ │ │ │ + 0x00003994 66696e69 7465005f 5a4e3553 70696365 finite._ZN5Spice │ │ │ │ + 0x000039a4 35637963 6c65456a 005f5a4e 31304465 5cycleEj._ZN10De │ │ │ │ + 0x000039b4 73637269 70746f72 49374672 61637461 scriptorI7Fracta │ │ │ │ + 0x000039c4 6c453133 5f636f6e 6e656374 5f706f72 lE13_connect_por │ │ │ │ + 0x000039d4 74455076 6d506600 5f5a4e31 30446573 tEPvmPf._ZN10Des │ │ │ │ + 0x000039e4 63726970 746f7249 37467261 6374616c criptorI7Fractal │ │ │ │ + 0x000039f4 45395f61 63746976 61746545 5076005f E9_activateEPv._ │ │ │ │ + 0x00003a04 5a4e3130 44657363 72697074 6f724937 ZN10DescriptorI7 │ │ │ │ + 0x00003a14 46726163 74616c45 385f636c 65616e75 FractalE8_cleanu │ │ │ │ + 0x00003a24 70455076 005f5a4e 37467261 6374616c pEPv._ZN7Fractal │ │ │ │ + 0x00003a34 34696e69 74457600 5f5a4e31 30446573 4initEv._ZN10Des │ │ │ │ + 0x00003a44 63726970 746f7249 37467261 6374616c criptorI7Fractal │ │ │ │ + 0x00003a54 4531325f 696e7374 616e7469 61746545 E12_instantiateE │ │ │ │ + 0x00003a64 504b3138 5f4c4144 5350415f 44657363 PK18_LADSPA_Desc │ │ │ │ + 0x00003a74 72697074 6f726d00 5f5a4e37 46726163 riptorm._ZN7Frac │ │ │ │ + 0x00003a84 74616c38 61637469 76617465 4576005f tal8activateEv._ │ │ │ │ + 0x00003a94 5a4e3130 44657363 72697074 6f724937 ZN10DescriptorI7 │ │ │ │ + 0x00003aa4 46726163 74616c45 35736574 75704576 FractalE5setupEv │ │ │ │ + 0x00003ab4 005f5a4e 37467261 6374616c 39706f72 ._ZN7Fractal9por │ │ │ │ + 0x00003ac4 745f696e 666f4500 5f5a4e31 30446573 t_infoE._ZN10Des │ │ │ │ + 0x00003ad4 63726970 746f7249 37467261 6374616c criptorI7Fractal │ │ │ │ + 0x00003ae4 45345f72 756e4550 766d005f 5a4e3746 E4_runEPvm._ZN7F │ │ │ │ + 0x00003af4 72616374 616c3873 75626379 636c6549 ractal8subcycleI │ │ │ │ + 0x00003b04 4c693045 4545766a 005f5a4e 37467261 Li0EEEvj._ZN7Fra │ │ │ │ + 0x00003b14 6374616c 38737562 6379636c 65494c69 ctal8subcycleILi │ │ │ │ + 0x00003b24 31454545 766a005f 5a4e3746 72616374 1EEEvj._ZN7Fract │ │ │ │ + 0x00003b34 616c3563 79636c65 456a005f 5a4e3130 al5cycleEj._ZN10 │ │ │ │ + 0x00003b44 44657363 72697074 6f724936 416d7056 DescriptorI6AmpV │ │ │ │ + 0x00003b54 54534531 335f636f 6e6e6563 745f706f TSE13_connect_po │ │ │ │ + 0x00003b64 72744550 766d5066 005f5a4e 31304465 rtEPvmPf._ZN10De │ │ │ │ + 0x00003b74 73637269 70746f72 4936416d 70565453 scriptorI6AmpVTS │ │ │ │ + 0x00003b84 45395f61 63746976 61746545 5076005f E9_activateEPv._ │ │ │ │ + 0x00003b94 5a4e3130 44657363 72697074 6f724936 ZN10DescriptorI6 │ │ │ │ + 0x00003ba4 416d7056 54534538 5f636c65 616e7570 AmpVTSE8_cleanup │ │ │ │ + 0x00003bb4 45507600 5f5a4e36 416d7056 54533469 EPv._ZN6AmpVTS4i │ │ │ │ + 0x00003bc4 6e697445 76005f5a 4e313044 65736372 nitEv._ZN10Descr │ │ │ │ + 0x00003bd4 6970746f 72493641 6d705654 53453132 iptorI6AmpVTSE12 │ │ │ │ + 0x00003be4 5f696e73 74616e74 69617465 45504b31 _instantiateEPK1 │ │ │ │ + 0x00003bf4 385f4c41 44535041 5f446573 63726970 8_LADSPA_Descrip │ │ │ │ + 0x00003c04 746f726d 005f5a4e 36416d70 56545338 torm._ZN6AmpVTS8 │ │ │ │ + 0x00003c14 61637469 76617465 4576005f 5a4e3641 activateEv._ZN6A │ │ │ │ + 0x00003c24 6d705654 53387365 74726174 696f4569 mpVTS8setratioEi │ │ │ │ + 0x00003c34 005f5a4e 31304465 73637269 70746f72 ._ZN10Descriptor │ │ │ │ + 0x00003c44 4936416d 70565453 45357365 74757045 I6AmpVTSE5setupE │ │ │ │ + 0x00003c54 76005f5a 4e36416d 70565453 39706f72 v._ZN6AmpVTS9por │ │ │ │ + 0x00003c64 745f696e 666f4500 5f5a4e31 30446573 t_infoE._ZN10Des │ │ │ │ 0x00003c74 63726970 746f7249 36416d70 56545345 criptorI6AmpVTSE │ │ │ │ - 0x00003c84 31335f63 6f6e6e65 63745f70 6f727445 13_connect_portE │ │ │ │ - 0x00003c94 50766d50 66005f5a 4e313044 65736372 PvmPf._ZN10Descr │ │ │ │ - 0x00003ca4 6970746f 72493641 6d705654 5345395f iptorI6AmpVTSE9_ │ │ │ │ - 0x00003cb4 61637469 76617465 45507600 5f5a4e31 activateEPv._ZN1 │ │ │ │ - 0x00003cc4 30446573 63726970 746f7249 36416d70 0DescriptorI6Amp │ │ │ │ - 0x00003cd4 56545345 385f636c 65616e75 70455076 VTSE8_cleanupEPv │ │ │ │ - 0x00003ce4 005f5a4e 36416d70 56545334 696e6974 ._ZN6AmpVTS4init │ │ │ │ - 0x00003cf4 4576005f 5a4e3130 44657363 72697074 Ev._ZN10Descript │ │ │ │ - 0x00003d04 6f724936 416d7056 54534531 325f696e orI6AmpVTSE12_in │ │ │ │ - 0x00003d14 7374616e 74696174 6545504b 31385f4c stantiateEPK18_L │ │ │ │ - 0x00003d24 41445350 415f4465 73637269 70746f72 ADSPA_Descriptor │ │ │ │ - 0x00003d34 6d005f5a 4e36416d 70565453 38616374 m._ZN6AmpVTS8act │ │ │ │ - 0x00003d44 69766174 65457600 5f5a4e36 416d7056 ivateEv._ZN6AmpV │ │ │ │ - 0x00003d54 54533873 65747261 74696f45 69005f5a TS8setratioEi._Z │ │ │ │ - 0x00003d64 4e313044 65736372 6970746f 72493641 N10DescriptorI6A │ │ │ │ - 0x00003d74 6d705654 53453573 65747570 4576005f mpVTSE5setupEv._ │ │ │ │ - 0x00003d84 5a4e3641 6d705654 5339706f 72745f69 ZN6AmpVTS9port_i │ │ │ │ - 0x00003d94 6e666f45 005f5a4e 31304465 73637269 nfoE._ZN10Descri │ │ │ │ - 0x00003da4 70746f72 4936416d 70565453 45345f72 ptorI6AmpVTSE4_r │ │ │ │ - 0x00003db4 756e4550 766d005f 5a4e3641 6d705654 unEPvm._ZN6AmpVT │ │ │ │ - 0x00003dc4 53387375 62637963 6c65494e 33445350 S8subcycleIN3DSP │ │ │ │ - 0x00003dd4 31314f76 65727361 6d706c65 72494c69 11OversamplerILi │ │ │ │ - 0x00003de4 38454c69 36344545 45454576 6a52545f 8ELi64EEEEEvjRT_ │ │ │ │ - 0x00003df4 005f5a4e 36416d70 56545338 73756263 ._ZN6AmpVTS8subc │ │ │ │ - 0x00003e04 79636c65 494e3344 53503131 4f766572 ycleIN3DSP11Over │ │ │ │ - 0x00003e14 73616d70 6c657249 4c693445 4c693332 samplerILi4ELi32 │ │ │ │ - 0x00003e24 45454545 45766a52 545f005f 5a4e3641 EEEEEvjRT_._ZN6A │ │ │ │ - 0x00003e34 6d705654 53387375 62637963 6c65494e mpVTS8subcycleIN │ │ │ │ - 0x00003e44 33445350 31314f76 65727361 6d706c65 3DSP11Oversample │ │ │ │ - 0x00003e54 72494c69 32454c69 33324545 45454576 rILi2ELi32EEEEEv │ │ │ │ - 0x00003e64 6a52545f 005f5a4e 36416d70 56545335 jRT_._ZN6AmpVTS5 │ │ │ │ - 0x00003e74 6379636c 65456a00 5f5a4e31 30446573 cycleEj._ZN10Des │ │ │ │ + 0x00003c84 345f7275 6e455076 6d005f5a 4e36416d 4_runEPvm._ZN6Am │ │ │ │ + 0x00003c94 70565453 38737562 6379636c 65494e33 pVTS8subcycleIN3 │ │ │ │ + 0x00003ca4 44535031 314f7665 7273616d 706c6572 DSP11Oversampler │ │ │ │ + 0x00003cb4 494c6938 454c6936 34454545 4545766a ILi8ELi64EEEEEvj │ │ │ │ + 0x00003cc4 52545f00 5f5a4e36 416d7056 54533873 RT_._ZN6AmpVTS8s │ │ │ │ + 0x00003cd4 75626379 636c6549 4e334453 5031314f ubcycleIN3DSP11O │ │ │ │ + 0x00003ce4 76657273 616d706c 6572494c 6934454c versamplerILi4EL │ │ │ │ + 0x00003cf4 69333245 45454545 766a5254 5f005f5a i32EEEEEvjRT_._Z │ │ │ │ + 0x00003d04 4e36416d 70565453 38737562 6379636c N6AmpVTS8subcycl │ │ │ │ + 0x00003d14 65494e33 44535031 314f7665 7273616d eIN3DSP11Oversam │ │ │ │ + 0x00003d24 706c6572 494c6932 454c6933 32454545 plerILi2ELi32EEE │ │ │ │ + 0x00003d34 4545766a 52545f00 5f5a4e36 416d7056 EEvjRT_._ZN6AmpV │ │ │ │ + 0x00003d44 54533563 79636c65 456a005f 5a4e3130 TS5cycleEj._ZN10 │ │ │ │ + 0x00003d54 44657363 72697074 6f724933 53696e45 DescriptorI3SinE │ │ │ │ + 0x00003d64 31335f63 6f6e6e65 63745f70 6f727445 13_connect_portE │ │ │ │ + 0x00003d74 50766d50 66005f5a 4e313044 65736372 PvmPf._ZN10Descr │ │ │ │ + 0x00003d84 6970746f 72493353 696e4539 5f616374 iptorI3SinE9_act │ │ │ │ + 0x00003d94 69766174 65455076 005f5a4e 31304465 ivateEPv._ZN10De │ │ │ │ + 0x00003da4 73637269 70746f72 49335369 6e45385f scriptorI3SinE8_ │ │ │ │ + 0x00003db4 636c6561 6e757045 5076005f 5a4e3130 cleanupEPv._ZN10 │ │ │ │ + 0x00003dc4 44657363 72697074 6f724933 53696e45 DescriptorI3SinE │ │ │ │ + 0x00003dd4 31325f69 6e737461 6e746961 74654550 12_instantiateEP │ │ │ │ + 0x00003de4 4b31385f 4c414453 50415f44 65736372 K18_LADSPA_Descr │ │ │ │ + 0x00003df4 6970746f 726d005f 5a4e3353 696e3861 iptorm._ZN3Sin8a │ │ │ │ + 0x00003e04 63746976 61746545 76005f5a 4e335369 ctivateEv._ZN3Si │ │ │ │ + 0x00003e14 6e356379 636c6545 6a005f5f 6173696e n5cycleEj.__asin │ │ │ │ + 0x00003e24 5f66696e 69746500 5f5a4e31 30446573 _finite._ZN10Des │ │ │ │ + 0x00003e34 63726970 746f7249 3353696e 45345f72 criptorI3SinE4_r │ │ │ │ + 0x00003e44 756e4550 766d005f 5a4e3130 44657363 unEPvm._ZN10Desc │ │ │ │ + 0x00003e54 72697074 6f724933 53696e45 35736574 riptorI3SinE5set │ │ │ │ + 0x00003e64 75704576 005f5a4e 3353696e 39706f72 upEv._ZN3Sin9por │ │ │ │ + 0x00003e74 745f696e 666f4500 5f5a4e31 30446573 t_infoE._ZN10Des │ │ │ │ 0x00003e84 63726970 746f7249 38506861 73657249 criptorI8PhaserI │ │ │ │ 0x00003e94 49453133 5f636f6e 6e656374 5f706f72 IE13_connect_por │ │ │ │ 0x00003ea4 74455076 6d506600 5f5a4e31 30446573 tEPvmPf._ZN10Des │ │ │ │ 0x00003eb4 63726970 746f7249 38506861 73657249 criptorI8PhaserI │ │ │ │ 0x00003ec4 4945395f 61637469 76617465 45507600 IE9_activateEPv. │ │ │ │ 0x00003ed4 5f5a4e31 30446573 63726970 746f7249 _ZN10DescriptorI │ │ │ │ 0x00003ee4 38506861 73657249 4945385f 636c6561 8PhaserIIE8_clea │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -62,15 +62,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 7ccc │ │ │ │ ldr ip, [r3, r1] │ │ │ │ add r0, pc, r2 │ │ │ │ str r0, [ip, #20] │ │ │ │ bx lr │ │ │ │ ldrdeq r9, [r6], -r0 │ │ │ │ andeq r0, r0, ip, lsr #7 │ │ │ │ - andeq r8, r5, r0, lsr #8 │ │ │ │ + strdeq r8, [r5], -ip │ │ │ │ ldr r3, [pc, #28] @ 7cf4 │ │ │ │ ldr r1, [pc, #28] @ 7cf8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 7cfc │ │ │ │ ldr r0, [r3, r1] │ │ │ │ ldr ip, [r3, r2] │ │ │ │ ldr r1, [r0] │ │ │ │ @@ -13896,756 +13896,17 @@ │ │ │ │ str r2, [r4, #16] │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 7448 │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r4, #12] │ │ │ │ b 15274 ::_run(void*, unsigned long)@@Base+0x1c> │ │ │ │ │ │ │ │ -000152a0 : │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - ldr r7, [r0, #20] │ │ │ │ - ldr r6, [r0, #24] │ │ │ │ - ldr r3, [r7, #4] │ │ │ │ - ldr r5, [r6, #16] │ │ │ │ - ldr r8, [r3] │ │ │ │ - mov r4, r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ - ldr r9, [r6, #20] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 152ec │ │ │ │ - mov r0, r8 │ │ │ │ - mov r1, r9 │ │ │ │ - bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ - mov r5, r8 │ │ │ │ - cmp r0, #0 │ │ │ │ - moveq r5, r9 │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr r8, [r6, #4] │ │ │ │ - str r5, [r4, #32] │ │ │ │ - ldr r7, [r0] │ │ │ │ - mov r1, r8 │ │ │ │ - mov r0, r7 │ │ │ │ - bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ - ldr r6, [r6, #8] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 1532c │ │ │ │ - mov r0, r7 │ │ │ │ - mov r1, r6 │ │ │ │ - bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ - mov r8, r7 │ │ │ │ - cmp r0, #0 │ │ │ │ - moveq r8, r6 │ │ │ │ - str r8, [r4, #28] │ │ │ │ - mov r0, r8 │ │ │ │ - bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #148] @ 153d4 │ │ │ │ - ldr r3, [pc, #148] @ 153d8 │ │ │ │ - bl 740c <__aeabi_dmul@plt> │ │ │ │ - mov r9, r0 │ │ │ │ - ldr r0, [r4] │ │ │ │ - mov r7, r1 │ │ │ │ - bl 752c <__aeabi_f2d@plt> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r3, r1 │ │ │ │ - mov r0, r9 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ - mov r6, r0 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r0, r6 │ │ │ │ - mov r1, r5 │ │ │ │ - bl 7520 │ │ │ │ - mov r8, r6 │ │ │ │ - mov r9, r5 │ │ │ │ - mov r2, r0 │ │ │ │ - mov r3, r1 │ │ │ │ - bl 776c <__aeabi_dadd@plt> │ │ │ │ - add ip, r5, #-2147483648 @ 0x80000000 │ │ │ │ - strd r0, [r4, #64] @ 0x40 │ │ │ │ - mov r1, ip │ │ │ │ - mov r0, r6 │ │ │ │ - bl 7b2c │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r6 │ │ │ │ - strd r0, [r4, #48] @ 0x30 │ │ │ │ - mov r0, r6 │ │ │ │ - mov r1, r5 │ │ │ │ - bl 776c <__aeabi_dadd@plt> │ │ │ │ - add r1, r1, #-2147483648 @ 0x80000000 │ │ │ │ - bl 7b2c │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r4, #40] @ 0x28 │ │ │ │ - strd r0, [r4, #56] @ 0x38 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ - @ instruction: 0x401921fb │ │ │ │ - │ │ │ │ -000153dc : │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - ldr sl, [r0, #20] │ │ │ │ - ldr r2, [pc, #1564] @ 15a08 │ │ │ │ - ldr r3, [sl, #4] │ │ │ │ - sub sp, sp, #132 @ 0x84 │ │ │ │ - ldr r5, [r0, #24] │ │ │ │ - ldr r9, [pc, #1552] @ 15a0c │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r3 │ │ │ │ - add r3, pc, r2 │ │ │ │ - str r5, [sp, #76] @ 0x4c │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr ip, [r3, r9] │ │ │ │ - ldr r6, [r0] │ │ │ │ - ldr lr, [ip] │ │ │ │ - mov fp, r1 │ │ │ │ - mov r0, r6 │ │ │ │ - mov r1, r7 │ │ │ │ - str ip, [sp, #80] @ 0x50 │ │ │ │ - str lr, [sp, #124] @ 0x7c │ │ │ │ - bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ - ldr r1, [sl, #8] │ │ │ │ - ldr r5, [r5, #20] │ │ │ │ - str r1, [sp, #20] │ │ │ │ - str r5, [sp, #8] │ │ │ │ - cmp r0, #0 │ │ │ │ - movne r8, r7 │ │ │ │ - bne 15468 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ - mov r8, r6 │ │ │ │ - cmp r0, #0 │ │ │ │ - moveq r8, r5 │ │ │ │ - ldr r5, [r4, #32] │ │ │ │ - mov r1, r8 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 7784 <__aeabi_fcmpeq@plt> │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 156a4 │ │ │ │ - mov r0, fp │ │ │ │ - bl 79f4 <__aeabi_ui2d@plt> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r3, r1 │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r1, [pc, #1396] @ 15a10 │ │ │ │ - bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ - strd r0, [sp] │ │ │ │ - mov r0, r8 │ │ │ │ - bl 752c <__aeabi_f2d@plt> │ │ │ │ - mov r8, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - mov r9, r1 │ │ │ │ - bl 752c <__aeabi_f2d@plt> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r3, r1 │ │ │ │ - mov r0, r8 │ │ │ │ - mov r1, r9 │ │ │ │ - bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ - ldrd r2, [sp] │ │ │ │ - bl 7358 <__pow_finite@plt> │ │ │ │ - strd r0, [sp] │ │ │ │ - ldr r3, [sl] │ │ │ │ - ldr sl, [sp, #76] @ 0x4c │ │ │ │ - ldr r9, [r3] │ │ │ │ - ldr r8, [sl, #4] │ │ │ │ - mov r0, r9 │ │ │ │ - mov r1, r8 │ │ │ │ - bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ - ldr sl, [sl, #8] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 15518 │ │ │ │ - mov r0, r9 │ │ │ │ - mov r1, sl │ │ │ │ - bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ - mov r8, r9 │ │ │ │ - cmp r0, #0 │ │ │ │ - moveq r8, sl │ │ │ │ - mov r1, r8 │ │ │ │ - ldr r0, [r4, #28] │ │ │ │ - bl 7784 <__aeabi_fcmpeq@plt> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 15708 │ │ │ │ - cmp fp, #0 │ │ │ │ - beq 15654 │ │ │ │ - ldr sl, [sp, #20] │ │ │ │ - ldr r9, [r4, #40] @ 0x28 │ │ │ │ - add r7, sl, fp, lsl #2 │ │ │ │ - sub fp, r7, #4 │ │ │ │ - sub r1, fp, sl │ │ │ │ - ldrd r2, [r4, #64] @ 0x40 │ │ │ │ - add lr, r4, r9, lsl #3 │ │ │ │ - tst r1, #4 │ │ │ │ - ldrd r6, [lr, #48] @ 0x30 │ │ │ │ - strd r2, [sp, #8] │ │ │ │ - sub r8, sl, #4 │ │ │ │ - beq 156b4 │ │ │ │ - mov r2, r6 │ │ │ │ - mov r3, r7 │ │ │ │ - ldrd r0, [sp, #8] │ │ │ │ - bl 740c <__aeabi_dmul@plt> │ │ │ │ - eor r3, r9, #1 │ │ │ │ - add sl, r4, r3, lsl #3 │ │ │ │ - ldrd r2, [sl, #48] @ 0x30 │ │ │ │ - bl 7748 <__aeabi_dsub@plt> │ │ │ │ - mov r6, r0 │ │ │ │ - mov r7, r1 │ │ │ │ - strd r6, [sl, #48] @ 0x30 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 752c <__aeabi_f2d@plt> │ │ │ │ - mov r2, r6 │ │ │ │ - mov r3, r7 │ │ │ │ - bl 740c <__aeabi_dmul@plt> │ │ │ │ - bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ - add sl, r8, #4 │ │ │ │ - add r5, r4, r9, lsl #3 │ │ │ │ - str r0, [r8, #4] │ │ │ │ - ldr r0, [r4, #32] │ │ │ │ - bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldrd r2, [sp] │ │ │ │ - bl 740c <__aeabi_dmul@plt> │ │ │ │ - bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ - mov r2, r6 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r8, r0 │ │ │ │ - str r0, [r4, #32] │ │ │ │ - ldrd r0, [sp, #8] │ │ │ │ - bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldrd r2, [r5, #48] @ 0x30 │ │ │ │ - bl 7748 <__aeabi_dsub@plt> │ │ │ │ - mov r6, r0 │ │ │ │ - mov r7, r1 │ │ │ │ - mov r0, r8 │ │ │ │ - strd r6, [r5, #48] @ 0x30 │ │ │ │ - bl 752c <__aeabi_f2d@plt> │ │ │ │ - mov r2, r6 │ │ │ │ - mov r3, r7 │ │ │ │ - bl 740c <__aeabi_dmul@plt> │ │ │ │ - bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ - add r8, sl, #4 │ │ │ │ - str r0, [sl, #4] │ │ │ │ - ldr r0, [r4, #32] │ │ │ │ - bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldrd r2, [sp] │ │ │ │ - bl 740c <__aeabi_dmul@plt> │ │ │ │ - bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ - cmp fp, r8 │ │ │ │ - mov r5, r0 │ │ │ │ - str r0, [r4, #32] │ │ │ │ - bne 15564 │ │ │ │ - ldr ip, [sp, #76] @ 0x4c │ │ │ │ - ldr r0, [sp, #84] @ 0x54 │ │ │ │ - ldr r7, [ip, #16] │ │ │ │ - ldr r6, [r0] │ │ │ │ - ldr r2, [ip, #20] │ │ │ │ - str r9, [r4, #40] @ 0x28 │ │ │ │ - str r2, [sp, #8] │ │ │ │ - mov r1, r7 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 15684 │ │ │ │ - mov r7, r6 │ │ │ │ - mov r0, r6 │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - mov r1, r6 │ │ │ │ - bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ - cmp r0, #0 │ │ │ │ - moveq r7, r6 │ │ │ │ - ldr r1, [sp, #80] @ 0x50 │ │ │ │ - ldr fp, [sp, #124] @ 0x7c │ │ │ │ - ldr lr, [r1] │ │ │ │ - str r7, [r4, #32] │ │ │ │ - cmp fp, lr │ │ │ │ - bne 15a04 │ │ │ │ - add sp, sp, #132 @ 0x84 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r3, [pc, #868] @ 15a10 │ │ │ │ - mov r2, #0 │ │ │ │ - strd r2, [sp] │ │ │ │ - b 154d8 │ │ │ │ - eor r9, r9, #1 │ │ │ │ - add r8, r4, r9, lsl #3 │ │ │ │ - mov r0, r2 │ │ │ │ - mov r1, r3 │ │ │ │ - mov r2, r6 │ │ │ │ - mov r3, r7 │ │ │ │ - bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldrd r2, [r8, #48] @ 0x30 │ │ │ │ - bl 7748 <__aeabi_dsub@plt> │ │ │ │ - mov r6, r0 │ │ │ │ - mov r7, r1 │ │ │ │ - strd r6, [r8, #48] @ 0x30 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 752c <__aeabi_f2d@plt> │ │ │ │ - mov r2, r6 │ │ │ │ - mov r3, r7 │ │ │ │ - bl 740c <__aeabi_dmul@plt> │ │ │ │ - bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ - ldr r8, [sp, #20] │ │ │ │ - str r0, [r8] │ │ │ │ - b 15614 │ │ │ │ - mov r0, fp │ │ │ │ - bl 79f4 <__aeabi_ui2d@plt> │ │ │ │ - add r6, r4, #40 @ 0x28 │ │ │ │ - mov r2, r0 │ │ │ │ - mov r3, r1 │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r1, [pc, #744] @ 15a10 │ │ │ │ - bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ - bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ - add ip, sp, #88 @ 0x58 │ │ │ │ - str r0, [sp, #60] @ 0x3c │ │ │ │ - ldm r6!, {r0, r1, r2, r3} │ │ │ │ - stmia ip!, {r0, r1, r2, r3} │ │ │ │ - ldm r6, {r0, r1, r2, r3} │ │ │ │ - str r8, [r4, #28] │ │ │ │ - stm ip, {r0, r1, r2, r3} │ │ │ │ - mov r0, r8 │ │ │ │ - bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r6, [r4, #40] @ 0x28 │ │ │ │ - add sl, r6, #1 │ │ │ │ - eor r6, r6, #1 │ │ │ │ - strd r0, [sp, #32] │ │ │ │ - ldr r0, [r4] │ │ │ │ - bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldrd r2, [r4, #64] @ 0x40 │ │ │ │ - str r6, [sp, #56] @ 0x38 │ │ │ │ - strd r2, [sp, #48] @ 0x30 │ │ │ │ - strd r0, [sp, #40] @ 0x28 │ │ │ │ - add r0, r4, sl, lsl #3 │ │ │ │ - ldrd r8, [r0, #40] @ 0x28 │ │ │ │ - mov r0, r8 │ │ │ │ - mov r1, r9 │ │ │ │ - bl 75c8 <__asin_finite@plt> │ │ │ │ - mov r2, r8 │ │ │ │ - mov r3, r9 │ │ │ │ - strd r0, [sp, #24] │ │ │ │ - ldrd r0, [sp, #48] @ 0x30 │ │ │ │ - bl 740c <__aeabi_dmul@plt> │ │ │ │ - add r3, r4, r6, lsl #3 │ │ │ │ - ldrd r2, [r3, #48] @ 0x30 │ │ │ │ - bl 7748 <__aeabi_dsub@plt> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r3, r1 │ │ │ │ - mov r0, r8 │ │ │ │ - mov r1, r9 │ │ │ │ - bl 7a9c <__aeabi_dcmpgt@plt> │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 159ec │ │ │ │ - ldrd r0, [sp, #32] │ │ │ │ - ldr r2, [pc, #576] @ 15a14 │ │ │ │ - ldr r3, [pc, #576] @ 15a18 │ │ │ │ - bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldrd r2, [sp, #40] @ 0x28 │ │ │ │ - bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ - mov r8, r0 │ │ │ │ - mov r9, r1 │ │ │ │ - bl 7520 │ │ │ │ - mov r2, r0 │ │ │ │ - mov r3, r1 │ │ │ │ - bl 776c <__aeabi_dadd@plt> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r3, r1 │ │ │ │ - strd r2, [sp, #64] @ 0x40 │ │ │ │ - strd r2, [r4, #64] @ 0x40 │ │ │ │ - ldrd r0, [sp, #24] │ │ │ │ - mov r2, r8 │ │ │ │ - mov r3, r9 │ │ │ │ - bl 7748 <__aeabi_dsub@plt> │ │ │ │ - bl 7b2c │ │ │ │ - mov r2, r0 │ │ │ │ - mov r3, r1 │ │ │ │ - strd r2, [sp, #32] │ │ │ │ - strd r2, [r4, #48] @ 0x30 │ │ │ │ - mov r0, r8 │ │ │ │ - mov r2, r8 │ │ │ │ - mov r3, r9 │ │ │ │ - mov r1, r9 │ │ │ │ - bl 776c <__aeabi_dadd@plt> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r3, r1 │ │ │ │ - ldrd r0, [sp, #24] │ │ │ │ - bl 7748 <__aeabi_dsub@plt> │ │ │ │ - bl 7b2c │ │ │ │ - mov ip, #0 │ │ │ │ - cmp fp, #0 │ │ │ │ - str ip, [r4, #40] @ 0x28 │ │ │ │ - mov r2, r0 │ │ │ │ - mov r3, r1 │ │ │ │ - strd r2, [sp, #40] @ 0x28 │ │ │ │ - strd r2, [r4, #56] @ 0x38 │ │ │ │ - beq 159e0 │ │ │ │ - ldr r1, [sp, #20] │ │ │ │ - add r7, sp, #128 @ 0x80 │ │ │ │ - add lr, r7, sl, lsl #3 │ │ │ │ - add fp, r1, fp, lsl #2 │ │ │ │ - ldrd r2, [lr, #-40] @ 0xffffffd8 │ │ │ │ - mov r0, #1065353216 @ 0x3f800000 │ │ │ │ - sub r6, fp, #4 │ │ │ │ - strd r2, [sp, #8] │ │ │ │ - mov sl, #0 │ │ │ │ - str r6, [sp, #72] @ 0x48 │ │ │ │ - sub r9, r1, #4 │ │ │ │ - str ip, [sp, #24] │ │ │ │ - str r0, [sp, #20] │ │ │ │ - b 158cc │ │ │ │ - ldr lr, [sp, #24] │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - add r0, r4, lr, lsl #3 │ │ │ │ - eor ip, r3, #1 │ │ │ │ - ldrd r2, [r0, #48] @ 0x30 │ │ │ │ - str ip, [sp, #56] @ 0x38 │ │ │ │ - str fp, [sp, #24] │ │ │ │ - strd r2, [sp, #40] @ 0x28 │ │ │ │ - ldrd r2, [sp, #8] │ │ │ │ - ldrd r0, [sp, #48] @ 0x30 │ │ │ │ - bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - add ip, sp, #128 @ 0x80 │ │ │ │ - add r8, r3, #1 │ │ │ │ - add fp, ip, r8, lsl #3 │ │ │ │ - ldrd r2, [fp, #-40] @ 0xffffffd8 │ │ │ │ - bl 7748 <__aeabi_dsub@plt> │ │ │ │ - ldrd r2, [sp, #32] │ │ │ │ - mov r6, r0 │ │ │ │ - mov r7, r1 │ │ │ │ - strd r6, [fp, #-40] @ 0xffffffd8 │ │ │ │ - ldrd r0, [sp, #64] @ 0x40 │ │ │ │ - strd r6, [sp, #8] │ │ │ │ - bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldrd r2, [sp, #40] @ 0x28 │ │ │ │ - bl 7748 <__aeabi_dsub@plt> │ │ │ │ - ldr r7, [sp, #24] │ │ │ │ - eor fp, r7, #1 │ │ │ │ - add r2, r4, fp, lsl #3 │ │ │ │ - mov r6, r0 │ │ │ │ - mov r7, r1 │ │ │ │ - strd r0, [r2, #48] @ 0x30 │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - strd r6, [sp, #32] │ │ │ │ - bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldrd r2, [sp, #8] │ │ │ │ - bl 740c <__aeabi_dmul@plt> │ │ │ │ - strd r0, [sp, #40] @ 0x28 │ │ │ │ - mov r0, sl │ │ │ │ - bl 752c <__aeabi_f2d@plt> │ │ │ │ - mov r2, r6 │ │ │ │ - mov r3, r7 │ │ │ │ - bl 740c <__aeabi_dmul@plt> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r3, r1 │ │ │ │ - ldrd r0, [sp, #40] @ 0x28 │ │ │ │ - bl 776c <__aeabi_dadd@plt> │ │ │ │ - bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ - ldr r6, [sp, #60] @ 0x3c │ │ │ │ - mov r1, r6 │ │ │ │ - mov r8, r0 │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - bl 78d4 <__aeabi_fsub@plt> │ │ │ │ - mov r1, r6 │ │ │ │ - str r0, [sp, #20] │ │ │ │ - mov r0, sl │ │ │ │ - bl 7b50 <__aeabi_fadd@plt> │ │ │ │ - mov r1, r5 │ │ │ │ - mov sl, r0 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 7718 <__aeabi_fmul@plt> │ │ │ │ - str r0, [r9, #4]! │ │ │ │ - ldr r0, [r4, #32] │ │ │ │ - bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldrd r2, [sp] │ │ │ │ - bl 740c <__aeabi_dmul@plt> │ │ │ │ - bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ - ldr r1, [sp, #72] @ 0x48 │ │ │ │ - cmp r1, r9 │ │ │ │ - mov r5, r0 │ │ │ │ - str r0, [r4, #32] │ │ │ │ - bne 158ac │ │ │ │ - ldr r9, [sp, #76] @ 0x4c │ │ │ │ - ldr r8, [r9, #20] │ │ │ │ - ldr r7, [r9, #16] │ │ │ │ - str r8, [sp, #8] │ │ │ │ - str fp, [r4, #40] @ 0x28 │ │ │ │ - ldr fp, [sp, #84] @ 0x54 │ │ │ │ - ldr r6, [fp] │ │ │ │ - b 15654 │ │ │ │ - ldrd r2, [sp, #24] │ │ │ │ - ldr r0, [pc, #28] @ 15a14 │ │ │ │ - ldr r1, [pc, #32] @ 15a1c │ │ │ │ - bl 7748 <__aeabi_dsub@plt> │ │ │ │ - strd r0, [sp, #24] │ │ │ │ - b 157c8 │ │ │ │ - bl 7700 <__stack_chk_fail@plt> │ │ │ │ - andeq ip, r5, r8, ror r5 │ │ │ │ - andeq r0, r0, ip, asr r3 │ │ │ │ - svccc 0x00f00000 @ IMB │ │ │ │ - strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ - @ instruction: 0x401921fb │ │ │ │ - strdmi r2, [r9], -fp │ │ │ │ - │ │ │ │ -00015a20 ::setup()@@Base>: │ │ │ │ - ldr r2, [pc, #400] @ 15bb8 ::setup()@@Base+0x198> │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - ldr r1, [pc, #396] @ 15bbc ::setup()@@Base+0x19c> │ │ │ │ - mov r4, r0 │ │ │ │ - ldr ip, [pc, #392] @ 15bc0 ::setup()@@Base+0x1a0> │ │ │ │ - ldr r0, [pc, #392] @ 15bc4 ::setup()@@Base+0x1a4> │ │ │ │ - ldr r5, [pc, #392] @ 15bc8 ::setup()@@Base+0x1a8> │ │ │ │ - ldr r3, [pc, #392] @ 15bcc ::setup()@@Base+0x1ac> │ │ │ │ - add r6, pc, r2 │ │ │ │ - add r7, pc, r0 │ │ │ │ - str r6, [r4, #4] │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r8, pc, r1 │ │ │ │ - add lr, pc, ip │ │ │ │ - mov r2, #4 │ │ │ │ - mov r6, #3 │ │ │ │ - str r7, [r4, #12] │ │ │ │ - str r8, [r4, #16] │ │ │ │ - str lr, [r4, #20] │ │ │ │ - str r2, [r4, #8] │ │ │ │ - str r6, [r4, #24] │ │ │ │ - ldr r6, [r5, r3] │ │ │ │ - str r6, [r4, #40] @ 0x28 │ │ │ │ - mov r0, #12 │ │ │ │ - bl 75e0 │ │ │ │ - ldr r3, [r4, #24] │ │ │ │ - cmn r3, #-536870910 @ 0xe0000002 │ │ │ │ - mov r7, r0 │ │ │ │ - str r0, [r4, #32] │ │ │ │ - bhi 15bb4 ::setup()@@Base+0x194> │ │ │ │ - lsl r0, r3, #2 │ │ │ │ - bl 75e0 │ │ │ │ - ldr r1, [pc, #296] @ 15bd0 ::setup()@@Base+0x1b0> │ │ │ │ - mov r8, r0 │ │ │ │ - ldr r0, [r4, #24] │ │ │ │ - str r8, [r4, #28] │ │ │ │ - cmp r0, r1 │ │ │ │ - bhi 15bb4 ::setup()@@Base+0x194> │ │ │ │ - add ip, r0, r0, lsl #1 │ │ │ │ - lsl r0, ip, #2 │ │ │ │ - bl 75e0 │ │ │ │ - ldr lr, [r4, #24] │ │ │ │ - cmp lr, #0 │ │ │ │ - mov r3, r0 │ │ │ │ - str r0, [r4, #76] @ 0x4c │ │ │ │ - str r0, [r4, #36] @ 0x24 │ │ │ │ - ble 15b74 ::setup()@@Base+0x154> │ │ │ │ - add r2, r6, #8 │ │ │ │ - ldm r2, {r0, r1, r2} │ │ │ │ - ldr ip, [r6, #4] │ │ │ │ - stm r3, {r0, r1, r2} │ │ │ │ - tst ip, #1 │ │ │ │ - orrne r0, r0, #3 │ │ │ │ - ldr r1, [r6] │ │ │ │ - strne r0, [r3] │ │ │ │ - cmp lr, #1 │ │ │ │ - str ip, [r8] │ │ │ │ - str r1, [r7] │ │ │ │ - beq 15b74 ::setup()@@Base+0x154> │ │ │ │ - add r9, r6, #32 │ │ │ │ - ldm r9, {r0, r1, r2} │ │ │ │ - ldr r9, [r6, #28] │ │ │ │ - add ip, r3, #12 │ │ │ │ - tst r9, #1 │ │ │ │ - stm ip, {r0, r1, r2} │ │ │ │ - ldr r2, [r6, #24] │ │ │ │ - str r2, [r7, #4] │ │ │ │ - movne r2, r0 │ │ │ │ - orrne r2, r2, #3 │ │ │ │ - strne r2, [r3, #12] │ │ │ │ - cmp lr, #2 │ │ │ │ - str r9, [r8, #4] │ │ │ │ - beq 15b74 ::setup()@@Base+0x154> │ │ │ │ - add lr, r6, #56 @ 0x38 │ │ │ │ - ldm lr, {r0, r1, r2} │ │ │ │ - ldr lr, [r6, #52] @ 0x34 │ │ │ │ - add ip, r3, #24 │ │ │ │ - tst lr, #1 │ │ │ │ - stm ip, {r0, r1, r2} │ │ │ │ - movne r2, r0 │ │ │ │ - ldr r6, [r6, #48] @ 0x30 │ │ │ │ - orrne r2, r2, #3 │ │ │ │ - str lr, [r8, #8] │ │ │ │ - str r6, [r7, #8] │ │ │ │ - strne r2, [r3, #24] │ │ │ │ - ldr r0, [pc, #88] @ 15bd4 ::setup()@@Base+0x1b4> │ │ │ │ - ldr r3, [pc, #88] @ 15bd8 ::setup()@@Base+0x1b8> │ │ │ │ - ldr r2, [r5, r0] │ │ │ │ - ldr r1, [pc, #84] @ 15bdc ::setup()@@Base+0x1bc> │ │ │ │ - str r2, [r4, #44] @ 0x2c │ │ │ │ - ldr ip, [pc, #80] @ 15be0 ::setup()@@Base+0x1c0> │ │ │ │ - ldr r0, [r5, r3] │ │ │ │ - str r0, [r4, #48] @ 0x30 │ │ │ │ - ldr r3, [pc, #72] @ 15be4 ::setup()@@Base+0x1c4> │ │ │ │ - ldr r2, [r5, r1] │ │ │ │ - str r2, [r4, #52] @ 0x34 │ │ │ │ - ldr r1, [r5, ip] │ │ │ │ - str r1, [r4, #56] @ 0x38 │ │ │ │ - ldr ip, [r5, r3] │ │ │ │ - str ip, [r4, #72] @ 0x48 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - bl 78bc <__cxa_throw_bad_array_new_length@plt> │ │ │ │ - muleq r4, r8, r5 │ │ │ │ - muleq r4, ip, r0 │ │ │ │ - strheq sl, [r4], -r4 │ │ │ │ - muleq r4, r8, r5 │ │ │ │ - andeq fp, r5, r0, lsr pc │ │ │ │ - andeq r0, r0, r0, lsr r3 │ │ │ │ - beq feac0680 │ │ │ │ - andeq r0, r0, r4, lsl r5 │ │ │ │ - andeq r0, r0, r0, lsr #7 │ │ │ │ - andeq r0, r0, r8, asr r6 │ │ │ │ - @ instruction: 0x000005b8 │ │ │ │ - andeq r0, r0, r8, ror r4 │ │ │ │ - │ │ │ │ -00015be8 ::_connect_port(void*, unsigned long, float*)@@Base>: │ │ │ │ - ldr r3, [r0, #20] │ │ │ │ - str r2, [r3, r1, lsl #2] │ │ │ │ - bx lr │ │ │ │ - │ │ │ │ -00015bf4 ::_activate(void*)@@Base>: │ │ │ │ - mov r3, #1 │ │ │ │ - str r3, [r0, #12] │ │ │ │ - bx lr │ │ │ │ - │ │ │ │ -00015c00 ::_cleanup(void*)@@Base>: │ │ │ │ - push {r4, lr} │ │ │ │ - mov r4, r0 │ │ │ │ - ldr r0, [r0, #20] │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 15c18 ::_cleanup(void*)@@Base+0x18> │ │ │ │ - bl 7808 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #28 │ │ │ │ - pop {r4, lr} │ │ │ │ - b 75a4 │ │ │ │ - │ │ │ │ -00015c28 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base>: │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, #72 @ 0x48 │ │ │ │ - mov r5, r1 │ │ │ │ - bl 7328 │ │ │ │ - mov r2, #72 @ 0x48 │ │ │ │ - mov r1, #0 │ │ │ │ - mov r4, r0 │ │ │ │ - bl 7580 │ │ │ │ - ldr r6, [r7, #24] │ │ │ │ - ldr r8, [r7, #76] @ 0x4c │ │ │ │ - cmn r6, #-536870910 @ 0xe0000002 │ │ │ │ - str r8, [r4, #24] │ │ │ │ - bhi 15d98 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x170> │ │ │ │ - lsl r7, r6, #2 │ │ │ │ - mov r0, r7 │ │ │ │ - bl 75e0 │ │ │ │ - cmp r6, #0 │ │ │ │ - str r0, [r4, #20] │ │ │ │ - ble 15d4c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x124> │ │ │ │ - sub r2, r7, #4 │ │ │ │ - lsr r1, r2, #2 │ │ │ │ - add r3, r1, #1 │ │ │ │ - ands ip, r3, #7 │ │ │ │ - add r7, r0, r7 │ │ │ │ - add lr, r8, #4 │ │ │ │ - beq 15cfc ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xd4> │ │ │ │ - cmp ip, #1 │ │ │ │ - beq 15cec ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc4> │ │ │ │ - cmp ip, #2 │ │ │ │ - beq 15ce4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbc> │ │ │ │ - cmp ip, #3 │ │ │ │ - beq 15cdc ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xb4> │ │ │ │ - cmp ip, #4 │ │ │ │ - beq 15cd4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xac> │ │ │ │ - cmp ip, #5 │ │ │ │ - beq 15ccc ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xa4> │ │ │ │ - cmp ip, #6 │ │ │ │ - bne 15d8c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x164> │ │ │ │ - str lr, [r0], #4 │ │ │ │ - add lr, lr, #12 │ │ │ │ - str lr, [r0], #4 │ │ │ │ - add lr, lr, #12 │ │ │ │ - str lr, [r0], #4 │ │ │ │ - add lr, lr, #12 │ │ │ │ - str lr, [r0], #4 │ │ │ │ - add lr, lr, #12 │ │ │ │ - str lr, [r0], #4 │ │ │ │ - add lr, lr, #12 │ │ │ │ - str lr, [r0], #4 │ │ │ │ - cmp r0, r7 │ │ │ │ - add lr, lr, #12 │ │ │ │ - beq 15d4c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x124> │ │ │ │ - mov r2, r0 │ │ │ │ - add r1, lr, #12 │ │ │ │ - str lr, [r2], #4 │ │ │ │ - add r3, lr, #24 │ │ │ │ - str r1, [r0, #4] │ │ │ │ - add r1, lr, #36 @ 0x24 │ │ │ │ - str r3, [r2, #4] │ │ │ │ - add ip, lr, #60 @ 0x3c │ │ │ │ - str r1, [r0, #12] │ │ │ │ - add r2, lr, #48 @ 0x30 │ │ │ │ - add r3, lr, #72 @ 0x48 │ │ │ │ - add r1, lr, #84 @ 0x54 │ │ │ │ - str r2, [r0, #16] │ │ │ │ - str ip, [r0, #20] │ │ │ │ - str r3, [r0, #24] │ │ │ │ - str r1, [r0, #28] │ │ │ │ - add r0, r0, #32 │ │ │ │ - cmp r0, r7 │ │ │ │ - add lr, lr, #96 @ 0x60 │ │ │ │ - bne 15cfc ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xd4> │ │ │ │ - mov r0, r5 │ │ │ │ - bl 7430 <__aeabi_ui2f@plt> │ │ │ │ - str r0, [r4] │ │ │ │ - mov r0, r5 │ │ │ │ - bl 79f4 <__aeabi_ui2d@plt> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r3, r1 │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r1, [pc, #40] @ 15d9c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x174> │ │ │ │ - bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ - bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ - ldr r2, [pc, #32] @ 15da0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x178> │ │ │ │ - str r2, [r4, #16] │ │ │ │ - str r0, [r4, #4] │ │ │ │ - mov r0, r4 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - str lr, [r0], #4 │ │ │ │ - add lr, r8, #16 │ │ │ │ - b 15cc4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x9c> │ │ │ │ - bl 78bc <__cxa_throw_bad_array_new_length@plt> │ │ │ │ - svccc 0x00f00000 @ IMB │ │ │ │ - cdpne 5, 3, cr14, cr12, cr8, {0} │ │ │ │ - │ │ │ │ -00015da4 ::_run(void*, unsigned long)@@Base>: │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ - subs r5, r1, #0 │ │ │ │ - popeq {r4, r5, r6, pc} │ │ │ │ - ldr r3, [r0, #12] │ │ │ │ - mov r4, r0 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 15ddc ::_run(void*, unsigned long)@@Base+0x38> │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 77a8 │ │ │ │ - ldr r1, [r4, #16] │ │ │ │ - add r2, r1, #-2147483648 @ 0x80000000 │ │ │ │ - str r2, [r4, #16] │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - bl 79c4 │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r4, #12] │ │ │ │ - b 15dc0 ::_run(void*, unsigned long)@@Base+0x1c> │ │ │ │ - │ │ │ │ -00015dec <_power_clip_7(float)@@Base>: │ │ │ │ - ldr r3, [pc, #332] @ 15f40 <_power_clip_7(float)@@Base+0x154> │ │ │ │ - ldr r2, [pc, #332] @ 15f44 <_power_clip_7(float)@@Base+0x158> │ │ │ │ +000152a0 <_power_clip_7(float)@@Base>: │ │ │ │ + ldr r3, [pc, #332] @ 153f4 <_power_clip_7(float)@@Base+0x154> │ │ │ │ + ldr r2, [pc, #332] @ 153f8 <_power_clip_7(float)@@Base+0x158> │ │ │ │ add r3, pc, r3 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ ldr r7, [r3, r2] │ │ │ │ sub sp, sp, #24 │ │ │ │ ldr r5, [r7] │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -14662,47 +13923,47 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r8, r0 │ │ │ │ mov r0, sl │ │ │ │ mov r9, r1 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #236] @ 15f48 <_power_clip_7(float)@@Base+0x15c> │ │ │ │ - ldr r3, [pc, #236] @ 15f4c <_power_clip_7(float)@@Base+0x160> │ │ │ │ + ldr r2, [pc, #236] @ 153fc <_power_clip_7(float)@@Base+0x15c> │ │ │ │ + ldr r3, [pc, #236] @ 15400 <_power_clip_7(float)@@Base+0x160> │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r6 │ │ │ │ mov r8, r1 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #188] @ 15f50 <_power_clip_7(float)@@Base+0x164> │ │ │ │ - ldr r3, [pc, #188] @ 15f54 <_power_clip_7(float)@@Base+0x168> │ │ │ │ + ldr r2, [pc, #188] @ 15404 <_power_clip_7(float)@@Base+0x164> │ │ │ │ + ldr r3, [pc, #188] @ 15408 <_power_clip_7(float)@@Base+0x168> │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r8 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r8, [pc, #156] @ 15f58 <_power_clip_7(float)@@Base+0x16c> │ │ │ │ + ldr r8, [pc, #156] @ 1540c <_power_clip_7(float)@@Base+0x16c> │ │ │ │ mov sl, r0 │ │ │ │ mov r9, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r6 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #132] @ 15f5c <_power_clip_7(float)@@Base+0x170> │ │ │ │ - ldr r3, [pc, #132] @ 15f60 <_power_clip_7(float)@@Base+0x174> │ │ │ │ + ldr r2, [pc, #132] @ 15410 <_power_clip_7(float)@@Base+0x170> │ │ │ │ + ldr r3, [pc, #132] @ 15414 <_power_clip_7(float)@@Base+0x174> │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r9 │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ @@ -14710,60 +13971,60 @@ │ │ │ │ lsl ip, r1, #23 │ │ │ │ ldr r5, [sp, #20] │ │ │ │ add r3, ip, #8388608 @ 0x800000 │ │ │ │ ldr r7, [r7] │ │ │ │ lsr r2, r3, #30 │ │ │ │ add r4, sp, #24 │ │ │ │ add r6, r4, r2, lsl #2 │ │ │ │ - ldr sl, [pc, #72] @ 15f64 <_power_clip_7(float)@@Base+0x178> │ │ │ │ + ldr sl, [pc, #72] @ 15418 <_power_clip_7(float)@@Base+0x178> │ │ │ │ cmp r5, r7 │ │ │ │ str r8, [sp, #8] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [r6, #-20] @ 0xffffffec │ │ │ │ - bne 15f3c <_power_clip_7(float)@@Base+0x150> │ │ │ │ + bne 153f0 <_power_clip_7(float)@@Base+0x150> │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 7700 <__stack_chk_fail@plt> │ │ │ │ - andeq fp, r5, r8, lsl #23 │ │ │ │ + ldrdeq ip, [r5], -r4 │ │ │ │ andeq r0, r0, ip, asr r3 │ │ │ │ ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ svccc 0x00d55555 │ │ │ │ ldmibls r9, {r1, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ svccc 0x00c99999 │ │ │ │ svccc 0x00394b95 │ │ │ │ subls r2, r9, #-1761607680 @ 0x97000000 │ │ │ │ svccc 0x00c24924 │ │ │ │ svclt 0x00394b95 │ │ │ │ │ │ │ │ -00015f68 : │ │ │ │ +0001541c : │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ - ldr r1, [pc, #124] @ 15ff0 │ │ │ │ + ldr r1, [pc, #124] @ 154a4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #108] @ 15ff4 │ │ │ │ - ldr r3, [pc, #108] @ 15ff8 │ │ │ │ + ldr r2, [pc, #108] @ 154a8 │ │ │ │ + ldr r3, [pc, #108] @ 154ac │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 761c <__exp_finite@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ mov r5, r0 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #84] @ 15ffc │ │ │ │ + ldr r3, [pc, #84] @ 154b0 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #76] @ 16000 │ │ │ │ + ldr r3, [pc, #76] @ 154b4 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ - ldr r3, [pc, #60] @ 16004 │ │ │ │ + ldr r3, [pc, #60] @ 154b8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r4, #40] @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ mov r3, #1065353216 @ 0x3f800000 │ │ │ │ @@ -14774,15 +14035,15 @@ │ │ │ │ eormi r0, r0, #0 │ │ │ │ strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ @ instruction: 0xc01921fb │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ svccc 0x00e00000 │ │ │ │ svclt 0x00e00000 │ │ │ │ │ │ │ │ -00016008 : │ │ │ │ +000154bc : │ │ │ │ ldr r2, [r0, #60] @ 0x3c │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov r4, r0 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, #0 │ │ │ │ add r0, r2, #1 │ │ │ │ lsl r2, r0, #2 │ │ │ │ @@ -14796,30 +14057,30 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #336 @ 0x150 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ bl 7580 │ │ │ │ str r6, [r4, #36] @ 0x24 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ │ │ │ │ -00016058 : │ │ │ │ +0001550c : │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r7, [r0, #20] │ │ │ │ ldr r5, [r0, #24] │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r4, [r5, #4] │ │ │ │ ldr r8, [r3] │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 160ac │ │ │ │ + bne 15560 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ mov r4, r8 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r4, r9 │ │ │ │ mov r0, r4 │ │ │ │ @@ -14829,40 +14090,40 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r7, #4] │ │ │ │ ldr fp, [r0] │ │ │ │ mov r0, fp │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ ldr r6, [r5, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 160f4 │ │ │ │ + bne 155a8 │ │ │ │ mov r0, fp │ │ │ │ mov r1, r6 │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ mov r9, fp │ │ │ │ cmp r0, #0 │ │ │ │ moveq r9, r6 │ │ │ │ cmp r4, #11 │ │ │ │ cmpne r4, #0 │ │ │ │ - beq 1689c │ │ │ │ + beq 15d50 │ │ │ │ mov r0, r9 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #3416] @ 16e68 │ │ │ │ - ldr r3, [pc, #3416] @ 16e6c │ │ │ │ + ldr r2, [pc, #3416] @ 1631c │ │ │ │ + ldr r3, [pc, #3416] @ 16320 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #3412] @ 16e70 │ │ │ │ - ldr r3, [pc, #3412] @ 16e74 │ │ │ │ + ldr r2, [pc, #3412] @ 16324 │ │ │ │ + ldr r3, [pc, #3412] @ 16328 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 761c <__exp_finite@plt> │ │ │ │ mov r8, r0 │ │ │ │ mov fp, r1 │ │ │ │ ldr r6, [sl, #28] │ │ │ │ mov r0, r6 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ strd r0, [sp] │ │ │ │ - ldr r1, [pc, #3380] @ 16e78 │ │ │ │ + ldr r1, [pc, #3380] @ 1632c │ │ │ │ add r2, pc, r1 │ │ │ │ ldr r0, [r2, r4, lsl #2] │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r8 │ │ │ │ mov r3, fp │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ ldrd r2, [sp] │ │ │ │ @@ -14883,34 +14144,34 @@ │ │ │ │ str r0, [sl, #32] │ │ │ │ ldr fp, [ip] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ ldr r5, [r5, #32] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 161cc │ │ │ │ + bne 15680 │ │ │ │ mov r0, fp │ │ │ │ mov r1, r5 │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ mov r9, fp │ │ │ │ cmp r0, #0 │ │ │ │ moveq r9, r5 │ │ │ │ mov r1, #1056964608 @ 0x3f000000 │ │ │ │ mov r0, r9 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ mov r1, r0 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ ldrd r2, [sp] │ │ │ │ - ldr r1, [pc, #3216] @ 16e7c │ │ │ │ + ldr r1, [pc, #3216] @ 16330 │ │ │ │ str r0, [sl, #36] @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ - ldr r0, [pc, #3184] @ 16e68 │ │ │ │ + ldr r0, [pc, #3184] @ 1631c │ │ │ │ bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ - ldr r2, [pc, #3200] @ 16e80 │ │ │ │ - ldr r3, [pc, #3200] @ 16e84 │ │ │ │ + ldr r2, [pc, #3200] @ 16334 │ │ │ │ + ldr r3, [pc, #3200] @ 16338 │ │ │ │ strd r0, [sp, #8] │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 7430 <__aeabi_ui2f@plt> │ │ │ │ mov r1, r0 │ │ │ │ @@ -14918,16 +14179,16 @@ │ │ │ │ mov r0, r8 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ mov r1, r6 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ - ldr r0, [pc, #3108] @ 16e68 │ │ │ │ - ldr r1, [pc, #3124] @ 16e7c │ │ │ │ + ldr r0, [pc, #3108] @ 1631c │ │ │ │ + ldr r1, [pc, #3124] @ 16330 │ │ │ │ bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ mov r8, r0 │ │ │ │ ldrd r0, [sp, #8] │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ @@ -14935,37 +14196,37 @@ │ │ │ │ mov r1, fp │ │ │ │ bl 7658 <__aeabi_fdiv@plt> │ │ │ │ cmp r4, #1 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ str r0, [sp, #8] │ │ │ │ - beq 168a8 │ │ │ │ + beq 15d5c │ │ │ │ cmp r4, #2 │ │ │ │ - beq 17444 │ │ │ │ + beq 168f8 │ │ │ │ cmp r4, #3 │ │ │ │ - beq 179ec │ │ │ │ + beq 16ea0 │ │ │ │ cmp r4, #4 │ │ │ │ - beq 16e9c │ │ │ │ + beq 16350 │ │ │ │ cmp r4, #5 │ │ │ │ - beq 18048 │ │ │ │ + beq 174fc │ │ │ │ cmp r4, #6 │ │ │ │ - beq 185fc │ │ │ │ + beq 17ab0 │ │ │ │ cmp r4, #7 │ │ │ │ - beq 18bd8 │ │ │ │ + beq 1808c │ │ │ │ cmp r4, #8 │ │ │ │ - beq 19170 │ │ │ │ + beq 18624 │ │ │ │ cmp r4, #9 │ │ │ │ - beq 19cf0 │ │ │ │ + beq 191a4 │ │ │ │ cmp r4, #10 │ │ │ │ - beq 1a29c │ │ │ │ + beq 19750 │ │ │ │ cmp r4, #11 │ │ │ │ - beq 19714 │ │ │ │ + beq 18bc8 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 16e60 │ │ │ │ + beq 16314 │ │ │ │ ldr lr, [sl, #64] @ 0x40 │ │ │ │ add r4, r3, r1, lsl #2 │ │ │ │ sub r1, r3, #4 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ sub r3, r2, #4 │ │ │ │ sub r2, lr, #1 │ │ │ │ ldr r0, [sl, #76] @ 0x4c │ │ │ │ @@ -15070,19 +14331,19 @@ │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ sub ip, r2, r6 │ │ │ │ sub r1, ip, #4 │ │ │ │ lsr r3, r1, #2 │ │ │ │ add r9, r3, #1 │ │ │ │ ands r2, r9, #3 │ │ │ │ str r0, [sp, #20] │ │ │ │ - beq 16548 │ │ │ │ + beq 159fc │ │ │ │ cmp r2, #1 │ │ │ │ - beq 16510 │ │ │ │ + beq 159c4 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 164e4 │ │ │ │ + beq 15998 │ │ │ │ ldr lr, [sp, #24] │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ and lr, lr, r5 │ │ │ │ add r4, sl, lr, lsl #2 │ │ │ │ ldr r0, [r4, #336] @ 0x150 │ │ │ │ ldr r1, [r6, #4] │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ @@ -15112,15 +14373,15 @@ │ │ │ │ sub r5, r5, #1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ ldr r6, [sp, #36] @ 0x24 │ │ │ │ cmp r6, r4 │ │ │ │ str r0, [sp, #20] │ │ │ │ - beq 16608 │ │ │ │ + beq 15abc │ │ │ │ ldr r9, [sp, #24] │ │ │ │ mov r6, r0 │ │ │ │ str r7, [sp, #28] │ │ │ │ and r7, r9, r5 │ │ │ │ add lr, sl, r7, lsl #2 │ │ │ │ ldr r0, [lr, #336] @ 0x150 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ @@ -15158,15 +14419,15 @@ │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ cmp r0, r4 │ │ │ │ - bne 16554 │ │ │ │ + bne 15a08 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ str r6, [sp, #20] │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr r9, [sp, #24] │ │ │ │ ldr lr, [sp, #44] @ 0x2c │ │ │ │ add r5, r4, #1 │ │ │ │ and r5, r5, r9 │ │ │ │ @@ -15186,21 +14447,21 @@ │ │ │ │ add r4, r9, #8 │ │ │ │ sub r5, r5, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ cmp r4, #63 @ 0x3f │ │ │ │ mov sl, r0 │ │ │ │ - bhi 167c0 │ │ │ │ + bhi 15c74 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 16708 │ │ │ │ + beq 15bbc │ │ │ │ cmp r6, #1 │ │ │ │ - beq 166d8 │ │ │ │ + beq 15b8c │ │ │ │ cmp r6, #2 │ │ │ │ - beq 166b0 │ │ │ │ + beq 15b64 │ │ │ │ and ip, r5, r7 │ │ │ │ ldr r1, [fp, r4, lsl #2] │ │ │ │ ldr r0, [r8, ip, lsl #2] │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ sub r5, r5, #1 │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ @@ -15224,15 +14485,15 @@ │ │ │ │ add r4, r4, #8 │ │ │ │ sub r5, r5, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ cmp r4, #63 @ 0x3f │ │ │ │ mov sl, r0 │ │ │ │ - bhi 167c0 │ │ │ │ + bhi 15c74 │ │ │ │ mov r1, r9 │ │ │ │ and r9, r5, r7 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [r8, r9, lsl #2] │ │ │ │ ldr r1, [fp, r4, lsl #2] │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ sub r6, r5, #1 │ │ │ │ @@ -15269,27 +14530,27 @@ │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ cmp r4, #63 @ 0x3f │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov sl, r0 │ │ │ │ - bls 1670c │ │ │ │ + bls 15bc0 │ │ │ │ mov r9, r1 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr lr, [sp, #32] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r9, r9, #1 │ │ │ │ add r2, r4, #1 │ │ │ │ add r5, lr, r4, lsl #2 │ │ │ │ and ip, r2, r3 │ │ │ │ cmp r9, #8 │ │ │ │ str sl, [r5, #336] @ 0x150 │ │ │ │ str ip, [sp, #16] │ │ │ │ - bne 16630 │ │ │ │ + bne 15ae4 │ │ │ │ ldr sl, [sp, #32] │ │ │ │ ldr r1, [sl, #52] @ 0x34 │ │ │ │ ldr r0, [sl, #44] @ 0x2c │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ ldr r1, [sl, #56] @ 0x38 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [sl, #48] @ 0x30 │ │ │ │ @@ -15322,23 +14583,23 @@ │ │ │ │ ldr r0, [sl, #28] │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str r6, [sl, #28] │ │ │ │ cmp r0, r1 │ │ │ │ - beq 18bb0 │ │ │ │ + beq 18064 │ │ │ │ ldr r0, [sl, #36] @ 0x24 │ │ │ │ mov r2, r1 │ │ │ │ - b 1633c │ │ │ │ + b 157f0 │ │ │ │ mov r8, #0 │ │ │ │ - ldr fp, [pc, #1504] @ 16e88 │ │ │ │ - b 1612c │ │ │ │ + ldr fp, [pc, #1504] @ 1633c │ │ │ │ + b 155e0 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 16e60 │ │ │ │ + beq 16314 │ │ │ │ sub ip, r3, #4 │ │ │ │ add lr, r3, r1, lsl #2 │ │ │ │ str ip, [sp, #16] │ │ │ │ sub r0, lr, #4 │ │ │ │ sub r9, r2, #4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ @@ -15436,19 +14697,19 @@ │ │ │ │ sub fp, r7, fp │ │ │ │ ldr r7, [sl, #76] @ 0x4c │ │ │ │ mov r6, r0 │ │ │ │ sub r0, fp, #4 │ │ │ │ lsr ip, r0, #2 │ │ │ │ add r3, ip, #1 │ │ │ │ ands r1, r3, #3 │ │ │ │ - beq 16af4 │ │ │ │ + beq 15fa8 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 16ac0 │ │ │ │ + beq 15f74 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 16a98 │ │ │ │ + beq 15f4c │ │ │ │ and r5, r7, r4 │ │ │ │ ldr r9, [sp, #40] @ 0x28 │ │ │ │ add lr, sl, r5, lsl #2 │ │ │ │ ldr r0, [lr, #336] @ 0x150 │ │ │ │ ldr r1, [r9, #4] │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ sub r4, r4, #1 │ │ │ │ @@ -15475,15 +14736,15 @@ │ │ │ │ sub r4, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ ldr r9, [sp, #20] │ │ │ │ cmp r9, r5 │ │ │ │ mov r6, r0 │ │ │ │ - beq 16ba0 │ │ │ │ + beq 16054 │ │ │ │ and lr, r7, r4 │ │ │ │ add r2, sl, lr, lsl #2 │ │ │ │ ldr r0, [r2, #336] @ 0x150 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ sub fp, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ @@ -15518,15 +14779,15 @@ │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, r5 │ │ │ │ - bne 16af4 │ │ │ │ + bne 15fa8 │ │ │ │ add r8, r8, #1 │ │ │ │ mov r5, #1 │ │ │ │ and r7, r7, r8 │ │ │ │ str r6, [sp, #28] │ │ │ │ mov r6, r5 │ │ │ │ str r7, [sl, #592] @ 0x250 │ │ │ │ ldr r7, [sl, #64] @ 0x40 │ │ │ │ @@ -15546,21 +14807,21 @@ │ │ │ │ sub r4, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ cmp r5, #63 @ 0x3f │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov fp, r0 │ │ │ │ - bhi 16d7c │ │ │ │ + bhi 16230 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 16ca8 │ │ │ │ + beq 1615c │ │ │ │ cmp r1, #1 │ │ │ │ - beq 16c78 │ │ │ │ + beq 1612c │ │ │ │ cmp r1, #2 │ │ │ │ - beq 16c50 │ │ │ │ + beq 16104 │ │ │ │ and r2, r4, r9 │ │ │ │ ldr r1, [r7, r5, lsl #2] │ │ │ │ ldr r0, [r8, r2, lsl #2] │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ sub r4, r4, #1 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r1, r0 │ │ │ │ @@ -15584,15 +14845,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ sub r4, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ cmp r5, #63 @ 0x3f │ │ │ │ mov fp, r0 │ │ │ │ - bhi 16d7c │ │ │ │ + bhi 16230 │ │ │ │ mov ip, r6 │ │ │ │ mov r3, sl │ │ │ │ mov r6, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r8, r7 │ │ │ │ and sl, r4, r6 │ │ │ │ ldr r1, [r8, r5, lsl #2] │ │ │ │ @@ -15635,28 +14896,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ cmp r5, #63 @ 0x3f │ │ │ │ ldr ip, [sp, #32] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov fp, r0 │ │ │ │ - bls 16cbc │ │ │ │ + bls 16170 │ │ │ │ mov r6, ip │ │ │ │ mov sl, r3 │ │ │ │ bl 77cc │ │ │ │ ldr r5, [sl, #592] @ 0x250 │ │ │ │ ldr r4, [sl, #76] @ 0x4c │ │ │ │ add r6, r6, #1 │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, sl, r5, lsl #2 │ │ │ │ and r8, r8, r4 │ │ │ │ cmp r6, #8 │ │ │ │ str r0, [r9, #336] @ 0x150 │ │ │ │ str r8, [sl, #592] @ 0x250 │ │ │ │ - bne 16bb8 │ │ │ │ + bne 1606c │ │ │ │ ldr r1, [sl, #52] @ 0x34 │ │ │ │ ldr r0, [sl, #44] @ 0x2c │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ ldr r1, [sl, #56] @ 0x38 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [sl, #48] @ 0x30 │ │ │ │ @@ -15687,39 +14948,39 @@ │ │ │ │ ldr r0, [sl, #28] │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr ip, [sp, #16] │ │ │ │ cmp r1, ip │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sl, #28] │ │ │ │ - beq 16e60 │ │ │ │ + beq 16314 │ │ │ │ ldr r0, [sl, #36] @ 0x24 │ │ │ │ mov r2, ip │ │ │ │ - b 168e4 │ │ │ │ + b 15d98 │ │ │ │ ldr r7, [sp, #24] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ str r7, [sl, #64] @ 0x40 │ │ │ │ str fp, [sl, #592] @ 0x250 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldmibls r9, {r1, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ svccc 0x00a99999 │ │ │ │ - bllt fed6c2d0 │ │ │ │ + bllt fed6b784 │ │ │ │ @ instruction: 0x40026bb1 │ │ │ │ - @ instruction: 0x00049ebc │ │ │ │ + andeq sl, r4, r4, ror #19 │ │ │ │ svccc 0x00e99999 │ │ │ │ cdpne 1, 11, cr5, cr8, cr12, {7} │ │ │ │ svccc 0x00b1eb85 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ svclt 0x00eccccc │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ svccc 0x00eccccc │ │ │ │ svccc 0x00666666 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 16e60 │ │ │ │ + beq 16314 │ │ │ │ sub r9, r3, #4 │ │ │ │ str r9, [sp, #16] │ │ │ │ sub r8, r2, #4 │ │ │ │ add lr, r3, r1, lsl #2 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ sub fp, lr, #4 │ │ │ │ add r7, sl, #80 @ 0x50 │ │ │ │ @@ -15817,19 +15078,19 @@ │ │ │ │ ldr r6, [sl, #76] @ 0x4c │ │ │ │ sub r2, r8, r1 │ │ │ │ sub ip, r2, #4 │ │ │ │ lsr r3, ip, #2 │ │ │ │ add r9, r3, #1 │ │ │ │ mov fp, r0 │ │ │ │ ands r0, r9, #3 │ │ │ │ - beq 170e8 │ │ │ │ + beq 1659c │ │ │ │ cmp r0, #1 │ │ │ │ - beq 170b4 │ │ │ │ + beq 16568 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 1708c │ │ │ │ + beq 16540 │ │ │ │ and r5, r6, r4 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ add lr, sl, r5, lsl #2 │ │ │ │ ldr r0, [lr, #336] @ 0x150 │ │ │ │ ldr r1, [r8, #4] │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ sub r4, r4, #1 │ │ │ │ @@ -15856,15 +15117,15 @@ │ │ │ │ sub r4, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ ldr r8, [sp, #20] │ │ │ │ cmp r8, r5 │ │ │ │ mov fp, r0 │ │ │ │ - beq 17194 │ │ │ │ + beq 16648 │ │ │ │ and lr, r6, r4 │ │ │ │ add r1, sl, lr, lsl #2 │ │ │ │ ldr r0, [r1, #336] @ 0x150 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ @@ -15899,15 +15160,15 @@ │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ ldr r2, [sp, #20] │ │ │ │ cmp r2, r5 │ │ │ │ mov fp, r0 │ │ │ │ - bne 170e8 │ │ │ │ + bne 1659c │ │ │ │ add r7, r7, #1 │ │ │ │ mov r5, #1 │ │ │ │ and r6, r6, r7 │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ mov fp, r5 │ │ │ │ str r6, [sl, #592] @ 0x250 │ │ │ │ ldr r6, [sl, #64] @ 0x40 │ │ │ │ @@ -15927,21 +15188,21 @@ │ │ │ │ sub r4, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ cmp r5, #63 @ 0x3f │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r9, r0 │ │ │ │ - bhi 17370 │ │ │ │ + bhi 16824 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 1729c │ │ │ │ + beq 16750 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 1726c │ │ │ │ + beq 16720 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 17244 │ │ │ │ + beq 166f8 │ │ │ │ and r0, r8, r4 │ │ │ │ ldr r1, [r6, r5, lsl #2] │ │ │ │ ldr r0, [r7, r0, lsl #2] │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ sub r4, r4, #1 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r1, r0 │ │ │ │ @@ -15965,15 +15226,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ sub r4, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ cmp r5, #63 @ 0x3f │ │ │ │ mov r9, r0 │ │ │ │ - bhi 17370 │ │ │ │ + bhi 16824 │ │ │ │ mov r3, sl │ │ │ │ mov ip, fp │ │ │ │ mov sl, r8 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ and fp, sl, r4 │ │ │ │ ldr r1, [r7, r5, lsl #2] │ │ │ │ @@ -16016,28 +15277,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ cmp r5, #63 @ 0x3f │ │ │ │ ldr ip, [sp, #24] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r9, r0 │ │ │ │ - bls 172b0 │ │ │ │ + bls 16764 │ │ │ │ mov fp, ip │ │ │ │ mov sl, r3 │ │ │ │ bl 785c │ │ │ │ ldr r5, [sl, #592] @ 0x250 │ │ │ │ ldr r4, [sl, #76] @ 0x4c │ │ │ │ add fp, fp, #1 │ │ │ │ add r7, r5, #1 │ │ │ │ add r8, sl, r5, lsl #2 │ │ │ │ and r7, r7, r4 │ │ │ │ cmp fp, #8 │ │ │ │ str r0, [r8, #336] @ 0x150 │ │ │ │ str r7, [sl, #592] @ 0x250 │ │ │ │ - bne 171ac │ │ │ │ + bne 16660 │ │ │ │ ldr r1, [sl, #52] @ 0x34 │ │ │ │ ldr r0, [sl, #44] @ 0x2c │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ ldr r1, [sl, #56] @ 0x38 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [sl, #48] @ 0x30 │ │ │ │ @@ -16068,20 +15329,20 @@ │ │ │ │ ldr r0, [sl, #28] │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r6, [sl, #28] │ │ │ │ cmp r0, r1 │ │ │ │ - beq 16e60 │ │ │ │ + beq 16314 │ │ │ │ ldr r0, [sl, #36] @ 0x24 │ │ │ │ mov r2, r1 │ │ │ │ - b 16ed8 │ │ │ │ + b 1638c │ │ │ │ cmp r1, #0 │ │ │ │ - beq 16e60 │ │ │ │ + beq 16314 │ │ │ │ sub r0, r3, #4 │ │ │ │ str r0, [sp, #16] │ │ │ │ add r4, r3, r1, lsl #2 │ │ │ │ sub r3, r2, #4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ sub lr, r4, #4 │ │ │ │ add r8, sl, #80 @ 0x50 │ │ │ │ @@ -16179,19 +15440,19 @@ │ │ │ │ ldr r7, [sl, #76] @ 0x4c │ │ │ │ sub fp, r8, fp │ │ │ │ mov r9, r0 │ │ │ │ sub r0, fp, #4 │ │ │ │ lsr r3, r0, #2 │ │ │ │ add ip, r3, #1 │ │ │ │ ands r1, ip, #3 │ │ │ │ - beq 17690 │ │ │ │ + beq 16b44 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 1765c │ │ │ │ + beq 16b10 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 17634 │ │ │ │ + beq 16ae8 │ │ │ │ and r5, r7, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ add lr, sl, r5, lsl #2 │ │ │ │ ldr r0, [lr, #336] @ 0x150 │ │ │ │ ldr r1, [r8, #4] │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ sub r4, r4, #1 │ │ │ │ @@ -16218,15 +15479,15 @@ │ │ │ │ sub r4, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ ldr r8, [sp, #20] │ │ │ │ cmp r8, r5 │ │ │ │ mov r9, r0 │ │ │ │ - beq 1773c │ │ │ │ + beq 16bf0 │ │ │ │ and lr, r7, r4 │ │ │ │ add r2, sl, lr, lsl #2 │ │ │ │ ldr r0, [r2, #336] @ 0x150 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ sub fp, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ @@ -16261,15 +15522,15 @@ │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, r5 │ │ │ │ - bne 17690 │ │ │ │ + bne 16b44 │ │ │ │ add r6, r6, #1 │ │ │ │ mov r5, #1 │ │ │ │ and r7, r7, r6 │ │ │ │ str r9, [sp, #28] │ │ │ │ mov r9, r5 │ │ │ │ str r7, [sl, #592] @ 0x250 │ │ │ │ ldr r7, [sl, #64] @ 0x40 │ │ │ │ @@ -16289,21 +15550,21 @@ │ │ │ │ sub r4, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ cmp r5, #63 @ 0x3f │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov fp, r0 │ │ │ │ - bhi 17918 │ │ │ │ + bhi 16dcc │ │ │ │ cmp r1, #0 │ │ │ │ - beq 17844 │ │ │ │ + beq 16cf8 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 17814 │ │ │ │ + beq 16cc8 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 177ec │ │ │ │ + beq 16ca0 │ │ │ │ and r2, r8, r4 │ │ │ │ ldr r1, [r6, r5, lsl #2] │ │ │ │ ldr r0, [r7, r2, lsl #2] │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ sub r4, r4, #1 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r1, r0 │ │ │ │ @@ -16327,15 +15588,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ sub r4, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ cmp r5, #63 @ 0x3f │ │ │ │ mov fp, r0 │ │ │ │ - bhi 17918 │ │ │ │ + bhi 16dcc │ │ │ │ mov r3, r9 │ │ │ │ mov ip, sl │ │ │ │ mov r9, r8 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ and sl, r9, r4 │ │ │ │ ldr r1, [r7, r5, lsl #2] │ │ │ │ @@ -16378,28 +15639,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ cmp r5, #63 @ 0x3f │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ mov fp, r0 │ │ │ │ - bls 17858 │ │ │ │ + bls 16d0c │ │ │ │ mov r9, r3 │ │ │ │ mov sl, ip │ │ │ │ bl 74cc │ │ │ │ ldr r5, [sl, #592] @ 0x250 │ │ │ │ ldr r4, [sl, #76] @ 0x4c │ │ │ │ add r9, r9, #1 │ │ │ │ add r7, r5, #1 │ │ │ │ add r8, sl, r5, lsl #2 │ │ │ │ and r7, r7, r4 │ │ │ │ cmp r9, #8 │ │ │ │ str r0, [r8, #336] @ 0x150 │ │ │ │ str r7, [sl, #592] @ 0x250 │ │ │ │ - bne 17754 │ │ │ │ + bne 16c08 │ │ │ │ ldr r1, [sl, #52] @ 0x34 │ │ │ │ ldr r0, [sl, #44] @ 0x2c │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ ldr r1, [sl, #56] @ 0x38 │ │ │ │ ldr r6, [sp, #28] │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [sl, #48] @ 0x30 │ │ │ │ @@ -16430,20 +15691,20 @@ │ │ │ │ ldr r0, [sl, #28] │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r1, r3 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sl, #28] │ │ │ │ - beq 16e60 │ │ │ │ + beq 16314 │ │ │ │ ldr r0, [sl, #36] @ 0x24 │ │ │ │ mov r2, r3 │ │ │ │ - b 17480 │ │ │ │ + b 16934 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 16e60 │ │ │ │ + beq 16314 │ │ │ │ ldr lr, [sl, #64] @ 0x40 │ │ │ │ add r8, r3, r1, lsl #2 │ │ │ │ sub r3, r3, #4 │ │ │ │ sub r1, r2, #4 │ │ │ │ str r3, [sp, #28] │ │ │ │ sub r2, lr, #1 │ │ │ │ sub r0, r8, #4 │ │ │ │ @@ -16534,28 +15795,28 @@ │ │ │ │ mov r1, r9 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ add r6, r6, #1 │ │ │ │ and r6, r6, r4 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r5, r0 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #-3316] @ 16e90 │ │ │ │ - ldr r3, [pc, #-3324] @ 16e8c │ │ │ │ + ldr r2, [pc, #-3316] @ 16344 │ │ │ │ + ldr r3, [pc, #-3324] @ 16340 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ bl 7604 <__aeabi_dcmplt@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - bne 18040 │ │ │ │ + bne 174f4 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ - ldr r2, [pc, #-3352] @ 16e90 │ │ │ │ - ldr r3, [pc, #-3352] @ 16e94 │ │ │ │ + ldr r2, [pc, #-3352] @ 16344 │ │ │ │ + ldr r3, [pc, #-3352] @ 16348 │ │ │ │ bl 7a9c <__aeabi_dcmpgt@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - ldrne r5, [pc, #-3360] @ 16e98 │ │ │ │ + ldrne r5, [pc, #-3360] @ 1634c │ │ │ │ ldr r9, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add lr, sl, r9, lsl #2 │ │ │ │ str r5, [lr, #336] @ 0x150 │ │ │ │ ldr r1, [sl, #80] @ 0x50 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -16563,19 +15824,19 @@ │ │ │ │ sub r5, r9, #1 │ │ │ │ sub r1, r3, r8 │ │ │ │ sub r2, r1, #4 │ │ │ │ lsr ip, r2, #2 │ │ │ │ mov r6, r0 │ │ │ │ add r0, ip, #1 │ │ │ │ ands r3, r0, #3 │ │ │ │ - beq 17c98 │ │ │ │ + beq 1714c │ │ │ │ cmp r3, #1 │ │ │ │ - beq 17c60 │ │ │ │ + beq 17114 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 17c34 │ │ │ │ + beq 170e8 │ │ │ │ ldr r9, [sp, #20] │ │ │ │ ldr r1, [r8, #4] │ │ │ │ and r9, r9, r5 │ │ │ │ add lr, sl, r9, lsl #2 │ │ │ │ ldr r0, [lr, #336] @ 0x150 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ sub r5, r5, #1 │ │ │ │ @@ -16604,15 +15865,15 @@ │ │ │ │ sub r5, r5, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ ldr r9, [sp, #36] @ 0x24 │ │ │ │ cmp r9, r8 │ │ │ │ mov r6, r0 │ │ │ │ - beq 17d50 │ │ │ │ + beq 17204 │ │ │ │ ldr r9, [sp, #20] │ │ │ │ str r4, [sp, #32] │ │ │ │ and r4, r9, r5 │ │ │ │ add lr, sl, r4, lsl #2 │ │ │ │ ldr r0, [lr, #336] @ 0x150 │ │ │ │ ldr r1, [r8, #4] │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ @@ -16649,15 +15910,15 @@ │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ cmp r2, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bne 17ca0 │ │ │ │ + bne 17154 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr r8, [sp, #16] │ │ │ │ ldr r9, [sp, #20] │ │ │ │ ldr lr, [sp, #24] │ │ │ │ add r5, r8, #1 │ │ │ │ mov r0, #1 │ │ │ │ and r5, r5, r9 │ │ │ │ @@ -16679,21 +15940,21 @@ │ │ │ │ sub r9, r9, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ cmp r8, #63 @ 0x3f │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ mov r5, r0 │ │ │ │ - bhi 17f2c │ │ │ │ + bhi 173e0 │ │ │ │ cmp ip, #0 │ │ │ │ - beq 17e5c │ │ │ │ + beq 17310 │ │ │ │ cmp ip, #1 │ │ │ │ - beq 17e2c │ │ │ │ + beq 172e0 │ │ │ │ cmp ip, #2 │ │ │ │ - beq 17e04 │ │ │ │ + beq 172b8 │ │ │ │ and lr, r9, r4 │ │ │ │ ldr r1, [fp, r8, lsl #2] │ │ │ │ ldr r0, [r7, lr, lsl #2] │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ sub r9, r9, #1 │ │ │ │ add r8, r8, #8 │ │ │ │ mov r1, r0 │ │ │ │ @@ -16717,15 +15978,15 @@ │ │ │ │ add r8, r8, #8 │ │ │ │ sub r9, r9, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ cmp r8, #63 @ 0x3f │ │ │ │ mov r5, r0 │ │ │ │ - bhi 17f2c │ │ │ │ + bhi 173e0 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ mov r6, r4 │ │ │ │ and sl, r9, r6 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [r7, sl, lsl #2] │ │ │ │ ldr r1, [fp, r8, lsl #2] │ │ │ │ @@ -16766,43 +16027,43 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ cmp r8, #63 @ 0x3f │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r5, r0 │ │ │ │ - bls 17e68 │ │ │ │ + bls 1731c │ │ │ │ mov r4, r6 │ │ │ │ mov sl, r2 │ │ │ │ mov r6, r1 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #3212] @ 18bc4 │ │ │ │ - ldr r3, [pc, #3212] @ 18bc8 │ │ │ │ + ldr r2, [pc, #3212] @ 18078 │ │ │ │ + ldr r3, [pc, #3212] @ 1807c │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ bl 7604 <__aeabi_dcmplt@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - bne 18038 │ │ │ │ + bne 174ec │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ - ldr r2, [pc, #3176] @ 18bc4 │ │ │ │ - ldr r3, [pc, #3180] @ 18bcc │ │ │ │ + ldr r2, [pc, #3176] @ 18078 │ │ │ │ + ldr r3, [pc, #3180] @ 18080 │ │ │ │ bl 7a9c <__aeabi_dcmpgt@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - ldrne r5, [pc, #3172] @ 18bd0 │ │ │ │ + ldrne r5, [pc, #3172] @ 18084 │ │ │ │ ldr lr, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r6, r6, #1 │ │ │ │ add r0, lr, #1 │ │ │ │ add ip, sl, lr, lsl #2 │ │ │ │ and r0, r0, r3 │ │ │ │ cmp r6, #8 │ │ │ │ str r5, [ip, #336] @ 0x150 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bne 17d7c │ │ │ │ + bne 17230 │ │ │ │ ldr r1, [sl, #52] @ 0x34 │ │ │ │ ldr r0, [sl, #44] @ 0x2c │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ ldr r1, [sl, #56] @ 0x38 │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sl, #48] @ 0x30 │ │ │ │ @@ -16833,24 +16094,24 @@ │ │ │ │ ldr r0, [sl, #28] │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr ip, [sp, #28] │ │ │ │ cmp r1, ip │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sl, #28] │ │ │ │ - beq 16e50 │ │ │ │ + beq 16304 │ │ │ │ ldr r0, [sl, #36] @ 0x24 │ │ │ │ mov r2, ip │ │ │ │ - b 17a54 │ │ │ │ - ldr r5, [pc, #2964] @ 18bd4 │ │ │ │ - b 17f68 │ │ │ │ - ldr r5, [pc, #2956] @ 18bd4 │ │ │ │ - b 17bb4 │ │ │ │ + b 16f08 │ │ │ │ + ldr r5, [pc, #2964] @ 18088 │ │ │ │ + b 1741c │ │ │ │ + ldr r5, [pc, #2956] @ 18088 │ │ │ │ + b 17068 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 16e60 │ │ │ │ + beq 16314 │ │ │ │ sub fp, r3, #4 │ │ │ │ str fp, [sp, #20] │ │ │ │ sub r9, r2, #4 │ │ │ │ add lr, r3, r1, lsl #2 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ sub ip, lr, #4 │ │ │ │ add r8, sl, #80 @ 0x50 │ │ │ │ @@ -16948,19 +16209,19 @@ │ │ │ │ ldr r6, [sl, #76] @ 0x4c │ │ │ │ sub fp, r1, fp │ │ │ │ sub ip, fp, #4 │ │ │ │ lsr r3, ip, #2 │ │ │ │ add r2, r3, #1 │ │ │ │ ands r1, r2, #3 │ │ │ │ str r0, [sp, #16] │ │ │ │ - beq 185f0 │ │ │ │ + beq 17aa4 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 18260 │ │ │ │ + beq 17714 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 18238 │ │ │ │ + beq 176ec │ │ │ │ and r5, r6, r4 │ │ │ │ ldr fp, [sp, #40] @ 0x28 │ │ │ │ add lr, sl, r5, lsl #2 │ │ │ │ ldr r0, [lr, #336] @ 0x150 │ │ │ │ ldr r1, [fp, #4] │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ sub r4, r4, #1 │ │ │ │ @@ -16989,15 +16250,15 @@ │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ ldr fp, [sp, #32] │ │ │ │ cmp fp, r5 │ │ │ │ movne r9, fp │ │ │ │ str r0, [sp, #16] │ │ │ │ movne r8, r0 │ │ │ │ - beq 18348 │ │ │ │ + beq 177fc │ │ │ │ and ip, r6, r4 │ │ │ │ add r0, sl, ip, lsl #2 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r0, #336] @ 0x150 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ @@ -17031,15 +16292,15 @@ │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ sub r4, r4, #4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ cmp r9, r5 │ │ │ │ mov r8, r0 │ │ │ │ - bne 1829c │ │ │ │ + bne 17750 │ │ │ │ str r0, [sp, #16] │ │ │ │ add r9, r7, #1 │ │ │ │ and r6, r6, r9 │ │ │ │ mov fp, #1 │ │ │ │ str r6, [sl, #592] @ 0x250 │ │ │ │ ldr r7, [sl, #64] @ 0x40 │ │ │ │ ldr r9, [sl, #60] @ 0x3c │ │ │ │ @@ -17058,21 +16319,21 @@ │ │ │ │ sub r5, r5, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ cmp r4, #63 @ 0x3f │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r6, r0 │ │ │ │ - bhi 1851c │ │ │ │ + bhi 179d0 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 18448 │ │ │ │ + beq 178fc │ │ │ │ cmp r1, #1 │ │ │ │ - beq 18418 │ │ │ │ + beq 178cc │ │ │ │ cmp r1, #2 │ │ │ │ - beq 183f0 │ │ │ │ + beq 178a4 │ │ │ │ and ip, r9, r5 │ │ │ │ ldr r1, [r7, r4, lsl #2] │ │ │ │ ldr r0, [r8, ip, lsl #2] │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ sub r5, r5, #1 │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ @@ -17096,15 +16357,15 @@ │ │ │ │ add r4, r4, #8 │ │ │ │ sub r5, r5, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ cmp r4, #63 @ 0x3f │ │ │ │ mov r6, r0 │ │ │ │ - bhi 1851c │ │ │ │ + bhi 179d0 │ │ │ │ mov r2, sl │ │ │ │ mov r1, fp │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r8, r7 │ │ │ │ and fp, sl, r5 │ │ │ │ str r1, [sp, #24] │ │ │ │ @@ -17147,28 +16408,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ cmp r4, #63 @ 0x3f │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r6, r0 │ │ │ │ - bls 1845c │ │ │ │ + bls 17910 │ │ │ │ mov fp, r1 │ │ │ │ mov sl, r2 │ │ │ │ bl 7400 │ │ │ │ ldr r4, [sl, #592] @ 0x250 │ │ │ │ ldr r5, [sl, #76] @ 0x4c │ │ │ │ add fp, fp, #1 │ │ │ │ add r8, r4, #1 │ │ │ │ add r9, sl, r4, lsl #2 │ │ │ │ and r8, r8, r5 │ │ │ │ cmp fp, #8 │ │ │ │ str r0, [r9, #336] @ 0x150 │ │ │ │ str r8, [sl, #592] @ 0x250 │ │ │ │ - bne 18358 │ │ │ │ + bne 1780c │ │ │ │ ldr r1, [sl, #52] @ 0x34 │ │ │ │ ldr r0, [sl, #44] @ 0x2c │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ ldr r1, [sl, #56] @ 0x38 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sl, #48] @ 0x30 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ @@ -17199,23 +16460,23 @@ │ │ │ │ ldr r0, [sl, #28] │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r6, [sl, #28] │ │ │ │ cmp r0, r1 │ │ │ │ - beq 16e60 │ │ │ │ + beq 16314 │ │ │ │ ldr r0, [sl, #36] @ 0x24 │ │ │ │ mov r2, r1 │ │ │ │ - b 18084 │ │ │ │ + b 17538 │ │ │ │ mov r8, r0 │ │ │ │ ldr r9, [sp, #32] │ │ │ │ - b 1829c │ │ │ │ + b 17750 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 16e60 │ │ │ │ + beq 16314 │ │ │ │ sub ip, r3, #4 │ │ │ │ add lr, r3, r1, lsl #2 │ │ │ │ str ip, [sp, #28] │ │ │ │ sub r0, lr, #4 │ │ │ │ sub fp, r2, #4 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ @@ -17313,19 +16574,19 @@ │ │ │ │ ldr r6, [sl, #76] @ 0x4c │ │ │ │ sub fp, ip, fp │ │ │ │ sub r3, fp, #4 │ │ │ │ lsr r1, r3, #2 │ │ │ │ add r2, r1, #1 │ │ │ │ ands ip, r2, #3 │ │ │ │ str r0, [sp, #16] │ │ │ │ - beq 18ba4 │ │ │ │ + beq 18058 │ │ │ │ cmp ip, #1 │ │ │ │ - beq 18814 │ │ │ │ + beq 17cc8 │ │ │ │ cmp ip, #2 │ │ │ │ - beq 187ec │ │ │ │ + beq 17ca0 │ │ │ │ and r4, r6, r5 │ │ │ │ ldr fp, [sp, #40] @ 0x28 │ │ │ │ add lr, sl, r4, lsl #2 │ │ │ │ ldr r0, [lr, #336] @ 0x150 │ │ │ │ ldr r1, [fp, #4] │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ sub r5, r5, #1 │ │ │ │ @@ -17354,15 +16615,15 @@ │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ ldr fp, [sp, #32] │ │ │ │ cmp fp, r4 │ │ │ │ movne r9, fp │ │ │ │ str r0, [sp, #16] │ │ │ │ movne r8, r0 │ │ │ │ - beq 188fc │ │ │ │ + beq 17db0 │ │ │ │ and r3, r6, r5 │ │ │ │ add r0, sl, r3, lsl #2 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r0, #336] @ 0x150 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ @@ -17396,15 +16657,15 @@ │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ cmp r9, r4 │ │ │ │ mov r8, r0 │ │ │ │ - bne 18850 │ │ │ │ + bne 17d04 │ │ │ │ str r0, [sp, #16] │ │ │ │ add r9, r7, #1 │ │ │ │ and r6, r6, r9 │ │ │ │ mov fp, #1 │ │ │ │ str r6, [sl, #592] @ 0x250 │ │ │ │ ldr r7, [sl, #64] @ 0x40 │ │ │ │ ldr r9, [sl, #60] @ 0x3c │ │ │ │ @@ -17423,21 +16684,21 @@ │ │ │ │ sub r4, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ cmp r5, #63 @ 0x3f │ │ │ │ ldr ip, [sp, #20] │ │ │ │ mov r6, r0 │ │ │ │ - bhi 18ad0 │ │ │ │ + bhi 17f84 │ │ │ │ cmp ip, #0 │ │ │ │ - beq 189fc │ │ │ │ + beq 17eb0 │ │ │ │ cmp ip, #1 │ │ │ │ - beq 189cc │ │ │ │ + beq 17e80 │ │ │ │ cmp ip, #2 │ │ │ │ - beq 189a4 │ │ │ │ + beq 17e58 │ │ │ │ and r3, r9, r4 │ │ │ │ ldr r1, [r7, r5, lsl #2] │ │ │ │ ldr r0, [r8, r3, lsl #2] │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ sub r4, r4, #1 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r1, r0 │ │ │ │ @@ -17461,15 +16722,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ sub r4, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ cmp r5, #63 @ 0x3f │ │ │ │ mov r6, r0 │ │ │ │ - bhi 18ad0 │ │ │ │ + bhi 17f84 │ │ │ │ mov r2, sl │ │ │ │ mov ip, fp │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r8, r7 │ │ │ │ and fp, sl, r4 │ │ │ │ ldr r1, [r8, r5, lsl #2] │ │ │ │ @@ -17512,28 +16773,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ cmp r5, #63 @ 0x3f │ │ │ │ ldr ip, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r6, r0 │ │ │ │ - bls 18a10 │ │ │ │ + bls 17ec4 │ │ │ │ mov fp, ip │ │ │ │ mov sl, r2 │ │ │ │ bl 75b0 │ │ │ │ ldr r5, [sl, #592] @ 0x250 │ │ │ │ ldr r4, [sl, #76] @ 0x4c │ │ │ │ add fp, fp, #1 │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, sl, r5, lsl #2 │ │ │ │ and r8, r8, r4 │ │ │ │ cmp fp, #8 │ │ │ │ str r0, [r9, #336] @ 0x150 │ │ │ │ str r8, [sl, #592] @ 0x250 │ │ │ │ - bne 1890c │ │ │ │ + bne 17dc0 │ │ │ │ ldr r1, [sl, #52] @ 0x34 │ │ │ │ ldr r0, [sl, #44] @ 0x2c │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ ldr r1, [sl, #56] @ 0x38 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sl, #48] @ 0x30 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ @@ -17564,33 +16825,33 @@ │ │ │ │ ldr r0, [sl, #28] │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r6, [sl, #28] │ │ │ │ cmp r0, r1 │ │ │ │ - beq 16e60 │ │ │ │ + beq 16314 │ │ │ │ ldr r0, [sl, #36] @ 0x24 │ │ │ │ mov r2, r1 │ │ │ │ - b 18638 │ │ │ │ + b 17aec │ │ │ │ mov r8, r0 │ │ │ │ ldr r9, [sp, #32] │ │ │ │ - b 18850 │ │ │ │ + b 17d04 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ ldr r8, [sp, #16] │ │ │ │ str r7, [sl, #64] @ 0x40 │ │ │ │ str r8, [sl, #592] @ 0x250 │ │ │ │ - b 16e60 │ │ │ │ + b 16314 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ svclt 0x00eccccc │ │ │ │ svccc 0x00eccccc │ │ │ │ svccc 0x00666666 │ │ │ │ svclt 0x00666666 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 16e60 │ │ │ │ + beq 16314 │ │ │ │ sub fp, r3, #4 │ │ │ │ add lr, r3, r1, lsl #2 │ │ │ │ str fp, [sp, #28] │ │ │ │ sub r0, lr, #4 │ │ │ │ sub r7, r2, #4 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ @@ -17688,19 +16949,19 @@ │ │ │ │ ldr r6, [sl, #76] @ 0x4c │ │ │ │ sub fp, r1, fp │ │ │ │ sub r3, fp, #4 │ │ │ │ lsr ip, r3, #2 │ │ │ │ add r2, ip, #1 │ │ │ │ ands r1, r2, #3 │ │ │ │ str r0, [sp, #16] │ │ │ │ - beq 196fc │ │ │ │ + beq 18bb0 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 18df0 │ │ │ │ + beq 182a4 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 18dc8 │ │ │ │ + beq 1827c │ │ │ │ and lr, r6, r5 │ │ │ │ ldr fp, [sp, #40] @ 0x28 │ │ │ │ add r4, sl, lr, lsl #2 │ │ │ │ ldr r0, [r4, #336] @ 0x150 │ │ │ │ ldr r1, [fp, #4] │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ sub r5, r5, #1 │ │ │ │ @@ -17729,15 +16990,15 @@ │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ ldr fp, [sp, #32] │ │ │ │ cmp fp, r4 │ │ │ │ movne r9, fp │ │ │ │ str r0, [sp, #16] │ │ │ │ movne r8, r0 │ │ │ │ - beq 18ed8 │ │ │ │ + beq 1838c │ │ │ │ and r3, r6, r5 │ │ │ │ add r0, sl, r3, lsl #2 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r0, #336] @ 0x150 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ @@ -17771,15 +17032,15 @@ │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ cmp r9, r4 │ │ │ │ mov r8, r0 │ │ │ │ - bne 18e2c │ │ │ │ + bne 182e0 │ │ │ │ str r0, [sp, #16] │ │ │ │ add r9, r7, #1 │ │ │ │ and r6, r6, r9 │ │ │ │ mov fp, #1 │ │ │ │ str r6, [sl, #592] @ 0x250 │ │ │ │ ldr r7, [sl, #64] @ 0x40 │ │ │ │ ldr r9, [sl, #60] @ 0x3c │ │ │ │ @@ -17798,21 +17059,21 @@ │ │ │ │ sub r4, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ cmp r5, #63 @ 0x3f │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r6, r0 │ │ │ │ - bhi 1909c │ │ │ │ + bhi 18550 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 18fd8 │ │ │ │ + beq 1848c │ │ │ │ cmp r1, #1 │ │ │ │ - beq 18fa8 │ │ │ │ + beq 1845c │ │ │ │ cmp r1, #2 │ │ │ │ - beq 18f80 │ │ │ │ + beq 18434 │ │ │ │ and r3, r9, r4 │ │ │ │ ldr r1, [r7, r5, lsl #2] │ │ │ │ ldr r0, [r8, r3, lsl #2] │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ sub r4, r4, #1 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r1, r0 │ │ │ │ @@ -17836,15 +17097,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ sub r4, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ cmp r5, #63 @ 0x3f │ │ │ │ mov r6, r0 │ │ │ │ - bhi 1909c │ │ │ │ + bhi 18550 │ │ │ │ str sl, [sp, #24] │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r8, r7 │ │ │ │ str fp, [sp, #20] │ │ │ │ and fp, sl, r4 │ │ │ │ ldr r1, [r8, r5, lsl #2] │ │ │ │ @@ -17883,28 +17144,28 @@ │ │ │ │ ldr r0, [r9, r6, lsl #2] │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ cmp r5, #63 @ 0x3f │ │ │ │ mov r6, r0 │ │ │ │ - bls 18fec │ │ │ │ + bls 184a0 │ │ │ │ ldr fp, [sp, #20] │ │ │ │ ldr sl, [sp, #24] │ │ │ │ bl 7508 │ │ │ │ ldr r5, [sl, #592] @ 0x250 │ │ │ │ ldr r4, [sl, #76] @ 0x4c │ │ │ │ add fp, fp, #1 │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, sl, r5, lsl #2 │ │ │ │ and r8, r8, r4 │ │ │ │ cmp fp, #8 │ │ │ │ str r0, [r9, #336] @ 0x150 │ │ │ │ str r8, [sl, #592] @ 0x250 │ │ │ │ - bne 18ee8 │ │ │ │ + bne 1839c │ │ │ │ ldr r1, [sl, #52] @ 0x34 │ │ │ │ ldr r0, [sl, #44] @ 0x2c │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ ldr r1, [sl, #56] @ 0x38 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sl, #48] @ 0x30 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ @@ -17935,20 +17196,20 @@ │ │ │ │ ldr r0, [sl, #28] │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r1, r3 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sl, #28] │ │ │ │ - beq 16e60 │ │ │ │ + beq 16314 │ │ │ │ ldr r0, [sl, #36] @ 0x24 │ │ │ │ mov r2, r3 │ │ │ │ - b 18c14 │ │ │ │ + b 180c8 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 16e60 │ │ │ │ + beq 16314 │ │ │ │ sub fp, r3, #4 │ │ │ │ add lr, r3, r1, lsl #2 │ │ │ │ str fp, [sp, #28] │ │ │ │ sub r0, lr, #4 │ │ │ │ sub r7, r2, #4 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ @@ -18046,19 +17307,19 @@ │ │ │ │ ldr r6, [sl, #76] @ 0x4c │ │ │ │ sub fp, r2, fp │ │ │ │ sub ip, fp, #4 │ │ │ │ lsr r1, ip, #2 │ │ │ │ add r3, r1, #1 │ │ │ │ ands r2, r3, #3 │ │ │ │ str r0, [sp, #16] │ │ │ │ - beq 19708 │ │ │ │ + beq 18bbc │ │ │ │ cmp r2, #1 │ │ │ │ - beq 19388 │ │ │ │ + beq 1883c │ │ │ │ cmp r2, #2 │ │ │ │ - beq 19360 │ │ │ │ + beq 18814 │ │ │ │ and lr, r6, r5 │ │ │ │ ldr fp, [sp, #40] @ 0x28 │ │ │ │ add r4, sl, lr, lsl #2 │ │ │ │ ldr r0, [r4, #336] @ 0x150 │ │ │ │ ldr r1, [fp, #4] │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ sub r5, r5, #1 │ │ │ │ @@ -18087,15 +17348,15 @@ │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ ldr fp, [sp, #32] │ │ │ │ cmp fp, r4 │ │ │ │ movne r9, fp │ │ │ │ str r0, [sp, #16] │ │ │ │ movne r8, r0 │ │ │ │ - beq 19470 │ │ │ │ + beq 18924 │ │ │ │ and ip, r6, r5 │ │ │ │ add r0, sl, ip, lsl #2 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r0, #336] @ 0x150 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ @@ -18129,15 +17390,15 @@ │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ cmp r9, r4 │ │ │ │ mov r8, r0 │ │ │ │ - bne 193c4 │ │ │ │ + bne 18878 │ │ │ │ str r0, [sp, #16] │ │ │ │ add r9, r7, #1 │ │ │ │ and r6, r6, r9 │ │ │ │ mov fp, #1 │ │ │ │ str r6, [sl, #592] @ 0x250 │ │ │ │ ldr r7, [sl, #64] @ 0x40 │ │ │ │ ldr r9, [sl, #60] @ 0x3c │ │ │ │ @@ -18156,21 +17417,21 @@ │ │ │ │ sub r4, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ cmp r5, #63 @ 0x3f │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r6, r0 │ │ │ │ - bhi 19628 │ │ │ │ + bhi 18adc │ │ │ │ cmp r2, #0 │ │ │ │ - beq 19570 │ │ │ │ + beq 18a24 │ │ │ │ cmp r2, #1 │ │ │ │ - beq 19540 │ │ │ │ + beq 189f4 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 19518 │ │ │ │ + beq 189cc │ │ │ │ and ip, r9, r4 │ │ │ │ ldr r1, [r7, r5, lsl #2] │ │ │ │ ldr r0, [r8, ip, lsl #2] │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ sub r4, r4, #1 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r1, r0 │ │ │ │ @@ -18194,15 +17455,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ sub r4, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ cmp r5, #63 @ 0x3f │ │ │ │ mov r6, r0 │ │ │ │ - bhi 19628 │ │ │ │ + bhi 18adc │ │ │ │ str fp, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ and sl, r9, r4 │ │ │ │ ldr r1, [r7, r5, lsl #2] │ │ │ │ ldr r0, [r8, sl, lsl #2] │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ sub fp, r4, #1 │ │ │ │ @@ -18238,28 +17499,28 @@ │ │ │ │ ldr r1, [r7, r6, lsl #2] │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ cmp r5, #63 @ 0x3f │ │ │ │ mov r6, r0 │ │ │ │ - bls 19578 │ │ │ │ + bls 18a2c │ │ │ │ ldr fp, [sp, #20] │ │ │ │ ldr sl, [sp, #24] │ │ │ │ bl 7598 │ │ │ │ ldr r9, [sl, #592] @ 0x250 │ │ │ │ ldr r8, [sl, #76] @ 0x4c │ │ │ │ add fp, fp, #1 │ │ │ │ add r5, r9, #1 │ │ │ │ add r7, sl, r9, lsl #2 │ │ │ │ and r5, r5, r8 │ │ │ │ cmp fp, #8 │ │ │ │ str r0, [r7, #336] @ 0x150 │ │ │ │ str r5, [sl, #592] @ 0x250 │ │ │ │ - bne 19480 │ │ │ │ + bne 18934 │ │ │ │ ldr r1, [sl, #52] @ 0x34 │ │ │ │ ldr r0, [sl, #44] @ 0x2c │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ ldr r1, [sl, #56] @ 0x38 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sl, #48] @ 0x30 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ @@ -18290,26 +17551,26 @@ │ │ │ │ ldr r0, [sl, #28] │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ cmp ip, r1 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sl, #28] │ │ │ │ - beq 16e60 │ │ │ │ + beq 16314 │ │ │ │ ldr r0, [sl, #36] @ 0x24 │ │ │ │ mov r2, r1 │ │ │ │ - b 191ac │ │ │ │ + b 18660 │ │ │ │ mov r8, r0 │ │ │ │ ldr r9, [sp, #32] │ │ │ │ - b 18e2c │ │ │ │ + b 182e0 │ │ │ │ mov r8, r0 │ │ │ │ ldr r9, [sp, #32] │ │ │ │ - b 193c4 │ │ │ │ + b 18878 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 16e60 │ │ │ │ + beq 16314 │ │ │ │ ldr lr, [sl, #64] @ 0x40 │ │ │ │ add r9, r3, r1, lsl #2 │ │ │ │ sub r3, r3, #4 │ │ │ │ sub r1, r2, #4 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ sub r2, lr, #1 │ │ │ │ sub r0, r9, #4 │ │ │ │ @@ -18415,19 +17676,19 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ sub r6, r9, r3 │ │ │ │ sub r2, r6, #4 │ │ │ │ lsr r1, r2, #2 │ │ │ │ add ip, r1, #1 │ │ │ │ ands r9, ip, #3 │ │ │ │ str r0, [sp, #28] │ │ │ │ - beq 1998c │ │ │ │ + beq 18e40 │ │ │ │ cmp r9, #1 │ │ │ │ - beq 19954 │ │ │ │ + beq 18e08 │ │ │ │ cmp r9, #2 │ │ │ │ - beq 19928 │ │ │ │ + beq 18ddc │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ and r4, r4, r5 │ │ │ │ add lr, sl, r4, lsl #2 │ │ │ │ ldr r0, [lr, #336] @ 0x150 │ │ │ │ ldr r1, [r6, #4] │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ @@ -18457,15 +17718,15 @@ │ │ │ │ sub r5, r5, #1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ cmp r6, r4 │ │ │ │ str r0, [sp, #28] │ │ │ │ - beq 19a54 │ │ │ │ + beq 18f08 │ │ │ │ str r7, [sp, #32] │ │ │ │ ldr r9, [sp, #16] │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ mov r6, r0 │ │ │ │ str r8, [sp, #24] │ │ │ │ and r8, r9, r5 │ │ │ │ add lr, sl, r8, lsl #2 │ │ │ │ @@ -18504,15 +17765,15 @@ │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ cmp r7, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bne 199a0 │ │ │ │ + bne 18e54 │ │ │ │ ldr r8, [sp, #24] │ │ │ │ ldr r7, [sp, #32] │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r9, [sp, #16] │ │ │ │ add r5, r4, #1 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ @@ -18535,21 +17796,21 @@ │ │ │ │ sub r5, r5, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ cmp r4, #63 @ 0x3f │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bhi 19c14 │ │ │ │ + bhi 190c8 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 19b5c │ │ │ │ + beq 19010 │ │ │ │ cmp r0, #1 │ │ │ │ - beq 19b2c │ │ │ │ + beq 18fe0 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 19b04 │ │ │ │ + beq 18fb8 │ │ │ │ and lr, r5, r7 │ │ │ │ ldr r1, [fp, r4, lsl #2] │ │ │ │ ldr r0, [r8, lr, lsl #2] │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ sub r5, r5, #1 │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ @@ -18573,15 +17834,15 @@ │ │ │ │ add r4, r4, #8 │ │ │ │ sub r5, r5, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ cmp r4, #63 @ 0x3f │ │ │ │ mov r6, r0 │ │ │ │ - bhi 19c14 │ │ │ │ + bhi 190c8 │ │ │ │ str sl, [sp, #20] │ │ │ │ str r9, [sp, #24] │ │ │ │ and sl, r5, r7 │ │ │ │ ldr r1, [fp, r4, lsl #2] │ │ │ │ ldr r0, [r8, sl, lsl #2] │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ mov r1, r0 │ │ │ │ @@ -18617,27 +17878,27 @@ │ │ │ │ ldr r0, [r8, r9, lsl #2] │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ cmp r4, #63 @ 0x3f │ │ │ │ mov r6, r0 │ │ │ │ - bls 19b64 │ │ │ │ + bls 19018 │ │ │ │ ldr sl, [sp, #20] │ │ │ │ ldr r9, [sp, #24] │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ add r9, r9, #1 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r5, r4, sl, lsl #2 │ │ │ │ bic lr, r6, #-2147483648 @ 0x80000000 │ │ │ │ add ip, sl, #1 │ │ │ │ cmp r9, #8 │ │ │ │ str lr, [r5, #336] @ 0x150 │ │ │ │ and sl, ip, r3 │ │ │ │ - bne 19a7c │ │ │ │ + bne 18f30 │ │ │ │ str sl, [sp, #20] │ │ │ │ ldr sl, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sl, #52] @ 0x34 │ │ │ │ ldr r0, [sl, #44] @ 0x2c │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ ldr r1, [sl, #56] @ 0x38 │ │ │ │ mov r6, r0 │ │ │ │ @@ -18671,20 +17932,20 @@ │ │ │ │ ldr r0, [sl, #28] │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str r6, [sl, #28] │ │ │ │ cmp r0, r1 │ │ │ │ - beq 1a288 │ │ │ │ + beq 1973c │ │ │ │ ldr r0, [sl, #36] @ 0x24 │ │ │ │ mov r2, r1 │ │ │ │ - b 1977c │ │ │ │ + b 18c30 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 16e60 │ │ │ │ + beq 16314 │ │ │ │ sub fp, r3, #4 │ │ │ │ add lr, r3, r1, lsl #2 │ │ │ │ str fp, [sp, #28] │ │ │ │ sub r0, lr, #4 │ │ │ │ sub r7, r2, #4 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ @@ -18782,19 +18043,19 @@ │ │ │ │ ldr r6, [sl, #76] @ 0x4c │ │ │ │ sub fp, r1, fp │ │ │ │ sub ip, fp, #4 │ │ │ │ lsr r3, ip, #2 │ │ │ │ add r2, r3, #1 │ │ │ │ ands r1, r2, #3 │ │ │ │ str r0, [sp, #24] │ │ │ │ - beq 1a27c │ │ │ │ + beq 19730 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 19f08 │ │ │ │ + beq 193bc │ │ │ │ cmp r1, #2 │ │ │ │ - beq 19ee0 │ │ │ │ + beq 19394 │ │ │ │ and lr, r6, r5 │ │ │ │ ldr fp, [sp, #40] @ 0x28 │ │ │ │ add r4, sl, lr, lsl #2 │ │ │ │ ldr r0, [r4, #336] @ 0x150 │ │ │ │ ldr r1, [fp, #4] │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ sub r5, r5, #1 │ │ │ │ @@ -18823,15 +18084,15 @@ │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ ldr fp, [sp, #32] │ │ │ │ cmp fp, r4 │ │ │ │ movne r9, fp │ │ │ │ str r0, [sp, #24] │ │ │ │ movne r8, r0 │ │ │ │ - beq 19ff0 │ │ │ │ + beq 194a4 │ │ │ │ and ip, r6, r5 │ │ │ │ add r0, sl, ip, lsl #2 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r0, #336] @ 0x150 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ @@ -18865,15 +18126,15 @@ │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ cmp r9, r4 │ │ │ │ mov r8, r0 │ │ │ │ - bne 19f44 │ │ │ │ + bne 193f8 │ │ │ │ str r0, [sp, #24] │ │ │ │ add r9, r7, #1 │ │ │ │ and r6, r6, r9 │ │ │ │ mov fp, #1 │ │ │ │ str r6, [sl, #592] @ 0x250 │ │ │ │ ldr r7, [sl, #64] @ 0x40 │ │ │ │ ldr r9, [sl, #60] @ 0x3c │ │ │ │ @@ -18892,21 +18153,21 @@ │ │ │ │ sub r4, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ cmp r5, #63 @ 0x3f │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r6, r0 │ │ │ │ - bhi 1a1a8 │ │ │ │ + bhi 1965c │ │ │ │ cmp r1, #0 │ │ │ │ - beq 1a0f0 │ │ │ │ + beq 195a4 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 1a0c0 │ │ │ │ + beq 19574 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 1a098 │ │ │ │ + beq 1954c │ │ │ │ and ip, r9, r4 │ │ │ │ ldr r1, [r7, r5, lsl #2] │ │ │ │ ldr r0, [r8, ip, lsl #2] │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ sub r4, r4, #1 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r1, r0 │ │ │ │ @@ -18930,15 +18191,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ sub r4, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ cmp r5, #63 @ 0x3f │ │ │ │ mov r6, r0 │ │ │ │ - bhi 1a1a8 │ │ │ │ + bhi 1965c │ │ │ │ str fp, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ and sl, r9, r4 │ │ │ │ ldr r1, [r7, r5, lsl #2] │ │ │ │ ldr r0, [r8, sl, lsl #2] │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ sub fp, r4, #1 │ │ │ │ @@ -18974,28 +18235,28 @@ │ │ │ │ ldr r0, [r8, r3, lsl #2] │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ cmp r5, #63 @ 0x3f │ │ │ │ mov r6, r0 │ │ │ │ - bls 1a0f8 │ │ │ │ + bls 195ac │ │ │ │ ldr fp, [sp, #16] │ │ │ │ ldr sl, [sp, #20] │ │ │ │ bl 7730 │ │ │ │ ldr r9, [sl, #592] @ 0x250 │ │ │ │ ldr r8, [sl, #76] @ 0x4c │ │ │ │ add fp, fp, #1 │ │ │ │ add r5, r9, #1 │ │ │ │ add r7, sl, r9, lsl #2 │ │ │ │ and r5, r5, r8 │ │ │ │ cmp fp, #8 │ │ │ │ str r0, [r7, #336] @ 0x150 │ │ │ │ str r5, [sl, #592] @ 0x250 │ │ │ │ - bne 1a000 │ │ │ │ + bne 194b4 │ │ │ │ ldr r1, [sl, #52] @ 0x34 │ │ │ │ ldr r0, [sl, #44] @ 0x2c │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ ldr r1, [sl, #56] @ 0x38 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sl, #48] @ 0x30 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ @@ -19026,28 +18287,28 @@ │ │ │ │ ldr r0, [sl, #28] │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r1, r3 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sl, #28] │ │ │ │ - beq 16e60 │ │ │ │ + beq 16314 │ │ │ │ ldr r0, [sl, #36] @ 0x24 │ │ │ │ mov r2, r3 │ │ │ │ - b 19d2c │ │ │ │ + b 191e0 │ │ │ │ mov r8, r0 │ │ │ │ ldr r9, [sp, #32] │ │ │ │ - b 19f44 │ │ │ │ + b 193f8 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [sp, #20] │ │ │ │ str r7, [sl, #64] @ 0x40 │ │ │ │ str r8, [sl, #592] @ 0x250 │ │ │ │ - b 16e60 │ │ │ │ + b 16314 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 16e60 │ │ │ │ + beq 16314 │ │ │ │ sub ip, r3, #4 │ │ │ │ str ip, [sp, #28] │ │ │ │ add fp, r3, r1, lsl #2 │ │ │ │ sub r3, r2, #4 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ sub lr, fp, #4 │ │ │ │ add r9, sl, #80 @ 0x50 │ │ │ │ @@ -19145,19 +18406,19 @@ │ │ │ │ ldr r6, [sl, #76] @ 0x4c │ │ │ │ sub fp, r1, fp │ │ │ │ sub r3, fp, #4 │ │ │ │ lsr r2, r3, #2 │ │ │ │ add ip, r2, #1 │ │ │ │ ands r1, ip, #3 │ │ │ │ str r0, [sp, #24] │ │ │ │ - beq 1a824 │ │ │ │ + beq 19cd8 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 1a4b4 │ │ │ │ + beq 19968 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 1a48c │ │ │ │ + beq 19940 │ │ │ │ and lr, r6, r5 │ │ │ │ ldr fp, [sp, #40] @ 0x28 │ │ │ │ add r4, sl, lr, lsl #2 │ │ │ │ ldr r0, [r4, #336] @ 0x150 │ │ │ │ ldr r1, [fp, #4] │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ sub r5, r5, #1 │ │ │ │ @@ -19186,15 +18447,15 @@ │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ ldr fp, [sp, #32] │ │ │ │ cmp fp, r4 │ │ │ │ movne r9, fp │ │ │ │ str r0, [sp, #24] │ │ │ │ movne r8, r0 │ │ │ │ - beq 1a59c │ │ │ │ + beq 19a50 │ │ │ │ and r3, r6, r5 │ │ │ │ add r0, sl, r3, lsl #2 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r0, #336] @ 0x150 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ @@ -19228,15 +18489,15 @@ │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ cmp r9, r4 │ │ │ │ mov r8, r0 │ │ │ │ - bne 1a4f0 │ │ │ │ + bne 199a4 │ │ │ │ str r0, [sp, #24] │ │ │ │ add r9, r7, #1 │ │ │ │ and r6, r6, r9 │ │ │ │ mov fp, #1 │ │ │ │ str r6, [sl, #592] @ 0x250 │ │ │ │ ldr r7, [sl, #64] @ 0x40 │ │ │ │ ldr r9, [sl, #60] @ 0x3c │ │ │ │ @@ -19255,21 +18516,21 @@ │ │ │ │ sub r4, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ cmp r5, #63 @ 0x3f │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r6, r0 │ │ │ │ - bhi 1a754 │ │ │ │ + bhi 19c08 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 1a69c │ │ │ │ + beq 19b50 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 1a66c │ │ │ │ + beq 19b20 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 1a644 │ │ │ │ + beq 19af8 │ │ │ │ and r3, r9, r4 │ │ │ │ ldr r1, [r7, r5, lsl #2] │ │ │ │ ldr r0, [r8, r3, lsl #2] │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ sub r4, r4, #1 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r1, r0 │ │ │ │ @@ -19293,15 +18554,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ sub r4, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ cmp r5, #63 @ 0x3f │ │ │ │ mov r6, r0 │ │ │ │ - bhi 1a754 │ │ │ │ + bhi 19c08 │ │ │ │ str fp, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ and sl, r9, r4 │ │ │ │ ldr r1, [r7, r5, lsl #2] │ │ │ │ ldr r0, [r8, sl, lsl #2] │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ sub fp, r4, #1 │ │ │ │ @@ -19337,28 +18598,28 @@ │ │ │ │ ldr r0, [r8, r6, lsl #2] │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ cmp r5, #63 @ 0x3f │ │ │ │ mov r6, r0 │ │ │ │ - bls 1a6a4 │ │ │ │ + bls 19b58 │ │ │ │ ldr fp, [sp, #16] │ │ │ │ ldr sl, [sp, #20] │ │ │ │ bl 76d0 │ │ │ │ ldr r9, [sl, #592] @ 0x250 │ │ │ │ ldr r8, [sl, #76] @ 0x4c │ │ │ │ add fp, fp, #1 │ │ │ │ add r5, r9, #1 │ │ │ │ add r7, sl, r9, lsl #2 │ │ │ │ and r5, r5, r8 │ │ │ │ cmp fp, #8 │ │ │ │ str r0, [r7, #336] @ 0x150 │ │ │ │ str r5, [sl, #592] @ 0x250 │ │ │ │ - bne 1a5ac │ │ │ │ + bne 19a60 │ │ │ │ ldr r1, [sl, #52] @ 0x34 │ │ │ │ ldr r0, [sl, #44] @ 0x2c │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ ldr r1, [sl, #56] @ 0x38 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sl, #48] @ 0x30 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ @@ -19389,30 +18650,30 @@ │ │ │ │ ldr r0, [sl, #28] │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cmp r1, r2 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sl, #28] │ │ │ │ - beq 16e60 │ │ │ │ + beq 16314 │ │ │ │ ldr r0, [sl, #36] @ 0x24 │ │ │ │ - b 1a2d8 │ │ │ │ + b 1978c │ │ │ │ mov r8, r0 │ │ │ │ ldr r9, [sp, #32] │ │ │ │ - b 1a4f0 │ │ │ │ + b 199a4 │ │ │ │ │ │ │ │ -0001a830 ::setup()@@Base>: │ │ │ │ - ldr r2, [pc, #512] @ 1aa38 ::setup()@@Base+0x208> │ │ │ │ +00019ce4 ::setup()@@Base>: │ │ │ │ + ldr r2, [pc, #512] @ 19eec ::setup()@@Base+0x208> │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - ldr r1, [pc, #508] @ 1aa3c ::setup()@@Base+0x20c> │ │ │ │ + ldr r1, [pc, #508] @ 19ef0 ::setup()@@Base+0x20c> │ │ │ │ mov r4, r0 │ │ │ │ - ldr ip, [pc, #504] @ 1aa40 ::setup()@@Base+0x210> │ │ │ │ - ldr r0, [pc, #504] @ 1aa44 ::setup()@@Base+0x214> │ │ │ │ - ldr r6, [pc, #504] @ 1aa48 ::setup()@@Base+0x218> │ │ │ │ - ldr r3, [pc, #504] @ 1aa4c ::setup()@@Base+0x21c> │ │ │ │ + ldr ip, [pc, #504] @ 19ef4 ::setup()@@Base+0x210> │ │ │ │ + ldr r0, [pc, #504] @ 19ef8 ::setup()@@Base+0x214> │ │ │ │ + ldr r6, [pc, #504] @ 19efc ::setup()@@Base+0x218> │ │ │ │ + ldr r3, [pc, #504] @ 19f00 ::setup()@@Base+0x21c> │ │ │ │ add r5, pc, r2 │ │ │ │ add r7, pc, r0 │ │ │ │ str r5, [r4, #4] │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, pc, r1 │ │ │ │ add lr, pc, ip │ │ │ │ mov r2, #4 │ │ │ │ @@ -19426,138 +18687,138 @@ │ │ │ │ str r5, [r4, #40] @ 0x28 │ │ │ │ mov r0, #20 │ │ │ │ bl 75e0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cmn r3, #-536870910 @ 0xe0000002 │ │ │ │ mov r7, r0 │ │ │ │ str r0, [r4, #32] │ │ │ │ - bhi 1aa34 ::setup()@@Base+0x204> │ │ │ │ + bhi 19ee8 ::setup()@@Base+0x204> │ │ │ │ lsl r0, r3, #2 │ │ │ │ bl 75e0 │ │ │ │ - ldr r1, [pc, #408] @ 1aa50 ::setup()@@Base+0x220> │ │ │ │ + ldr r1, [pc, #408] @ 19f04 ::setup()@@Base+0x220> │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ str r8, [r4, #28] │ │ │ │ cmp r0, r1 │ │ │ │ - bhi 1aa34 ::setup()@@Base+0x204> │ │ │ │ + bhi 19ee8 ::setup()@@Base+0x204> │ │ │ │ add ip, r0, r0, lsl #1 │ │ │ │ lsl r0, ip, #2 │ │ │ │ bl 75e0 │ │ │ │ ldr ip, [r4, #24] │ │ │ │ cmp ip, #0 │ │ │ │ mov r3, r0 │ │ │ │ str r0, [r4, #76] @ 0x4c │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ - ble 1a9f4 ::setup()@@Base+0x1c4> │ │ │ │ + ble 19ea8 ::setup()@@Base+0x1c4> │ │ │ │ add lr, r5, #8 │ │ │ │ ldm lr, {r0, r1, r2} │ │ │ │ ldr lr, [r5, #4] │ │ │ │ stm r3, {r0, r1, r2} │ │ │ │ tst lr, #1 │ │ │ │ orrne r0, r0, #3 │ │ │ │ ldr r2, [r5] │ │ │ │ strne r0, [r3] │ │ │ │ cmp ip, #1 │ │ │ │ str lr, [r8] │ │ │ │ str r2, [r7] │ │ │ │ - beq 1a9f4 ::setup()@@Base+0x1c4> │ │ │ │ + beq 19ea8 ::setup()@@Base+0x1c4> │ │ │ │ add r9, r5, #32 │ │ │ │ ldm r9, {r0, r1, r2} │ │ │ │ ldr r9, [r5, #28] │ │ │ │ add lr, r3, #12 │ │ │ │ tst r9, #1 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ ldr r1, [r5, #24] │ │ │ │ str r1, [r7, #4] │ │ │ │ movne r1, r0 │ │ │ │ orrne r1, r1, #3 │ │ │ │ strne r1, [r3, #12] │ │ │ │ cmp ip, #2 │ │ │ │ str r9, [r8, #4] │ │ │ │ - beq 1a9f4 ::setup()@@Base+0x1c4> │ │ │ │ + beq 19ea8 ::setup()@@Base+0x1c4> │ │ │ │ add r0, r5, #56 @ 0x38 │ │ │ │ ldm r0, {r0, r1, r2} │ │ │ │ ldr r9, [r5, #52] @ 0x34 │ │ │ │ add lr, r3, #24 │ │ │ │ tst r9, #1 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ str r2, [r7, #8] │ │ │ │ movne r2, r0 │ │ │ │ orrne r2, r2, #3 │ │ │ │ strne r2, [r3, #24] │ │ │ │ cmp ip, #3 │ │ │ │ str r9, [r8, #8] │ │ │ │ - beq 1a9f4 ::setup()@@Base+0x1c4> │ │ │ │ + beq 19ea8 ::setup()@@Base+0x1c4> │ │ │ │ add lr, r5, #80 @ 0x50 │ │ │ │ ldm lr, {r0, r1, r2} │ │ │ │ ldr r9, [r5, #76] @ 0x4c │ │ │ │ add lr, r3, #36 @ 0x24 │ │ │ │ tst r9, #1 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ ldr r1, [r5, #72] @ 0x48 │ │ │ │ str r1, [r7, #12] │ │ │ │ movne r1, r0 │ │ │ │ orrne r1, r1, #3 │ │ │ │ strne r1, [r3, #36] @ 0x24 │ │ │ │ cmp ip, #4 │ │ │ │ str r9, [r8, #12] │ │ │ │ - beq 1a9f4 ::setup()@@Base+0x1c4> │ │ │ │ + beq 19ea8 ::setup()@@Base+0x1c4> │ │ │ │ add ip, r5, #104 @ 0x68 │ │ │ │ ldm ip, {r0, r1, r2} │ │ │ │ ldr lr, [r5, #100] @ 0x64 │ │ │ │ add ip, r3, #48 @ 0x30 │ │ │ │ tst lr, #1 │ │ │ │ stm ip, {r0, r1, r2} │ │ │ │ movne r2, r0 │ │ │ │ ldr r5, [r5, #96] @ 0x60 │ │ │ │ orrne r2, r2, #3 │ │ │ │ str lr, [r8, #16] │ │ │ │ str r5, [r7, #16] │ │ │ │ strne r2, [r3, #48] @ 0x30 │ │ │ │ - ldr r0, [pc, #88] @ 1aa54 ::setup()@@Base+0x224> │ │ │ │ - ldr r3, [pc, #88] @ 1aa58 ::setup()@@Base+0x228> │ │ │ │ + ldr r0, [pc, #88] @ 19f08 ::setup()@@Base+0x224> │ │ │ │ + ldr r3, [pc, #88] @ 19f0c ::setup()@@Base+0x228> │ │ │ │ ldr r2, [r6, r0] │ │ │ │ - ldr r1, [pc, #84] @ 1aa5c ::setup()@@Base+0x22c> │ │ │ │ + ldr r1, [pc, #84] @ 19f10 ::setup()@@Base+0x22c> │ │ │ │ str r2, [r4, #44] @ 0x2c │ │ │ │ - ldr ip, [pc, #80] @ 1aa60 ::setup()@@Base+0x230> │ │ │ │ + ldr ip, [pc, #80] @ 19f14 ::setup()@@Base+0x230> │ │ │ │ ldr r0, [r6, r3] │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ - ldr r3, [pc, #72] @ 1aa64 ::setup()@@Base+0x234> │ │ │ │ + ldr r3, [pc, #72] @ 19f18 ::setup()@@Base+0x234> │ │ │ │ ldr r2, [r6, r1] │ │ │ │ str r2, [r4, #52] @ 0x34 │ │ │ │ ldr r1, [r6, ip] │ │ │ │ str r1, [r4, #56] @ 0x38 │ │ │ │ ldr ip, [r6, r3] │ │ │ │ str ip, [r4, #72] @ 0x48 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 78bc <__cxa_throw_bad_array_new_length@plt> │ │ │ │ + andeq r6, r4, r8, lsl r3 │ │ │ │ + ldrdeq r5, [r4], -r8 │ │ │ │ strdeq r5, [r4], -r0 │ │ │ │ - andeq r5, r4, ip, lsl #5 │ │ │ │ - andeq r5, r4, r4, lsr #5 │ │ │ │ - strdeq r5, [r4], -r8 │ │ │ │ - andeq r7, r5, r0, lsr #2 │ │ │ │ + andeq r6, r4, r0, lsr #6 │ │ │ │ + andeq r7, r5, ip, ror #24 │ │ │ │ andeq r0, r0, ip, lsr #7 │ │ │ │ - beq feac5500 │ │ │ │ + beq feac49b4 │ │ │ │ andeq r0, r0, r0, ror r4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r4, lsr #12 │ │ │ │ │ │ │ │ -0001aa68 : │ │ │ │ - ldr ip, [pc, #620] @ 1acdc │ │ │ │ +00019f1c : │ │ │ │ + ldr ip, [pc, #620] @ 1a190 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add r1, pc, ip │ │ │ │ add r7, r1, #48 @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldm r7!, {r0, r1, r2, r3} │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ - ldr r5, [pc, #596] @ 1ace0 │ │ │ │ - ldr r6, [pc, #596] @ 1ace4 │ │ │ │ + ldr r5, [pc, #596] @ 1a194 │ │ │ │ + ldr r6, [pc, #596] @ 1a198 │ │ │ │ add r9, sp, #16 │ │ │ │ ldr r8, [r7] │ │ │ │ add r5, pc, r5 │ │ │ │ mov lr, r9 │ │ │ │ ldr sl, [r5, r6] │ │ │ │ stmia r9!, {r0, r1, r2, r3} │ │ │ │ str r8, [r9] │ │ │ │ @@ -19677,15 +18938,15 @@ │ │ │ │ str r0, [r4, #492] @ 0x1ec │ │ │ │ mov r0, r9 │ │ │ │ bl 78d4 <__aeabi_fsub@plt> │ │ │ │ str r0, [r4, #488] @ 0x1e8 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #88] @ 1ace8 │ │ │ │ + ldr r3, [pc, #88] @ 1a19c │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r8, r0 │ │ │ │ add r0, r5, #-2147483648 @ 0x80000000 │ │ │ │ mov r7, r1 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ @@ -19694,24 +18955,24 @@ │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr ip, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [r3] │ │ │ │ cmp ip, r2 │ │ │ │ str r0, [r4, #484] @ 0x1e4 │ │ │ │ - bne 1acd8 │ │ │ │ + bne 1a18c │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 7700 <__stack_chk_fail@plt> │ │ │ │ - andeq r5, r4, ip, lsl #11 │ │ │ │ - andeq r6, r5, r8, ror #29 │ │ │ │ + strheq r6, [r4], -r4 │ │ │ │ + andeq r7, r5, r4, lsr sl │ │ │ │ andeq r0, r0, ip, asr r3 │ │ │ │ svccc 0x00e00000 │ │ │ │ │ │ │ │ -0001acec : │ │ │ │ +0001a1a0 : │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ str r2, [r0, #504] @ 0x1f8 │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ str r2, [r0, #140] @ 0x8c │ │ │ │ @@ -19762,75 +19023,75 @@ │ │ │ │ str r3, [r0, #368] @ 0x170 │ │ │ │ str r2, [r0, #456] @ 0x1c8 │ │ │ │ str r3, [r0, #472] @ 0x1d8 │ │ │ │ str r3, [r0, #468] @ 0x1d4 │ │ │ │ str r3, [r0, #464] @ 0x1d0 │ │ │ │ str r3, [r0, #460] @ 0x1cc │ │ │ │ mov r4, r0 │ │ │ │ - ldr r1, [pc, #164] @ 1ae80 │ │ │ │ + ldr r1, [pc, #164] @ 1a334 │ │ │ │ mov r0, r5 │ │ │ │ bl 7904 <__aeabi_fcmpgt@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - bne 1ae0c │ │ │ │ + bne 1a2c0 │ │ │ │ mov r0, r5 │ │ │ │ - ldr r1, [pc, #144] @ 1ae84 │ │ │ │ + ldr r1, [pc, #144] @ 1a338 │ │ │ │ bl 7904 <__aeabi_fcmpgt@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1ae70 │ │ │ │ - ldr r1, [pc, #132] @ 1ae88 │ │ │ │ + beq 1a324 │ │ │ │ + ldr r1, [pc, #132] @ 1a33c │ │ │ │ mov r0, #1015021568 @ 0x3c800000 │ │ │ │ mov ip, #64 @ 0x40 │ │ │ │ - b 1ae18 │ │ │ │ - ldr r1, [pc, #120] @ 1ae8c │ │ │ │ + b 1a2cc │ │ │ │ + ldr r1, [pc, #120] @ 1a340 │ │ │ │ mov r0, #1006632960 @ 0x3c000000 │ │ │ │ mov ip, #128 @ 0x80 │ │ │ │ - ldr r2, [pc, #112] @ 1ae90 │ │ │ │ + ldr r2, [pc, #112] @ 1a344 │ │ │ │ mov lr, #0 │ │ │ │ mov r3, #1065353216 @ 0x3f800000 │ │ │ │ str r0, [r4, #512] @ 0x200 │ │ │ │ str r1, [r4, #520] @ 0x208 │ │ │ │ - ldr r0, [pc, #96] @ 1ae94 │ │ │ │ + ldr r0, [pc, #96] @ 1a348 │ │ │ │ str r1, [r4, #524] @ 0x20c │ │ │ │ - ldr r1, [pc, #92] @ 1ae98 │ │ │ │ + ldr r1, [pc, #92] @ 1a34c │ │ │ │ str ip, [r4, #508] @ 0x1fc │ │ │ │ str lr, [r4, #516] @ 0x204 │ │ │ │ str lr, [r4, #544] @ 0x220 │ │ │ │ str lr, [r4, #572] @ 0x23c │ │ │ │ str r2, [r4, #536] @ 0x218 │ │ │ │ str r2, [r4, #532] @ 0x214 │ │ │ │ str r2, [r4, #528] @ 0x210 │ │ │ │ str r2, [r4, #556] @ 0x22c │ │ │ │ str r3, [r4, #540] @ 0x21c │ │ │ │ str r0, [r4, #548] @ 0x224 │ │ │ │ str r0, [r4, #560] @ 0x230 │ │ │ │ str r1, [r4, #552] @ 0x228 │ │ │ │ str r1, [r4, #564] @ 0x234 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r1, [pc, #36] @ 1ae9c │ │ │ │ + ldr r1, [pc, #36] @ 1a350 │ │ │ │ mov r0, #1023410176 @ 0x3d000000 │ │ │ │ mov ip, #32 │ │ │ │ - b 1ae18 │ │ │ │ + b 1a2cc │ │ │ │ strbmi r6, [sl, r0]! │ │ │ │ strbmi r6, [sl, -r0]! │ │ │ │ strcc r1, [r3, pc, ror #4] │ │ │ │ strcc r1, [r3, -pc, ror #4] │ │ │ │ addmi r0, r0, r0 │ │ │ │ stclcc 12, cr12, [ip, #820] @ 0x334 │ │ │ │ svccc 0x00666666 │ │ │ │ stmdacc r3, {r0, r1, r2, r3, r5, r6, r9, ip} │ │ │ │ │ │ │ │ -0001aea0 ::setup()@@Base>: │ │ │ │ - ldr r2, [pc, #736] @ 1b188 ::setup()@@Base+0x2e8> │ │ │ │ +0001a354 ::setup()@@Base>: │ │ │ │ + ldr r2, [pc, #736] @ 1a63c ::setup()@@Base+0x2e8> │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - ldr r1, [pc, #732] @ 1b18c ::setup()@@Base+0x2ec> │ │ │ │ + ldr r1, [pc, #732] @ 1a640 ::setup()@@Base+0x2ec> │ │ │ │ mov r4, r0 │ │ │ │ - ldr ip, [pc, #728] @ 1b190 ::setup()@@Base+0x2f0> │ │ │ │ - ldr r0, [pc, #728] @ 1b194 ::setup()@@Base+0x2f4> │ │ │ │ - ldr r6, [pc, #728] @ 1b198 ::setup()@@Base+0x2f8> │ │ │ │ - ldr r3, [pc, #728] @ 1b19c ::setup()@@Base+0x2fc> │ │ │ │ + ldr ip, [pc, #728] @ 1a644 ::setup()@@Base+0x2f0> │ │ │ │ + ldr r0, [pc, #728] @ 1a648 ::setup()@@Base+0x2f4> │ │ │ │ + ldr r6, [pc, #728] @ 1a64c ::setup()@@Base+0x2f8> │ │ │ │ + ldr r3, [pc, #728] @ 1a650 ::setup()@@Base+0x2fc> │ │ │ │ add r5, pc, r2 │ │ │ │ add r7, pc, r0 │ │ │ │ str r5, [r4, #4] │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, pc, r1 │ │ │ │ add lr, pc, ip │ │ │ │ mov r2, #4 │ │ │ │ @@ -19844,194 +19105,194 @@ │ │ │ │ str r5, [r4, #40] @ 0x28 │ │ │ │ mov r0, #36 @ 0x24 │ │ │ │ bl 75e0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cmn r3, #-536870910 @ 0xe0000002 │ │ │ │ mov r7, r0 │ │ │ │ str r0, [r4, #32] │ │ │ │ - bhi 1b184 ::setup()@@Base+0x2e4> │ │ │ │ + bhi 1a638 ::setup()@@Base+0x2e4> │ │ │ │ lsl r0, r3, #2 │ │ │ │ bl 75e0 │ │ │ │ - ldr r1, [pc, #632] @ 1b1a0 ::setup()@@Base+0x300> │ │ │ │ + ldr r1, [pc, #632] @ 1a654 ::setup()@@Base+0x300> │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ str r8, [r4, #28] │ │ │ │ cmp r0, r1 │ │ │ │ - bhi 1b184 ::setup()@@Base+0x2e4> │ │ │ │ + bhi 1a638 ::setup()@@Base+0x2e4> │ │ │ │ add ip, r0, r0, lsl #1 │ │ │ │ lsl r0, ip, #2 │ │ │ │ bl 75e0 │ │ │ │ ldr ip, [r4, #24] │ │ │ │ cmp ip, #0 │ │ │ │ mov r3, r0 │ │ │ │ str r0, [r4, #76] @ 0x4c │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ - ble 1b144 ::setup()@@Base+0x2a4> │ │ │ │ + ble 1a5f8 ::setup()@@Base+0x2a4> │ │ │ │ add lr, r5, #8 │ │ │ │ ldm lr, {r0, r1, r2} │ │ │ │ ldr lr, [r5, #4] │ │ │ │ stm r3, {r0, r1, r2} │ │ │ │ tst lr, #1 │ │ │ │ orrne r0, r0, #3 │ │ │ │ ldr r2, [r5] │ │ │ │ strne r0, [r3] │ │ │ │ cmp ip, #1 │ │ │ │ str lr, [r8] │ │ │ │ str r2, [r7] │ │ │ │ - beq 1b144 ::setup()@@Base+0x2a4> │ │ │ │ + beq 1a5f8 ::setup()@@Base+0x2a4> │ │ │ │ add r9, r5, #32 │ │ │ │ ldm r9, {r0, r1, r2} │ │ │ │ ldr r9, [r5, #28] │ │ │ │ add lr, r3, #12 │ │ │ │ tst r9, #1 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ ldr r1, [r5, #24] │ │ │ │ str r1, [r7, #4] │ │ │ │ movne r1, r0 │ │ │ │ orrne r1, r1, #3 │ │ │ │ strne r1, [r3, #12] │ │ │ │ cmp ip, #2 │ │ │ │ str r9, [r8, #4] │ │ │ │ - beq 1b144 ::setup()@@Base+0x2a4> │ │ │ │ + beq 1a5f8 ::setup()@@Base+0x2a4> │ │ │ │ add r0, r5, #56 @ 0x38 │ │ │ │ ldm r0, {r0, r1, r2} │ │ │ │ ldr r9, [r5, #52] @ 0x34 │ │ │ │ add lr, r3, #24 │ │ │ │ tst r9, #1 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ str r2, [r7, #8] │ │ │ │ movne r2, r0 │ │ │ │ orrne r2, r2, #3 │ │ │ │ strne r2, [r3, #24] │ │ │ │ cmp ip, #3 │ │ │ │ str r9, [r8, #8] │ │ │ │ - beq 1b144 ::setup()@@Base+0x2a4> │ │ │ │ + beq 1a5f8 ::setup()@@Base+0x2a4> │ │ │ │ add lr, r5, #80 @ 0x50 │ │ │ │ ldm lr, {r0, r1, r2} │ │ │ │ ldr r9, [r5, #76] @ 0x4c │ │ │ │ add lr, r3, #36 @ 0x24 │ │ │ │ tst r9, #1 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ ldr r1, [r5, #72] @ 0x48 │ │ │ │ str r1, [r7, #12] │ │ │ │ movne r1, r0 │ │ │ │ orrne r1, r1, #3 │ │ │ │ strne r1, [r3, #36] @ 0x24 │ │ │ │ cmp ip, #4 │ │ │ │ str r9, [r8, #12] │ │ │ │ - beq 1b144 ::setup()@@Base+0x2a4> │ │ │ │ + beq 1a5f8 ::setup()@@Base+0x2a4> │ │ │ │ add r9, r5, #104 @ 0x68 │ │ │ │ ldm r9, {r0, r1, r2} │ │ │ │ ldr r9, [r5, #100] @ 0x64 │ │ │ │ add lr, r3, #48 @ 0x30 │ │ │ │ tst r9, #1 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ ldr r2, [r5, #96] @ 0x60 │ │ │ │ str r2, [r7, #16] │ │ │ │ movne r2, r0 │ │ │ │ orrne r2, r2, #3 │ │ │ │ strne r2, [r3, #48] @ 0x30 │ │ │ │ cmp ip, #5 │ │ │ │ str r9, [r8, #16] │ │ │ │ - beq 1b144 ::setup()@@Base+0x2a4> │ │ │ │ + beq 1a5f8 ::setup()@@Base+0x2a4> │ │ │ │ add r0, r5, #128 @ 0x80 │ │ │ │ ldm r0, {r0, r1, r2} │ │ │ │ ldr r9, [r5, #124] @ 0x7c │ │ │ │ add lr, r3, #60 @ 0x3c │ │ │ │ tst r9, #1 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ ldr r1, [r5, #120] @ 0x78 │ │ │ │ str r1, [r7, #20] │ │ │ │ movne r1, r0 │ │ │ │ orrne r1, r1, #3 │ │ │ │ strne r1, [r3, #60] @ 0x3c │ │ │ │ cmp ip, #6 │ │ │ │ str r9, [r8, #20] │ │ │ │ - beq 1b144 ::setup()@@Base+0x2a4> │ │ │ │ + beq 1a5f8 ::setup()@@Base+0x2a4> │ │ │ │ add lr, r5, #152 @ 0x98 │ │ │ │ ldm lr, {r0, r1, r2} │ │ │ │ ldr r9, [r5, #148] @ 0x94 │ │ │ │ add lr, r3, #72 @ 0x48 │ │ │ │ tst r9, #1 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ ldr r2, [r5, #144] @ 0x90 │ │ │ │ str r2, [r7, #24] │ │ │ │ movne r2, r0 │ │ │ │ orrne r2, r2, #3 │ │ │ │ strne r2, [r3, #72] @ 0x48 │ │ │ │ cmp ip, #7 │ │ │ │ str r9, [r8, #24] │ │ │ │ - beq 1b144 ::setup()@@Base+0x2a4> │ │ │ │ + beq 1a5f8 ::setup()@@Base+0x2a4> │ │ │ │ add r9, r5, #176 @ 0xb0 │ │ │ │ ldm r9, {r0, r1, r2} │ │ │ │ ldr r9, [r5, #172] @ 0xac │ │ │ │ add lr, r3, #84 @ 0x54 │ │ │ │ tst r9, #1 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ ldr r1, [r5, #168] @ 0xa8 │ │ │ │ str r1, [r7, #28] │ │ │ │ movne r1, r0 │ │ │ │ orrne r1, r1, #3 │ │ │ │ strne r1, [r3, #84] @ 0x54 │ │ │ │ cmp ip, #8 │ │ │ │ str r9, [r8, #28] │ │ │ │ - beq 1b144 ::setup()@@Base+0x2a4> │ │ │ │ + beq 1a5f8 ::setup()@@Base+0x2a4> │ │ │ │ add ip, r5, #200 @ 0xc8 │ │ │ │ ldm ip, {r0, r1, r2} │ │ │ │ ldr lr, [r5, #196] @ 0xc4 │ │ │ │ add ip, r3, #96 @ 0x60 │ │ │ │ tst lr, #1 │ │ │ │ stm ip, {r0, r1, r2} │ │ │ │ movne r2, r0 │ │ │ │ ldr r5, [r5, #192] @ 0xc0 │ │ │ │ orrne r2, r2, #3 │ │ │ │ str lr, [r8, #32] │ │ │ │ str r5, [r7, #32] │ │ │ │ strne r2, [r3, #96] @ 0x60 │ │ │ │ - ldr r0, [pc, #88] @ 1b1a4 ::setup()@@Base+0x304> │ │ │ │ - ldr r3, [pc, #88] @ 1b1a8 ::setup()@@Base+0x308> │ │ │ │ + ldr r0, [pc, #88] @ 1a658 ::setup()@@Base+0x304> │ │ │ │ + ldr r3, [pc, #88] @ 1a65c ::setup()@@Base+0x308> │ │ │ │ ldr r2, [r6, r0] │ │ │ │ - ldr r1, [pc, #84] @ 1b1ac ::setup()@@Base+0x30c> │ │ │ │ + ldr r1, [pc, #84] @ 1a660 ::setup()@@Base+0x30c> │ │ │ │ str r2, [r4, #44] @ 0x2c │ │ │ │ - ldr ip, [pc, #80] @ 1b1b0 ::setup()@@Base+0x310> │ │ │ │ + ldr ip, [pc, #80] @ 1a664 ::setup()@@Base+0x310> │ │ │ │ ldr r0, [r6, r3] │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ - ldr r3, [pc, #72] @ 1b1b4 ::setup()@@Base+0x314> │ │ │ │ + ldr r3, [pc, #72] @ 1a668 ::setup()@@Base+0x314> │ │ │ │ ldr r2, [r6, r1] │ │ │ │ str r2, [r4, #52] @ 0x34 │ │ │ │ ldr r1, [r6, ip] │ │ │ │ str r1, [r4, #56] @ 0x38 │ │ │ │ ldr ip, [r6, r3] │ │ │ │ str ip, [r4, #72] @ 0x48 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 78bc <__cxa_throw_bad_array_new_length@plt> │ │ │ │ - andeq r5, r4, r8, asr #3 │ │ │ │ - andeq r4, r4, ip, lsl ip │ │ │ │ - andeq r4, r4, r4, lsr ip │ │ │ │ - andeq r5, r4, ip, asr #3 │ │ │ │ - @ instruction: 0x00056ab0 │ │ │ │ + strdeq r5, [r4], -r0 │ │ │ │ + andeq r5, r4, r8, ror #14 │ │ │ │ + andeq r5, r4, r0, lsl #15 │ │ │ │ + strdeq r5, [r4], -r4 │ │ │ │ + strdeq r7, [r5], -ip │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - beq feac5c50 │ │ │ │ + beq feac5104 │ │ │ │ andeq r0, r0, ip, lsl r3 │ │ │ │ muleq r0, r0, r4 │ │ │ │ andeq r0, r0, r0, ror r3 │ │ │ │ andeq r0, r0, ip, lsr #12 │ │ │ │ andeq r0, r0, ip, asr #9 │ │ │ │ │ │ │ │ -0001b1b8 : │ │ │ │ - ldr ip, [pc, #620] @ 1b42c │ │ │ │ +0001a66c : │ │ │ │ + ldr ip, [pc, #620] @ 1a8e0 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add r1, pc, ip │ │ │ │ add r7, r1, #48 @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldm r7!, {r0, r1, r2, r3} │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ - ldr r5, [pc, #596] @ 1b430 │ │ │ │ - ldr r6, [pc, #596] @ 1b434 │ │ │ │ + ldr r5, [pc, #596] @ 1a8e4 │ │ │ │ + ldr r6, [pc, #596] @ 1a8e8 │ │ │ │ add r9, sp, #16 │ │ │ │ ldr r8, [r7] │ │ │ │ add r5, pc, r5 │ │ │ │ mov lr, r9 │ │ │ │ ldr sl, [r5, r6] │ │ │ │ stmia r9!, {r0, r1, r2, r3} │ │ │ │ str r8, [r9] │ │ │ │ @@ -20151,15 +19412,15 @@ │ │ │ │ str r0, [r4, #940] @ 0x3ac │ │ │ │ mov r0, r9 │ │ │ │ bl 78d4 <__aeabi_fsub@plt> │ │ │ │ str r0, [r4, #936] @ 0x3a8 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #88] @ 1b438 │ │ │ │ + ldr r3, [pc, #88] @ 1a8ec │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r8, r0 │ │ │ │ add r0, r5, #-2147483648 @ 0x80000000 │ │ │ │ mov r7, r1 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ @@ -20168,24 +19429,24 @@ │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr ip, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [r3] │ │ │ │ cmp ip, r2 │ │ │ │ str r0, [r4, #932] @ 0x3a4 │ │ │ │ - bne 1b428 │ │ │ │ + bne 1a8dc │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 7700 <__stack_chk_fail@plt> │ │ │ │ - andeq r4, r4, ip, lsr lr │ │ │ │ - muleq r5, r8, r7 │ │ │ │ + andeq r5, r4, r4, ror #18 │ │ │ │ + andeq r7, r5, r4, ror #5 │ │ │ │ andeq r0, r0, ip, asr r3 │ │ │ │ svccc 0x00e00000 │ │ │ │ │ │ │ │ -0001b43c : │ │ │ │ +0001a8f0 : │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ str r2, [r0, #952] @ 0x3b8 │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ str r2, [r0, #140] @ 0x8c │ │ │ │ @@ -20288,75 +19549,75 @@ │ │ │ │ str r3, [r0, #816] @ 0x330 │ │ │ │ str r2, [r0, #904] @ 0x388 │ │ │ │ str r3, [r0, #920] @ 0x398 │ │ │ │ str r3, [r0, #916] @ 0x394 │ │ │ │ str r3, [r0, #912] @ 0x390 │ │ │ │ str r3, [r0, #908] @ 0x38c │ │ │ │ mov r4, r0 │ │ │ │ - ldr r1, [pc, #164] @ 1b6a0 │ │ │ │ + ldr r1, [pc, #164] @ 1ab54 │ │ │ │ mov r0, r5 │ │ │ │ bl 7904 <__aeabi_fcmpgt@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - bne 1b62c │ │ │ │ + bne 1aae0 │ │ │ │ mov r0, r5 │ │ │ │ - ldr r1, [pc, #144] @ 1b6a4 │ │ │ │ + ldr r1, [pc, #144] @ 1ab58 │ │ │ │ bl 7904 <__aeabi_fcmpgt@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1b690 │ │ │ │ - ldr r1, [pc, #132] @ 1b6a8 │ │ │ │ + beq 1ab44 │ │ │ │ + ldr r1, [pc, #132] @ 1ab5c │ │ │ │ mov r0, #1006632960 @ 0x3c000000 │ │ │ │ mov ip, #128 @ 0x80 │ │ │ │ - b 1b638 │ │ │ │ - ldr r1, [pc, #120] @ 1b6ac │ │ │ │ + b 1aaec │ │ │ │ + ldr r1, [pc, #120] @ 1ab60 │ │ │ │ mov r0, #998244352 @ 0x3b800000 │ │ │ │ mov ip, #256 @ 0x100 │ │ │ │ - ldr r2, [pc, #112] @ 1b6b0 │ │ │ │ + ldr r2, [pc, #112] @ 1ab64 │ │ │ │ mov lr, #0 │ │ │ │ mov r3, #1065353216 @ 0x3f800000 │ │ │ │ str r0, [r4, #960] @ 0x3c0 │ │ │ │ str r1, [r4, #968] @ 0x3c8 │ │ │ │ - ldr r0, [pc, #96] @ 1b6b4 │ │ │ │ + ldr r0, [pc, #96] @ 1ab68 │ │ │ │ str r1, [r4, #972] @ 0x3cc │ │ │ │ - ldr r1, [pc, #92] @ 1b6b8 │ │ │ │ + ldr r1, [pc, #92] @ 1ab6c │ │ │ │ str ip, [r4, #956] @ 0x3bc │ │ │ │ str lr, [r4, #964] @ 0x3c4 │ │ │ │ str lr, [r4, #992] @ 0x3e0 │ │ │ │ str lr, [r4, #1020] @ 0x3fc │ │ │ │ str r2, [r4, #984] @ 0x3d8 │ │ │ │ str r2, [r4, #980] @ 0x3d4 │ │ │ │ str r2, [r4, #976] @ 0x3d0 │ │ │ │ str r2, [r4, #1004] @ 0x3ec │ │ │ │ str r3, [r4, #988] @ 0x3dc │ │ │ │ str r0, [r4, #996] @ 0x3e4 │ │ │ │ str r0, [r4, #1008] @ 0x3f0 │ │ │ │ str r1, [r4, #1000] @ 0x3e8 │ │ │ │ str r1, [r4, #1012] @ 0x3f4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r1, [pc, #36] @ 1b6bc │ │ │ │ + ldr r1, [pc, #36] @ 1ab70 │ │ │ │ mov r0, #1015021568 @ 0x3c800000 │ │ │ │ mov ip, #64 @ 0x40 │ │ │ │ - b 1b638 │ │ │ │ + b 1aaec │ │ │ │ strbmi r6, [sl, r0]! │ │ │ │ strbmi r6, [sl, -r0]! │ │ │ │ strcc r1, [r3, -pc, ror #4] │ │ │ │ strcc r1, [r3], pc, ror #4 │ │ │ │ addmi r0, r0, r0 │ │ │ │ stclcc 12, cr12, [ip, #820] @ 0x334 │ │ │ │ svccc 0x00666666 │ │ │ │ strcc r1, [r3, pc, ror #4] │ │ │ │ │ │ │ │ -0001b6c0 ::setup()@@Base>: │ │ │ │ - ldr r2, [pc, #848] @ 1ba18 ::setup()@@Base+0x358> │ │ │ │ +0001ab74 ::setup()@@Base>: │ │ │ │ + ldr r2, [pc, #848] @ 1aecc ::setup()@@Base+0x358> │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - ldr r1, [pc, #844] @ 1ba1c ::setup()@@Base+0x35c> │ │ │ │ + ldr r1, [pc, #844] @ 1aed0 ::setup()@@Base+0x35c> │ │ │ │ mov r4, r0 │ │ │ │ - ldr ip, [pc, #840] @ 1ba20 ::setup()@@Base+0x360> │ │ │ │ - ldr r0, [pc, #840] @ 1ba24 ::setup()@@Base+0x364> │ │ │ │ - ldr r6, [pc, #840] @ 1ba28 ::setup()@@Base+0x368> │ │ │ │ - ldr r3, [pc, #840] @ 1ba2c ::setup()@@Base+0x36c> │ │ │ │ + ldr ip, [pc, #840] @ 1aed4 ::setup()@@Base+0x360> │ │ │ │ + ldr r0, [pc, #840] @ 1aed8 ::setup()@@Base+0x364> │ │ │ │ + ldr r6, [pc, #840] @ 1aedc ::setup()@@Base+0x368> │ │ │ │ + ldr r3, [pc, #840] @ 1aee0 ::setup()@@Base+0x36c> │ │ │ │ add r5, pc, r2 │ │ │ │ add r7, pc, r0 │ │ │ │ str r5, [r4, #4] │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, pc, r1 │ │ │ │ add lr, pc, ip │ │ │ │ mov r2, #4 │ │ │ │ @@ -20370,218 +19631,218 @@ │ │ │ │ str r5, [r4, #40] @ 0x28 │ │ │ │ mov r0, #44 @ 0x2c │ │ │ │ bl 75e0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cmn r3, #-536870910 @ 0xe0000002 │ │ │ │ mov r7, r0 │ │ │ │ str r0, [r4, #32] │ │ │ │ - bhi 1ba14 ::setup()@@Base+0x354> │ │ │ │ + bhi 1aec8 ::setup()@@Base+0x354> │ │ │ │ lsl r0, r3, #2 │ │ │ │ bl 75e0 │ │ │ │ - ldr r1, [pc, #744] @ 1ba30 ::setup()@@Base+0x370> │ │ │ │ + ldr r1, [pc, #744] @ 1aee4 ::setup()@@Base+0x370> │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ str r8, [r4, #28] │ │ │ │ cmp r0, r1 │ │ │ │ - bhi 1ba14 ::setup()@@Base+0x354> │ │ │ │ + bhi 1aec8 ::setup()@@Base+0x354> │ │ │ │ add ip, r0, r0, lsl #1 │ │ │ │ lsl r0, ip, #2 │ │ │ │ bl 75e0 │ │ │ │ ldr ip, [r4, #24] │ │ │ │ cmp ip, #0 │ │ │ │ mov r3, r0 │ │ │ │ str r0, [r4, #76] @ 0x4c │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ - ble 1b9d4 ::setup()@@Base+0x314> │ │ │ │ + ble 1ae88 ::setup()@@Base+0x314> │ │ │ │ add lr, r5, #8 │ │ │ │ ldm lr, {r0, r1, r2} │ │ │ │ ldr lr, [r5, #4] │ │ │ │ stm r3, {r0, r1, r2} │ │ │ │ tst lr, #1 │ │ │ │ orrne r0, r0, #3 │ │ │ │ ldr r2, [r5] │ │ │ │ strne r0, [r3] │ │ │ │ cmp ip, #1 │ │ │ │ str lr, [r8] │ │ │ │ str r2, [r7] │ │ │ │ - beq 1b9d4 ::setup()@@Base+0x314> │ │ │ │ + beq 1ae88 ::setup()@@Base+0x314> │ │ │ │ add r9, r5, #32 │ │ │ │ ldm r9, {r0, r1, r2} │ │ │ │ ldr r9, [r5, #28] │ │ │ │ add lr, r3, #12 │ │ │ │ tst r9, #1 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ ldr r1, [r5, #24] │ │ │ │ str r1, [r7, #4] │ │ │ │ movne r1, r0 │ │ │ │ orrne r1, r1, #3 │ │ │ │ strne r1, [r3, #12] │ │ │ │ cmp ip, #2 │ │ │ │ str r9, [r8, #4] │ │ │ │ - beq 1b9d4 ::setup()@@Base+0x314> │ │ │ │ + beq 1ae88 ::setup()@@Base+0x314> │ │ │ │ add r0, r5, #56 @ 0x38 │ │ │ │ ldm r0, {r0, r1, r2} │ │ │ │ ldr r9, [r5, #52] @ 0x34 │ │ │ │ add lr, r3, #24 │ │ │ │ tst r9, #1 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ str r2, [r7, #8] │ │ │ │ movne r2, r0 │ │ │ │ orrne r2, r2, #3 │ │ │ │ strne r2, [r3, #24] │ │ │ │ cmp ip, #3 │ │ │ │ str r9, [r8, #8] │ │ │ │ - beq 1b9d4 ::setup()@@Base+0x314> │ │ │ │ + beq 1ae88 ::setup()@@Base+0x314> │ │ │ │ add lr, r5, #80 @ 0x50 │ │ │ │ ldm lr, {r0, r1, r2} │ │ │ │ ldr r9, [r5, #76] @ 0x4c │ │ │ │ add lr, r3, #36 @ 0x24 │ │ │ │ tst r9, #1 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ ldr r1, [r5, #72] @ 0x48 │ │ │ │ str r1, [r7, #12] │ │ │ │ movne r1, r0 │ │ │ │ orrne r1, r1, #3 │ │ │ │ strne r1, [r3, #36] @ 0x24 │ │ │ │ cmp ip, #4 │ │ │ │ str r9, [r8, #12] │ │ │ │ - beq 1b9d4 ::setup()@@Base+0x314> │ │ │ │ + beq 1ae88 ::setup()@@Base+0x314> │ │ │ │ add r9, r5, #104 @ 0x68 │ │ │ │ ldm r9, {r0, r1, r2} │ │ │ │ ldr r9, [r5, #100] @ 0x64 │ │ │ │ add lr, r3, #48 @ 0x30 │ │ │ │ tst r9, #1 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ ldr r2, [r5, #96] @ 0x60 │ │ │ │ str r2, [r7, #16] │ │ │ │ movne r2, r0 │ │ │ │ orrne r2, r2, #3 │ │ │ │ strne r2, [r3, #48] @ 0x30 │ │ │ │ cmp ip, #5 │ │ │ │ str r9, [r8, #16] │ │ │ │ - beq 1b9d4 ::setup()@@Base+0x314> │ │ │ │ + beq 1ae88 ::setup()@@Base+0x314> │ │ │ │ add r0, r5, #128 @ 0x80 │ │ │ │ ldm r0, {r0, r1, r2} │ │ │ │ ldr r9, [r5, #124] @ 0x7c │ │ │ │ add lr, r3, #60 @ 0x3c │ │ │ │ tst r9, #1 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ ldr r1, [r5, #120] @ 0x78 │ │ │ │ str r1, [r7, #20] │ │ │ │ movne r1, r0 │ │ │ │ orrne r1, r1, #3 │ │ │ │ strne r1, [r3, #60] @ 0x3c │ │ │ │ cmp ip, #6 │ │ │ │ str r9, [r8, #20] │ │ │ │ - beq 1b9d4 ::setup()@@Base+0x314> │ │ │ │ + beq 1ae88 ::setup()@@Base+0x314> │ │ │ │ add lr, r5, #152 @ 0x98 │ │ │ │ ldm lr, {r0, r1, r2} │ │ │ │ ldr r9, [r5, #148] @ 0x94 │ │ │ │ add lr, r3, #72 @ 0x48 │ │ │ │ tst r9, #1 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ ldr r2, [r5, #144] @ 0x90 │ │ │ │ str r2, [r7, #24] │ │ │ │ movne r2, r0 │ │ │ │ orrne r2, r2, #3 │ │ │ │ strne r2, [r3, #72] @ 0x48 │ │ │ │ cmp ip, #7 │ │ │ │ str r9, [r8, #24] │ │ │ │ - beq 1b9d4 ::setup()@@Base+0x314> │ │ │ │ + beq 1ae88 ::setup()@@Base+0x314> │ │ │ │ add r9, r5, #176 @ 0xb0 │ │ │ │ ldm r9, {r0, r1, r2} │ │ │ │ ldr r9, [r5, #172] @ 0xac │ │ │ │ add lr, r3, #84 @ 0x54 │ │ │ │ tst r9, #1 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ ldr r1, [r5, #168] @ 0xa8 │ │ │ │ str r1, [r7, #28] │ │ │ │ movne r1, r0 │ │ │ │ orrne r1, r1, #3 │ │ │ │ strne r1, [r3, #84] @ 0x54 │ │ │ │ cmp ip, #8 │ │ │ │ str r9, [r8, #28] │ │ │ │ - beq 1b9d4 ::setup()@@Base+0x314> │ │ │ │ + beq 1ae88 ::setup()@@Base+0x314> │ │ │ │ add r0, r5, #200 @ 0xc8 │ │ │ │ ldm r0, {r0, r1, r2} │ │ │ │ ldr r9, [r5, #196] @ 0xc4 │ │ │ │ add lr, r3, #96 @ 0x60 │ │ │ │ tst r9, #1 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ ldr r2, [r5, #192] @ 0xc0 │ │ │ │ str r2, [r7, #32] │ │ │ │ movne r2, r0 │ │ │ │ orrne r2, r2, #3 │ │ │ │ strne r2, [r3, #96] @ 0x60 │ │ │ │ cmp ip, #9 │ │ │ │ str r9, [r8, #32] │ │ │ │ - beq 1b9d4 ::setup()@@Base+0x314> │ │ │ │ + beq 1ae88 ::setup()@@Base+0x314> │ │ │ │ add lr, r5, #224 @ 0xe0 │ │ │ │ ldm lr, {r0, r1, r2} │ │ │ │ ldr r9, [r5, #220] @ 0xdc │ │ │ │ add lr, r3, #108 @ 0x6c │ │ │ │ tst r9, #1 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ ldr r1, [r5, #216] @ 0xd8 │ │ │ │ str r1, [r7, #36] @ 0x24 │ │ │ │ movne r1, r0 │ │ │ │ orrne r1, r1, #3 │ │ │ │ strne r1, [r3, #108] @ 0x6c │ │ │ │ cmp ip, #10 │ │ │ │ str r9, [r8, #36] @ 0x24 │ │ │ │ - beq 1b9d4 ::setup()@@Base+0x314> │ │ │ │ + beq 1ae88 ::setup()@@Base+0x314> │ │ │ │ add ip, r5, #248 @ 0xf8 │ │ │ │ ldm ip, {r0, r1, r2} │ │ │ │ ldr lr, [r5, #244] @ 0xf4 │ │ │ │ add ip, r3, #120 @ 0x78 │ │ │ │ tst lr, #1 │ │ │ │ stm ip, {r0, r1, r2} │ │ │ │ movne r2, r0 │ │ │ │ ldr r5, [r5, #240] @ 0xf0 │ │ │ │ orrne r2, r2, #3 │ │ │ │ str lr, [r8, #40] @ 0x28 │ │ │ │ str r5, [r7, #40] @ 0x28 │ │ │ │ strne r2, [r3, #120] @ 0x78 │ │ │ │ - ldr r0, [pc, #88] @ 1ba34 ::setup()@@Base+0x374> │ │ │ │ - ldr r3, [pc, #88] @ 1ba38 ::setup()@@Base+0x378> │ │ │ │ + ldr r0, [pc, #88] @ 1aee8 ::setup()@@Base+0x374> │ │ │ │ + ldr r3, [pc, #88] @ 1aeec ::setup()@@Base+0x378> │ │ │ │ ldr r2, [r6, r0] │ │ │ │ - ldr r1, [pc, #84] @ 1ba3c ::setup()@@Base+0x37c> │ │ │ │ + ldr r1, [pc, #84] @ 1aef0 ::setup()@@Base+0x37c> │ │ │ │ str r2, [r4, #44] @ 0x2c │ │ │ │ - ldr ip, [pc, #80] @ 1ba40 ::setup()@@Base+0x380> │ │ │ │ + ldr ip, [pc, #80] @ 1aef4 ::setup()@@Base+0x380> │ │ │ │ ldr r0, [r6, r3] │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ - ldr r3, [pc, #72] @ 1ba44 ::setup()@@Base+0x384> │ │ │ │ + ldr r3, [pc, #72] @ 1aef8 ::setup()@@Base+0x384> │ │ │ │ ldr r2, [r6, r1] │ │ │ │ str r2, [r4, #52] @ 0x34 │ │ │ │ ldr r1, [r6, ip] │ │ │ │ str r1, [r4, #56] @ 0x38 │ │ │ │ ldr ip, [r6, r3] │ │ │ │ str ip, [r4, #72] @ 0x48 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 78bc <__cxa_throw_bad_array_new_length@plt> │ │ │ │ - andeq r4, r4, ip, asr #19 │ │ │ │ - strdeq r4, [r4], -ip │ │ │ │ - andeq r4, r4, r4, lsl r4 │ │ │ │ - ldrdeq r4, [r4], -r0 │ │ │ │ - muleq r5, r0, r2 │ │ │ │ + strdeq r5, [r4], -r4 │ │ │ │ + andeq r4, r4, r8, asr #30 │ │ │ │ + andeq r4, r4, r0, ror #30 │ │ │ │ + strdeq r5, [r4], -r8 │ │ │ │ + ldrdeq r6, [r5], -ip │ │ │ │ andeq r0, r0, r4, ror r5 │ │ │ │ - beq feac64e0 │ │ │ │ + beq feac5994 │ │ │ │ @ instruction: 0x000004b4 │ │ │ │ andeq r0, r0, r4, lsr r5 │ │ │ │ andeq r0, r0, r8, lsr #6 │ │ │ │ andeq r0, r0, r4, lsr #8 │ │ │ │ andeq r0, r0, r4, asr #12 │ │ │ │ │ │ │ │ -0001ba48 : │ │ │ │ +0001aefc : │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r5, [r0, #20] │ │ │ │ - ldr r3, [pc, #2344] @ 1c380 │ │ │ │ + ldr r3, [pc, #2344] @ 1b834 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ - ldr r2, [pc, #2340] @ 1c384 │ │ │ │ + ldr r2, [pc, #2340] @ 1b838 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r3, r2] │ │ │ │ ldr r7, [r0] │ │ │ │ ldr r6, [r4, #4] │ │ │ │ sub sp, sp, #188 @ 0xbc │ │ │ │ @@ -20590,15 +19851,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ ldr sl, [r8] │ │ │ │ str r8, [sp, #92] @ 0x5c │ │ │ │ str sl, [sp, #180] @ 0xb4 │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ ldr fp, [r4, #8] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 1bab8 │ │ │ │ + bne 1af6c │ │ │ │ mov r0, r7 │ │ │ │ mov r1, fp │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ mov r6, r7 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r6, fp │ │ │ │ ldr fp, [r9, #4] │ │ │ │ @@ -20610,60 +19871,60 @@ │ │ │ │ ldr sl, [ip] │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ ldr r7, [r4, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 1bb08 │ │ │ │ + bne 1afbc │ │ │ │ mov r0, sl │ │ │ │ mov r1, r7 │ │ │ │ str sl, [sp, #88] @ 0x58 │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ cmp r0, #0 │ │ │ │ streq r7, [sp, #88] @ 0x58 │ │ │ │ ldr lr, [r5, #8] │ │ │ │ ldr r1, [r4, #28] │ │ │ │ ldr r6, [lr] │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ mov r0, r6 │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ ldr sl, [r4, #32] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 1bb44 │ │ │ │ + bne 1aff8 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, sl │ │ │ │ str r6, [sp, #84] @ 0x54 │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ cmp r0, #0 │ │ │ │ streq sl, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r6, [r4, #40] @ 0x28 │ │ │ │ ldr r7, [r1] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ ldr sl, [r4, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 1bb80 │ │ │ │ + bne 1b034 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, sl │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ mov r6, r7 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r6, sl │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r7, [r4, #52] @ 0x34 │ │ │ │ ldr sl, [r0] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 1bbc4 │ │ │ │ + bne 1b078 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ mov r7, sl │ │ │ │ cmp r0, #0 │ │ │ │ ldreq r2, [sp, #4] │ │ │ │ @@ -20676,55 +19937,55 @@ │ │ │ │ ldr r7, [fp] │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ ldr sl, [r4, #68] @ 0x44 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 1bc10 │ │ │ │ + bne 1b0c4 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, sl │ │ │ │ str r7, [sp, #80] @ 0x50 │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ cmp r0, #0 │ │ │ │ streq sl, [sp, #80] @ 0x50 │ │ │ │ ldr r5, [r5, #24] │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ ldr fp, [r5] │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r1, fp │ │ │ │ bl 7904 <__aeabi_fcmpgt@plt> │ │ │ │ ldr r4, [r4, #80] @ 0x50 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 1bc4c │ │ │ │ + bne 1b100 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, fp │ │ │ │ str r4, [sp, #8] │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ cmp r0, #0 │ │ │ │ streq fp, [sp, #8] │ │ │ │ ldr r1, [r9, #204] @ 0xcc │ │ │ │ mov r0, r8 │ │ │ │ bl 7784 <__aeabi_fcmpeq@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1bc74 │ │ │ │ + beq 1b128 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r9, #924] @ 0x39c │ │ │ │ bl 7784 <__aeabi_fcmpeq@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - bne 1bfc8 │ │ │ │ + bne 1b47c │ │ │ │ str r6, [r9, #924] @ 0x39c │ │ │ │ mov r0, r8 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #1792] @ 1c388 │ │ │ │ - ldr r3, [pc, #1792] @ 1c38c │ │ │ │ + ldr r2, [pc, #1792] @ 1b83c │ │ │ │ + ldr r3, [pc, #1792] @ 1b840 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7934 │ │ │ │ - ldr r2, [pc, #1784] @ 1c390 │ │ │ │ - ldr r3, [pc, #1784] @ 1c394 │ │ │ │ + ldr r2, [pc, #1784] @ 1b844 │ │ │ │ + ldr r3, [pc, #1784] @ 1b848 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov sl, r0 │ │ │ │ mov fp, r1 │ │ │ │ @@ -20736,47 +19997,47 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #1760] @ 1c3cc │ │ │ │ + ldr r3, [pc, #1760] @ 1b880 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r1, [pc, #1740] @ 1c3cc │ │ │ │ + ldr r1, [pc, #1740] @ 1b880 │ │ │ │ bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov sl, r0 │ │ │ │ mov fp, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r6 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r1, [pc, #1680] @ 1c3cc │ │ │ │ + ldr r1, [pc, #1680] @ 1b880 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #1632] @ 1c3cc │ │ │ │ + ldr r3, [pc, #1632] @ 1b880 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r2, sl │ │ │ │ @@ -20790,47 +20051,47 @@ │ │ │ │ mov r0, ip │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ mov r1, r8 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, r8 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #1476] @ 1c388 │ │ │ │ - ldr r3, [pc, #1488] @ 1c398 │ │ │ │ + ldr r2, [pc, #1476] @ 1b83c │ │ │ │ + ldr r3, [pc, #1488] @ 1b84c │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ add r3, sp, #136 @ 0x88 │ │ │ │ add r2, sp, #144 @ 0x90 │ │ │ │ bl 7910 │ │ │ │ - ldr r2, [pc, #1472] @ 1c39c │ │ │ │ - ldr r3, [pc, #1472] @ 1c3a0 │ │ │ │ + ldr r2, [pc, #1472] @ 1b850 │ │ │ │ + ldr r3, [pc, #1472] @ 1b854 │ │ │ │ ldrd r0, [sp, #144] @ 0x90 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #1500] @ 1c3cc │ │ │ │ + ldr r3, [pc, #1500] @ 1b880 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r1, [pc, #1472] @ 1c3cc │ │ │ │ + ldr r1, [pc, #1472] @ 1b880 │ │ │ │ bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ - ldr r2, [pc, #1424] @ 1c3a4 │ │ │ │ - ldr r3, [pc, #1424] @ 1c3a8 │ │ │ │ + ldr r2, [pc, #1424] @ 1b858 │ │ │ │ + ldr r3, [pc, #1424] @ 1b85c │ │ │ │ mov sl, r0 │ │ │ │ mov fp, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ - ldr r2, [pc, #1380] @ 1c3a4 │ │ │ │ - ldr r3, [pc, #1384] @ 1c3ac │ │ │ │ + ldr r2, [pc, #1380] @ 1b858 │ │ │ │ + ldr r3, [pc, #1384] @ 1b860 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #32] │ │ │ │ mov r0, r6 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ @@ -20843,15 +20104,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #1332] @ 1c3cc │ │ │ │ + ldr r3, [pc, #1332] @ 1b880 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ @@ -20887,19 +20148,19 @@ │ │ │ │ str r6, [r4, #272] @ 0x110 │ │ │ │ str r7, [r4, #276] @ 0x114 │ │ │ │ str r2, [r4, #280] @ 0x118 │ │ │ │ str ip, [r1, #4] │ │ │ │ str sl, [r1, #8] │ │ │ │ ldr r0, [r9, #924] @ 0x39c │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #1128] @ 1c3b0 │ │ │ │ - ldr r3, [pc, #1128] @ 1c3b4 │ │ │ │ + ldr r2, [pc, #1128] @ 1b864 │ │ │ │ + ldr r3, [pc, #1128] @ 1b868 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #1124] @ 1c3b8 │ │ │ │ - ldr r3, [pc, #1124] @ 1c3bc │ │ │ │ + ldr r2, [pc, #1124] @ 1b86c │ │ │ │ + ldr r3, [pc, #1124] @ 1b870 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 761c <__exp_finite@plt> │ │ │ │ add r4, r4, #448 @ 0x1c0 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ ldr r0, [r4, #-176] @ 0xffffff50 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ @@ -20920,25 +20181,25 @@ │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ str r0, [r4, #-168] @ 0xffffff58 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, r4 │ │ │ │ - bne 1bebc │ │ │ │ + bne 1b370 │ │ │ │ ldr r1, [r9, #384] @ 0x180 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 7784 <__aeabi_fcmpeq@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1c054 │ │ │ │ + beq 1b508 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r9, #928] @ 0x3a0 │ │ │ │ bl 7784 <__aeabi_fcmpeq@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1c054 │ │ │ │ + beq 1b508 │ │ │ │ ldr r5, [r9, #20] │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ ldr sl, [r5, #28] │ │ │ │ ldr fp, [r5, #32] │ │ │ │ ldr lr, [r5, #36] @ 0x24 │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ ldr r1, [r9, #932] @ 0x3a4 │ │ │ │ @@ -20948,32 +20209,32 @@ │ │ │ │ str lr, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ str sl, [sp, #156] @ 0x9c │ │ │ │ str fp, [sp, #160] @ 0xa0 │ │ │ │ str lr, [sp, #164] @ 0xa4 │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ - bne 1c3f0 │ │ │ │ + bne 1b8a4 │ │ │ │ ldr r6, [sp, #92] @ 0x5c │ │ │ │ ldr r9, [sp, #180] @ 0xb4 │ │ │ │ ldr fp, [r6] │ │ │ │ cmp r9, fp │ │ │ │ - bne 1cfc8 │ │ │ │ + bne 1c47c │ │ │ │ add sp, sp, #188 @ 0xbc │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r8, [sp, #8] │ │ │ │ str r8, [r9, #928] @ 0x3a0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #796] @ 1c388 │ │ │ │ - ldr r3, [pc, #796] @ 1c38c │ │ │ │ + ldr r2, [pc, #796] @ 1b83c │ │ │ │ + ldr r3, [pc, #796] @ 1b840 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7934 │ │ │ │ - ldr r2, [pc, #788] @ 1c390 │ │ │ │ - ldr r3, [pc, #788] @ 1c394 │ │ │ │ + ldr r2, [pc, #788] @ 1b844 │ │ │ │ + ldr r3, [pc, #788] @ 1b848 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r0 │ │ │ │ mov fp, r1 │ │ │ │ @@ -20984,43 +20245,43 @@ │ │ │ │ mov r7, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #768] @ 1c3cc │ │ │ │ + ldr r3, [pc, #768] @ 1b880 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r1, [pc, #748] @ 1c3cc │ │ │ │ + ldr r1, [pc, #748] @ 1b880 │ │ │ │ bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ strd r0, [sp, #8] │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r1, [pc, #700] @ 1c3cc │ │ │ │ + ldr r1, [pc, #700] @ 1b880 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #656] @ 1c3cc │ │ │ │ + ldr r3, [pc, #656] @ 1b880 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ @@ -21032,45 +20293,45 @@ │ │ │ │ add r1, r1, #-2147483648 @ 0x80000000 │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #508] @ 1c388 │ │ │ │ - ldr r3, [pc, #520] @ 1c398 │ │ │ │ + ldr r2, [pc, #508] @ 1b83c │ │ │ │ + ldr r3, [pc, #520] @ 1b84c │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ add r3, sp, #136 @ 0x88 │ │ │ │ add r2, sp, #144 @ 0x90 │ │ │ │ bl 7910 │ │ │ │ - ldr r2, [pc, #504] @ 1c39c │ │ │ │ - ldr r3, [pc, #504] @ 1c3a0 │ │ │ │ + ldr r2, [pc, #504] @ 1b850 │ │ │ │ + ldr r3, [pc, #504] @ 1b854 │ │ │ │ ldrd r0, [sp, #144] @ 0x90 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #532] @ 1c3cc │ │ │ │ + ldr r3, [pc, #532] @ 1b880 │ │ │ │ strd r0, [sp, #8] │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r1, [pc, #508] @ 1c3cc │ │ │ │ + ldr r1, [pc, #508] @ 1b880 │ │ │ │ bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ - ldr r2, [pc, #460] @ 1c3a4 │ │ │ │ - ldr r3, [pc, #460] @ 1c3a8 │ │ │ │ + ldr r2, [pc, #460] @ 1b858 │ │ │ │ + ldr r3, [pc, #460] @ 1b85c │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ ldrd r0, [sp, #8] │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ - ldr r2, [pc, #420] @ 1c3a4 │ │ │ │ - ldr r3, [pc, #424] @ 1c3ac │ │ │ │ + ldr r2, [pc, #420] @ 1b858 │ │ │ │ + ldr r3, [pc, #424] @ 1b860 │ │ │ │ str r0, [sp, #24] │ │ │ │ ldrd r0, [sp, #8] │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ ldrd r2, [sp, #136] @ 0x88 │ │ │ │ @@ -21082,15 +20343,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #376] @ 1c3cc │ │ │ │ + ldr r3, [pc, #376] @ 1b880 │ │ │ │ str r0, [sp, #32] │ │ │ │ ldrd r0, [sp, #8] │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ @@ -21125,19 +20386,19 @@ │ │ │ │ str r7, [r4, #136] @ 0x88 │ │ │ │ str r2, [r4, #140] @ 0x8c │ │ │ │ str fp, [r4, #144] @ 0x90 │ │ │ │ str ip, [r1, #4] │ │ │ │ str r0, [r1, #8] │ │ │ │ ldr r0, [r9, #928] @ 0x3a0 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #176] @ 1c3b0 │ │ │ │ - ldr r3, [pc, #176] @ 1c3b4 │ │ │ │ + ldr r2, [pc, #176] @ 1b864 │ │ │ │ + ldr r3, [pc, #176] @ 1b868 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #172] @ 1c3b8 │ │ │ │ - ldr r3, [pc, #172] @ 1c3bc │ │ │ │ + ldr r2, [pc, #172] @ 1b86c │ │ │ │ + ldr r3, [pc, #172] @ 1b870 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 761c <__exp_finite@plt> │ │ │ │ add r4, r4, #448 @ 0x1c0 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ ldr r0, [r4, #-312] @ 0xfffffec8 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ @@ -21157,74 +20418,74 @@ │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ str r0, [r4, #-304] @ 0xfffffed0 │ │ │ │ cmp r8, r4 │ │ │ │ - bne 1c270 │ │ │ │ - b 1bff0 │ │ │ │ - andeq r5, r5, r8, lsl pc │ │ │ │ + bne 1b724 │ │ │ │ + b 1b4a4 │ │ │ │ + andeq r6, r5, r4, ror #20 │ │ │ │ andeq r0, r0, ip, asr r3 │ │ │ │ strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ strdmi r2, [r9], -fp │ │ │ │ ldrbtvs r3, [pc], -sp, asr #23 │ │ │ │ svccc 0x00f6a09e │ │ │ │ @ instruction: 0x401921fb │ │ │ │ @ instruction: 0xb6db6db7 │ │ │ │ svccc 0x00e6db6d │ │ │ │ strbtvs r6, [r6], -r6, ror #12 │ │ │ │ svccc 0x00e66666 │ │ │ │ svclt 0x00e66666 │ │ │ │ ldmibls r9, {r1, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ svccc 0x00a99999 │ │ │ │ - bllt fed71818 │ │ │ │ + bllt fed70ccc │ │ │ │ @ instruction: 0x40026bb1 │ │ │ │ andmi r0, r8, r0 │ │ │ │ - bvc feb5cff8 │ │ │ │ + bvc feb5c4ac │ │ │ │ svccc 0x00f193ea │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ ldceq 2, cr4, [r2], {35} @ 0x23 │ │ │ │ - blcc ff203660 │ │ │ │ + blcc ff202b14 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ svccc 0x00eccccc │ │ │ │ stmibls r8!, {r0, r1, r2, r5, r7, r9, sl, fp, pc} │ │ │ │ - bcc ffcf22f4 │ │ │ │ + bcc ffcf17a8 │ │ │ │ stmiahi r3!, {r0, r4, r5, r6, r7, fp, sp, lr}^ │ │ │ │ mcrcc 8, 7, pc, cr4, cr5, {5} @ │ │ │ │ ldr r6, [r9, #952] @ 0x3b8 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 1cdf0 │ │ │ │ + beq 1c2a4 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ cmp r0, r6 │ │ │ │ movcs r0, r6 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [sp, #112] @ 0x70 │ │ │ │ - beq 1cd88 │ │ │ │ + beq 1c23c │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #-104] @ 1c3c0 │ │ │ │ + ldr r3, [pc, #-104] @ 1b874 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7310 <__exp2_finite@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #-108] @ 1c3cc │ │ │ │ + ldr r3, [pc, #-108] @ 1b880 │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ mov r6, #0 │ │ │ │ add r4, sp, #172 @ 0xac │ │ │ │ add r8, sp, #164 @ 0xa4 │ │ │ │ str r0, [sp, #116] @ 0x74 │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #-152] @ 1c3c4 │ │ │ │ - ldr r3, [pc, #-152] @ 1c3c8 │ │ │ │ + ldr r2, [pc, #-152] @ 1b878 │ │ │ │ + ldr r3, [pc, #-152] @ 1b87c │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 761c <__exp_finite@plt> │ │ │ │ - ldr r3, [pc, #-160] @ 1c3cc │ │ │ │ + ldr r3, [pc, #-160] @ 1b880 │ │ │ │ mov r2, #0 │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ add r3, sp, #156 @ 0x9c │ │ │ │ add r1, r9, #28 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ @@ -21235,16 +20496,16 @@ │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ ldr r9, [sp, #4] │ │ │ │ mov r6, #0 │ │ │ │ ldr r1, [r9, #992] @ 0x3e0 │ │ │ │ ldr r0, [r9, #976] @ 0x3d0 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #-232] @ 1c3d0 │ │ │ │ - ldr r3, [pc, #-232] @ 1c3d4 │ │ │ │ + ldr r2, [pc, #-232] @ 1b884 │ │ │ │ + ldr r3, [pc, #-232] @ 1b888 │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ ldr r1, [r9, #996] @ 0x3e4 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ ldr r1, [r9, #1004] @ 0x3ec │ │ │ │ mov sl, r9 │ │ │ │ mov r5, r0 │ │ │ │ @@ -21773,15 +21034,15 @@ │ │ │ │ ldr r7, [sp, #20] │ │ │ │ ldr r6, [r7], #4 │ │ │ │ str r7, [sp, #20] │ │ │ │ ldr r9, [sp, #8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r9, #1 │ │ │ │ str r0, [r6, r3] │ │ │ │ - bne 1cec0 │ │ │ │ + bne 1c374 │ │ │ │ ldr sl, [sp, #4] │ │ │ │ ldr r2, [sp, #172] @ 0xac │ │ │ │ ldr r8, [sl, #1020] @ 0x3fc │ │ │ │ bic r4, r2, #-2147483648 @ 0x80000000 │ │ │ │ ldr ip, [sp, #176] @ 0xb0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -21794,19 +21055,19 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 7904 <__aeabi_fcmpgt@plt> │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r6, [sp, #112] @ 0x70 │ │ │ │ add r7, r1, #1 │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1cecc │ │ │ │ + beq 1c380 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ cmp r6, r7 │ │ │ │ str r5, [r0, #1020] @ 0x3fc │ │ │ │ - bne 1c498 │ │ │ │ + bne 1b94c │ │ │ │ mov r9, r0 │ │ │ │ ldr r6, [r9, #952] @ 0x3b8 │ │ │ │ ldr fp, [sp, #112] @ 0x70 │ │ │ │ ldr lr, [sp, #60] @ 0x3c │ │ │ │ ldr sl, [sp, #96] @ 0x60 │ │ │ │ ldr r4, [sp, #104] @ 0x68 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ @@ -21824,26 +21085,26 @@ │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r0, [sp, #108] @ 0x6c │ │ │ │ str r6, [r9, #952] @ 0x3b8 │ │ │ │ str r8, [sp, #156] @ 0x9c │ │ │ │ str r5, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ str r0, [sp, #168] @ 0xa8 │ │ │ │ - beq 1c038 │ │ │ │ + beq 1b4ec │ │ │ │ cmp r6, #0 │ │ │ │ - bne 1c3fc │ │ │ │ + bne 1b8b0 │ │ │ │ ldr r6, [r9, #956] @ 0x3bc │ │ │ │ ldr r0, [r9, #1020] @ 0x3fc │ │ │ │ str r6, [r9, #952] @ 0x3b8 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #-2608] @ 1c3d8 │ │ │ │ - ldr r3, [pc, #-2608] @ 1c3dc │ │ │ │ + ldr r2, [pc, #-2608] @ 1b88c │ │ │ │ + ldr r3, [pc, #-2608] @ 1b890 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #-2612] @ 1c3e0 │ │ │ │ - ldr r3, [pc, #-2612] @ 1c3e4 │ │ │ │ + ldr r2, [pc, #-2612] @ 1b894 │ │ │ │ + ldr r3, [pc, #-2612] @ 1b898 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ ldr r1, [r9, #1016] @ 0x3f8 │ │ │ │ mov r7, r0 │ │ │ │ str r0, [r9, #1020] @ 0x3fc │ │ │ │ ldr r0, [r9, #1012] @ 0x3f4 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ @@ -21856,66 +21117,66 @@ │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ ldr r5, [r9, #964] @ 0x3c4 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r9, #1016] @ 0x3f8 │ │ │ │ mov r8, r0 │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1cee0 │ │ │ │ + beq 1c394 │ │ │ │ ldr r4, [r9, #984] @ 0x3d8 │ │ │ │ ldr r8, [r9, #976] @ 0x3d0 │ │ │ │ str r4, [r9, #980] @ 0x3d4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1cf78 │ │ │ │ + beq 1c42c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ bl 78d4 <__aeabi_fsub@plt> │ │ │ │ ldr r1, [r9, #960] @ 0x3c0 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ ldr fp, [r9, #968] @ 0x3c8 │ │ │ │ mov r1, fp │ │ │ │ mov r7, r0 │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ cmp r0, #0 │ │ │ │ moveq r7, fp │ │ │ │ add ip, r7, #-2147483648 @ 0x80000000 │ │ │ │ str ip, [r9, #992] @ 0x3e0 │ │ │ │ - b 1c3fc │ │ │ │ + b 1b8b0 │ │ │ │ mov lr, #1 │ │ │ │ str lr, [sp, #8] │ │ │ │ - b 1c540 │ │ │ │ + b 1b9f4 │ │ │ │ cmp r7, r6 │ │ │ │ - bne 1c498 │ │ │ │ + bne 1b94c │ │ │ │ ldr r9, [sp, #4] │ │ │ │ ldr r6, [r9, #952] @ 0x3b8 │ │ │ │ - b 1cd88 │ │ │ │ + b 1c23c │ │ │ │ mov r1, #1065353216 @ 0x3f800000 │ │ │ │ mov r0, r5 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ mov r1, r8 │ │ │ │ bl 78d4 <__aeabi_fsub@plt> │ │ │ │ mov r1, r0 │ │ │ │ mov sl, r0 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ mov r1, r0 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ mov r1, sl │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #-2868] @ 1c3e8 │ │ │ │ - ldr r3, [pc, #-2868] @ 1c3ec │ │ │ │ + ldr r2, [pc, #-2868] @ 1b89c │ │ │ │ + ldr r3, [pc, #-2868] @ 1b8a0 │ │ │ │ mov fp, r0 │ │ │ │ mov r7, r1 │ │ │ │ bl 73f4 <__aeabi_dcmpge@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - ldreq fp, [pc, #-2892] @ 1c3e8 │ │ │ │ - ldreq r7, [pc, #-2892] @ 1c3ec │ │ │ │ + ldreq fp, [pc, #-2892] @ 1b89c │ │ │ │ + ldreq r7, [pc, #-2892] @ 1b8a0 │ │ │ │ mov r0, fp │ │ │ │ mov r1, r7 │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ mov r1, #1065353216 @ 0x3f800000 │ │ │ │ bl 78d4 <__aeabi_fsub@plt> │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ @@ -21924,43 +21185,43 @@ │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ bl 7310 <__exp2_finite@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ mov r4, r0 │ │ │ │ - b 1ce6c │ │ │ │ + b 1c320 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 7904 <__aeabi_fcmpgt@plt> │ │ │ │ cmp r0, #0 │ │ │ │ moveq r2, #0 │ │ │ │ streq r2, [r9, #992] @ 0x3e0 │ │ │ │ - beq 1c3fc │ │ │ │ + beq 1b8b0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 78d4 <__aeabi_fsub@plt> │ │ │ │ ldr r1, [r9, #960] @ 0x3c0 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ ldr r5, [r9, #972] @ 0x3cc │ │ │ │ mov r1, r5 │ │ │ │ mov sl, r0 │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ cmp r0, #0 │ │ │ │ moveq sl, r5 │ │ │ │ str sl, [r9, #992] @ 0x3e0 │ │ │ │ - b 1c3fc │ │ │ │ + b 1b8b0 │ │ │ │ bl 7700 <__stack_chk_fail@plt> │ │ │ │ │ │ │ │ -0001cfcc : │ │ │ │ +0001c480 : │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r5, [r0, #20] │ │ │ │ - ldr r3, [pc, #3544] @ 1ddb4 │ │ │ │ + ldr r3, [pc, #3544] @ 1d268 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ - ldr r2, [pc, #3540] @ 1ddb8 │ │ │ │ + ldr r2, [pc, #3540] @ 1d26c │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r3, r2] │ │ │ │ ldr r7, [r0] │ │ │ │ ldr r6, [r4, #4] │ │ │ │ sub sp, sp, #260 @ 0x104 │ │ │ │ @@ -21969,15 +21230,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ ldr r9, [r8] │ │ │ │ str r8, [sp, #228] @ 0xe4 │ │ │ │ str r9, [sp, #252] @ 0xfc │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ ldr sl, [r4, #8] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 1d03c │ │ │ │ + bne 1c4f0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, sl │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ mov r6, r7 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r6, sl │ │ │ │ ldr r9, [fp, #4] │ │ │ │ @@ -21989,60 +21250,60 @@ │ │ │ │ ldr sl, [ip] │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ ldr r8, [r4, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 1d08c │ │ │ │ + bne 1c540 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r8 │ │ │ │ str sl, [sp, #224] @ 0xe0 │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ cmp r0, #0 │ │ │ │ streq r8, [sp, #224] @ 0xe0 │ │ │ │ ldr lr, [r5, #8] │ │ │ │ ldr r1, [r4, #28] │ │ │ │ ldr r6, [lr] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ ldr sl, [r4, #32] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 1d0c8 │ │ │ │ + bne 1c57c │ │ │ │ mov r0, r6 │ │ │ │ mov r1, sl │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ cmp r0, #0 │ │ │ │ streq sl, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r8, [r4, #40] @ 0x28 │ │ │ │ ldr r6, [r1] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ ldr sl, [r4, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 1d104 │ │ │ │ + bne 1c5b8 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, sl │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ mov r8, r6 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r8, sl │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r6, [r4, #52] @ 0x34 │ │ │ │ ldr sl, [r0] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 1d148 │ │ │ │ + bne 1c5fc │ │ │ │ mov r0, sl │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ mov r6, sl │ │ │ │ cmp r0, #0 │ │ │ │ ldreq r2, [sp, #4] │ │ │ │ @@ -22055,103 +21316,103 @@ │ │ │ │ ldr r9, [r9] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ ldr sl, [r4, #68] @ 0x44 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 1d194 │ │ │ │ + bne 1c648 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ str r9, [sp, #4] │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ cmp r0, #0 │ │ │ │ streq sl, [sp, #4] │ │ │ │ ldr r5, [r5, #24] │ │ │ │ ldr sl, [r4, #76] @ 0x4c │ │ │ │ ldr r9, [r5] │ │ │ │ mov r0, sl │ │ │ │ mov r1, r9 │ │ │ │ bl 7904 <__aeabi_fcmpgt@plt> │ │ │ │ ldr r4, [r4, #80] @ 0x50 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 1d1d0 │ │ │ │ + bne 1c684 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r9 │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ mov sl, r4 │ │ │ │ cmp r0, #0 │ │ │ │ moveq sl, r9 │ │ │ │ ldr r1, [fp, #204] @ 0xcc │ │ │ │ mov r0, r7 │ │ │ │ bl 7784 <__aeabi_fcmpeq@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1e138 │ │ │ │ + beq 1d5ec │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [fp, #476] @ 0x1dc │ │ │ │ bl 7784 <__aeabi_fcmpeq@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1e138 │ │ │ │ + beq 1d5ec │ │ │ │ ldr r1, [fp, #384] @ 0x180 │ │ │ │ mov r0, r6 │ │ │ │ bl 7784 <__aeabi_fcmpeq@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1de28 │ │ │ │ + beq 1d2dc │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [fp, #480] @ 0x1e0 │ │ │ │ bl 7784 <__aeabi_fcmpeq@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1de28 │ │ │ │ + beq 1d2dc │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #2952] @ 1ddbc │ │ │ │ + ldr r3, [pc, #2952] @ 1d270 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7310 <__exp2_finite@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #3000] @ 1ddfc │ │ │ │ + ldr r3, [pc, #3000] @ 1d2b0 │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ str r0, [sp, #184] @ 0xb8 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #2916] @ 1ddc0 │ │ │ │ - ldr r3, [pc, #2916] @ 1ddc4 │ │ │ │ + ldr r2, [pc, #2916] @ 1d274 │ │ │ │ + ldr r3, [pc, #2916] @ 1d278 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 761c <__exp_finite@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #2956] @ 1ddfc │ │ │ │ + ldr r3, [pc, #2956] @ 1d2b0 │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ str r0, [sp, #188] @ 0xbc │ │ │ │ ldr r0, [fp, #484] @ 0x1e4 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ ldr r3, [fp, #20] │ │ │ │ ldr r2, [sp, #204] @ 0xcc │ │ │ │ ldr ip, [r3, #28] │ │ │ │ ldr r9, [r3, #32] │ │ │ │ cmp r2, #0 │ │ │ │ str ip, [sp, #208] @ 0xd0 │ │ │ │ str r9, [sp, #212] @ 0xd4 │ │ │ │ strd r0, [sp, #192] @ 0xc0 │ │ │ │ - beq 1dd98 │ │ │ │ + beq 1d24c │ │ │ │ ldr lr, [fp, #504] @ 0x1f8 │ │ │ │ mov sl, fp │ │ │ │ str lr, [sp, #200] @ 0xc8 │ │ │ │ ldr fp, [sp, #200] @ 0xc8 │ │ │ │ cmp fp, #0 │ │ │ │ - beq 1e424 │ │ │ │ + beq 1d8d8 │ │ │ │ ldr r3, [sp, #204] @ 0xcc │ │ │ │ ldr r2, [sp, #200] @ 0xc8 │ │ │ │ cmp r3, r2 │ │ │ │ movcs r3, r2 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sp, #216] @ 0xd8 │ │ │ │ streq r3, [sp, #220] @ 0xdc │ │ │ │ - beq 1dd58 │ │ │ │ + beq 1d20c │ │ │ │ ldr r9, [sl, #48] @ 0x30 │ │ │ │ str r9, [sp, #176] @ 0xb0 │ │ │ │ ldr r9, [sl, #92] @ 0x5c │ │ │ │ ldr r7, [sp, #208] @ 0xd0 │ │ │ │ str r9, [sp, #76] @ 0x4c │ │ │ │ ldr r9, [sl, #136] @ 0x88 │ │ │ │ mov r8, r3 │ │ │ │ @@ -22390,16 +21651,16 @@ │ │ │ │ str r7, [r4, #188] @ 0xbc │ │ │ │ ldr r1, [sl, #544] @ 0x220 │ │ │ │ mov r8, r0 │ │ │ │ str r0, [r4, #196] @ 0xc4 │ │ │ │ ldr r0, [sl, #528] @ 0x210 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #1804] @ 1ddc8 │ │ │ │ - ldr r3, [pc, #1804] @ 1ddcc │ │ │ │ + ldr r2, [pc, #1804] @ 1d27c │ │ │ │ + ldr r3, [pc, #1804] @ 1d280 │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ ldr r1, [sl, #548] @ 0x224 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ ldr r1, [sl, #556] @ 0x22c │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sl, #552] @ 0x228 │ │ │ │ @@ -22795,15 +22056,15 @@ │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ ldr r6, [sp, #180] @ 0xb4 │ │ │ │ ldr r8, [sp, #24] │ │ │ │ ldr r7, [sp, #96] @ 0x60 │ │ │ │ cmp r6, r8 │ │ │ │ str r0, [r7, #4]! │ │ │ │ str r7, [sp, #96] @ 0x60 │ │ │ │ - bne 1d3f4 │ │ │ │ + bne 1c8a8 │ │ │ │ ldr lr, [sp, #48] @ 0x30 │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ @@ -22830,60 +22091,60 @@ │ │ │ │ add r4, r5, r1 │ │ │ │ add r2, r3, r1 │ │ │ │ str r8, [sp, #200] @ 0xc8 │ │ │ │ str lr, [sp, #204] @ 0xcc │ │ │ │ str r8, [sl, #504] @ 0x1f8 │ │ │ │ str r4, [sp, #208] @ 0xd0 │ │ │ │ str r2, [sp, #212] @ 0xd4 │ │ │ │ - bne 1d2b0 │ │ │ │ + bne 1c764 │ │ │ │ ldr ip, [sp, #228] @ 0xe4 │ │ │ │ ldr sl, [sp, #252] @ 0xfc │ │ │ │ ldr r0, [ip] │ │ │ │ cmp sl, r0 │ │ │ │ - bne 1e5e0 │ │ │ │ + bne 1da94 │ │ │ │ add sp, sp, #260 @ 0x104 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - muleq r5, r4, r9 │ │ │ │ + andeq r5, r5, r0, ror #9 │ │ │ │ andeq r0, r0, ip, asr r3 │ │ │ │ andmi r0, r8, r0 │ │ │ │ - bvc feb5e9f4 │ │ │ │ + bvc feb5dea8 │ │ │ │ svccc 0x00f193ea │ │ │ │ ldceq 2, cr4, [r2], {35} @ 0x23 │ │ │ │ - blcc ff205058 │ │ │ │ + blcc ff20450c │ │ │ │ svccc 0x00e00000 │ │ │ │ strdmi r2, [r9], -fp │ │ │ │ ldrbtvs r3, [pc], -sp, asr #23 │ │ │ │ svccc 0x00f6a09e │ │ │ │ strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ @ instruction: 0x401921fb │ │ │ │ @ instruction: 0xb6db6db7 │ │ │ │ svccc 0x00e6db6d │ │ │ │ svccc 0x00e66666 │ │ │ │ strbtvs r6, [r6], -r6, ror #12 │ │ │ │ svclt 0x00e66666 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ ldmibls r9, {r1, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ svccc 0x00a99999 │ │ │ │ - bllt fed73268 │ │ │ │ + bllt fed7271c │ │ │ │ @ instruction: 0x40026bb1 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ svccc 0x00eccccc │ │ │ │ stmibls r8!, {r0, r1, r2, r5, r7, r9, sl, fp, pc} │ │ │ │ - bcc ffcf3d2c │ │ │ │ + bcc ffcf31e0 │ │ │ │ stmiahi r3!, {r0, r4, r5, r6, r7, fp, sp, lr}^ │ │ │ │ mcrcc 8, 7, pc, cr4, cr5, {5} @ │ │ │ │ str sl, [fp, #480] @ 0x1e0 │ │ │ │ mov r0, r6 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #-92] @ 1dde0 │ │ │ │ - ldr r3, [pc, #-108] @ 1ddd4 │ │ │ │ + ldr r2, [pc, #-92] @ 1d294 │ │ │ │ + ldr r3, [pc, #-108] @ 1d288 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7934 │ │ │ │ - ldr r2, [pc, #-116] @ 1ddd8 │ │ │ │ - ldr r3, [pc, #-116] @ 1dddc │ │ │ │ + ldr r2, [pc, #-116] @ 1d28c │ │ │ │ + ldr r3, [pc, #-116] @ 1d290 │ │ │ │ mov sl, r0 │ │ │ │ mov r8, r1 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, sl │ │ │ │ mov r3, r8 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r0, sl │ │ │ │ @@ -22892,48 +22153,48 @@ │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldrd r0, [sp, #8] │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #-152] @ 1ddfc │ │ │ │ + ldr r3, [pc, #-152] @ 1d2b0 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r1, [pc, #-172] @ 1ddfc │ │ │ │ + ldr r1, [pc, #-172] @ 1d2b0 │ │ │ │ bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r0, [sp, #16] │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ mov r1, r0 │ │ │ │ str r0, [fp, #216] @ 0xd8 │ │ │ │ str r0, [fp, #208] @ 0xd0 │ │ │ │ mov r4, r0 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ - ldr r1, [pc, #-228] @ 1ddfc │ │ │ │ + ldr r1, [pc, #-228] @ 1d2b0 │ │ │ │ mov r7, r0 │ │ │ │ str r0, [fp, #212] @ 0xd4 │ │ │ │ mov r0, #0 │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ ldr sl, [fp, #228] @ 0xe4 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #-284] @ 1ddfc │ │ │ │ + ldr r3, [pc, #-284] @ 1d2b0 │ │ │ │ mov r5, r0 │ │ │ │ str r0, [sl, #4] │ │ │ │ mov r0, r8 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ @@ -22955,50 +22216,50 @@ │ │ │ │ add r1, fp, #340 @ 0x154 │ │ │ │ ldr r0, [fp, #384] @ 0x180 │ │ │ │ bl 74d8 (float, DSP::IIR2&)@plt> │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r6 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #-432] @ 1dde0 │ │ │ │ - ldr r3, [pc, #-432] @ 1dde4 │ │ │ │ + ldr r2, [pc, #-432] @ 1d294 │ │ │ │ + ldr r3, [pc, #-432] @ 1d298 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ add r3, sp, #232 @ 0xe8 │ │ │ │ add r2, sp, #240 @ 0xf0 │ │ │ │ bl 7910 │ │ │ │ ldrd r2, [sp, #232] @ 0xe8 │ │ │ │ ldrd r0, [sp, #240] @ 0xf0 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r3 │ │ │ │ - ldr r2, [pc, #-464] @ 1dde8 │ │ │ │ - ldr r3, [pc, #-464] @ 1ddec │ │ │ │ + ldr r2, [pc, #-464] @ 1d29c │ │ │ │ + ldr r3, [pc, #-464] @ 1d2a0 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #-460] @ 1ddfc │ │ │ │ + ldr r3, [pc, #-460] @ 1d2b0 │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #-492] @ 1ddfc │ │ │ │ + ldr r3, [pc, #-492] @ 1d2b0 │ │ │ │ strd r6, [sp, #16] │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r1, [pc, #-532] @ 1ddfc │ │ │ │ + ldr r1, [pc, #-532] @ 1d2b0 │ │ │ │ bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #-588] @ 1ddd0 │ │ │ │ + ldr r3, [pc, #-588] @ 1d284 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ @@ -23021,30 +22282,30 @@ │ │ │ │ mov r0, r2 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #-668] @ 1ddfc │ │ │ │ + ldr r3, [pc, #-668] @ 1d2b0 │ │ │ │ str r0, [r4, #4] │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r0, [fp, #480] @ 0x1e0 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #-708] @ 1de00 │ │ │ │ - ldr r3, [pc, #-708] @ 1de04 │ │ │ │ + ldr r2, [pc, #-708] @ 1d2b4 │ │ │ │ + ldr r3, [pc, #-708] @ 1d2b8 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #-712] @ 1de08 │ │ │ │ - ldr r3, [pc, #-712] @ 1de0c │ │ │ │ + ldr r2, [pc, #-712] @ 1d2bc │ │ │ │ + ldr r3, [pc, #-712] @ 1d2c0 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 761c <__exp_finite@plt> │ │ │ │ mov r8, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r0, [fp, #432] @ 0x1b0 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r8 │ │ │ │ @@ -23062,24 +22323,24 @@ │ │ │ │ ldr r0, [fp, #440] @ 0x1b8 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ str r0, [fp, #440] @ 0x1b8 │ │ │ │ - b 1d220 │ │ │ │ + b 1c6d4 │ │ │ │ str r8, [fp, #476] @ 0x1dc │ │ │ │ mov r0, r7 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #-876] @ 1dde0 │ │ │ │ - ldr r3, [pc, #-892] @ 1ddd4 │ │ │ │ + ldr r2, [pc, #-876] @ 1d294 │ │ │ │ + ldr r3, [pc, #-892] @ 1d288 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7934 │ │ │ │ - ldr r2, [pc, #-900] @ 1ddd8 │ │ │ │ - ldr r3, [pc, #-900] @ 1dddc │ │ │ │ + ldr r2, [pc, #-900] @ 1d28c │ │ │ │ + ldr r3, [pc, #-900] @ 1d290 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ @@ -23091,20 +22352,20 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #-948] @ 1ddfc │ │ │ │ + ldr r3, [pc, #-948] @ 1d2b0 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r1, [pc, #-968] @ 1ddfc │ │ │ │ + ldr r1, [pc, #-968] @ 1d2b0 │ │ │ │ bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ strd r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ @@ -23112,28 +22373,28 @@ │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ mov r1, r0 │ │ │ │ str r0, [fp, #36] @ 0x24 │ │ │ │ str r0, [fp, #28] │ │ │ │ mov r4, r0 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ - ldr r1, [pc, #-1032] @ 1ddfc │ │ │ │ + ldr r1, [pc, #-1032] @ 1d2b0 │ │ │ │ mov r8, r0 │ │ │ │ str r0, [fp, #32] │ │ │ │ mov r0, #0 │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ ldr r9, [fp, #48] @ 0x30 │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #-1084] @ 1ddfc │ │ │ │ + ldr r3, [pc, #-1084] @ 1d2b0 │ │ │ │ mov r5, r0 │ │ │ │ str r0, [r9, #4] │ │ │ │ ldrd r0, [sp, #8] │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ @@ -23155,48 +22416,48 @@ │ │ │ │ add r1, fp, #160 @ 0xa0 │ │ │ │ ldr r0, [fp, #204] @ 0xcc │ │ │ │ bl 74d8 (float, DSP::IIR2&)@plt> │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r7 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #-1232] @ 1dde0 │ │ │ │ - ldr r3, [pc, #-1232] @ 1dde4 │ │ │ │ + ldr r2, [pc, #-1232] @ 1d294 │ │ │ │ + ldr r3, [pc, #-1232] @ 1d298 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ add r3, sp, #232 @ 0xe8 │ │ │ │ add r2, sp, #240 @ 0xf0 │ │ │ │ bl 7910 │ │ │ │ ldrd r0, [sp, #240] @ 0xf0 │ │ │ │ - ldr r2, [pc, #-1252] @ 1dde8 │ │ │ │ - ldr r3, [pc, #-1252] @ 1ddec │ │ │ │ + ldr r2, [pc, #-1252] @ 1d29c │ │ │ │ + ldr r3, [pc, #-1252] @ 1d2a0 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #-1248] @ 1ddfc │ │ │ │ + ldr r3, [pc, #-1248] @ 1d2b0 │ │ │ │ mov r7, #0 │ │ │ │ strd r0, [sp, #8] │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r1, [pc, #-1276] @ 1ddfc │ │ │ │ + ldr r1, [pc, #-1276] @ 1d2b0 │ │ │ │ bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ - ldr r2, [pc, #-1292] @ 1ddf4 │ │ │ │ - ldr r3, [pc, #-1300] @ 1ddf0 │ │ │ │ + ldr r2, [pc, #-1292] @ 1d2a8 │ │ │ │ + ldr r3, [pc, #-1300] @ 1d2a4 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ ldrd r0, [sp, #8] │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ ldrd r4, [sp, #232] @ 0xe8 │ │ │ │ str r7, [fp, #392] @ 0x188 │ │ │ │ - ldr r2, [pc, #-1340] @ 1ddf4 │ │ │ │ - ldr r3, [pc, #-1340] @ 1ddf8 │ │ │ │ + ldr r2, [pc, #-1340] @ 1d2a8 │ │ │ │ + ldr r3, [pc, #-1340] @ 1d2ac │ │ │ │ ldr r7, [fp, #408] @ 0x198 │ │ │ │ str r0, [fp, #388] @ 0x184 │ │ │ │ ldrd r0, [sp, #8] │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ @@ -23208,30 +22469,30 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #-1416] @ 1ddfc │ │ │ │ + ldr r3, [pc, #-1416] @ 1d2b0 │ │ │ │ str r0, [r7, #4] │ │ │ │ ldrd r0, [sp, #8] │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ str r0, [r7, #8] │ │ │ │ ldr r0, [fp, #476] @ 0x1dc │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #-1456] @ 1de00 │ │ │ │ - ldr r3, [pc, #-1456] @ 1de04 │ │ │ │ + ldr r2, [pc, #-1456] @ 1d2b4 │ │ │ │ + ldr r3, [pc, #-1456] @ 1d2b8 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #-1460] @ 1de08 │ │ │ │ - ldr r3, [pc, #-1460] @ 1de0c │ │ │ │ + ldr r2, [pc, #-1460] @ 1d2bc │ │ │ │ + ldr r3, [pc, #-1460] @ 1d2c0 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 761c <__exp_finite@plt> │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r0, [fp, #388] @ 0x184 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r4 │ │ │ │ @@ -23249,25 +22510,25 @@ │ │ │ │ ldr r0, [fp, #396] @ 0x18c │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ str r0, [fp, #396] @ 0x18c │ │ │ │ - b 1d1f8 │ │ │ │ + b 1c6ac │ │ │ │ ldr r6, [sl, #508] @ 0x1fc │ │ │ │ ldr r0, [sl, #572] @ 0x23c │ │ │ │ str r6, [sl, #504] @ 0x1f8 │ │ │ │ str r6, [sp, #200] @ 0xc8 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #-1584] @ 1de10 │ │ │ │ - ldr r3, [pc, #-1584] @ 1de14 │ │ │ │ + ldr r2, [pc, #-1584] @ 1d2c4 │ │ │ │ + ldr r3, [pc, #-1584] @ 1d2c8 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #-1588] @ 1de18 │ │ │ │ - ldr r3, [pc, #-1588] @ 1de1c │ │ │ │ + ldr r2, [pc, #-1588] @ 1d2cc │ │ │ │ + ldr r3, [pc, #-1588] @ 1d2d0 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ ldr r1, [sl, #568] @ 0x238 │ │ │ │ mov r7, r0 │ │ │ │ str r0, [sl, #572] @ 0x23c │ │ │ │ ldr r0, [sl, #564] @ 0x234 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ @@ -23280,58 +22541,58 @@ │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ ldr r5, [sl, #516] @ 0x204 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sl, #568] @ 0x238 │ │ │ │ mov r8, r0 │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1e4f8 │ │ │ │ + beq 1d9ac │ │ │ │ ldr r7, [sl, #536] @ 0x218 │ │ │ │ ldr r4, [sl, #528] @ 0x210 │ │ │ │ str r7, [sl, #532] @ 0x214 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1e590 │ │ │ │ + beq 1da44 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 78d4 <__aeabi_fsub@plt> │ │ │ │ ldr r1, [sl, #512] @ 0x200 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ ldr r9, [sl, #520] @ 0x208 │ │ │ │ mov r1, r9 │ │ │ │ mov fp, r0 │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ cmp r0, #0 │ │ │ │ moveq fp, r9 │ │ │ │ add r1, fp, #-2147483648 @ 0x80000000 │ │ │ │ str r1, [sl, #544] @ 0x220 │ │ │ │ - b 1d2bc │ │ │ │ + b 1c770 │ │ │ │ mov r1, #1065353216 @ 0x3f800000 │ │ │ │ mov r0, r5 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ mov r1, r8 │ │ │ │ bl 78d4 <__aeabi_fsub@plt> │ │ │ │ mov r1, r0 │ │ │ │ mov r9, r0 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ mov r1, r0 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ mov r1, r9 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #-1812] @ 1de20 │ │ │ │ - ldr r3, [pc, #-1812] @ 1de24 │ │ │ │ + ldr r2, [pc, #-1812] @ 1d2d4 │ │ │ │ + ldr r3, [pc, #-1812] @ 1d2d8 │ │ │ │ mov fp, r0 │ │ │ │ mov r6, r1 │ │ │ │ bl 73f4 <__aeabi_dcmpge@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - ldreq fp, [pc, #-1836] @ 1de20 │ │ │ │ - ldreq r6, [pc, #-1836] @ 1de24 │ │ │ │ + ldreq fp, [pc, #-1836] @ 1d2d4 │ │ │ │ + ldreq r6, [pc, #-1836] @ 1d2d8 │ │ │ │ mov r0, fp │ │ │ │ mov r1, r6 │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ mov r1, #1065353216 @ 0x3f800000 │ │ │ │ bl 78d4 <__aeabi_fsub@plt> │ │ │ │ ldr r1, [sp, #224] @ 0xe0 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ @@ -23340,106 +22601,106 @@ │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ bl 7310 <__exp2_finite@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ mov r7, r0 │ │ │ │ - b 1e4a4 │ │ │ │ + b 1d958 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 7904 <__aeabi_fcmpgt@plt> │ │ │ │ cmp r0, #0 │ │ │ │ moveq r0, #0 │ │ │ │ streq r0, [sl, #544] @ 0x220 │ │ │ │ - beq 1d2bc │ │ │ │ + beq 1c770 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 78d4 <__aeabi_fsub@plt> │ │ │ │ ldr r1, [sl, #512] @ 0x200 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ ldr r8, [sl, #524] @ 0x20c │ │ │ │ mov r1, r8 │ │ │ │ mov r5, r0 │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ cmp r0, #0 │ │ │ │ moveq r5, r8 │ │ │ │ str r5, [sl, #544] @ 0x220 │ │ │ │ - b 1d2bc │ │ │ │ + b 1c770 │ │ │ │ bl 7700 <__stack_chk_fail@plt> │ │ │ │ │ │ │ │ -0001e5e4 ::_connect_port(void*, unsigned long, float*)@@Base>: │ │ │ │ +0001da98 ::_connect_port(void*, unsigned long, float*)@@Base>: │ │ │ │ ldr r3, [r0, #20] │ │ │ │ str r2, [r3, r1, lsl #2] │ │ │ │ bx lr │ │ │ │ │ │ │ │ -0001e5f0 ::_activate(void*)@@Base>: │ │ │ │ +0001daa4 ::_activate(void*)@@Base>: │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r0, #12] │ │ │ │ bx lr │ │ │ │ │ │ │ │ -0001e5fc ::_connect_port(void*, unsigned long, float*)@@Base>: │ │ │ │ +0001dab0 ::_connect_port(void*, unsigned long, float*)@@Base>: │ │ │ │ ldr r3, [r0, #20] │ │ │ │ str r2, [r3, r1, lsl #2] │ │ │ │ bx lr │ │ │ │ │ │ │ │ -0001e608 ::_activate(void*)@@Base>: │ │ │ │ +0001dabc ::_activate(void*)@@Base>: │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r0, #12] │ │ │ │ bx lr │ │ │ │ │ │ │ │ -0001e614 ::_connect_port(void*, unsigned long, float*)@@Base>: │ │ │ │ +0001dac8 ::_connect_port(void*, unsigned long, float*)@@Base>: │ │ │ │ ldr r3, [r0, #20] │ │ │ │ str r2, [r3, r1, lsl #2] │ │ │ │ bx lr │ │ │ │ │ │ │ │ -0001e620 ::_activate(void*)@@Base>: │ │ │ │ +0001dad4 ::_activate(void*)@@Base>: │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r0, #12] │ │ │ │ bx lr │ │ │ │ │ │ │ │ -0001e62c ::_cleanup(void*)@@Base>: │ │ │ │ +0001dae0 ::_cleanup(void*)@@Base>: │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1e644 ::_cleanup(void*)@@Base+0x18> │ │ │ │ + beq 1daf8 ::_cleanup(void*)@@Base+0x18> │ │ │ │ bl 7808 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #28 │ │ │ │ pop {r4, lr} │ │ │ │ b 75a4 │ │ │ │ │ │ │ │ -0001e654 ::_cleanup(void*)@@Base>: │ │ │ │ +0001db08 ::_cleanup(void*)@@Base>: │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1e66c ::_cleanup(void*)@@Base+0x18> │ │ │ │ + beq 1db20 ::_cleanup(void*)@@Base+0x18> │ │ │ │ bl 7808 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #28 │ │ │ │ pop {r4, lr} │ │ │ │ b 75a4 │ │ │ │ │ │ │ │ -0001e67c ::_cleanup(void*)@@Base>: │ │ │ │ +0001db30 ::_cleanup(void*)@@Base>: │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1e694 ::_cleanup(void*)@@Base+0x18> │ │ │ │ + beq 1db48 ::_cleanup(void*)@@Base+0x18> │ │ │ │ bl 7808 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #28 │ │ │ │ pop {r4, lr} │ │ │ │ b 75a4 │ │ │ │ │ │ │ │ -0001e6a4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base>: │ │ │ │ - ldr r3, [pc, #2988] @ 1f258 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbb4> │ │ │ │ - ldr r2, [pc, #2988] @ 1f25c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbb8> │ │ │ │ +0001db58 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base>: │ │ │ │ + ldr r3, [pc, #2988] @ 1e70c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbb4> │ │ │ │ + ldr r2, [pc, #2988] @ 1e710 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbb8> │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r4, [r3, r2] │ │ │ │ mov r0, #596 @ 0x254 │ │ │ │ ldr r5, [r4] │ │ │ │ @@ -23447,20 +22708,20 @@ │ │ │ │ str r1, [sp, #24] │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ bl 7328 │ │ │ │ mov r2, #596 @ 0x254 │ │ │ │ mov r1, #0 │ │ │ │ mov r6, #1065353216 @ 0x3f800000 │ │ │ │ mov r7, #63 @ 0x3f │ │ │ │ - ldr r5, [pc, #2928] @ 1f260 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbbc> │ │ │ │ - ldr r4, [pc, #2928] @ 1f264 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbc0> │ │ │ │ + ldr r5, [pc, #2928] @ 1e714 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbbc> │ │ │ │ + ldr r4, [pc, #2928] @ 1e718 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbc0> │ │ │ │ mov r8, r0 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 7580 │ │ │ │ - ldr r1, [pc, #2916] @ 1f268 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbc4> │ │ │ │ + ldr r1, [pc, #2916] @ 1e71c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbc4> │ │ │ │ str r1, [r8, #44] @ 0x2c │ │ │ │ str r6, [r8, #40] @ 0x28 │ │ │ │ str r6, [r8, #48] @ 0x30 │ │ │ │ mov r0, #256 @ 0x100 │ │ │ │ bl 797c │ │ │ │ mov r1, #1 │ │ │ │ mov sl, r8 │ │ │ │ @@ -23475,222 +22736,222 @@ │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ str ip, [r8, #60] @ 0x3c │ │ │ │ str r1, [r8, #64] @ 0x40 │ │ │ │ str r1, [r8, #592] @ 0x250 │ │ │ │ str r6, [sp, #8] │ │ │ │ add fp, r9, r2 │ │ │ │ mov r8, r1 │ │ │ │ - ldr r6, [pc, #2828] @ 1f26c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbc8> │ │ │ │ - ldr r7, [pc, #2828] @ 1f270 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbcc> │ │ │ │ + ldr r6, [pc, #2828] @ 1e720 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbc8> │ │ │ │ + ldr r7, [pc, #2828] @ 1e724 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbcc> │ │ │ │ str r0, [sl, #72] @ 0x48 │ │ │ │ add r0, sl, #336 @ 0x150 │ │ │ │ bl 7580 │ │ │ │ - ldr r2, [pc, #2816] @ 1f274 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbd0> │ │ │ │ - ldr r3, [pc, #2816] @ 1f278 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbd4> │ │ │ │ + ldr r2, [pc, #2816] @ 1e728 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbd0> │ │ │ │ + ldr r3, [pc, #2816] @ 1e72c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbd4> │ │ │ │ strd r6, [sp, #40] @ 0x28 │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ strd r2, [sp] │ │ │ │ - b 1e7c8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x124> │ │ │ │ + b 1dc7c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x124> │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r0, [r9] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r4 │ │ │ │ - ldr r2, [pc, #2756] @ 1f260 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbbc> │ │ │ │ - ldr r3, [pc, #2780] @ 1f27c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbd8> │ │ │ │ + ldr r2, [pc, #2756] @ 1e714 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbbc> │ │ │ │ + ldr r3, [pc, #2780] @ 1e730 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbd8> │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ add r9, r9, #4 │ │ │ │ cmp fp, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ - beq 1e838 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x194> │ │ │ │ + beq 1dcec ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x194> │ │ │ │ add lr, sp, #72 @ 0x48 │ │ │ │ add r8, lr, r8, lsl #3 │ │ │ │ ldrd r0, [r8, #-32] @ 0xffffffe0 │ │ │ │ mov r8, sl │ │ │ │ strd r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - ldr r2, [pc, #2728] @ 1f280 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbdc> │ │ │ │ - ldr r3, [pc, #2728] @ 1f284 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbe0> │ │ │ │ + ldr r2, [pc, #2728] @ 1e734 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbdc> │ │ │ │ + ldr r3, [pc, #2728] @ 1e738 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbe0> │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ ldrd r2, [sp] │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ eor sl, r8, #1 │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ add ip, r3, sl, lsl #3 │ │ │ │ - ldr r2, [pc, #2704] @ 1f288 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbe4> │ │ │ │ - ldr r3, [pc, #2704] @ 1f28c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbe8> │ │ │ │ + ldr r2, [pc, #2704] @ 1e73c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbe4> │ │ │ │ + ldr r3, [pc, #2704] @ 1e740 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbe8> │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r0, r5 │ │ │ │ bic r1, r4, #-2147483648 @ 0x80000000 │ │ │ │ strd r6, [ip, #-32] @ 0xffffffe0 │ │ │ │ bl 7604 <__aeabi_dcmplt@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - bne 1e784 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xe0> │ │ │ │ + bne 1dc38 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xe0> │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ str r0, [r9] │ │ │ │ - b 1e78c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xe8> │ │ │ │ + b 1dc40 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xe8> │ │ │ │ ldr r6, [sp, #16] │ │ │ │ mov r8, #0 │ │ │ │ sub sl, r6, #4 │ │ │ │ add fp, r6, #252 @ 0xfc │ │ │ │ str fp, [sp, #8] │ │ │ │ - ldr r9, [pc, #2620] @ 1f290 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbec> │ │ │ │ + ldr r9, [pc, #2620] @ 1e744 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbec> │ │ │ │ str sl, [sp, #16] │ │ │ │ - b 1e888 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1e4> │ │ │ │ + b 1dd3c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1e4> │ │ │ │ ldr r0, [sl, #4]! │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ mov r1, r9 │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #2596] @ 1f294 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbf0> │ │ │ │ + ldr r3, [pc, #2596] @ 1e748 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbf0> │ │ │ │ str r0, [sl] │ │ │ │ mov r0, r8 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ cmp sl, fp │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ - beq 1ea50 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x3ac> │ │ │ │ - ldr r2, [pc, #2568] @ 1f298 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbf4> │ │ │ │ - ldr r3, [pc, #2568] @ 1f29c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbf8> │ │ │ │ + beq 1df04 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x3ac> │ │ │ │ + ldr r2, [pc, #2568] @ 1e74c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbf4> │ │ │ │ + ldr r3, [pc, #2568] @ 1e750 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbf8> │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #2528] @ 1f294 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbf0> │ │ │ │ + ldr r3, [pc, #2528] @ 1e748 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbf0> │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r0 │ │ │ │ bl 7610 <__aeabi_dcmple@plt> │ │ │ │ cmp r0, #0 │ │ │ │ moveq r1, #1065353216 @ 0x3f800000 │ │ │ │ - beq 1e858 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1b4> │ │ │ │ + beq 1dd0c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1b4> │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r1, [pc, #2488] @ 1f294 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbf0> │ │ │ │ + ldr r1, [pc, #2488] @ 1e748 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbf0> │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ bl 7bc8 <__sqrt_finite@plt> │ │ │ │ - ldr r2, [pc, #2488] @ 1f2a0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbfc> │ │ │ │ - ldr r3, [pc, #2488] @ 1f2a4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc00> │ │ │ │ + ldr r2, [pc, #2488] @ 1e754 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbfc> │ │ │ │ + ldr r3, [pc, #2488] @ 1e758 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc00> │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #2472] @ 1f2a8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc04> │ │ │ │ + ldr r3, [pc, #2472] @ 1e75c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc04> │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ bl 7604 <__aeabi_dcmplt@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - bne 1f190 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xaec> │ │ │ │ + bne 1e644 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xaec> │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r0, [pc, #2444] @ 1f2ac ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc08> │ │ │ │ - ldr r1, [pc, #2444] @ 1f2b0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc0c> │ │ │ │ + ldr r0, [pc, #2444] @ 1e760 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc08> │ │ │ │ + ldr r1, [pc, #2444] @ 1e764 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc0c> │ │ │ │ bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ bl 761c <__exp_finite@plt> │ │ │ │ strd r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ bl 7bc8 <__sqrt_finite@plt> │ │ │ │ - ldr r2, [pc, #2404] @ 1f2b4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc10> │ │ │ │ - ldr r3, [pc, #2404] @ 1f2b8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc14> │ │ │ │ + ldr r2, [pc, #2404] @ 1e768 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc10> │ │ │ │ + ldr r3, [pc, #2404] @ 1e76c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc14> │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #2384] @ 1f2bc ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc18> │ │ │ │ - ldr r3, [pc, #2384] @ 1f2c0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc1c> │ │ │ │ + ldr r2, [pc, #2384] @ 1e770 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc18> │ │ │ │ + ldr r3, [pc, #2384] @ 1e774 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc1c> │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #2368] @ 1f2c4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc20> │ │ │ │ - ldr r3, [pc, #2368] @ 1f2c8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc24> │ │ │ │ + ldr r2, [pc, #2368] @ 1e778 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc20> │ │ │ │ + ldr r3, [pc, #2368] @ 1e77c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc24> │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #2352] @ 1f2cc ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc28> │ │ │ │ - ldr r3, [pc, #2352] @ 1f2d0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc2c> │ │ │ │ + ldr r2, [pc, #2352] @ 1e780 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc28> │ │ │ │ + ldr r3, [pc, #2352] @ 1e784 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc2c> │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #2336] @ 1f2d4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc30> │ │ │ │ - ldr r3, [pc, #2336] @ 1f2d8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc34> │ │ │ │ + ldr r2, [pc, #2336] @ 1e788 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc30> │ │ │ │ + ldr r3, [pc, #2336] @ 1e78c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc34> │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #2320] @ 1f2dc ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc38> │ │ │ │ - ldr r3, [pc, #2320] @ 1f2e0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc3c> │ │ │ │ + ldr r2, [pc, #2320] @ 1e790 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc38> │ │ │ │ + ldr r3, [pc, #2320] @ 1e794 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc3c> │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #2304] @ 1f2e4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc40> │ │ │ │ - ldr r3, [pc, #2304] @ 1f2e8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc44> │ │ │ │ + ldr r2, [pc, #2304] @ 1e798 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc40> │ │ │ │ + ldr r3, [pc, #2304] @ 1e79c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc44> │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #2288] @ 1f2ec ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc48> │ │ │ │ - ldr r3, [pc, #2288] @ 1f2f0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc4c> │ │ │ │ + ldr r2, [pc, #2288] @ 1e7a0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc48> │ │ │ │ + ldr r3, [pc, #2288] @ 1e7a4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc4c> │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #2272] @ 1f2f4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc50> │ │ │ │ - ldr r3, [pc, #2272] @ 1f2f8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc54> │ │ │ │ + ldr r2, [pc, #2272] @ 1e7a8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc50> │ │ │ │ + ldr r3, [pc, #2272] @ 1e7ac ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc54> │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldrd r0, [sp] │ │ │ │ bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ mov r1, r0 │ │ │ │ - b 1e858 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1b4> │ │ │ │ + b 1dd0c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1b4> │ │ │ │ ldr sl, [sp, #16] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ sub r3, r1, sl │ │ │ │ sub ip, r3, #4 │ │ │ │ lsr r2, ip, #2 │ │ │ │ add lr, r2, #1 │ │ │ │ add r4, fp, #76 @ 0x4c │ │ │ │ ands r0, lr, #3 │ │ │ │ mov r6, r4 │ │ │ │ mov r5, sl │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ - beq 1eaf4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x450> │ │ │ │ + beq 1dfa8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x450> │ │ │ │ cmp r0, #1 │ │ │ │ - beq 1eac0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x41c> │ │ │ │ + beq 1df74 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x41c> │ │ │ │ cmp r0, #2 │ │ │ │ - bne 1f108 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xa64> │ │ │ │ + bne 1e5bc ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xa64> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r0, [r6, #4]! │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ @@ -23705,15 +22966,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ cmp r5, r7 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ - beq 1eba8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x504> │ │ │ │ + beq 1e05c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x504> │ │ │ │ mov fp, r4 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r0, [r6, #4] │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ @@ -23749,43 +23010,43 @@ │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r9 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ cmp r5, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ - bne 1eafc ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x458> │ │ │ │ + bne 1dfb0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x458> │ │ │ │ mov r4, fp │ │ │ │ ldr ip, [sp, #12] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r1, [pc, #1748] @ 1f294 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbf0> │ │ │ │ + ldr r1, [pc, #1748] @ 1e748 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbf0> │ │ │ │ add r5, ip, #332 @ 0x14c │ │ │ │ bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ mov fp, r1 │ │ │ │ sub r1, r5, r4 │ │ │ │ sub r3, r1, #4 │ │ │ │ lsr r2, r3, #2 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r2, #1 │ │ │ │ ands r8, r0, #7 │ │ │ │ - beq 1eca8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x604> │ │ │ │ + beq 1e15c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x604> │ │ │ │ cmp r8, #1 │ │ │ │ - beq 1eca0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x5fc> │ │ │ │ + beq 1e154 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x5fc> │ │ │ │ cmp r8, #2 │ │ │ │ - beq 1ec84 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x5e0> │ │ │ │ + beq 1e138 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x5e0> │ │ │ │ cmp r8, #3 │ │ │ │ - beq 1ec68 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x5c4> │ │ │ │ + beq 1e11c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x5c4> │ │ │ │ cmp r8, #4 │ │ │ │ - beq 1ec4c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x5a8> │ │ │ │ + beq 1e100 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x5a8> │ │ │ │ cmp r8, #5 │ │ │ │ - beq 1ec30 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x58c> │ │ │ │ + beq 1e0e4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x58c> │ │ │ │ cmp r8, #6 │ │ │ │ - bne 1f138 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xa94> │ │ │ │ + bne 1e5ec ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xa94> │ │ │ │ ldr r0, [r4, #4]! │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, fp │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ str r0, [r4] │ │ │ │ @@ -23814,15 +23075,15 @@ │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, fp │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ str r0, [r4] │ │ │ │ ldr r0, [r4, #4]! │ │ │ │ - b 1ed70 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x6cc> │ │ │ │ + b 1e224 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x6cc> │ │ │ │ ldr r0, [r4, #4] │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, fp │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ str r0, [r4, #4] │ │ │ │ @@ -23872,41 +23133,41 @@ │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, fp │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ cmp r5, r4 │ │ │ │ str r0, [r4] │ │ │ │ - bne 1eca8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x604> │ │ │ │ + bne 1e15c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x604> │ │ │ │ mov r0, r6 │ │ │ │ - ldr r3, [pc, #1376] @ 1f2fc ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc58> │ │ │ │ + ldr r3, [pc, #1376] @ 1e7b0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc58> │ │ │ │ mov r1, fp │ │ │ │ mov r2, #0 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ ldr r9, [sp, #8] │ │ │ │ sub ip, r9, sl │ │ │ │ sub r5, ip, #4 │ │ │ │ lsr r6, r5, #2 │ │ │ │ mov r7, r1 │ │ │ │ add r1, r6, #1 │ │ │ │ ands r3, r1, #7 │ │ │ │ mov r4, r0 │ │ │ │ - beq 1f184 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xae0> │ │ │ │ + beq 1e638 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xae0> │ │ │ │ cmp r3, #1 │ │ │ │ - beq 1ee84 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x7e0> │ │ │ │ + beq 1e338 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x7e0> │ │ │ │ cmp r3, #2 │ │ │ │ - beq 1ee68 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x7c4> │ │ │ │ + beq 1e31c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x7c4> │ │ │ │ cmp r3, #3 │ │ │ │ - beq 1ee4c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x7a8> │ │ │ │ + beq 1e300 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x7a8> │ │ │ │ cmp r3, #4 │ │ │ │ - beq 1ee30 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x78c> │ │ │ │ + beq 1e2e4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x78c> │ │ │ │ cmp r3, #5 │ │ │ │ - beq 1ee14 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x770> │ │ │ │ + beq 1e2c8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x770> │ │ │ │ cmp r3, #6 │ │ │ │ - bne 1f158 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xab4> │ │ │ │ + bne 1e60c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xab4> │ │ │ │ ldr r0, [sl, #4]! │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ str r0, [sl] │ │ │ │ @@ -23944,15 +23205,15 @@ │ │ │ │ mov r3, r7 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ ldr r2, [sp, #8] │ │ │ │ cmp r2, sl │ │ │ │ movne fp, r2 │ │ │ │ str r0, [sl] │ │ │ │ - beq 1ef98 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x8f4> │ │ │ │ + beq 1e44c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x8f4> │ │ │ │ ldr r0, [sl, #4] │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ str r0, [sl, #4] │ │ │ │ @@ -24002,61 +23263,61 @@ │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ cmp fp, sl │ │ │ │ str r0, [sl] │ │ │ │ - bne 1eeb0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x80c> │ │ │ │ + bne 1e364 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x80c> │ │ │ │ ldr sl, [sp, #20] │ │ │ │ ldr r7, [sp, #12] │ │ │ │ ldr fp, [sl, #24] │ │ │ │ ldr r8, [sl, #76] @ 0x4c │ │ │ │ cmn fp, #-536870910 @ 0xe0000002 │ │ │ │ str r8, [r7, #24] │ │ │ │ - bhi 1f254 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbb0> │ │ │ │ + bhi 1e708 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbb0> │ │ │ │ lsl r4, fp, #2 │ │ │ │ mov r0, r4 │ │ │ │ bl 75e0 │ │ │ │ cmp fp, #0 │ │ │ │ str r0, [r7, #20] │ │ │ │ - ble 1f0a0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x9fc> │ │ │ │ + ble 1e554 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x9fc> │ │ │ │ sub lr, r4, #4 │ │ │ │ lsr r9, lr, #2 │ │ │ │ add ip, r9, #1 │ │ │ │ ands r5, ip, #7 │ │ │ │ add r6, r0, r4 │ │ │ │ add r3, r8, #4 │ │ │ │ - beq 1f050 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x9ac> │ │ │ │ + beq 1e504 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x9ac> │ │ │ │ cmp r5, #1 │ │ │ │ - beq 1f040 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x99c> │ │ │ │ + beq 1e4f4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x99c> │ │ │ │ cmp r5, #2 │ │ │ │ - beq 1f038 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x994> │ │ │ │ + beq 1e4ec ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x994> │ │ │ │ cmp r5, #3 │ │ │ │ - beq 1f030 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x98c> │ │ │ │ + beq 1e4e4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x98c> │ │ │ │ cmp r5, #4 │ │ │ │ - beq 1f028 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x984> │ │ │ │ + beq 1e4dc ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x984> │ │ │ │ cmp r5, #5 │ │ │ │ - beq 1f020 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x97c> │ │ │ │ + beq 1e4d4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x97c> │ │ │ │ cmp r5, #6 │ │ │ │ - bne 1f178 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xad4> │ │ │ │ + bne 1e62c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xad4> │ │ │ │ str r3, [r0], #4 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [r0], #4 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [r0], #4 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [r0], #4 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [r0], #4 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [r0], #4 │ │ │ │ cmp r6, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ - beq 1f0a0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x9fc> │ │ │ │ + beq 1e554 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x9fc> │ │ │ │ mov r2, r0 │ │ │ │ add r1, r3, #12 │ │ │ │ add sl, r3, #24 │ │ │ │ add fp, r3, #36 @ 0x24 │ │ │ │ add r8, r3, #48 @ 0x30 │ │ │ │ add r7, r3, #60 @ 0x3c │ │ │ │ add r4, r3, #72 @ 0x48 │ │ │ │ @@ -24068,126 +23329,126 @@ │ │ │ │ str fp, [r0, #-20] @ 0xffffffec │ │ │ │ str r8, [r0, #-16] │ │ │ │ str r7, [r0, #-12] │ │ │ │ str r4, [r0, #-8] │ │ │ │ str lr, [r0, #-4] │ │ │ │ cmp r6, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ - bne 1f050 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x9ac> │ │ │ │ + bne 1e504 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x9ac> │ │ │ │ ldr r9, [sp, #24] │ │ │ │ mov r0, r9 │ │ │ │ bl 7430 <__aeabi_ui2f@plt> │ │ │ │ ldr r5, [sp, #12] │ │ │ │ str r0, [r5] │ │ │ │ mov r0, r9 │ │ │ │ bl 79f4 <__aeabi_ui2d@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r1, [pc, #452] @ 1f294 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbf0> │ │ │ │ + ldr r1, [pc, #452] @ 1e748 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbf0> │ │ │ │ bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ - ldr ip, [pc, #548] @ 1f300 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc5c> │ │ │ │ + ldr ip, [pc, #548] @ 1e7b4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc5c> │ │ │ │ str ip, [r5, #16] │ │ │ │ str r0, [r5, #4] │ │ │ │ mov r0, r5 │ │ │ │ bl 73a0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r6, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [r3] │ │ │ │ mov r0, r5 │ │ │ │ cmp r6, r2 │ │ │ │ - bne 1f18c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xae8> │ │ │ │ + bne 1e640 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xae8> │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, fp │ │ │ │ str r0, [r6, #80]! @ 0x50 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ - b 1ea98 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x3f4> │ │ │ │ + b 1df4c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x3f4> │ │ │ │ ldr r0, [r4, #4]! │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, fp │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ str r0, [r4] │ │ │ │ - b 1ec14 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x570> │ │ │ │ + b 1e0c8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x570> │ │ │ │ ldr r0, [sl, #4]! │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ str r0, [sl] │ │ │ │ - b 1edf8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x754> │ │ │ │ + b 1e2ac ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x754> │ │ │ │ str r3, [r0], #4 │ │ │ │ add r3, r8, #16 │ │ │ │ - b 1f018 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x974> │ │ │ │ + b 1e4cc ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x974> │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 1eeb0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x80c> │ │ │ │ + b 1e364 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x80c> │ │ │ │ bl 7700 <__stack_chk_fail@plt> │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - ldr r2, [pc, #356] @ 1f304 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc60> │ │ │ │ - ldr r3, [pc, #356] @ 1f308 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc64> │ │ │ │ + ldr r2, [pc, #356] @ 1e7b8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc60> │ │ │ │ + ldr r3, [pc, #356] @ 1e7bc ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc64> │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #340] @ 1f30c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc68> │ │ │ │ - ldr r3, [pc, #340] @ 1f310 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc6c> │ │ │ │ + ldr r2, [pc, #340] @ 1e7c0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc68> │ │ │ │ + ldr r3, [pc, #340] @ 1e7c4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc6c> │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #328] @ 1f314 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc70> │ │ │ │ - ldr r3, [pc, #328] @ 1f318 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc74> │ │ │ │ + ldr r2, [pc, #328] @ 1e7c8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc70> │ │ │ │ + ldr r3, [pc, #328] @ 1e7cc ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc74> │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #312] @ 1f31c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc78> │ │ │ │ - ldr r3, [pc, #312] @ 1f320 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc7c> │ │ │ │ + ldr r2, [pc, #312] @ 1e7d0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc78> │ │ │ │ + ldr r3, [pc, #312] @ 1e7d4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc7c> │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #296] @ 1f324 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc80> │ │ │ │ - ldr r3, [pc, #296] @ 1f328 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc84> │ │ │ │ + ldr r2, [pc, #296] @ 1e7d8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc80> │ │ │ │ + ldr r3, [pc, #296] @ 1e7dc ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc84> │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #280] @ 1f32c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc88> │ │ │ │ - ldr r3, [pc, #280] @ 1f330 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc8c> │ │ │ │ + ldr r2, [pc, #280] @ 1e7e0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc88> │ │ │ │ + ldr r3, [pc, #280] @ 1e7e4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc8c> │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #264] @ 1f334 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc90> │ │ │ │ - ldr r3, [pc, #264] @ 1f338 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc94> │ │ │ │ + ldr r2, [pc, #264] @ 1e7e8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc90> │ │ │ │ + ldr r3, [pc, #264] @ 1e7ec ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc94> │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #76] @ 1f294 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbf0> │ │ │ │ + ldr r3, [pc, #76] @ 1e748 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbf0> │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ mov r1, r0 │ │ │ │ - b 1e858 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1b4> │ │ │ │ + b 1dd0c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1b4> │ │ │ │ bl 78bc <__cxa_throw_bad_array_new_length@plt> │ │ │ │ - andeq r3, r5, ip, asr #5 │ │ │ │ + andeq r3, r5, r8, lsl lr │ │ │ │ andeq r0, r0, ip, asr r3 │ │ │ │ strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ @ instruction: 0xc01921fb │ │ │ │ svclt 0x00800000 │ │ │ │ stclcc 6, cr10, [r9], #-40 @ 0xffffffd8 │ │ │ │ svclt 0x00c8f8b8 │ │ │ │ strtge sl, [lr], r6, ror #18 │ │ │ │ @@ -24204,68 +23465,68 @@ │ │ │ │ @ instruction: 0x46e0cff9 │ │ │ │ svccc 0x00b0e5bc │ │ │ │ andmi r0, lr, r0 │ │ │ │ stmdavc sp, {r2, r4, r7, r8, sl, ip, sp, pc}^ │ │ │ │ submi r6, ip, pc, lsl r8 │ │ │ │ ldc2 15, cr7, [fp, #-544]! @ 0xfffffde0 │ │ │ │ svccc 0x0070125e │ │ │ │ - bgt 232418 │ │ │ │ + bgt 2318cc │ │ │ │ svccc 0x0090df2b │ │ │ │ @ instruction: 0xf0e55ae3 │ │ │ │ svccc 0x009afce6 │ │ │ │ mrcne 7, 7, ip, cr13, cr6, {0} │ │ │ │ svccc 0x00951227 │ │ │ │ - bhi 145382c │ │ │ │ + bhi 1452ce0 │ │ │ │ svccc 0x0082c3f3 │ │ │ │ @ instruction: 0x4e13894a │ │ │ │ svccc 0x0059d0c1 │ │ │ │ - blcs fe4d4a58 │ │ │ │ + blcs fe4d3f0c │ │ │ │ svccc 0x00627548 │ │ │ │ @ instruction: 0xff2d9d1c │ │ │ │ svccc 0x008b35a5 │ │ │ │ cmncc r5, #0, 28 │ │ │ │ svccc 0x00d98845 │ │ │ │ eormi r0, r0, r0 │ │ │ │ cdpne 5, 3, cr14, cr12, cr8, {0} │ │ │ │ tstne r1, r1, lsl r1 │ │ │ │ svccc 0x00d11111 │ │ │ │ - bpl ff1714e4 │ │ │ │ + bpl ff170998 │ │ │ │ svccc 0x0072c3d7 │ │ │ │ stmdahi r9, {r0, r2, r3, r4, r5, r6, r7, r8, sl, sp, lr, pc}^ │ │ │ │ svccc 0x00a278a8 │ │ │ │ strbtvc r3, [r7], #682 @ 0x2aa │ │ │ │ svccc 0x00d105b4 │ │ │ │ svccc 0x00c7962c │ │ │ │ svccc 0x00f34ed8 │ │ │ │ ldmlt r4, {r2, r5, r7, ip, sp} │ │ │ │ andmi fp, r8, r3, lsr r8 │ │ │ │ strt r8, [r4], -r7, lsr #25 │ │ │ │ strdmi r1, [ip], -lr │ │ │ │ │ │ │ │ -0001f33c ::_run(void*, unsigned long)@@Base>: │ │ │ │ +0001e7f0 ::_run(void*, unsigned long)@@Base>: │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ subs r5, r1, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 1f374 ::_run(void*, unsigned long)@@Base+0x38> │ │ │ │ + bne 1e828 ::_run(void*, unsigned long)@@Base+0x38> │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 79b8 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ add r2, r1, #-2147483648 @ 0x80000000 │ │ │ │ str r2, [r4, #16] │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 7a84 │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r4, #12] │ │ │ │ - b 1f358 ::_run(void*, unsigned long)@@Base+0x1c> │ │ │ │ + b 1e80c ::_run(void*, unsigned long)@@Base+0x1c> │ │ │ │ │ │ │ │ -0001f384 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base>: │ │ │ │ +0001e838 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base>: │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #576 @ 0x240 │ │ │ │ mov r5, r1 │ │ │ │ bl 7328 │ │ │ │ mov r2, #576 @ 0x240 │ │ │ │ mov r1, #0 │ │ │ │ @@ -24304,54 +23565,54 @@ │ │ │ │ str ip, [r4, #252] @ 0xfc │ │ │ │ str ip, [r4, #296] @ 0x128 │ │ │ │ str ip, [r4, #340] @ 0x154 │ │ │ │ str ip, [r4, #388] @ 0x184 │ │ │ │ str ip, [r4, #432] @ 0x1b0 │ │ │ │ str ip, [r4, #548] @ 0x224 │ │ │ │ str ip, [r4, #560] @ 0x230 │ │ │ │ - bhi 1f580 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1fc> │ │ │ │ + bhi 1ea34 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1fc> │ │ │ │ lsl r6, r8, #2 │ │ │ │ mov r0, r6 │ │ │ │ bl 75e0 │ │ │ │ cmp r8, #0 │ │ │ │ str r0, [r4, #20] │ │ │ │ - ble 1f52c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1a8> │ │ │ │ + ble 1e9e0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1a8> │ │ │ │ sub lr, r6, #4 │ │ │ │ lsr r2, lr, #2 │ │ │ │ add r3, r2, #1 │ │ │ │ ands r1, r3, #7 │ │ │ │ add r6, r0, r6 │ │ │ │ add lr, r7, #4 │ │ │ │ - beq 1f4dc ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x158> │ │ │ │ + beq 1e990 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x158> │ │ │ │ cmp r1, #1 │ │ │ │ - beq 1f4cc ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x148> │ │ │ │ + beq 1e980 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x148> │ │ │ │ cmp r1, #2 │ │ │ │ - beq 1f4c4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x140> │ │ │ │ + beq 1e978 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x140> │ │ │ │ cmp r1, #3 │ │ │ │ - beq 1f4bc ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x138> │ │ │ │ + beq 1e970 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x138> │ │ │ │ cmp r1, #4 │ │ │ │ - beq 1f4b4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x130> │ │ │ │ + beq 1e968 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x130> │ │ │ │ cmp r1, #5 │ │ │ │ - beq 1f4ac ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x128> │ │ │ │ + beq 1e960 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x128> │ │ │ │ cmp r1, #6 │ │ │ │ - bne 1f574 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1f0> │ │ │ │ + bne 1ea28 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1f0> │ │ │ │ str lr, [r0], #4 │ │ │ │ add lr, lr, #12 │ │ │ │ str lr, [r0], #4 │ │ │ │ add lr, lr, #12 │ │ │ │ str lr, [r0], #4 │ │ │ │ add lr, lr, #12 │ │ │ │ str lr, [r0], #4 │ │ │ │ add lr, lr, #12 │ │ │ │ str lr, [r0], #4 │ │ │ │ add lr, lr, #12 │ │ │ │ str lr, [r0], #4 │ │ │ │ cmp r0, r6 │ │ │ │ add lr, lr, #12 │ │ │ │ - beq 1f52c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1a8> │ │ │ │ + beq 1e9e0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1a8> │ │ │ │ mov r2, r0 │ │ │ │ add r3, lr, #12 │ │ │ │ add ip, lr, #24 │ │ │ │ add r1, lr, #36 @ 0x24 │ │ │ │ str lr, [r2], #4 │ │ │ │ str r3, [r0, #4] │ │ │ │ str ip, [r2, #4] │ │ │ │ @@ -24363,41 +23624,41 @@ │ │ │ │ str r2, [r0, #16] │ │ │ │ str r3, [r0, #20] │ │ │ │ str ip, [r0, #24] │ │ │ │ str r1, [r0, #28] │ │ │ │ add r0, r0, #32 │ │ │ │ cmp r0, r6 │ │ │ │ add lr, lr, #96 @ 0x60 │ │ │ │ - bne 1f4dc ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x158> │ │ │ │ + bne 1e990 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x158> │ │ │ │ mov r0, r5 │ │ │ │ bl 7430 <__aeabi_ui2f@plt> │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r5 │ │ │ │ bl 79f4 <__aeabi_ui2d@plt> │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ - ldr r1, [pc, #52] @ 1f584 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x200> │ │ │ │ + ldr r1, [pc, #52] @ 1ea38 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x200> │ │ │ │ mov r0, #0 │ │ │ │ bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ - ldr r2, [pc, #40] @ 1f588 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x204> │ │ │ │ + ldr r2, [pc, #40] @ 1ea3c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x204> │ │ │ │ str r2, [r4, #16] │ │ │ │ str r0, [r4, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 73ac │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ str lr, [r0], #4 │ │ │ │ add lr, r7, #16 │ │ │ │ - b 1f4a4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x120> │ │ │ │ + b 1e958 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x120> │ │ │ │ bl 78bc <__cxa_throw_bad_array_new_length@plt> │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ cdpne 5, 3, cr14, cr12, cr8, {0} │ │ │ │ │ │ │ │ -0001f58c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base>: │ │ │ │ +0001ea40 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base>: │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ mov r7, r0 │ │ │ │ mov r0, #1024 @ 0x400 │ │ │ │ mov r5, r1 │ │ │ │ bl 7328 │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ mov r1, #0 │ │ │ │ @@ -24466,54 +23727,54 @@ │ │ │ │ str r3, [r4, #880] @ 0x370 │ │ │ │ str r3, [r4, #996] @ 0x3e4 │ │ │ │ str r3, [r4, #1008] @ 0x3f0 │ │ │ │ str r8, [r4, #808] @ 0x328 │ │ │ │ str ip, [r4, #856] @ 0x358 │ │ │ │ str r0, [r4, #900] @ 0x384 │ │ │ │ str r7, [r4, #24] │ │ │ │ - bhi 1f800 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x274> │ │ │ │ + bhi 1ecb4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x274> │ │ │ │ lsl r8, r6, #2 │ │ │ │ mov r0, r8 │ │ │ │ bl 75e0 │ │ │ │ cmp r6, #0 │ │ │ │ str r0, [r4, #20] │ │ │ │ - ble 1f7ac ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x220> │ │ │ │ + ble 1ec60 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x220> │ │ │ │ sub lr, r8, #4 │ │ │ │ lsr r1, lr, #2 │ │ │ │ add r2, r1, #1 │ │ │ │ ands ip, r2, #7 │ │ │ │ add r8, r0, r8 │ │ │ │ add r3, r7, #4 │ │ │ │ - beq 1f75c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1d0> │ │ │ │ + beq 1ec10 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1d0> │ │ │ │ cmp ip, #1 │ │ │ │ - beq 1f74c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1c0> │ │ │ │ + beq 1ec00 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1c0> │ │ │ │ cmp ip, #2 │ │ │ │ - beq 1f744 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1b8> │ │ │ │ + beq 1ebf8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1b8> │ │ │ │ cmp ip, #3 │ │ │ │ - beq 1f73c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1b0> │ │ │ │ + beq 1ebf0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1b0> │ │ │ │ cmp ip, #4 │ │ │ │ - beq 1f734 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1a8> │ │ │ │ + beq 1ebe8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1a8> │ │ │ │ cmp ip, #5 │ │ │ │ - beq 1f72c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1a0> │ │ │ │ + beq 1ebe0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1a0> │ │ │ │ cmp ip, #6 │ │ │ │ - bne 1f7f4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x268> │ │ │ │ + bne 1eca8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x268> │ │ │ │ str r3, [r0], #4 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [r0], #4 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [r0], #4 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [r0], #4 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [r0], #4 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [r0], #4 │ │ │ │ cmp r8, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ - beq 1f7ac ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x220> │ │ │ │ + beq 1ec60 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x220> │ │ │ │ mov lr, r0 │ │ │ │ add r1, r3, #12 │ │ │ │ str r3, [lr], #4 │ │ │ │ add r2, r3, #24 │ │ │ │ str r1, [r0, #4] │ │ │ │ add r1, r3, #36 @ 0x24 │ │ │ │ str r2, [lr, #4] │ │ │ │ @@ -24525,59 +23786,59 @@ │ │ │ │ str lr, [r0, #16] │ │ │ │ str ip, [r0, #20] │ │ │ │ str r1, [r0, #24] │ │ │ │ str r2, [r0, #28] │ │ │ │ add r0, r0, #32 │ │ │ │ cmp r8, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ - bne 1f75c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1d0> │ │ │ │ + bne 1ec10 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1d0> │ │ │ │ mov r0, r5 │ │ │ │ bl 7430 <__aeabi_ui2f@plt> │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r5 │ │ │ │ bl 79f4 <__aeabi_ui2d@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r1, [pc, #48] @ 1f804 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x278> │ │ │ │ + ldr r1, [pc, #48] @ 1ecb8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x278> │ │ │ │ bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ - ldr r3, [pc, #40] @ 1f808 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x27c> │ │ │ │ + ldr r3, [pc, #40] @ 1ecbc ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x27c> │ │ │ │ str r3, [r4, #16] │ │ │ │ str r0, [r4, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 7928 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ str r3, [r0], #4 │ │ │ │ add r3, r7, #16 │ │ │ │ - b 1f724 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x198> │ │ │ │ + b 1ebd8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x198> │ │ │ │ bl 78bc <__cxa_throw_bad_array_new_length@plt> │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ cdpne 5, 3, cr14, cr12, cr8, {0} │ │ │ │ │ │ │ │ -0001f80c (float, DSP::IIR2&)@@Base>: │ │ │ │ - ldr r3, [pc, #1252] @ 1fcf8 (float, DSP::IIR2&)@@Base+0x4ec> │ │ │ │ - ldr r2, [pc, #1252] @ 1fcfc (float, DSP::IIR2&)@@Base+0x4f0> │ │ │ │ +0001ecc0 (float, DSP::IIR2&)@@Base>: │ │ │ │ + ldr r3, [pc, #1252] @ 1f1ac (float, DSP::IIR2&)@@Base+0x4ec> │ │ │ │ + ldr r2, [pc, #1252] @ 1f1b0 (float, DSP::IIR2&)@@Base+0x4f0> │ │ │ │ add r3, pc, r3 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov sl, r1 │ │ │ │ ldr r1, [r3, r2] │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ ldr r4, [r1] │ │ │ │ str r4, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #1216] @ 1fd00 (float, DSP::IIR2&)@@Base+0x4f4> │ │ │ │ - ldr r3, [pc, #1216] @ 1fd04 (float, DSP::IIR2&)@@Base+0x4f8> │ │ │ │ + ldr r2, [pc, #1216] @ 1f1b4 (float, DSP::IIR2&)@@Base+0x4f4> │ │ │ │ + ldr r3, [pc, #1216] @ 1f1b8 (float, DSP::IIR2&)@@Base+0x4f8> │ │ │ │ strd r0, [sp] │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7934 │ │ │ │ - ldr r2, [pc, #1204] @ 1fd08 (float, DSP::IIR2&)@@Base+0x4fc> │ │ │ │ - ldr r3, [pc, #1204] @ 1fd0c (float, DSP::IIR2&)@@Base+0x500> │ │ │ │ + ldr r2, [pc, #1204] @ 1f1bc (float, DSP::IIR2&)@@Base+0x4fc> │ │ │ │ + ldr r3, [pc, #1204] @ 1f1c0 (float, DSP::IIR2&)@@Base+0x500> │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ @@ -24588,20 +23849,20 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #1132] @ 1fd10 (float, DSP::IIR2&)@@Base+0x504> │ │ │ │ + ldr r3, [pc, #1132] @ 1f1c4 (float, DSP::IIR2&)@@Base+0x504> │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r1, [pc, #1112] @ 1fd10 (float, DSP::IIR2&)@@Base+0x504> │ │ │ │ + ldr r1, [pc, #1112] @ 1f1c4 (float, DSP::IIR2&)@@Base+0x504> │ │ │ │ bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ @@ -24609,42 +23870,42 @@ │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sl, #8] │ │ │ │ str r0, [sl] │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r1, [pc, #1048] @ 1fd10 (float, DSP::IIR2&)@@Base+0x504> │ │ │ │ + ldr r1, [pc, #1048] @ 1f1c4 (float, DSP::IIR2&)@@Base+0x504> │ │ │ │ ldr fp, [sl, #20] │ │ │ │ str r0, [sl, #4] │ │ │ │ mov r0, #0 │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #996] @ 1fd10 (float, DSP::IIR2&)@@Base+0x504> │ │ │ │ + ldr r3, [pc, #996] @ 1f1c4 (float, DSP::IIR2&)@@Base+0x504> │ │ │ │ mov r1, r5 │ │ │ │ str r0, [fp, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ add r1, r1, #-2147483648 @ 0x80000000 │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ - ldr r2, [pc, #928] @ 1fd00 (float, DSP::IIR2&)@@Base+0x4f4> │ │ │ │ - ldr r3, [pc, #944] @ 1fd14 (float, DSP::IIR2&)@@Base+0x508> │ │ │ │ + ldr r2, [pc, #928] @ 1f1b4 (float, DSP::IIR2&)@@Base+0x4f4> │ │ │ │ + ldr r3, [pc, #944] @ 1f1c8 (float, DSP::IIR2&)@@Base+0x508> │ │ │ │ str r0, [fp, #8] │ │ │ │ ldr ip, [sl, #4] │ │ │ │ ldrd r0, [sp] │ │ │ │ add r4, ip, #-2147483648 @ 0x80000000 │ │ │ │ str r4, [sl, #4] │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ @@ -24768,15 +24029,15 @@ │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r1, [pc, #412] @ 1fd10 (float, DSP::IIR2&)@@Base+0x504> │ │ │ │ + ldr r1, [pc, #412] @ 1f1c4 (float, DSP::IIR2&)@@Base+0x504> │ │ │ │ bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ mov r2, fp │ │ │ │ mov r3, r8 │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, r6 │ │ │ │ @@ -24832,22 +24093,22 @@ │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ bl 734c <__aeabi_dcmpeq@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - bne 1fcd8 (float, DSP::IIR2&)@@Base+0x4cc> │ │ │ │ + bne 1f18c (float, DSP::IIR2&)@@Base+0x4cc> │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ bl 7bc8 <__sqrt_finite@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ - ldr r0, [pc, #124] @ 1fd08 (float, DSP::IIR2&)@@Base+0x4fc> │ │ │ │ - ldr r1, [pc, #136] @ 1fd18 (float, DSP::IIR2&)@@Base+0x50c> │ │ │ │ + ldr r0, [pc, #124] @ 1f1bc (float, DSP::IIR2&)@@Base+0x4fc> │ │ │ │ + ldr r1, [pc, #136] @ 1f1cc (float, DSP::IIR2&)@@Base+0x50c> │ │ │ │ bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ ldrd r2, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov fp, r1 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ @@ -24863,174 +24124,174 @@ │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ str r0, [sl, #8] │ │ │ │ ldr lr, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [lr] │ │ │ │ cmp r0, r3 │ │ │ │ - bne 1fcf4 (float, DSP::IIR2&)@@Base+0x4e8> │ │ │ │ + bne 1f1a8 (float, DSP::IIR2&)@@Base+0x4e8> │ │ │ │ add sp, sp, #92 @ 0x5c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 7700 <__stack_chk_fail@plt> │ │ │ │ - andeq r2, r5, r8, ror #2 │ │ │ │ + @ instruction: 0x00052cb4 │ │ │ │ andeq r0, r0, ip, asr r3 │ │ │ │ strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ strdmi r2, [r9], -fp │ │ │ │ ldrbtvs r3, [pc], -sp, asr #23 │ │ │ │ svccc 0x00f6a09e │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0x401921fb │ │ │ │ svccc 0x00e6a09e │ │ │ │ │ │ │ │ -0001fd1c ::_run(void*, unsigned long)@@Base>: │ │ │ │ +0001f1d0 ::_run(void*, unsigned long)@@Base>: │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ subs r5, r1, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 1fd54 ::_run(void*, unsigned long)@@Base+0x38> │ │ │ │ + bne 1f208 ::_run(void*, unsigned long)@@Base+0x38> │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 75bc │ │ │ │ ldr r1, [r4, #16] │ │ │ │ add r2, r1, #-2147483648 @ 0x80000000 │ │ │ │ str r2, [r4, #16] │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 7994 │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r4, #12] │ │ │ │ - b 1fd38 ::_run(void*, unsigned long)@@Base+0x1c> │ │ │ │ + b 1f1ec ::_run(void*, unsigned long)@@Base+0x1c> │ │ │ │ │ │ │ │ -0001fd64 ::_run(void*, unsigned long)@@Base>: │ │ │ │ +0001f218 ::_run(void*, unsigned long)@@Base>: │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ subs r5, r1, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 1fd9c ::_run(void*, unsigned long)@@Base+0x38> │ │ │ │ + bne 1f250 ::_run(void*, unsigned long)@@Base+0x38> │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 74e4 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ add r2, r1, #-2147483648 @ 0x80000000 │ │ │ │ str r2, [r4, #16] │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 7370 │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r4, #12] │ │ │ │ - b 1fd80 ::_run(void*, unsigned long)@@Base+0x1c> │ │ │ │ + b 1f234 ::_run(void*, unsigned long)@@Base+0x1c> │ │ │ │ │ │ │ │ -0001fdac : │ │ │ │ +0001f260 : │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - ldr r8, [pc, #192] @ 1fe78 │ │ │ │ + ldr r8, [pc, #192] @ 1f32c │ │ │ │ mov r4, r0 │ │ │ │ str r8, [r0, #28] │ │ │ │ mov r5, #0 │ │ │ │ bl 7a3c │ │ │ │ str r5, [r4, #120] @ 0x78 │ │ │ │ bl 73e8 <__aeabi_i2f@plt> │ │ │ │ mov r1, #805306368 @ 0x30000000 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #156] @ 1fe7c │ │ │ │ - ldr r3, [pc, #156] @ 1fe80 │ │ │ │ + ldr r2, [pc, #156] @ 1f330 │ │ │ │ + ldr r3, [pc, #156] @ 1f334 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #152] @ 1fe84 │ │ │ │ - ldr r3, [pc, #152] @ 1fe88 │ │ │ │ + ldr r2, [pc, #152] @ 1f338 │ │ │ │ + ldr r3, [pc, #152] @ 1f33c │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ - ldr r2, [pc, #148] @ 1fe8c │ │ │ │ - ldr r3, [pc, #148] @ 1fe90 │ │ │ │ - ldr r7, [pc, #148] @ 1fe94 │ │ │ │ + ldr r2, [pc, #148] @ 1f340 │ │ │ │ + ldr r3, [pc, #148] @ 1f344 │ │ │ │ + ldr r7, [pc, #148] @ 1f348 │ │ │ │ strd r2, [r4, #56] @ 0x38 │ │ │ │ - ldr r2, [pc, #144] @ 1fe98 │ │ │ │ - ldr r3, [pc, #144] @ 1fe9c │ │ │ │ + ldr r2, [pc, #144] @ 1f34c │ │ │ │ + ldr r3, [pc, #144] @ 1f350 │ │ │ │ mov r6, #-536870912 @ 0xe0000000 │ │ │ │ strd r2, [r4, #72] @ 0x48 │ │ │ │ strd r6, [r4, #88] @ 0x58 │ │ │ │ str r8, [r4, #28] │ │ │ │ - ldr r9, [pc, #128] @ 1fea0 │ │ │ │ - ldr r8, [pc, #128] @ 1fea4 │ │ │ │ + ldr r9, [pc, #128] @ 1f354 │ │ │ │ + ldr r8, [pc, #128] @ 1f358 │ │ │ │ strd r0, [r4, #40] @ 0x28 │ │ │ │ bl 7a3c │ │ │ │ strd r6, [r4, #176] @ 0xb0 │ │ │ │ str r5, [r4, #208] @ 0xd0 │ │ │ │ bl 73e8 <__aeabi_i2f@plt> │ │ │ │ mov r1, #805306368 @ 0x30000000 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #96] @ 1fea8 │ │ │ │ - ldr r3, [pc, #96] @ 1feac │ │ │ │ + ldr r2, [pc, #96] @ 1f35c │ │ │ │ + ldr r3, [pc, #96] @ 1f360 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r3, [pc, #92] @ 1feb0 │ │ │ │ - ldr r2, [pc, #92] @ 1feb4 │ │ │ │ + ldr r3, [pc, #92] @ 1f364 │ │ │ │ + ldr r2, [pc, #92] @ 1f368 │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ - ldr r6, [pc, #88] @ 1feb8 │ │ │ │ - ldr r7, [pc, #88] @ 1febc │ │ │ │ + ldr r6, [pc, #88] @ 1f36c │ │ │ │ + ldr r7, [pc, #88] @ 1f370 │ │ │ │ mov r3, #1065353216 @ 0x3f800000 │ │ │ │ strd r8, [r4, #144] @ 0x90 │ │ │ │ strd r6, [r4, #160] @ 0xa0 │ │ │ │ str r3, [r4, #32] │ │ │ │ strd r0, [r4, #128] @ 0x80 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - bcc fe0e483c │ │ │ │ + bcc fe0e3cf0 │ │ │ │ ldmibls r9, {r1, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ svccc 0x00b99999 │ │ │ │ ldm r2, {r0, r4, r5, r8, sl, sp} │ │ │ │ andmi r1, r7, r5, ror #8 │ │ │ │ @ instruction: 0x51a86940 │ │ │ │ andsgt r3, r6, r8, asr #4 │ │ │ │ svccc 0x0050624d │ │ │ │ @ instruction: 0x4cb1897a │ │ │ │ @ instruction: 0x401f34bf │ │ │ │ andmi r8, r4, r4, lsl lr │ │ │ │ - bvc ff871d64 │ │ │ │ - bl 730b64 │ │ │ │ + bvc ff871218 │ │ │ │ + bl 730018 │ │ │ │ svccc 0x001a36e2 │ │ │ │ svccc 0x00d4f98f │ │ │ │ cmnge r6, #-536870910 @ 0xe0000002 │ │ │ │ ldrshvc r2, [r6], #177 @ 0xb1 │ │ │ │ svccc 0x00a27b91 │ │ │ │ │ │ │ │ -0001fec0 : │ │ │ │ +0001f374 : │ │ │ │ ldr r2, [r0, #20] │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ ldr r3, [r0, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r2, #24] │ │ │ │ ldr r5, [r3, #76] @ 0x4c │ │ │ │ ldr r6, [r0] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r7, [r3, #80] @ 0x50 │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - bne 1ff0c │ │ │ │ + bne 1f3c0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ mov r5, r6 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r5, r7 │ │ │ │ mov r1, #0 │ │ │ │ str r5, [r4, #32] │ │ │ │ str r1, [r4, #232] @ 0xe8 │ │ │ │ str r1, [r4, #228] @ 0xe4 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ │ │ │ │ -0001ff20 ::setup()@@Base>: │ │ │ │ - ldr r2, [pc, #680] @ 201d0 ::setup()@@Base+0x2b0> │ │ │ │ +0001f3d4 ::setup()@@Base>: │ │ │ │ + ldr r2, [pc, #680] @ 1f684 ::setup()@@Base+0x2b0> │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - ldr r1, [pc, #676] @ 201d4 ::setup()@@Base+0x2b4> │ │ │ │ + ldr r1, [pc, #676] @ 1f688 ::setup()@@Base+0x2b4> │ │ │ │ mov r4, r0 │ │ │ │ - ldr ip, [pc, #672] @ 201d8 ::setup()@@Base+0x2b8> │ │ │ │ - ldr r0, [pc, #672] @ 201dc ::setup()@@Base+0x2bc> │ │ │ │ - ldr r6, [pc, #672] @ 201e0 ::setup()@@Base+0x2c0> │ │ │ │ - ldr r3, [pc, #672] @ 201e4 ::setup()@@Base+0x2c4> │ │ │ │ + ldr ip, [pc, #672] @ 1f68c ::setup()@@Base+0x2b8> │ │ │ │ + ldr r0, [pc, #672] @ 1f690 ::setup()@@Base+0x2bc> │ │ │ │ + ldr r6, [pc, #672] @ 1f694 ::setup()@@Base+0x2c0> │ │ │ │ + ldr r3, [pc, #672] @ 1f698 ::setup()@@Base+0x2c4> │ │ │ │ add r5, pc, r2 │ │ │ │ add r7, pc, r0 │ │ │ │ str r5, [r4, #4] │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, pc, r1 │ │ │ │ add lr, pc, ip │ │ │ │ mov r2, #4 │ │ │ │ @@ -25044,304 +24305,304 @@ │ │ │ │ str r5, [r4, #40] @ 0x28 │ │ │ │ mov r0, #32 │ │ │ │ bl 75e0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cmn r3, #-536870910 @ 0xe0000002 │ │ │ │ mov r7, r0 │ │ │ │ str r0, [r4, #32] │ │ │ │ - bhi 201cc ::setup()@@Base+0x2ac> │ │ │ │ + bhi 1f680 ::setup()@@Base+0x2ac> │ │ │ │ lsl r0, r3, #2 │ │ │ │ bl 75e0 │ │ │ │ - ldr r1, [pc, #576] @ 201e8 ::setup()@@Base+0x2c8> │ │ │ │ + ldr r1, [pc, #576] @ 1f69c ::setup()@@Base+0x2c8> │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ str r8, [r4, #28] │ │ │ │ cmp r0, r1 │ │ │ │ - bhi 201cc ::setup()@@Base+0x2ac> │ │ │ │ + bhi 1f680 ::setup()@@Base+0x2ac> │ │ │ │ add ip, r0, r0, lsl #1 │ │ │ │ lsl r0, ip, #2 │ │ │ │ bl 75e0 │ │ │ │ ldr ip, [r4, #24] │ │ │ │ cmp ip, #0 │ │ │ │ mov r3, r0 │ │ │ │ str r0, [r4, #76] @ 0x4c │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ - ble 2018c ::setup()@@Base+0x26c> │ │ │ │ + ble 1f640 ::setup()@@Base+0x26c> │ │ │ │ add lr, r5, #8 │ │ │ │ ldm lr, {r0, r1, r2} │ │ │ │ ldr lr, [r5, #4] │ │ │ │ stm r3, {r0, r1, r2} │ │ │ │ tst lr, #1 │ │ │ │ orrne r0, r0, #3 │ │ │ │ ldr r2, [r5] │ │ │ │ strne r0, [r3] │ │ │ │ cmp ip, #1 │ │ │ │ str lr, [r8] │ │ │ │ str r2, [r7] │ │ │ │ - beq 2018c ::setup()@@Base+0x26c> │ │ │ │ + beq 1f640 ::setup()@@Base+0x26c> │ │ │ │ add r9, r5, #32 │ │ │ │ ldm r9, {r0, r1, r2} │ │ │ │ ldr r9, [r5, #28] │ │ │ │ add lr, r3, #12 │ │ │ │ tst r9, #1 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ ldr r1, [r5, #24] │ │ │ │ str r1, [r7, #4] │ │ │ │ movne r1, r0 │ │ │ │ orrne r1, r1, #3 │ │ │ │ strne r1, [r3, #12] │ │ │ │ cmp ip, #2 │ │ │ │ str r9, [r8, #4] │ │ │ │ - beq 2018c ::setup()@@Base+0x26c> │ │ │ │ + beq 1f640 ::setup()@@Base+0x26c> │ │ │ │ add r0, r5, #56 @ 0x38 │ │ │ │ ldm r0, {r0, r1, r2} │ │ │ │ ldr r9, [r5, #52] @ 0x34 │ │ │ │ add lr, r3, #24 │ │ │ │ tst r9, #1 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ str r2, [r7, #8] │ │ │ │ movne r2, r0 │ │ │ │ orrne r2, r2, #3 │ │ │ │ strne r2, [r3, #24] │ │ │ │ cmp ip, #3 │ │ │ │ str r9, [r8, #8] │ │ │ │ - beq 2018c ::setup()@@Base+0x26c> │ │ │ │ + beq 1f640 ::setup()@@Base+0x26c> │ │ │ │ add lr, r5, #80 @ 0x50 │ │ │ │ ldm lr, {r0, r1, r2} │ │ │ │ ldr r9, [r5, #76] @ 0x4c │ │ │ │ add lr, r3, #36 @ 0x24 │ │ │ │ tst r9, #1 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ ldr r1, [r5, #72] @ 0x48 │ │ │ │ str r1, [r7, #12] │ │ │ │ movne r1, r0 │ │ │ │ orrne r1, r1, #3 │ │ │ │ strne r1, [r3, #36] @ 0x24 │ │ │ │ cmp ip, #4 │ │ │ │ str r9, [r8, #12] │ │ │ │ - beq 2018c ::setup()@@Base+0x26c> │ │ │ │ + beq 1f640 ::setup()@@Base+0x26c> │ │ │ │ add r9, r5, #104 @ 0x68 │ │ │ │ ldm r9, {r0, r1, r2} │ │ │ │ ldr r9, [r5, #100] @ 0x64 │ │ │ │ add lr, r3, #48 @ 0x30 │ │ │ │ tst r9, #1 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ ldr r2, [r5, #96] @ 0x60 │ │ │ │ str r2, [r7, #16] │ │ │ │ movne r2, r0 │ │ │ │ orrne r2, r2, #3 │ │ │ │ strne r2, [r3, #48] @ 0x30 │ │ │ │ cmp ip, #5 │ │ │ │ str r9, [r8, #16] │ │ │ │ - beq 2018c ::setup()@@Base+0x26c> │ │ │ │ + beq 1f640 ::setup()@@Base+0x26c> │ │ │ │ add r0, r5, #128 @ 0x80 │ │ │ │ ldm r0, {r0, r1, r2} │ │ │ │ ldr r9, [r5, #124] @ 0x7c │ │ │ │ add lr, r3, #60 @ 0x3c │ │ │ │ tst r9, #1 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ ldr r1, [r5, #120] @ 0x78 │ │ │ │ str r1, [r7, #20] │ │ │ │ movne r1, r0 │ │ │ │ orrne r1, r1, #3 │ │ │ │ strne r1, [r3, #60] @ 0x3c │ │ │ │ cmp ip, #6 │ │ │ │ str r9, [r8, #20] │ │ │ │ - beq 2018c ::setup()@@Base+0x26c> │ │ │ │ + beq 1f640 ::setup()@@Base+0x26c> │ │ │ │ add lr, r5, #152 @ 0x98 │ │ │ │ ldm lr, {r0, r1, r2} │ │ │ │ ldr r9, [r5, #148] @ 0x94 │ │ │ │ add lr, r3, #72 @ 0x48 │ │ │ │ tst r9, #1 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ ldr r2, [r5, #144] @ 0x90 │ │ │ │ str r2, [r7, #24] │ │ │ │ movne r2, r0 │ │ │ │ orrne r2, r2, #3 │ │ │ │ strne r2, [r3, #72] @ 0x48 │ │ │ │ cmp ip, #7 │ │ │ │ str r9, [r8, #24] │ │ │ │ - beq 2018c ::setup()@@Base+0x26c> │ │ │ │ + beq 1f640 ::setup()@@Base+0x26c> │ │ │ │ add ip, r5, #176 @ 0xb0 │ │ │ │ ldm ip, {r0, r1, r2} │ │ │ │ ldr lr, [r5, #172] @ 0xac │ │ │ │ add ip, r3, #84 @ 0x54 │ │ │ │ tst lr, #1 │ │ │ │ stm ip, {r0, r1, r2} │ │ │ │ movne r2, r0 │ │ │ │ ldr r5, [r5, #168] @ 0xa8 │ │ │ │ orrne r2, r2, #3 │ │ │ │ str lr, [r8, #28] │ │ │ │ str r5, [r7, #28] │ │ │ │ strne r2, [r3, #84] @ 0x54 │ │ │ │ - ldr r0, [pc, #88] @ 201ec ::setup()@@Base+0x2cc> │ │ │ │ - ldr r3, [pc, #88] @ 201f0 ::setup()@@Base+0x2d0> │ │ │ │ + ldr r0, [pc, #88] @ 1f6a0 ::setup()@@Base+0x2cc> │ │ │ │ + ldr r3, [pc, #88] @ 1f6a4 ::setup()@@Base+0x2d0> │ │ │ │ ldr r2, [r6, r0] │ │ │ │ - ldr r1, [pc, #84] @ 201f4 ::setup()@@Base+0x2d4> │ │ │ │ + ldr r1, [pc, #84] @ 1f6a8 ::setup()@@Base+0x2d4> │ │ │ │ str r2, [r4, #44] @ 0x2c │ │ │ │ - ldr ip, [pc, #80] @ 201f8 ::setup()@@Base+0x2d8> │ │ │ │ + ldr ip, [pc, #80] @ 1f6ac ::setup()@@Base+0x2d8> │ │ │ │ ldr r0, [r6, r3] │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ - ldr r3, [pc, #72] @ 201fc ::setup()@@Base+0x2dc> │ │ │ │ + ldr r3, [pc, #72] @ 1f6b0 ::setup()@@Base+0x2dc> │ │ │ │ ldr r2, [r6, r1] │ │ │ │ str r2, [r4, #52] @ 0x34 │ │ │ │ ldr r1, [r6, ip] │ │ │ │ str r1, [r4, #56] @ 0x38 │ │ │ │ ldr ip, [r6, r3] │ │ │ │ str ip, [r4, #72] @ 0x48 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 78bc <__cxa_throw_bad_array_new_length@plt> │ │ │ │ - andeq r0, r4, r0, lsr #5 │ │ │ │ - muleq r3, ip, fp │ │ │ │ - @ instruction: 0x0003fbb4 │ │ │ │ - andeq r0, r4, r4, lsr #5 │ │ │ │ - andeq r1, r5, r0, lsr sl │ │ │ │ + andeq r0, r4, r8, asr #27 │ │ │ │ + andeq r0, r4, r8, ror #13 │ │ │ │ + andeq r0, r4, r0, lsl #14 │ │ │ │ + andeq r0, r4, ip, asr #27 │ │ │ │ + andeq r2, r5, ip, ror r5 │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ - beq feacac98 │ │ │ │ + beq feaca14c │ │ │ │ andeq r0, r0, ip, lsr r3 │ │ │ │ andeq r0, r0, r8, lsr r6 │ │ │ │ andeq r0, r0, ip, asr #7 │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ muleq r0, r4, r4 │ │ │ │ │ │ │ │ -00020200 : │ │ │ │ +0001f6b4 : │ │ │ │ ldr r2, [r0, #20] │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ ldr r3, [r0, #24] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r2, #4] │ │ │ │ ldr r4, [r3, #16] │ │ │ │ ldr r6, [r0] │ │ │ │ mov r7, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [r3, #20] │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - bne 20250 │ │ │ │ + bne 1f704 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r8 │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ mov r4, r6 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r4, r8 │ │ │ │ mov r1, #1056964608 @ 0x3f000000 │ │ │ │ mov r0, r4 │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ mov r1, r7 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, r5 │ │ │ │ - beq 20274 │ │ │ │ + beq 1f728 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 78f8 (unsigned int)@plt> │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 7634 (unsigned int)@plt> │ │ │ │ │ │ │ │ -0002027c ::_connect_port(void*, unsigned long, float*)@@Base>: │ │ │ │ +0001f730 ::_connect_port(void*, unsigned long, float*)@@Base>: │ │ │ │ ldr r3, [r0, #20] │ │ │ │ str r2, [r3, r1, lsl #2] │ │ │ │ bx lr │ │ │ │ │ │ │ │ -00020288 ::_activate(void*)@@Base>: │ │ │ │ +0001f73c ::_activate(void*)@@Base>: │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r0, #12] │ │ │ │ bx lr │ │ │ │ │ │ │ │ -00020294 ::_cleanup(void*)@@Base>: │ │ │ │ +0001f748 ::_cleanup(void*)@@Base>: │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 202ac ::_cleanup(void*)@@Base+0x18> │ │ │ │ + beq 1f760 ::_cleanup(void*)@@Base+0x18> │ │ │ │ bl 7808 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #28 │ │ │ │ pop {r4, lr} │ │ │ │ b 75a4 │ │ │ │ │ │ │ │ -000202bc ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base>: │ │ │ │ +0001f770 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base>: │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #240 @ 0xf0 │ │ │ │ mov r5, r1 │ │ │ │ bl 7328 │ │ │ │ mov r2, #240 @ 0xf0 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bl 7580 │ │ │ │ - ldr r1, [pc, #436] @ 2049c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1e0> │ │ │ │ + ldr r1, [pc, #436] @ 1f950 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1e0> │ │ │ │ mov r0, #0 │ │ │ │ strd r0, [r4, #96] @ 0x60 │ │ │ │ - ldr r1, [pc, #428] @ 204a0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1e4> │ │ │ │ + ldr r1, [pc, #428] @ 1f954 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1e4> │ │ │ │ mov r0, #0 │ │ │ │ - ldr r2, [pc, #424] @ 204a4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1e8> │ │ │ │ - ldr r3, [pc, #424] @ 204a8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1ec> │ │ │ │ + ldr r2, [pc, #424] @ 1f958 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1e8> │ │ │ │ + ldr r3, [pc, #424] @ 1f95c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1ec> │ │ │ │ strd r0, [r4, #104] @ 0x68 │ │ │ │ - ldr r0, [pc, #420] @ 204ac ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1f0> │ │ │ │ - ldr r1, [pc, #420] @ 204b0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1f4> │ │ │ │ + ldr r0, [pc, #420] @ 1f960 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1f0> │ │ │ │ + ldr r1, [pc, #420] @ 1f964 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1f4> │ │ │ │ strd r2, [r4, #112] @ 0x70 │ │ │ │ strd r0, [r4, #200] @ 0xc8 │ │ │ │ - ldr r3, [pc, #412] @ 204b4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1f8> │ │ │ │ - ldr r2, [pc, #412] @ 204b8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1fc> │ │ │ │ - ldr r1, [pc, #412] @ 204bc ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x200> │ │ │ │ + ldr r3, [pc, #412] @ 1f968 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1f8> │ │ │ │ + ldr r2, [pc, #412] @ 1f96c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1fc> │ │ │ │ + ldr r1, [pc, #412] @ 1f970 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x200> │ │ │ │ ldr r8, [r6, #24] │ │ │ │ - ldr r0, [pc, #408] @ 204c0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x204> │ │ │ │ + ldr r0, [pc, #408] @ 1f974 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x204> │ │ │ │ str r1, [r4, #220] @ 0xdc │ │ │ │ - ldr r1, [pc, #404] @ 204c4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x208> │ │ │ │ + ldr r1, [pc, #404] @ 1f978 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x208> │ │ │ │ ldr r7, [r6, #76] @ 0x4c │ │ │ │ strd r2, [r4, #88] @ 0x58 │ │ │ │ strd r2, [r4, #176] @ 0xb0 │ │ │ │ cmn r8, #-536870910 @ 0xe0000002 │ │ │ │ mov r3, #1065353216 @ 0x3f800000 │ │ │ │ str r7, [r4, #24] │ │ │ │ strd r0, [r4, #184] @ 0xb8 │ │ │ │ strd r0, [r4, #192] @ 0xc0 │ │ │ │ str r3, [r4, #216] @ 0xd8 │ │ │ │ str r3, [r4, #224] @ 0xe0 │ │ │ │ - bhi 20498 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1dc> │ │ │ │ + bhi 1f94c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1dc> │ │ │ │ lsl r6, r8, #2 │ │ │ │ mov r0, r6 │ │ │ │ bl 75e0 │ │ │ │ cmp r8, #0 │ │ │ │ str r0, [r4, #20] │ │ │ │ - ble 20444 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x188> │ │ │ │ + ble 1f8f8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x188> │ │ │ │ sub r2, r6, #4 │ │ │ │ lsr ip, r2, #2 │ │ │ │ add lr, ip, #1 │ │ │ │ ands r1, lr, #7 │ │ │ │ add r6, r0, r6 │ │ │ │ add r3, r7, #4 │ │ │ │ - beq 203f4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x138> │ │ │ │ + beq 1f8a8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x138> │ │ │ │ cmp r1, #1 │ │ │ │ - beq 203e4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x128> │ │ │ │ + beq 1f898 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x128> │ │ │ │ cmp r1, #2 │ │ │ │ - beq 203dc ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x120> │ │ │ │ + beq 1f890 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x120> │ │ │ │ cmp r1, #3 │ │ │ │ - beq 203d4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x118> │ │ │ │ + beq 1f888 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x118> │ │ │ │ cmp r1, #4 │ │ │ │ - beq 203cc ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x110> │ │ │ │ + beq 1f880 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x110> │ │ │ │ cmp r1, #5 │ │ │ │ - beq 203c4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x108> │ │ │ │ + beq 1f878 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x108> │ │ │ │ cmp r1, #6 │ │ │ │ - bne 2048c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1d0> │ │ │ │ + bne 1f940 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1d0> │ │ │ │ str r3, [r0], #4 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [r0], #4 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [r0], #4 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [r0], #4 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [r0], #4 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [r0], #4 │ │ │ │ cmp r0, r6 │ │ │ │ add r3, r3, #12 │ │ │ │ - beq 20444 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x188> │ │ │ │ + beq 1f8f8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x188> │ │ │ │ mov r2, r0 │ │ │ │ add lr, r3, #12 │ │ │ │ add ip, r3, #24 │ │ │ │ add r1, r3, #36 @ 0x24 │ │ │ │ str r3, [r2], #4 │ │ │ │ str lr, [r0, #4] │ │ │ │ str ip, [r2, #4] │ │ │ │ @@ -25353,36 +24614,36 @@ │ │ │ │ str r2, [r0, #16] │ │ │ │ str lr, [r0, #20] │ │ │ │ str ip, [r0, #24] │ │ │ │ str r1, [r0, #28] │ │ │ │ add r0, r0, #32 │ │ │ │ cmp r0, r6 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ - bne 203f4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x138> │ │ │ │ + bne 1f8a8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x138> │ │ │ │ mov r0, r5 │ │ │ │ bl 7430 <__aeabi_ui2f@plt> │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r5 │ │ │ │ bl 79f4 <__aeabi_ui2d@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r1, [pc, #92] @ 204c8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x20c> │ │ │ │ + ldr r1, [pc, #92] @ 1f97c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x20c> │ │ │ │ bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ - ldr r3, [pc, #84] @ 204cc ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x210> │ │ │ │ + ldr r3, [pc, #84] @ 1f980 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x210> │ │ │ │ str r3, [r4, #16] │ │ │ │ str r0, [r4, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 737c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ str r3, [r0], #4 │ │ │ │ add r3, r7, #16 │ │ │ │ - b 203bc ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x100> │ │ │ │ + b 1f870 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x100> │ │ │ │ bl 78bc <__cxa_throw_bad_array_new_length@plt> │ │ │ │ eormi r0, r4, r0 │ │ │ │ eorsmi r0, ip, r0 │ │ │ │ ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ andmi r5, r5, r5, asr r5 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ andsmi ip, r6, ip, asr #25 │ │ │ │ @@ -25390,15 +24651,15 @@ │ │ │ │ rscsle sl, r1, #252, 18 @ 0x3f0000 │ │ │ │ svclt 0x00800000 │ │ │ │ ldmibls r9, {r1, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ svccc 0x00c99999 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ cdpne 5, 3, cr14, cr12, cr8, {0} │ │ │ │ │ │ │ │ -000204d0 (unsigned int)@@Base>: │ │ │ │ +0001f984 (unsigned int)@@Base>: │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r9, r0 │ │ │ │ sub sp, sp, #100 @ 0x64 │ │ │ │ ldr r0, [r0] │ │ │ │ str r1, [sp] │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ ldr r5, [r9, #20] │ │ │ │ @@ -25409,100 +24670,100 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r8 │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ ldr fp, [r4, #8] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 20534 (unsigned int)@@Base+0x64> │ │ │ │ + bne 1f9e8 (unsigned int)@@Base+0x64> │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ mov r8, sl │ │ │ │ cmp r0, #0 │ │ │ │ moveq r8, fp │ │ │ │ - ldr r2, [pc, #1544] @ 20b44 (unsigned int)@@Base+0x674> │ │ │ │ - ldr r3, [pc, #1544] @ 20b48 (unsigned int)@@Base+0x678> │ │ │ │ + ldr r2, [pc, #1544] @ 1fff8 (unsigned int)@@Base+0x674> │ │ │ │ + ldr r3, [pc, #1544] @ 1fffc (unsigned int)@@Base+0x678> │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r8 │ │ │ │ mov r7, r1 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #1488] @ 20b4c (unsigned int)@@Base+0x67c> │ │ │ │ - ldr r3, [pc, #1488] @ 20b50 (unsigned int)@@Base+0x680> │ │ │ │ + ldr r2, [pc, #1488] @ 20000 (unsigned int)@@Base+0x67c> │ │ │ │ + ldr r3, [pc, #1488] @ 20004 (unsigned int)@@Base+0x680> │ │ │ │ mov sl, r0 │ │ │ │ mov fp, r1 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #1476] @ 20b54 (unsigned int)@@Base+0x684> │ │ │ │ - ldr r3, [pc, #1476] @ 20b58 (unsigned int)@@Base+0x688> │ │ │ │ + ldr r2, [pc, #1476] @ 20008 (unsigned int)@@Base+0x684> │ │ │ │ + ldr r3, [pc, #1476] @ 2000c (unsigned int)@@Base+0x688> │ │ │ │ strd r0, [sp, #8] │ │ │ │ bl 73f4 <__aeabi_dcmpge@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - ldreq r2, [pc, #1456] @ 20b54 (unsigned int)@@Base+0x684> │ │ │ │ - ldreq r3, [pc, #1456] @ 20b58 (unsigned int)@@Base+0x688> │ │ │ │ + ldreq r2, [pc, #1456] @ 20008 (unsigned int)@@Base+0x684> │ │ │ │ + ldreq r3, [pc, #1456] @ 2000c (unsigned int)@@Base+0x688> │ │ │ │ strdeq r2, [sp, #8] │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ mov r0, sl │ │ │ │ strd r2, [r9, #88] @ 0x58 │ │ │ │ mov r1, fp │ │ │ │ - ldr r2, [pc, #1436] @ 20b5c (unsigned int)@@Base+0x68c> │ │ │ │ - ldr r3, [pc, #1436] @ 20b60 (unsigned int)@@Base+0x690> │ │ │ │ + ldr r2, [pc, #1436] @ 20010 (unsigned int)@@Base+0x68c> │ │ │ │ + ldr r3, [pc, #1436] @ 20014 (unsigned int)@@Base+0x690> │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #1432] @ 20b64 (unsigned int)@@Base+0x694> │ │ │ │ - ldr r3, [pc, #1432] @ 20b68 (unsigned int)@@Base+0x698> │ │ │ │ + ldr r2, [pc, #1432] @ 20018 (unsigned int)@@Base+0x694> │ │ │ │ + ldr r3, [pc, #1432] @ 2001c (unsigned int)@@Base+0x698> │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ bl 73f4 <__aeabi_dcmpge@plt> │ │ │ │ ldr r8, [r4, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - ldreq r6, [pc, #1400] @ 20b64 (unsigned int)@@Base+0x694> │ │ │ │ - ldreq r7, [pc, #1400] @ 20b68 (unsigned int)@@Base+0x698> │ │ │ │ + ldreq r6, [pc, #1400] @ 20018 (unsigned int)@@Base+0x694> │ │ │ │ + ldreq r7, [pc, #1400] @ 2001c (unsigned int)@@Base+0x698> │ │ │ │ ldr sl, [r0] │ │ │ │ strd r6, [r9, #176] @ 0xb0 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ bl 7904 <__aeabi_fcmpgt@plt> │ │ │ │ ldr r6, [r4, #68] @ 0x44 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 20624 (unsigned int)@@Base+0x154> │ │ │ │ + bne 1fad8 (unsigned int)@@Base+0x154> │ │ │ │ mov r0, sl │ │ │ │ mov r1, r6 │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ mov r8, sl │ │ │ │ cmp r0, #0 │ │ │ │ moveq r8, r6 │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r7 │ │ │ │ bl 7784 <__aeabi_fcmpeq@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 20ac4 (unsigned int)@@Base+0x5f4> │ │ │ │ + beq 1ff78 (unsigned int)@@Base+0x5f4> │ │ │ │ mov r1, #1065353216 @ 0x3f800000 │ │ │ │ str r7, [r9, #224] @ 0xe0 │ │ │ │ str r7, [r9, #220] @ 0xdc │ │ │ │ str r1, [r9, #216] @ 0xd8 │ │ │ │ ldr ip, [r5, #24] │ │ │ │ ldr r1, [r4, #76] @ 0x4c │ │ │ │ ldr r8, [ip] │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ mov r0, r8 │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ ldr r7, [r4, #80] @ 0x50 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 20688 (unsigned int)@@Base+0x1b8> │ │ │ │ + bne 1fb3c (unsigned int)@@Base+0x1b8> │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [sp, #92] @ 0x5c │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ cmp r0, #0 │ │ │ │ streq r7, [sp, #92] @ 0x5c │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ @@ -25513,21 +24774,21 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 7784 <__aeabi_fcmpeq@plt> │ │ │ │ cmp r0, #0 │ │ │ │ movne r3, #1065353216 @ 0x3f800000 │ │ │ │ strne r3, [sp, #36] @ 0x24 │ │ │ │ - bne 20704 (unsigned int)@@Base+0x234> │ │ │ │ + bne 1fbb8 (unsigned int)@@Base+0x234> │ │ │ │ ldr r0, [sp] │ │ │ │ bl 79f4 <__aeabi_ui2d@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r1, [pc, #1172] @ 20b6c (unsigned int)@@Base+0x69c> │ │ │ │ + ldr r1, [pc, #1172] @ 20020 (unsigned int)@@Base+0x69c> │ │ │ │ bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ mov r0, fp │ │ │ │ mov r1, sl │ │ │ │ bl 7658 <__aeabi_fdiv@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ @@ -25541,54 +24802,54 @@ │ │ │ │ ldr fp, [lr] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, fp │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ ldr sl, [r5, #28] │ │ │ │ ldr r7, [r4, #32] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 20744 (unsigned int)@@Base+0x274> │ │ │ │ + bne 1fbf8 (unsigned int)@@Base+0x274> │ │ │ │ mov r0, fp │ │ │ │ mov r1, r7 │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ mov r8, fp │ │ │ │ cmp r0, #0 │ │ │ │ moveq r8, r7 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r7, [r4, #40] @ 0x28 │ │ │ │ ldr r6, [r2] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ ldr fp, [r4, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 20780 (unsigned int)@@Base+0x2b0> │ │ │ │ + bne 1fc34 (unsigned int)@@Base+0x2b0> │ │ │ │ mov r0, r6 │ │ │ │ mov r1, fp │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ mov r7, r6 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r7, fp │ │ │ │ ldr r5, [r5, #16] │ │ │ │ ldr r6, [r4, #52] @ 0x34 │ │ │ │ ldr fp, [r5] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 207bc (unsigned int)@@Base+0x2ec> │ │ │ │ + bne 1fc70 (unsigned int)@@Base+0x2ec> │ │ │ │ mov r0, fp │ │ │ │ mov r1, r4 │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ mov r6, fp │ │ │ │ cmp r0, #0 │ │ │ │ moveq r6, r4 │ │ │ │ ldr fp, [sp] │ │ │ │ cmp fp, #0 │ │ │ │ - beq 20ab4 (unsigned int)@@Base+0x5e4> │ │ │ │ + beq 1ff68 (unsigned int)@@Base+0x5e4> │ │ │ │ mov r0, r8 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ strd r0, [sp, #64] @ 0x40 │ │ │ │ mov r0, r7 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ ldr r7, [r9, #120] @ 0x78 │ │ │ │ mov r8, r7 │ │ │ │ @@ -25675,58 +24936,58 @@ │ │ │ │ ldrd r0, [sp] │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ strd r2, [r6, #72] @ 0x48 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ - ldr r2, [pc, #552] @ 20b70 (unsigned int)@@Base+0x6a0> │ │ │ │ - ldr r3, [pc, #552] @ 20b74 (unsigned int)@@Base+0x6a4> │ │ │ │ + ldr r2, [pc, #552] @ 20024 (unsigned int)@@Base+0x6a0> │ │ │ │ + ldr r3, [pc, #552] @ 20028 (unsigned int)@@Base+0x6a4> │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ - ldr r2, [pc, #548] @ 20b78 (unsigned int)@@Base+0x6a8> │ │ │ │ - ldr r3, [pc, #548] @ 20b7c (unsigned int)@@Base+0x6ac> │ │ │ │ + ldr r2, [pc, #548] @ 2002c (unsigned int)@@Base+0x6a8> │ │ │ │ + ldr r3, [pc, #548] @ 20030 (unsigned int)@@Base+0x6ac> │ │ │ │ mov sl, r0 │ │ │ │ mov r7, r1 │ │ │ │ ldrd r0, [sp, #64] @ 0x40 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r7 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #512] @ 20b80 (unsigned int)@@Base+0x6b0> │ │ │ │ - ldr r3, [pc, #512] @ 20b84 (unsigned int)@@Base+0x6b4> │ │ │ │ + ldr r2, [pc, #512] @ 20034 (unsigned int)@@Base+0x6b0> │ │ │ │ + ldr r3, [pc, #512] @ 20038 (unsigned int)@@Base+0x6b4> │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ - ldr r2, [pc, #436] @ 20b4c (unsigned int)@@Base+0x67c> │ │ │ │ - ldr r3, [pc, #492] @ 20b88 (unsigned int)@@Base+0x6b8> │ │ │ │ + ldr r2, [pc, #436] @ 20000 (unsigned int)@@Base+0x67c> │ │ │ │ + ldr r3, [pc, #492] @ 2003c (unsigned int)@@Base+0x6b8> │ │ │ │ mov r6, r0 │ │ │ │ mov sl, r1 │ │ │ │ ldrd r0, [sp, #72] @ 0x48 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, sl │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ - ldr r2, [pc, #436] @ 20b8c (unsigned int)@@Base+0x6bc> │ │ │ │ - ldr r3, [pc, #436] @ 20b90 (unsigned int)@@Base+0x6c0> │ │ │ │ + ldr r2, [pc, #436] @ 20040 (unsigned int)@@Base+0x6bc> │ │ │ │ + ldr r3, [pc, #436] @ 20044 (unsigned int)@@Base+0x6c0> │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldrd r0, [sp] │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ - ldr r2, [pc, #348] @ 20b4c (unsigned int)@@Base+0x67c> │ │ │ │ - ldr r3, [pc, #416] @ 20b94 (unsigned int)@@Base+0x6c4> │ │ │ │ + ldr r2, [pc, #348] @ 20000 (unsigned int)@@Base+0x67c> │ │ │ │ + ldr r3, [pc, #416] @ 20048 (unsigned int)@@Base+0x6c4> │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ ldrd r0, [sp, #80] @ 0x50 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ @@ -25766,64 +25027,64 @@ │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r9, #32] │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ ldr ip, [sp, #88] @ 0x58 │ │ │ │ cmp ip, fp │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [r9, #32] │ │ │ │ - bne 20828 (unsigned int)@@Base+0x358> │ │ │ │ + bne 1fcdc (unsigned int)@@Base+0x358> │ │ │ │ str r8, [r9, #120] @ 0x78 │ │ │ │ ldr lr, [sp, #92] @ 0x5c │ │ │ │ str lr, [r9, #32] │ │ │ │ add sp, sp, #100 @ 0x64 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #204] @ 20b98 (unsigned int)@@Base+0x6c8> │ │ │ │ + ldr r1, [pc, #204] @ 2004c (unsigned int)@@Base+0x6c8> │ │ │ │ ldr r0, [r9, #4] │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ mov r1, r8 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #184] @ 20b9c (unsigned int)@@Base+0x6cc> │ │ │ │ - ldr r3, [pc, #184] @ 20ba0 (unsigned int)@@Base+0x6d0> │ │ │ │ + ldr r2, [pc, #184] @ 20050 (unsigned int)@@Base+0x6cc> │ │ │ │ + ldr r3, [pc, #184] @ 20054 (unsigned int)@@Base+0x6d0> │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 761c <__exp_finite@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ mov fp, r0 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #104] @ 20b6c (unsigned int)@@Base+0x69c> │ │ │ │ + ldr r3, [pc, #104] @ 20020 (unsigned int)@@Base+0x69c> │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #148] @ 20ba4 (unsigned int)@@Base+0x6d4> │ │ │ │ + ldr r3, [pc, #148] @ 20058 (unsigned int)@@Base+0x6d4> │ │ │ │ mov sl, r0 │ │ │ │ mov r6, r1 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #128] @ 20ba8 (unsigned int)@@Base+0x6d8> │ │ │ │ + ldr r3, [pc, #128] @ 2005c (unsigned int)@@Base+0x6d8> │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r9, #216] @ 0xd8 │ │ │ │ mov r0, sl │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ str fp, [r9, #224] @ 0xe0 │ │ │ │ str r0, [r9, #220] @ 0xdc │ │ │ │ - b 2064c (unsigned int)@@Base+0x17c> │ │ │ │ - bllt 1f51874 │ │ │ │ + b 1fb00 (unsigned int)@@Base+0x17c> │ │ │ │ + bllt 1f50d28 │ │ │ │ mrccc 8, 7, ip, cr7, cr13, {0} │ │ │ │ - bl fe168634 │ │ │ │ + bl fe167ae8 │ │ │ │ svccc 0x008eb851 │ │ │ │ - bls fef4c87c │ │ │ │ + bls fef4bd30 │ │ │ │ mrccc 7, 3, sp, cr10, cr2, {7} │ │ │ │ stcllt 14, cr7, [sl], #-1000 @ 0xfffffc18 │ │ │ │ svccc 0x00b89374 │ │ │ │ adcsge lr, r5, sp, lsl #27 │ │ │ │ mrccc 6, 5, ip, cr0, cr7, {7} │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ - blcc 97cb68 │ │ │ │ + blcc 97c01c │ │ │ │ svccc 0x00910236 │ │ │ │ @ instruction: 0x47ae147b │ │ │ │ svclt 0x00a47ae1 │ │ │ │ svcle 0x00e32a06 │ │ │ │ svccc 0x00985c67 │ │ │ │ svclt 0x009eb851 │ │ │ │ svceq 0x00f97247 │ │ │ │ @@ -25831,15 +25092,15 @@ │ │ │ │ svccc 0x009eb851 │ │ │ │ cmpmi r8, #0 │ │ │ │ strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ @ instruction: 0xc01921fb │ │ │ │ svccc 0x00e00000 │ │ │ │ svclt 0x00e00000 │ │ │ │ │ │ │ │ -00020bac (unsigned int)@@Base>: │ │ │ │ +00020060 (unsigned int)@@Base>: │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov fp, r0 │ │ │ │ sub sp, sp, #100 @ 0x64 │ │ │ │ ldr r0, [r0] │ │ │ │ mov sl, r1 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ ldr r9, [fp, #20] │ │ │ │ @@ -25850,102 +25111,102 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ ldr r2, [r8, #8] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 20c18 (unsigned int)@@Base+0x6c> │ │ │ │ + bne 200cc (unsigned int)@@Base+0x6c> │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp] │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ mov r6, r7 │ │ │ │ cmp r0, #0 │ │ │ │ ldreq r0, [sp] │ │ │ │ moveq r6, r0 │ │ │ │ - ldr r2, [pc, #1508] @ 21204 (unsigned int)@@Base+0x658> │ │ │ │ - ldr r3, [pc, #1508] @ 21208 (unsigned int)@@Base+0x65c> │ │ │ │ + ldr r2, [pc, #1508] @ 206b8 (unsigned int)@@Base+0x658> │ │ │ │ + ldr r3, [pc, #1508] @ 206bc (unsigned int)@@Base+0x65c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ mov r5, r1 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #1452] @ 2120c (unsigned int)@@Base+0x660> │ │ │ │ - ldr r3, [pc, #1452] @ 21210 (unsigned int)@@Base+0x664> │ │ │ │ + ldr r2, [pc, #1452] @ 206c0 (unsigned int)@@Base+0x660> │ │ │ │ + ldr r3, [pc, #1452] @ 206c4 (unsigned int)@@Base+0x664> │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #1440] @ 21214 (unsigned int)@@Base+0x668> │ │ │ │ - ldr r3, [pc, #1440] @ 21218 (unsigned int)@@Base+0x66c> │ │ │ │ + ldr r2, [pc, #1440] @ 206c8 (unsigned int)@@Base+0x668> │ │ │ │ + ldr r3, [pc, #1440] @ 206cc (unsigned int)@@Base+0x66c> │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ bl 73f4 <__aeabi_dcmpge@plt> │ │ │ │ - ldr r2, [pc, #1428] @ 2121c (unsigned int)@@Base+0x670> │ │ │ │ - ldr r3, [pc, #1428] @ 21220 (unsigned int)@@Base+0x674> │ │ │ │ + ldr r2, [pc, #1428] @ 206d0 (unsigned int)@@Base+0x670> │ │ │ │ + ldr r3, [pc, #1428] @ 206d4 (unsigned int)@@Base+0x674> │ │ │ │ mov r1, r7 │ │ │ │ cmp r0, #0 │ │ │ │ - ldreq r4, [pc, #1404] @ 21214 (unsigned int)@@Base+0x668> │ │ │ │ - ldreq r5, [pc, #1404] @ 21218 (unsigned int)@@Base+0x66c> │ │ │ │ + ldreq r4, [pc, #1404] @ 206c8 (unsigned int)@@Base+0x668> │ │ │ │ + ldreq r5, [pc, #1404] @ 206cc (unsigned int)@@Base+0x66c> │ │ │ │ mov r0, r6 │ │ │ │ strd r4, [fp, #88] @ 0x58 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #1400] @ 21224 (unsigned int)@@Base+0x678> │ │ │ │ - ldr r3, [pc, #1400] @ 21228 (unsigned int)@@Base+0x67c> │ │ │ │ + ldr r2, [pc, #1400] @ 206d8 (unsigned int)@@Base+0x678> │ │ │ │ + ldr r3, [pc, #1400] @ 206dc (unsigned int)@@Base+0x67c> │ │ │ │ strd r0, [sp, #8] │ │ │ │ bl 73f4 <__aeabi_dcmpge@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - ldreq r2, [pc, #1380] @ 21224 (unsigned int)@@Base+0x678> │ │ │ │ - ldreq r3, [pc, #1380] @ 21228 (unsigned int)@@Base+0x67c> │ │ │ │ + ldreq r2, [pc, #1380] @ 206d8 (unsigned int)@@Base+0x678> │ │ │ │ + ldreq r3, [pc, #1380] @ 206dc (unsigned int)@@Base+0x67c> │ │ │ │ strdeq r2, [sp, #8] │ │ │ │ ldr r1, [r9, #20] │ │ │ │ ldr r4, [r8, #64] @ 0x40 │ │ │ │ ldr r5, [r1] │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ strd r2, [fp, #176] @ 0xb0 │ │ │ │ mov r0, r4 │ │ │ │ bl 7904 <__aeabi_fcmpgt@plt> │ │ │ │ ldr r6, [r8, #68] @ 0x44 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 20d08 (unsigned int)@@Base+0x15c> │ │ │ │ + bne 201bc (unsigned int)@@Base+0x15c> │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r6 │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ mov r4, r5 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r4, r6 │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ bl 7784 <__aeabi_fcmpeq@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 21184 (unsigned int)@@Base+0x5d8> │ │ │ │ + beq 20638 (unsigned int)@@Base+0x5d8> │ │ │ │ mov ip, #1065353216 @ 0x3f800000 │ │ │ │ str r7, [fp, #224] @ 0xe0 │ │ │ │ str r7, [fp, #220] @ 0xdc │ │ │ │ str ip, [fp, #216] @ 0xd8 │ │ │ │ ldr lr, [r9, #24] │ │ │ │ ldr r1, [r8, #76] @ 0x4c │ │ │ │ ldr r7, [lr] │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ mov r0, r7 │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ ldr r6, [r8, #80] @ 0x50 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 20d6c (unsigned int)@@Base+0x1c0> │ │ │ │ + bne 20220 (unsigned int)@@Base+0x1c0> │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp, #92] @ 0x5c │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ cmp r0, #0 │ │ │ │ streq r6, [sp, #92] @ 0x5c │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ @@ -25956,21 +25217,21 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 7784 <__aeabi_fcmpeq@plt> │ │ │ │ cmp r0, #0 │ │ │ │ movne r3, #1065353216 @ 0x3f800000 │ │ │ │ strne r3, [sp, #36] @ 0x24 │ │ │ │ - bne 20de8 (unsigned int)@@Base+0x23c> │ │ │ │ + bne 2029c (unsigned int)@@Base+0x23c> │ │ │ │ mov r0, sl │ │ │ │ bl 79f4 <__aeabi_ui2d@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r1, [pc, #1136] @ 2122c (unsigned int)@@Base+0x680> │ │ │ │ + ldr r1, [pc, #1136] @ 206e0 (unsigned int)@@Base+0x680> │ │ │ │ bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ bl 7658 <__aeabi_fdiv@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ @@ -25984,30 +25245,30 @@ │ │ │ │ ldr r4, [r0] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ ldr r7, [r9, #28] │ │ │ │ ldr r5, [r8, #32] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 20e28 (unsigned int)@@Base+0x27c> │ │ │ │ + bne 202dc (unsigned int)@@Base+0x27c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ mov r6, r4 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r6, r5 │ │ │ │ ldr r1, [r9, #12] │ │ │ │ ldr r5, [r8, #40] @ 0x28 │ │ │ │ ldr r4, [r1] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ ldr r2, [r8, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 20e6c (unsigned int)@@Base+0x2c0> │ │ │ │ + bne 20320 (unsigned int)@@Base+0x2c0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp] │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ mov r5, r4 │ │ │ │ cmp r0, #0 │ │ │ │ ldreq ip, [sp] │ │ │ │ @@ -26016,23 +25277,23 @@ │ │ │ │ ldr r4, [r8, #52] @ 0x34 │ │ │ │ ldr r9, [r9] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ ldr r8, [r8, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 20ea8 (unsigned int)@@Base+0x2fc> │ │ │ │ + bne 2035c (unsigned int)@@Base+0x2fc> │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r8 │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ mov r4, r9 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r4, r8 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 21174 (unsigned int)@@Base+0x5c8> │ │ │ │ + beq 20628 (unsigned int)@@Base+0x5c8> │ │ │ │ mov r0, r6 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ ldr r8, [fp, #208] @ 0xd0 │ │ │ │ add sl, r7, sl, lsl #2 │ │ │ │ sub r6, sl, #4 │ │ │ │ sub r7, r7, #4 │ │ │ │ strd r0, [sp, #64] @ 0x40 │ │ │ │ @@ -26107,58 +25368,58 @@ │ │ │ │ mov r1, r5 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ strd r2, [sl, #160] @ 0xa0 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r0, [sp, #64] @ 0x40 │ │ │ │ - ldr r2, [pc, #560] @ 21230 (unsigned int)@@Base+0x684> │ │ │ │ - ldr r3, [pc, #560] @ 21234 (unsigned int)@@Base+0x688> │ │ │ │ + ldr r2, [pc, #560] @ 206e4 (unsigned int)@@Base+0x684> │ │ │ │ + ldr r3, [pc, #560] @ 206e8 (unsigned int)@@Base+0x688> │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #556] @ 21238 (unsigned int)@@Base+0x68c> │ │ │ │ - ldr r3, [pc, #556] @ 2123c (unsigned int)@@Base+0x690> │ │ │ │ + ldr r2, [pc, #556] @ 206ec (unsigned int)@@Base+0x68c> │ │ │ │ + ldr r3, [pc, #556] @ 206f0 (unsigned int)@@Base+0x690> │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #520] @ 21240 (unsigned int)@@Base+0x694> │ │ │ │ - ldr r3, [pc, #520] @ 21244 (unsigned int)@@Base+0x698> │ │ │ │ + ldr r2, [pc, #520] @ 206f4 (unsigned int)@@Base+0x694> │ │ │ │ + ldr r3, [pc, #520] @ 206f8 (unsigned int)@@Base+0x698> │ │ │ │ mov sl, r0 │ │ │ │ mov r4, r1 │ │ │ │ ldrd r0, [sp, #72] @ 0x48 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #504] @ 21248 (unsigned int)@@Base+0x69c> │ │ │ │ - ldr r3, [pc, #504] @ 2124c (unsigned int)@@Base+0x6a0> │ │ │ │ + ldr r2, [pc, #504] @ 206fc (unsigned int)@@Base+0x69c> │ │ │ │ + ldr r3, [pc, #504] @ 20700 (unsigned int)@@Base+0x6a0> │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r4 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ - ldr r2, [pc, #448] @ 21250 (unsigned int)@@Base+0x6a4> │ │ │ │ - ldr r3, [pc, #448] @ 21254 (unsigned int)@@Base+0x6a8> │ │ │ │ + ldr r2, [pc, #448] @ 20704 (unsigned int)@@Base+0x6a4> │ │ │ │ + ldr r3, [pc, #448] @ 20708 (unsigned int)@@Base+0x6a8> │ │ │ │ mov sl, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldrd r0, [sp, #80] @ 0x50 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #432] @ 21258 (unsigned int)@@Base+0x6ac> │ │ │ │ - ldr r3, [pc, #432] @ 2125c (unsigned int)@@Base+0x6b0> │ │ │ │ + ldr r2, [pc, #432] @ 2070c (unsigned int)@@Base+0x6ac> │ │ │ │ + ldr r3, [pc, #432] @ 20710 (unsigned int)@@Base+0x6b0> │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ ldrd r0, [sp] │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ @@ -26200,57 +25461,57 @@ │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #32] │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ cmp r1, r4 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [fp, #32] │ │ │ │ - bne 20f14 (unsigned int)@@Base+0x368> │ │ │ │ + bne 203c8 (unsigned int)@@Base+0x368> │ │ │ │ str r8, [fp, #208] @ 0xd0 │ │ │ │ ldr lr, [sp, #92] @ 0x5c │ │ │ │ str lr, [fp, #32] │ │ │ │ add sp, sp, #100 @ 0x64 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #212] @ 21260 (unsigned int)@@Base+0x6b4> │ │ │ │ + ldr r1, [pc, #212] @ 20714 (unsigned int)@@Base+0x6b4> │ │ │ │ ldr r0, [fp, #4] │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ mov r1, r4 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #192] @ 21264 (unsigned int)@@Base+0x6b8> │ │ │ │ - ldr r3, [pc, #192] @ 21268 (unsigned int)@@Base+0x6bc> │ │ │ │ + ldr r2, [pc, #192] @ 20718 (unsigned int)@@Base+0x6b8> │ │ │ │ + ldr r3, [pc, #192] @ 2071c (unsigned int)@@Base+0x6bc> │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 761c <__exp_finite@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ mov r6, r0 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #104] @ 2122c (unsigned int)@@Base+0x680> │ │ │ │ + ldr r3, [pc, #104] @ 206e0 (unsigned int)@@Base+0x680> │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #156] @ 2126c (unsigned int)@@Base+0x6c0> │ │ │ │ + ldr r3, [pc, #156] @ 20720 (unsigned int)@@Base+0x6c0> │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #136] @ 21270 (unsigned int)@@Base+0x6c4> │ │ │ │ + ldr r3, [pc, #136] @ 20724 (unsigned int)@@Base+0x6c4> │ │ │ │ mov r1, r5 │ │ │ │ str r0, [fp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ str r6, [fp, #224] @ 0xe0 │ │ │ │ str r0, [fp, #220] @ 0xdc │ │ │ │ - b 20d30 (unsigned int)@@Base+0x184> │ │ │ │ - bllt 1f51f34 │ │ │ │ + b 201e4 (unsigned int)@@Base+0x184> │ │ │ │ + bllt 1f513e8 │ │ │ │ mrccc 8, 7, ip, cr7, cr13, {0} │ │ │ │ - bl fe168cf4 │ │ │ │ + bl fe1681a8 │ │ │ │ svccc 0x008eb851 │ │ │ │ - bls fef4cf3c │ │ │ │ + bls fef4c3f0 │ │ │ │ mrccc 7, 3, sp, cr10, cr2, {7} │ │ │ │ stcllt 14, cr7, [sl], #-1000 @ 0xfffffc18 │ │ │ │ svccc 0x00b89374 │ │ │ │ adcsge lr, r5, sp, lsl #27 │ │ │ │ mrccc 6, 5, ip, cr0, cr7, {7} │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0x47ae147b │ │ │ │ @@ -26267,37 +25528,37 @@ │ │ │ │ svccc 0x00f23a88 │ │ │ │ cmpmi r8, #0 │ │ │ │ strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ @ instruction: 0xc01921fb │ │ │ │ svccc 0x00e00000 │ │ │ │ svclt 0x00e00000 │ │ │ │ │ │ │ │ -00021274 ::_run(void*, unsigned long)@@Base>: │ │ │ │ +00020728 ::_run(void*, unsigned long)@@Base>: │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ subs r5, r1, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 212ac ::_run(void*, unsigned long)@@Base+0x38> │ │ │ │ + bne 20760 ::_run(void*, unsigned long)@@Base+0x38> │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 7a78 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ add r2, r1, #-2147483648 @ 0x80000000 │ │ │ │ str r2, [r4, #16] │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 7838 │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r4, #12] │ │ │ │ - b 21290 ::_run(void*, unsigned long)@@Base+0x1c> │ │ │ │ + b 20744 ::_run(void*, unsigned long)@@Base+0x1c> │ │ │ │ │ │ │ │ -000212bc : │ │ │ │ - ldr r3, [pc, #440] @ 2147c │ │ │ │ - ldr r2, [pc, #440] @ 21480 │ │ │ │ +00020770 : │ │ │ │ + ldr r3, [pc, #440] @ 20930 │ │ │ │ + ldr r2, [pc, #440] @ 20934 │ │ │ │ add r3, pc, r3 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r1, [r3, r2] │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov sl, r0 │ │ │ │ ldr r5, [r1] │ │ │ │ @@ -26307,60 +25568,60 @@ │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ ldr r6, [sl, #4] │ │ │ │ strd r0, [r4, #-8] │ │ │ │ mov r0, r6 │ │ │ │ - ldr r1, [pc, #372] @ 21484 │ │ │ │ + ldr r1, [pc, #372] @ 20938 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #364] @ 21488 │ │ │ │ - ldr r3, [pc, #364] @ 2148c │ │ │ │ + ldr r2, [pc, #364] @ 2093c │ │ │ │ + ldr r3, [pc, #364] @ 20940 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 761c <__exp_finite@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ str r0, [sl, #1240] @ 0x4d8 │ │ │ │ mov r0, r6 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #332] @ 21488 │ │ │ │ - ldr r3, [pc, #336] @ 21490 │ │ │ │ + ldr r2, [pc, #332] @ 2093c │ │ │ │ + ldr r3, [pc, #336] @ 20944 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ add r3, sp, #16 │ │ │ │ add r2, sp, #24 │ │ │ │ bl 7910 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r3 │ │ │ │ - ldr r2, [pc, #304] @ 21494 │ │ │ │ - ldr r3, [pc, #304] @ 21498 │ │ │ │ + ldr r2, [pc, #304] @ 20948 │ │ │ │ + ldr r3, [pc, #304] @ 2094c │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r1, [pc, #276] @ 2149c │ │ │ │ + ldr r1, [pc, #276] @ 20950 │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #264] @ 2149c │ │ │ │ + ldr r3, [pc, #264] @ 20950 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r1, [pc, #228] @ 2149c │ │ │ │ + ldr r1, [pc, #228] @ 20950 │ │ │ │ bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #220] @ 214a0 │ │ │ │ + ldr r3, [pc, #220] @ 20954 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ @@ -26382,86 +25643,86 @@ │ │ │ │ mov r0, r2 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #96] @ 2149c │ │ │ │ + ldr r3, [pc, #96] @ 20950 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r8, #4] │ │ │ │ mov r0, r6 │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r3] │ │ │ │ cmp ip, r2 │ │ │ │ str r0, [r8, #8] │ │ │ │ - bne 21478 │ │ │ │ + bne 2092c │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 7700 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x000506b8 │ │ │ │ + andeq r1, r5, r4, lsl #4 │ │ │ │ andeq r0, r0, ip, asr r3 │ │ │ │ bicmi r0, r8, r0 │ │ │ │ strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ @ instruction: 0xc01921fb │ │ │ │ @ instruction: 0x401921fb │ │ │ │ @ instruction: 0xb6db6db7 │ │ │ │ svccc 0x00e6db6d │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ svccc 0x00e00000 │ │ │ │ │ │ │ │ -000214a4 : │ │ │ │ +00020958 : │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ ldr r5, [r0] │ │ │ │ mov r4, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r4, #1224] @ 0x4c8 │ │ │ │ str r3, [r4, #1220] @ 0x4c4 │ │ │ │ str r3, [r4, #1168] @ 0x490 │ │ │ │ str r3, [r4, #1164] @ 0x48c │ │ │ │ str r3, [r4, #1160] @ 0x488 │ │ │ │ str r3, [r4, #1156] @ 0x484 │ │ │ │ str r2, [r4, #1152] @ 0x480 │ │ │ │ str r2, [r4, #1608] @ 0x648 │ │ │ │ - ldr r1, [pc, #220] @ 215c0 │ │ │ │ + ldr r1, [pc, #220] @ 20a74 │ │ │ │ bl 7904 <__aeabi_fcmpgt@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - bne 21510 │ │ │ │ + bne 209c4 │ │ │ │ mov r0, r5 │ │ │ │ - ldr r1, [pc, #204] @ 215c4 │ │ │ │ + ldr r1, [pc, #204] @ 20a78 │ │ │ │ bl 7904 <__aeabi_fcmpgt@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 215b0 │ │ │ │ - ldr r6, [pc, #192] @ 215c8 │ │ │ │ + beq 20a64 │ │ │ │ + ldr r6, [pc, #192] @ 20a7c │ │ │ │ mov r8, #1023410176 @ 0x3d000000 │ │ │ │ mov r1, #32 │ │ │ │ - b 2151c │ │ │ │ - ldr r6, [pc, #180] @ 215cc │ │ │ │ + b 209d0 │ │ │ │ + ldr r6, [pc, #180] @ 20a80 │ │ │ │ mov r8, #1015021568 @ 0x3c800000 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ - ldr r9, [pc, #172] @ 215d0 │ │ │ │ + ldr r9, [pc, #172] @ 20a84 │ │ │ │ mov r5, #0 │ │ │ │ mov ip, #1065353216 @ 0x3f800000 │ │ │ │ str r1, [r4, #1616] @ 0x650 │ │ │ │ str r8, [r4, #1620] @ 0x654 │ │ │ │ - ldr lr, [pc, #156] @ 215d4 │ │ │ │ + ldr lr, [pc, #156] @ 20a88 │ │ │ │ str r9, [r4, #1644] @ 0x66c │ │ │ │ str r9, [r4, #1640] @ 0x668 │ │ │ │ str r9, [r4, #1636] @ 0x664 │ │ │ │ str r9, [r4, #1664] @ 0x680 │ │ │ │ - ldr r0, [pc, #140] @ 215d8 │ │ │ │ - ldr r2, [pc, #140] @ 215dc │ │ │ │ + ldr r0, [pc, #140] @ 20a8c │ │ │ │ + ldr r2, [pc, #140] @ 20a90 │ │ │ │ add r3, r4, #1680 @ 0x690 │ │ │ │ add r1, r4, #1664 @ 0x680 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ str ip, [r4, #1648] @ 0x670 │ │ │ │ str r0, [r4, #1656] @ 0x678 │ │ │ │ str r2, [r4, #1828] @ 0x724 │ │ │ │ @@ -26479,46 +25740,46 @@ │ │ │ │ mvn ip, #0 │ │ │ │ str r5, [r4, #1248] @ 0x4e0 │ │ │ │ str r5, [r4, #1244] @ 0x4dc │ │ │ │ str r6, [r4, #1632] @ 0x660 │ │ │ │ str ip, [r4, #1252] @ 0x4e4 │ │ │ │ str ip, [r4, #28] │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ - ldr r6, [pc, #40] @ 215e0 │ │ │ │ + ldr r6, [pc, #40] @ 20a94 │ │ │ │ mov r8, #1031798784 @ 0x3d800000 │ │ │ │ mov r1, #16 │ │ │ │ - b 2151c │ │ │ │ + b 209d0 │ │ │ │ strbmi r6, [sl, r0]! │ │ │ │ strbmi r6, [sl, -r0]! │ │ │ │ stmdacc r3, {r0, r1, r2, r3, r5, r6, r9, ip} │ │ │ │ strcc r1, [r3, pc, ror #4] │ │ │ │ addmi r0, r0, r0 │ │ │ │ svccc 0x00666666 │ │ │ │ stclcc 12, cr12, [ip, #820] @ 0x334 │ │ │ │ stclcc 12, cr12, [ip, #832] @ 0x340 │ │ │ │ stmcc r3, {r0, r1, r2, r3, r5, r6, r9, ip} │ │ │ │ │ │ │ │ -000215e4 : │ │ │ │ +00020a98 : │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, r1 │ │ │ │ bxeq lr │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov r4, r0 │ │ │ │ str r1, [r0, #28] │ │ │ │ mov r0, r1 │ │ │ │ bl 73e8 <__aeabi_i2f@plt> │ │ │ │ ldr r1, [r4] │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ mov r5, #0 │ │ │ │ mov r1, r0 │ │ │ │ - ldr r0, [pc, #188] @ 216d8 │ │ │ │ + ldr r0, [pc, #188] @ 20b8c │ │ │ │ bl 7658 <__aeabi_fdiv@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r3, [pc, #180] @ 216dc │ │ │ │ - ldr r2, [pc, #180] @ 216e0 │ │ │ │ + ldr r3, [pc, #180] @ 20b90 │ │ │ │ + ldr r2, [pc, #180] @ 20b94 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 761c <__exp_finite@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ ldr r2, [r4, #32] │ │ │ │ mov r1, #0 │ │ │ │ add r6, r2, #1 │ │ │ │ lsl r2, r6, #2 │ │ │ │ @@ -26559,23 +25820,23 @@ │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 7580 │ │ │ │ addsmi r0, r0, #0 │ │ │ │ @ instruction: 0xc01921fb │ │ │ │ strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ │ │ │ │ -000216e4 ::setup()@@Base>: │ │ │ │ - ldr r2, [pc, #972] @ 21ab8 ::setup()@@Base+0x3d4> │ │ │ │ +00020b98 ::setup()@@Base>: │ │ │ │ + ldr r2, [pc, #972] @ 20f6c ::setup()@@Base+0x3d4> │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - ldr r1, [pc, #968] @ 21abc ::setup()@@Base+0x3d8> │ │ │ │ + ldr r1, [pc, #968] @ 20f70 ::setup()@@Base+0x3d8> │ │ │ │ mov r4, r0 │ │ │ │ - ldr ip, [pc, #964] @ 21ac0 ::setup()@@Base+0x3dc> │ │ │ │ - ldr r0, [pc, #964] @ 21ac4 ::setup()@@Base+0x3e0> │ │ │ │ - ldr r8, [pc, #964] @ 21ac8 ::setup()@@Base+0x3e4> │ │ │ │ - ldr r3, [pc, #964] @ 21acc ::setup()@@Base+0x3e8> │ │ │ │ + ldr ip, [pc, #964] @ 20f74 ::setup()@@Base+0x3dc> │ │ │ │ + ldr r0, [pc, #964] @ 20f78 ::setup()@@Base+0x3e0> │ │ │ │ + ldr r8, [pc, #964] @ 20f7c ::setup()@@Base+0x3e4> │ │ │ │ + ldr r3, [pc, #964] @ 20f80 ::setup()@@Base+0x3e8> │ │ │ │ add r5, pc, r2 │ │ │ │ add r6, pc, r0 │ │ │ │ str r5, [r4, #4] │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r1 │ │ │ │ add lr, pc, ip │ │ │ │ mov r2, #4 │ │ │ │ @@ -26589,259 +25850,259 @@ │ │ │ │ str r5, [r4, #40] @ 0x28 │ │ │ │ mov r0, #52 @ 0x34 │ │ │ │ bl 75e0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cmn r3, #-536870910 @ 0xe0000002 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [r4, #32] │ │ │ │ - bhi 21ab4 ::setup()@@Base+0x3d0> │ │ │ │ + bhi 20f68 ::setup()@@Base+0x3d0> │ │ │ │ lsl r0, r3, #2 │ │ │ │ bl 75e0 │ │ │ │ - ldr r1, [pc, #868] @ 21ad0 ::setup()@@Base+0x3ec> │ │ │ │ + ldr r1, [pc, #868] @ 20f84 ::setup()@@Base+0x3ec> │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ str r7, [r4, #28] │ │ │ │ cmp r0, r1 │ │ │ │ - bhi 21ab4 ::setup()@@Base+0x3d0> │ │ │ │ + bhi 20f68 ::setup()@@Base+0x3d0> │ │ │ │ add ip, r0, r0, lsl #1 │ │ │ │ lsl r0, ip, #2 │ │ │ │ bl 75e0 │ │ │ │ ldr ip, [r4, #24] │ │ │ │ cmp ip, #0 │ │ │ │ mov r3, r0 │ │ │ │ str r0, [r4, #76] @ 0x4c │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ - ble 21a68 ::setup()@@Base+0x384> │ │ │ │ + ble 20f1c ::setup()@@Base+0x384> │ │ │ │ add lr, r5, #8 │ │ │ │ ldm lr, {r0, r1, r2} │ │ │ │ ldr lr, [r5, #4] │ │ │ │ stm r3, {r0, r1, r2} │ │ │ │ tst lr, #1 │ │ │ │ orrne r0, r0, #3 │ │ │ │ ldr r2, [r5] │ │ │ │ strne r0, [r3] │ │ │ │ cmp ip, #1 │ │ │ │ str lr, [r7] │ │ │ │ str r2, [r6] │ │ │ │ - beq 21a68 ::setup()@@Base+0x384> │ │ │ │ + beq 20f1c ::setup()@@Base+0x384> │ │ │ │ add r9, r5, #32 │ │ │ │ ldm r9, {r0, r1, r2} │ │ │ │ ldr r9, [r5, #28] │ │ │ │ add lr, r3, #12 │ │ │ │ tst r9, #1 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ ldr r1, [r5, #24] │ │ │ │ str r1, [r6, #4] │ │ │ │ movne r1, r0 │ │ │ │ orrne r1, r1, #3 │ │ │ │ strne r1, [r3, #12] │ │ │ │ cmp ip, #2 │ │ │ │ str r9, [r7, #4] │ │ │ │ - beq 21a68 ::setup()@@Base+0x384> │ │ │ │ + beq 20f1c ::setup()@@Base+0x384> │ │ │ │ add r0, r5, #56 @ 0x38 │ │ │ │ ldm r0, {r0, r1, r2} │ │ │ │ ldr r9, [r5, #52] @ 0x34 │ │ │ │ add lr, r3, #24 │ │ │ │ tst r9, #1 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ str r2, [r6, #8] │ │ │ │ movne r2, r0 │ │ │ │ orrne r2, r2, #3 │ │ │ │ strne r2, [r3, #24] │ │ │ │ cmp ip, #3 │ │ │ │ str r9, [r7, #8] │ │ │ │ - beq 21a68 ::setup()@@Base+0x384> │ │ │ │ + beq 20f1c ::setup()@@Base+0x384> │ │ │ │ add lr, r5, #80 @ 0x50 │ │ │ │ ldm lr, {r0, r1, r2} │ │ │ │ ldr r9, [r5, #76] @ 0x4c │ │ │ │ add lr, r3, #36 @ 0x24 │ │ │ │ tst r9, #1 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ ldr r1, [r5, #72] @ 0x48 │ │ │ │ str r1, [r6, #12] │ │ │ │ movne r1, r0 │ │ │ │ orrne r1, r1, #3 │ │ │ │ strne r1, [r3, #36] @ 0x24 │ │ │ │ cmp ip, #4 │ │ │ │ str r9, [r7, #12] │ │ │ │ - beq 21a68 ::setup()@@Base+0x384> │ │ │ │ + beq 20f1c ::setup()@@Base+0x384> │ │ │ │ add r9, r5, #104 @ 0x68 │ │ │ │ ldm r9, {r0, r1, r2} │ │ │ │ ldr r9, [r5, #100] @ 0x64 │ │ │ │ add lr, r3, #48 @ 0x30 │ │ │ │ tst r9, #1 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ ldr r2, [r5, #96] @ 0x60 │ │ │ │ str r2, [r6, #16] │ │ │ │ movne r2, r0 │ │ │ │ orrne r2, r2, #3 │ │ │ │ strne r2, [r3, #48] @ 0x30 │ │ │ │ cmp ip, #5 │ │ │ │ str r9, [r7, #16] │ │ │ │ - beq 21a68 ::setup()@@Base+0x384> │ │ │ │ + beq 20f1c ::setup()@@Base+0x384> │ │ │ │ add r0, r5, #128 @ 0x80 │ │ │ │ ldm r0, {r0, r1, r2} │ │ │ │ ldr r9, [r5, #124] @ 0x7c │ │ │ │ add lr, r3, #60 @ 0x3c │ │ │ │ tst r9, #1 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ ldr r1, [r5, #120] @ 0x78 │ │ │ │ str r1, [r6, #20] │ │ │ │ movne r1, r0 │ │ │ │ orrne r1, r1, #3 │ │ │ │ strne r1, [r3, #60] @ 0x3c │ │ │ │ cmp ip, #6 │ │ │ │ str r9, [r7, #20] │ │ │ │ - beq 21a68 ::setup()@@Base+0x384> │ │ │ │ + beq 20f1c ::setup()@@Base+0x384> │ │ │ │ add lr, r5, #152 @ 0x98 │ │ │ │ ldm lr, {r0, r1, r2} │ │ │ │ ldr r9, [r5, #148] @ 0x94 │ │ │ │ add lr, r3, #72 @ 0x48 │ │ │ │ tst r9, #1 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ ldr r2, [r5, #144] @ 0x90 │ │ │ │ str r2, [r6, #24] │ │ │ │ movne r2, r0 │ │ │ │ orrne r2, r2, #3 │ │ │ │ strne r2, [r3, #72] @ 0x48 │ │ │ │ cmp ip, #7 │ │ │ │ str r9, [r7, #24] │ │ │ │ - beq 21a68 ::setup()@@Base+0x384> │ │ │ │ + beq 20f1c ::setup()@@Base+0x384> │ │ │ │ add r9, r5, #176 @ 0xb0 │ │ │ │ ldm r9, {r0, r1, r2} │ │ │ │ ldr r9, [r5, #172] @ 0xac │ │ │ │ add lr, r3, #84 @ 0x54 │ │ │ │ tst r9, #1 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ ldr r1, [r5, #168] @ 0xa8 │ │ │ │ str r1, [r6, #28] │ │ │ │ movne r1, r0 │ │ │ │ orrne r1, r1, #3 │ │ │ │ strne r1, [r3, #84] @ 0x54 │ │ │ │ cmp ip, #8 │ │ │ │ str r9, [r7, #28] │ │ │ │ - beq 21a68 ::setup()@@Base+0x384> │ │ │ │ + beq 20f1c ::setup()@@Base+0x384> │ │ │ │ add r0, r5, #200 @ 0xc8 │ │ │ │ ldm r0, {r0, r1, r2} │ │ │ │ ldr r9, [r5, #196] @ 0xc4 │ │ │ │ add lr, r3, #96 @ 0x60 │ │ │ │ tst r9, #1 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ ldr r2, [r5, #192] @ 0xc0 │ │ │ │ str r2, [r6, #32] │ │ │ │ movne r2, r0 │ │ │ │ orrne r2, r2, #3 │ │ │ │ strne r2, [r3, #96] @ 0x60 │ │ │ │ cmp ip, #9 │ │ │ │ str r9, [r7, #32] │ │ │ │ - beq 21a68 ::setup()@@Base+0x384> │ │ │ │ + beq 20f1c ::setup()@@Base+0x384> │ │ │ │ add lr, r5, #224 @ 0xe0 │ │ │ │ ldm lr, {r0, r1, r2} │ │ │ │ ldr r9, [r5, #220] @ 0xdc │ │ │ │ add lr, r3, #108 @ 0x6c │ │ │ │ tst r9, #1 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ ldr r1, [r5, #216] @ 0xd8 │ │ │ │ str r1, [r6, #36] @ 0x24 │ │ │ │ movne r1, r0 │ │ │ │ orrne r1, r1, #3 │ │ │ │ strne r1, [r3, #108] @ 0x6c │ │ │ │ cmp ip, #10 │ │ │ │ str r9, [r7, #36] @ 0x24 │ │ │ │ - beq 21a68 ::setup()@@Base+0x384> │ │ │ │ + beq 20f1c ::setup()@@Base+0x384> │ │ │ │ add r9, r5, #248 @ 0xf8 │ │ │ │ ldm r9, {r0, r1, r2} │ │ │ │ ldr r9, [r5, #244] @ 0xf4 │ │ │ │ add lr, r3, #120 @ 0x78 │ │ │ │ tst r9, #1 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ ldr r2, [r5, #240] @ 0xf0 │ │ │ │ str r2, [r6, #40] @ 0x28 │ │ │ │ movne r2, r0 │ │ │ │ orrne r2, r2, #3 │ │ │ │ strne r2, [r3, #120] @ 0x78 │ │ │ │ cmp ip, #11 │ │ │ │ str r9, [r7, #40] @ 0x28 │ │ │ │ - beq 21a68 ::setup()@@Base+0x384> │ │ │ │ + beq 20f1c ::setup()@@Base+0x384> │ │ │ │ add r0, r5, #272 @ 0x110 │ │ │ │ ldm r0, {r0, r1, r2} │ │ │ │ ldr r9, [r5, #268] @ 0x10c │ │ │ │ add lr, r3, #132 @ 0x84 │ │ │ │ tst r9, #1 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ ldr r1, [r5, #264] @ 0x108 │ │ │ │ str r1, [r6, #44] @ 0x2c │ │ │ │ movne r1, r0 │ │ │ │ orrne r1, r1, #3 │ │ │ │ strne r1, [r3, #132] @ 0x84 │ │ │ │ cmp ip, #12 │ │ │ │ str r9, [r7, #44] @ 0x2c │ │ │ │ - beq 21a68 ::setup()@@Base+0x384> │ │ │ │ + beq 20f1c ::setup()@@Base+0x384> │ │ │ │ add ip, r5, #296 @ 0x128 │ │ │ │ ldm ip, {r0, r1, r2} │ │ │ │ ldr lr, [r5, #292] @ 0x124 │ │ │ │ add ip, r3, #144 @ 0x90 │ │ │ │ tst lr, #1 │ │ │ │ stm ip, {r0, r1, r2} │ │ │ │ movne r2, r0 │ │ │ │ ldr r5, [r5, #288] @ 0x120 │ │ │ │ orrne r2, r2, #3 │ │ │ │ str lr, [r7, #48] @ 0x30 │ │ │ │ str r5, [r6, #48] @ 0x30 │ │ │ │ strne r2, [r3, #144] @ 0x90 │ │ │ │ - ldr r3, [pc, #100] @ 21ad4 ::setup()@@Base+0x3f0> │ │ │ │ - ldr r2, [pc, #100] @ 21ad8 ::setup()@@Base+0x3f4> │ │ │ │ + ldr r3, [pc, #100] @ 20f88 ::setup()@@Base+0x3f0> │ │ │ │ + ldr r2, [pc, #100] @ 20f8c ::setup()@@Base+0x3f4> │ │ │ │ ldr r0, [r8, r3] │ │ │ │ - ldr r1, [pc, #96] @ 21adc ::setup()@@Base+0x3f8> │ │ │ │ + ldr r1, [pc, #96] @ 20f90 ::setup()@@Base+0x3f8> │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ - ldr ip, [pc, #92] @ 21ae0 ::setup()@@Base+0x3fc> │ │ │ │ + ldr ip, [pc, #92] @ 20f94 ::setup()@@Base+0x3fc> │ │ │ │ ldr r3, [r8, r2] │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ ldr r0, [r8, r1] │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ - ldr r2, [pc, #76] @ 21ae4 ::setup()@@Base+0x400> │ │ │ │ + ldr r2, [pc, #76] @ 20f98 ::setup()@@Base+0x400> │ │ │ │ ldr r1, [r8, ip] │ │ │ │ - ldr ip, [pc, #72] @ 21ae8 ::setup()@@Base+0x404> │ │ │ │ + ldr ip, [pc, #72] @ 20f9c ::setup()@@Base+0x404> │ │ │ │ str r1, [r4, #56] @ 0x38 │ │ │ │ add r3, pc, ip │ │ │ │ ldr r2, [r8, r2] │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #16] │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 78bc <__cxa_throw_bad_array_new_length@plt> │ │ │ │ - andeq lr, r3, r4, ror #22 │ │ │ │ - ldrdeq lr, [r3], -r8 │ │ │ │ - strdeq lr, [r3], -r0 │ │ │ │ - andeq lr, r3, r8, ror #22 │ │ │ │ - andeq r0, r5, ip, ror #4 │ │ │ │ + andeq pc, r3, ip, lsl #13 │ │ │ │ + andeq lr, r3, r4, lsr #30 │ │ │ │ + andeq lr, r3, ip, lsr pc │ │ │ │ + muleq r3, r0, r6 │ │ │ │ + @ instruction: 0x00050db8 │ │ │ │ andeq r0, r0, r0, ror #7 │ │ │ │ - beq feacc580 │ │ │ │ + beq feacba34 │ │ │ │ andeq r0, r0, ip, ror #11 │ │ │ │ andeq r0, r0, r0, ror #11 │ │ │ │ andeq r0, r0, ip, asr #12 │ │ │ │ andeq r0, r0, r0, asr r3 │ │ │ │ muleq r0, r0, r3 │ │ │ │ - strdeq lr, [r3], -ip │ │ │ │ + andeq pc, r3, r4, lsr #6 │ │ │ │ │ │ │ │ -00021aec : │ │ │ │ +00020fa0 : │ │ │ │ ldr r2, [r0, #20] │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ ldr r3, [r0, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r2] │ │ │ │ ldr r5, [r3, #4] │ │ │ │ ldr r6, [r0] │ │ │ │ mov r7, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r8, [r3, #8] │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - bne 21b3c │ │ │ │ + bne 20ff0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r8 │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ mov r5, r6 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r5, r8 │ │ │ │ mov r0, r5 │ │ │ │ @@ -26849,297 +26110,297 @@ │ │ │ │ mov r1, #2 │ │ │ │ lsl r1, r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 773c │ │ │ │ cmp r6, #2 │ │ │ │ mov r1, r7 │ │ │ │ - beq 21b8c │ │ │ │ + beq 21040 │ │ │ │ cmp r6, #1 │ │ │ │ - beq 21b7c │ │ │ │ + beq 21030 │ │ │ │ add r2, r4, #32 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 7478 >(unsigned int, DSP::Oversampler<2, 32>&)@plt> │ │ │ │ add r2, r4, #312 @ 0x138 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 7a54 >(unsigned int, DSP::Oversampler<4, 32>&)@plt> │ │ │ │ add r2, r4, #592 @ 0x250 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 77fc >(unsigned int, DSP::Oversampler<8, 64>&)@plt> │ │ │ │ │ │ │ │ -00021b9c ::_connect_port(void*, unsigned long, float*)@@Base>: │ │ │ │ +00021050 ::_connect_port(void*, unsigned long, float*)@@Base>: │ │ │ │ ldr r3, [r0, #20] │ │ │ │ str r2, [r3, r1, lsl #2] │ │ │ │ bx lr │ │ │ │ │ │ │ │ -00021ba8 ::_activate(void*)@@Base>: │ │ │ │ +0002105c ::_activate(void*)@@Base>: │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r0, #12] │ │ │ │ bx lr │ │ │ │ │ │ │ │ -00021bb4 ::_cleanup(void*)@@Base>: │ │ │ │ +00021068 ::_cleanup(void*)@@Base>: │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 21bcc ::_cleanup(void*)@@Base+0x18> │ │ │ │ + beq 21080 ::_cleanup(void*)@@Base+0x18> │ │ │ │ bl 7808 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #28 │ │ │ │ pop {r4, lr} │ │ │ │ b 75a4 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub sl, r0, #4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add fp, r0, #124 @ 0x7c │ │ │ │ mov r8, #0 │ │ │ │ - ldr r9, [pc, #708] @ 21ebc ::_cleanup(void*)@@Base+0x308> │ │ │ │ - b 21c28 ::_cleanup(void*)@@Base+0x74> │ │ │ │ + ldr r9, [pc, #708] @ 21370 ::_cleanup(void*)@@Base+0x308> │ │ │ │ + b 210dc ::_cleanup(void*)@@Base+0x74> │ │ │ │ ldr r0, [sl, #4]! │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ mov r1, r9 │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #688] @ 21ec0 ::_cleanup(void*)@@Base+0x30c> │ │ │ │ + ldr r3, [pc, #688] @ 21374 ::_cleanup(void*)@@Base+0x30c> │ │ │ │ str r0, [sl] │ │ │ │ mov r0, r8 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ cmp fp, sl │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ - beq 21df0 ::_cleanup(void*)@@Base+0x23c> │ │ │ │ - ldr r2, [pc, #660] @ 21ec4 ::_cleanup(void*)@@Base+0x310> │ │ │ │ - ldr r3, [pc, #660] @ 21ec8 ::_cleanup(void*)@@Base+0x314> │ │ │ │ + beq 212a4 ::_cleanup(void*)@@Base+0x23c> │ │ │ │ + ldr r2, [pc, #660] @ 21378 ::_cleanup(void*)@@Base+0x310> │ │ │ │ + ldr r3, [pc, #660] @ 2137c ::_cleanup(void*)@@Base+0x314> │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #620] @ 21ec0 ::_cleanup(void*)@@Base+0x30c> │ │ │ │ + ldr r3, [pc, #620] @ 21374 ::_cleanup(void*)@@Base+0x30c> │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ bl 7610 <__aeabi_dcmple@plt> │ │ │ │ cmp r0, #0 │ │ │ │ moveq r1, #1065353216 @ 0x3f800000 │ │ │ │ - beq 21bf8 ::_cleanup(void*)@@Base+0x44> │ │ │ │ + beq 210ac ::_cleanup(void*)@@Base+0x44> │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r1, [pc, #580] @ 21ec0 ::_cleanup(void*)@@Base+0x30c> │ │ │ │ + ldr r1, [pc, #580] @ 21374 ::_cleanup(void*)@@Base+0x30c> │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ bl 7bc8 <__sqrt_finite@plt> │ │ │ │ - ldr r2, [pc, #580] @ 21ecc ::_cleanup(void*)@@Base+0x318> │ │ │ │ - ldr r3, [pc, #580] @ 21ed0 ::_cleanup(void*)@@Base+0x31c> │ │ │ │ + ldr r2, [pc, #580] @ 21380 ::_cleanup(void*)@@Base+0x318> │ │ │ │ + ldr r3, [pc, #580] @ 21384 ::_cleanup(void*)@@Base+0x31c> │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #564] @ 21ed4 ::_cleanup(void*)@@Base+0x320> │ │ │ │ + ldr r3, [pc, #564] @ 21388 ::_cleanup(void*)@@Base+0x320> │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ bl 7604 <__aeabi_dcmplt@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - bne 21df8 ::_cleanup(void*)@@Base+0x244> │ │ │ │ + bne 212ac ::_cleanup(void*)@@Base+0x244> │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r0, [pc, #536] @ 21ed8 ::_cleanup(void*)@@Base+0x324> │ │ │ │ - ldr r1, [pc, #536] @ 21edc ::_cleanup(void*)@@Base+0x328> │ │ │ │ + ldr r0, [pc, #536] @ 2138c ::_cleanup(void*)@@Base+0x324> │ │ │ │ + ldr r1, [pc, #536] @ 21390 ::_cleanup(void*)@@Base+0x328> │ │ │ │ bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ bl 761c <__exp_finite@plt> │ │ │ │ strd r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ bl 7bc8 <__sqrt_finite@plt> │ │ │ │ - ldr r2, [pc, #496] @ 21ee0 ::_cleanup(void*)@@Base+0x32c> │ │ │ │ - ldr r3, [pc, #496] @ 21ee4 ::_cleanup(void*)@@Base+0x330> │ │ │ │ + ldr r2, [pc, #496] @ 21394 ::_cleanup(void*)@@Base+0x32c> │ │ │ │ + ldr r3, [pc, #496] @ 21398 ::_cleanup(void*)@@Base+0x330> │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #476] @ 21ee8 ::_cleanup(void*)@@Base+0x334> │ │ │ │ - ldr r3, [pc, #476] @ 21eec ::_cleanup(void*)@@Base+0x338> │ │ │ │ + ldr r2, [pc, #476] @ 2139c ::_cleanup(void*)@@Base+0x334> │ │ │ │ + ldr r3, [pc, #476] @ 213a0 ::_cleanup(void*)@@Base+0x338> │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #460] @ 21ef0 ::_cleanup(void*)@@Base+0x33c> │ │ │ │ - ldr r3, [pc, #460] @ 21ef4 ::_cleanup(void*)@@Base+0x340> │ │ │ │ + ldr r2, [pc, #460] @ 213a4 ::_cleanup(void*)@@Base+0x33c> │ │ │ │ + ldr r3, [pc, #460] @ 213a8 ::_cleanup(void*)@@Base+0x340> │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #444] @ 21ef8 ::_cleanup(void*)@@Base+0x344> │ │ │ │ - ldr r3, [pc, #444] @ 21efc ::_cleanup(void*)@@Base+0x348> │ │ │ │ + ldr r2, [pc, #444] @ 213ac ::_cleanup(void*)@@Base+0x344> │ │ │ │ + ldr r3, [pc, #444] @ 213b0 ::_cleanup(void*)@@Base+0x348> │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #428] @ 21f00 ::_cleanup(void*)@@Base+0x34c> │ │ │ │ - ldr r3, [pc, #428] @ 21f04 ::_cleanup(void*)@@Base+0x350> │ │ │ │ + ldr r2, [pc, #428] @ 213b4 ::_cleanup(void*)@@Base+0x34c> │ │ │ │ + ldr r3, [pc, #428] @ 213b8 ::_cleanup(void*)@@Base+0x350> │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #412] @ 21f08 ::_cleanup(void*)@@Base+0x354> │ │ │ │ - ldr r3, [pc, #412] @ 21f0c ::_cleanup(void*)@@Base+0x358> │ │ │ │ + ldr r2, [pc, #412] @ 213bc ::_cleanup(void*)@@Base+0x354> │ │ │ │ + ldr r3, [pc, #412] @ 213c0 ::_cleanup(void*)@@Base+0x358> │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #396] @ 21f10 ::_cleanup(void*)@@Base+0x35c> │ │ │ │ - ldr r3, [pc, #396] @ 21f14 ::_cleanup(void*)@@Base+0x360> │ │ │ │ + ldr r2, [pc, #396] @ 213c4 ::_cleanup(void*)@@Base+0x35c> │ │ │ │ + ldr r3, [pc, #396] @ 213c8 ::_cleanup(void*)@@Base+0x360> │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #380] @ 21f18 ::_cleanup(void*)@@Base+0x364> │ │ │ │ - ldr r3, [pc, #380] @ 21f1c ::_cleanup(void*)@@Base+0x368> │ │ │ │ + ldr r2, [pc, #380] @ 213cc ::_cleanup(void*)@@Base+0x364> │ │ │ │ + ldr r3, [pc, #380] @ 213d0 ::_cleanup(void*)@@Base+0x368> │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #364] @ 21f20 ::_cleanup(void*)@@Base+0x36c> │ │ │ │ - ldr r3, [pc, #364] @ 21f24 ::_cleanup(void*)@@Base+0x370> │ │ │ │ + ldr r2, [pc, #364] @ 213d4 ::_cleanup(void*)@@Base+0x36c> │ │ │ │ + ldr r3, [pc, #364] @ 213d8 ::_cleanup(void*)@@Base+0x370> │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldrd r0, [sp] │ │ │ │ bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ mov r1, r0 │ │ │ │ - b 21bf8 ::_cleanup(void*)@@Base+0x44> │ │ │ │ + b 210ac ::_cleanup(void*)@@Base+0x44> │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - ldr r2, [pc, #288] @ 21f28 ::_cleanup(void*)@@Base+0x374> │ │ │ │ - ldr r3, [pc, #288] @ 21f2c ::_cleanup(void*)@@Base+0x378> │ │ │ │ + ldr r2, [pc, #288] @ 213dc ::_cleanup(void*)@@Base+0x374> │ │ │ │ + ldr r3, [pc, #288] @ 213e0 ::_cleanup(void*)@@Base+0x378> │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #272] @ 21f30 ::_cleanup(void*)@@Base+0x37c> │ │ │ │ - ldr r3, [pc, #272] @ 21f34 ::_cleanup(void*)@@Base+0x380> │ │ │ │ + ldr r2, [pc, #272] @ 213e4 ::_cleanup(void*)@@Base+0x37c> │ │ │ │ + ldr r3, [pc, #272] @ 213e8 ::_cleanup(void*)@@Base+0x380> │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #260] @ 21f38 ::_cleanup(void*)@@Base+0x384> │ │ │ │ - ldr r3, [pc, #260] @ 21f3c ::_cleanup(void*)@@Base+0x388> │ │ │ │ + ldr r2, [pc, #260] @ 213ec ::_cleanup(void*)@@Base+0x384> │ │ │ │ + ldr r3, [pc, #260] @ 213f0 ::_cleanup(void*)@@Base+0x388> │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #244] @ 21f40 ::_cleanup(void*)@@Base+0x38c> │ │ │ │ - ldr r3, [pc, #244] @ 21f44 ::_cleanup(void*)@@Base+0x390> │ │ │ │ + ldr r2, [pc, #244] @ 213f4 ::_cleanup(void*)@@Base+0x38c> │ │ │ │ + ldr r3, [pc, #244] @ 213f8 ::_cleanup(void*)@@Base+0x390> │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #228] @ 21f48 ::_cleanup(void*)@@Base+0x394> │ │ │ │ - ldr r3, [pc, #228] @ 21f4c ::_cleanup(void*)@@Base+0x398> │ │ │ │ + ldr r2, [pc, #228] @ 213fc ::_cleanup(void*)@@Base+0x394> │ │ │ │ + ldr r3, [pc, #228] @ 21400 ::_cleanup(void*)@@Base+0x398> │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #212] @ 21f50 ::_cleanup(void*)@@Base+0x39c> │ │ │ │ - ldr r3, [pc, #212] @ 21f54 ::_cleanup(void*)@@Base+0x3a0> │ │ │ │ + ldr r2, [pc, #212] @ 21404 ::_cleanup(void*)@@Base+0x39c> │ │ │ │ + ldr r3, [pc, #212] @ 21408 ::_cleanup(void*)@@Base+0x3a0> │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #196] @ 21f58 ::_cleanup(void*)@@Base+0x3a4> │ │ │ │ - ldr r3, [pc, #196] @ 21f5c ::_cleanup(void*)@@Base+0x3a8> │ │ │ │ + ldr r2, [pc, #196] @ 2140c ::_cleanup(void*)@@Base+0x3a4> │ │ │ │ + ldr r3, [pc, #196] @ 21410 ::_cleanup(void*)@@Base+0x3a8> │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #16] @ 21ec0 ::_cleanup(void*)@@Base+0x30c> │ │ │ │ + ldr r3, [pc, #16] @ 21374 ::_cleanup(void*)@@Base+0x30c> │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ mov r1, r0 │ │ │ │ - b 21bf8 ::_cleanup(void*)@@Base+0x44> │ │ │ │ + b 210ac ::_cleanup(void*)@@Base+0x44> │ │ │ │ eorgt r0, pc, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ stmdaeq r2, {r2, r7, ip}^ │ │ │ │ svccc 0x00b08421 │ │ │ │ @ instruction: 0x46e0cff9 │ │ │ │ svccc 0x00b0e5bc │ │ │ │ andmi r0, lr, r0 │ │ │ │ stmdavc sp, {r2, r4, r7, r8, sl, ip, sp, pc}^ │ │ │ │ submi r6, ip, pc, lsl r8 │ │ │ │ ldc2 15, cr7, [fp, #-544]! @ 0xfffffde0 │ │ │ │ svccc 0x0070125e │ │ │ │ - bgt 235044 │ │ │ │ + bgt 2344f8 │ │ │ │ svccc 0x0090df2b │ │ │ │ @ instruction: 0xf0e55ae3 │ │ │ │ svccc 0x009afce6 │ │ │ │ mrcne 7, 7, ip, cr13, cr6, {0} │ │ │ │ svccc 0x00951227 │ │ │ │ - bhi 1456458 │ │ │ │ + bhi 145590c │ │ │ │ svccc 0x0082c3f3 │ │ │ │ @ instruction: 0x4e13894a │ │ │ │ svccc 0x0059d0c1 │ │ │ │ - blcs fe4d7684 │ │ │ │ + blcs fe4d6b38 │ │ │ │ svccc 0x00627548 │ │ │ │ @ instruction: 0xff2d9d1c │ │ │ │ svccc 0x008b35a5 │ │ │ │ cmncc r5, #0, 28 │ │ │ │ svccc 0x00d98845 │ │ │ │ tstne r1, r1, lsl r1 │ │ │ │ svccc 0x00d11111 │ │ │ │ - bpl ff174108 │ │ │ │ + bpl ff1735bc │ │ │ │ svccc 0x0072c3d7 │ │ │ │ stmdahi r9, {r0, r2, r3, r4, r5, r6, r7, r8, sl, sp, lr, pc}^ │ │ │ │ svccc 0x00a278a8 │ │ │ │ strbtvc r3, [r7], #682 @ 0x2aa │ │ │ │ svccc 0x00d105b4 │ │ │ │ svccc 0x00c7962c │ │ │ │ svccc 0x00f34ed8 │ │ │ │ ldmlt r4, {r2, r5, r7, ip, sp} │ │ │ │ andmi fp, r8, r3, lsr r8 │ │ │ │ strt r8, [r4], -r7, lsr #25 │ │ │ │ strdmi r1, [ip], -lr │ │ │ │ │ │ │ │ -00021f60 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base>: │ │ │ │ +00021414 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base>: │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - ldr r7, [pc, #3704] @ 22de4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xe84> │ │ │ │ - ldr r3, [pc, #3704] @ 22de8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xe88> │ │ │ │ + ldr r7, [pc, #3704] @ 22298 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xe84> │ │ │ │ + ldr r3, [pc, #3704] @ 2229c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xe88> │ │ │ │ sub sp, sp, #260 @ 0x104 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r0, [sp, #96] @ 0x60 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ mov r0, #1840 @ 0x730 │ │ │ │ ldr r4, [r2] │ │ │ │ str r2, [sp, #212] @ 0xd4 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #252] @ 0xfc │ │ │ │ bl 7328 │ │ │ │ mov r2, #1840 @ 0x730 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, #31 │ │ │ │ - ldr r7, [pc, #3648] @ 22dec ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xe8c> │ │ │ │ - ldr r4, [pc, #3648] @ 22df0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xe90> │ │ │ │ + ldr r7, [pc, #3648] @ 222a0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xe8c> │ │ │ │ + ldr r4, [pc, #3648] @ 222a4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xe90> │ │ │ │ mov r5, r0 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 7580 │ │ │ │ mov r0, #128 @ 0x80 │ │ │ │ bl 797c │ │ │ │ mov r1, #1 │ │ │ │ mov sl, r5 │ │ │ │ @@ -27154,71 +26415,71 @@ │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ str ip, [r5, #32] │ │ │ │ str r1, [r5, #36] @ 0x24 │ │ │ │ str r1, [r5, #308] @ 0x134 │ │ │ │ add fp, r6, r2 │ │ │ │ mov r8, r1 │ │ │ │ mov r9, r6 │ │ │ │ - ldr r6, [pc, #3560] @ 22df4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xe94> │ │ │ │ - ldr r5, [pc, #3560] @ 22df8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xe98> │ │ │ │ + ldr r6, [pc, #3560] @ 222a8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xe94> │ │ │ │ + ldr r5, [pc, #3560] @ 222ac ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xe98> │ │ │ │ str r0, [sl, #44] @ 0x2c │ │ │ │ add r0, sl, #180 @ 0xb4 │ │ │ │ bl 7580 │ │ │ │ - ldr r3, [pc, #3548] @ 22dfc ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xe9c> │ │ │ │ + ldr r3, [pc, #3548] @ 222b0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xe9c> │ │ │ │ mov r2, #0 │ │ │ │ strd r6, [sp, #224] @ 0xe0 │ │ │ │ strd r2, [sp, #232] @ 0xe8 │ │ │ │ strd r2, [sp] │ │ │ │ - b 22044 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xe4> │ │ │ │ + b 214f8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xe4> │ │ │ │ add r1, sp, #256 @ 0x100 │ │ │ │ add lr, r1, r8, lsl #3 │ │ │ │ ldrd r0, [lr, #-32] @ 0xffffffe0 │ │ │ │ mov r8, sl │ │ │ │ strd r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - ldr r2, [pc, #3500] @ 22e00 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xea0> │ │ │ │ - ldr r3, [pc, #3500] @ 22e04 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xea4> │ │ │ │ + ldr r2, [pc, #3500] @ 222b4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xea0> │ │ │ │ + ldr r3, [pc, #3500] @ 222b8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xea4> │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ ldrd r2, [sp] │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ eor sl, r8, #1 │ │ │ │ add r3, sp, #256 @ 0x100 │ │ │ │ add ip, r3, sl, lsl #3 │ │ │ │ - ldr r2, [pc, #3476] @ 22e08 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xea8> │ │ │ │ - ldr r3, [pc, #3476] @ 22e0c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xeac> │ │ │ │ + ldr r2, [pc, #3476] @ 222bc ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xea8> │ │ │ │ + ldr r3, [pc, #3476] @ 222c0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xeac> │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r0, r5 │ │ │ │ bic r1, r4, #-2147483648 @ 0x80000000 │ │ │ │ strd r6, [ip, #-32] @ 0xffffffe0 │ │ │ │ bl 7604 <__aeabi_dcmplt@plt> │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, #1065353216 @ 0x3f800000 │ │ │ │ strne r0, [r9] │ │ │ │ - bne 220b8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x158> │ │ │ │ + bne 2156c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x158> │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ str r0, [r9] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r4 │ │ │ │ - ldr r2, [pc, #3376] @ 22df8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xe98> │ │ │ │ - ldr r3, [pc, #3396] @ 22e10 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xeb0> │ │ │ │ + ldr r2, [pc, #3376] @ 222ac ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xe98> │ │ │ │ + ldr r3, [pc, #3396] @ 222c4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xeb0> │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ add r9, r9, #4 │ │ │ │ cmp fp, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ - bne 22030 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xd0> │ │ │ │ + bne 214e4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xd0> │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 21bdc ::_cleanup(void*)@@Base+0x28> │ │ │ │ + bl 21090 ::_cleanup(void*)@@Base+0x28> │ │ │ │ ldr r7, [sp, #12] │ │ │ │ mov r8, #0 │ │ │ │ ldr r6, [r7, #40] @ 0x28 │ │ │ │ add fp, r7, #48 @ 0x30 │ │ │ │ sub r7, r6, #4 │ │ │ │ add sl, r6, #124 @ 0x7c │ │ │ │ mov r5, r7 │ │ │ │ @@ -27302,42 +26563,42 @@ │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r9 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ cmp sl, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r6, r1 │ │ │ │ - bne 2210c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1ac> │ │ │ │ + bne 215c0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1ac> │ │ │ │ ldr ip, [sp, #12] │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r1, [pc, #3144] @ 22eb8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf58> │ │ │ │ + ldr r1, [pc, #3144] @ 2236c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf58> │ │ │ │ add r5, ip, #176 @ 0xb0 │ │ │ │ bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ sub r2, r5, fp │ │ │ │ mov r9, r1 │ │ │ │ sub r1, r2, #4 │ │ │ │ mov r4, r0 │ │ │ │ lsr r0, r1, #2 │ │ │ │ add r3, r0, #1 │ │ │ │ ands r8, r3, #7 │ │ │ │ - beq 22358 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x3f8> │ │ │ │ + beq 2180c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x3f8> │ │ │ │ cmp r8, #1 │ │ │ │ - beq 22350 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x3f0> │ │ │ │ + beq 21804 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x3f0> │ │ │ │ cmp r8, #2 │ │ │ │ - beq 22334 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x3d4> │ │ │ │ + beq 217e8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x3d4> │ │ │ │ cmp r8, #3 │ │ │ │ - beq 22318 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x3b8> │ │ │ │ + beq 217cc ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x3b8> │ │ │ │ cmp r8, #4 │ │ │ │ - beq 222fc ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x39c> │ │ │ │ + beq 217b0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x39c> │ │ │ │ cmp r8, #5 │ │ │ │ - beq 222e0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x380> │ │ │ │ + beq 21794 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x380> │ │ │ │ cmp r8, #6 │ │ │ │ - bne 23f14 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1fb4> │ │ │ │ + bne 233c8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1fb4> │ │ │ │ ldr r0, [fp, #4]! │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ str r0, [fp] │ │ │ │ @@ -27366,15 +26627,15 @@ │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ str r0, [fp] │ │ │ │ ldr r0, [fp, #4]! │ │ │ │ - b 22420 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x4c0> │ │ │ │ + b 218d4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x4c0> │ │ │ │ ldr r0, [fp, #4] │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ str r0, [fp, #4] │ │ │ │ @@ -27424,40 +26685,40 @@ │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ cmp r5, fp │ │ │ │ str r0, [fp] │ │ │ │ - bne 22358 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x3f8> │ │ │ │ + bne 2180c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x3f8> │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r9 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ sub ip, sl, r7 │ │ │ │ sub r5, ip, #4 │ │ │ │ lsr r4, r5, #2 │ │ │ │ add r9, r4, #1 │ │ │ │ ands r2, r9, #7 │ │ │ │ mov fp, r0 │ │ │ │ mov r6, r1 │ │ │ │ - beq 22538 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x5d8> │ │ │ │ + beq 219ec ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x5d8> │ │ │ │ cmp r2, #1 │ │ │ │ - beq 22530 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x5d0> │ │ │ │ + beq 219e4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x5d0> │ │ │ │ cmp r2, #2 │ │ │ │ - beq 22514 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x5b4> │ │ │ │ + beq 219c8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x5b4> │ │ │ │ cmp r2, #3 │ │ │ │ - beq 224f8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x598> │ │ │ │ + beq 219ac ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x598> │ │ │ │ cmp r2, #4 │ │ │ │ - beq 224dc ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x57c> │ │ │ │ + beq 21990 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x57c> │ │ │ │ cmp r2, #5 │ │ │ │ - beq 224c0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x560> │ │ │ │ + beq 21974 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x560> │ │ │ │ cmp r2, #6 │ │ │ │ - bne 23ef4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1f94> │ │ │ │ + bne 233a8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1f94> │ │ │ │ ldr r0, [r7, #4]! │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ str r0, [r7] │ │ │ │ @@ -27486,15 +26747,15 @@ │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ str r0, [r7] │ │ │ │ ldr r0, [r7, #4]! │ │ │ │ - b 22600 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x6a0> │ │ │ │ + b 21ab4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x6a0> │ │ │ │ ldr r0, [r7, #4] │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ str r0, [r7, #4] │ │ │ │ @@ -27544,23 +26805,23 @@ │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ cmp sl, r7 │ │ │ │ str r0, [r7] │ │ │ │ - bne 22538 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x5d8> │ │ │ │ + bne 219ec ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x5d8> │ │ │ │ mov r0, #128 @ 0x80 │ │ │ │ bl 797c │ │ │ │ ldr sl, [sp, #12] │ │ │ │ mov r1, #1 │ │ │ │ mov r8, #7 │ │ │ │ - ldr r6, [pc, #2008] @ 22e14 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xeb4> │ │ │ │ - ldr r5, [pc, #1976] @ 22df8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xe98> │ │ │ │ - ldr r4, [pc, #2004] @ 22e18 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xeb8> │ │ │ │ + ldr r6, [pc, #2008] @ 222c8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xeb4> │ │ │ │ + ldr r5, [pc, #1976] @ 222ac ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xe98> │ │ │ │ + ldr r4, [pc, #2004] @ 222cc ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xeb8> │ │ │ │ mov r7, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r7, [sl, #320] @ 0x140 │ │ │ │ mov r0, #32 │ │ │ │ bl 78b0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #31 │ │ │ │ @@ -27568,70 +26829,70 @@ │ │ │ │ str r8, [sl, #312] @ 0x138 │ │ │ │ str r3, [sl, #328] @ 0x148 │ │ │ │ str r1, [sl, #316] @ 0x13c │ │ │ │ str r1, [sl, #588] @ 0x24c │ │ │ │ add fp, r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ mov r9, r7 │ │ │ │ - ldr r7, [pc, #1944] @ 22e1c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xebc> │ │ │ │ + ldr r7, [pc, #1944] @ 222d0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xebc> │ │ │ │ str r0, [sl, #324] @ 0x144 │ │ │ │ add r0, sl, #460 @ 0x1cc │ │ │ │ bl 7580 │ │ │ │ - ldr r2, [pc, #1932] @ 22e20 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xec0> │ │ │ │ - ldr r3, [pc, #1876] @ 22dec ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xe8c> │ │ │ │ + ldr r2, [pc, #1932] @ 222d4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xec0> │ │ │ │ + ldr r3, [pc, #1876] @ 222a0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xe8c> │ │ │ │ strd r6, [sp, #224] @ 0xe0 │ │ │ │ strd r2, [sp, #232] @ 0xe8 │ │ │ │ strd r2, [sp] │ │ │ │ - b 226b8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x758> │ │ │ │ + b 21b6c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x758> │ │ │ │ add lr, sp, #256 @ 0x100 │ │ │ │ add r0, lr, r8, lsl #3 │ │ │ │ ldrd r2, [r0, #-32] @ 0xffffffe0 │ │ │ │ mov r8, sl │ │ │ │ strd r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - ldr r2, [pc, #1884] @ 22e24 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xec4> │ │ │ │ - ldr r3, [pc, #1884] @ 22e28 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xec8> │ │ │ │ + ldr r2, [pc, #1884] @ 222d8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xec4> │ │ │ │ + ldr r3, [pc, #1884] @ 222dc ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xec8> │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ ldrd r2, [sp] │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ eor sl, r8, #1 │ │ │ │ add ip, sp, #256 @ 0x100 │ │ │ │ add ip, ip, sl, lsl #3 │ │ │ │ - ldr r2, [pc, #1824] @ 22e08 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xea8> │ │ │ │ - ldr r3, [pc, #1824] @ 22e0c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xeac> │ │ │ │ + ldr r2, [pc, #1824] @ 222bc ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xea8> │ │ │ │ + ldr r3, [pc, #1824] @ 222c0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xeac> │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r0, r5 │ │ │ │ bic r1, r4, #-2147483648 @ 0x80000000 │ │ │ │ strd r6, [ip, #-32] @ 0xffffffe0 │ │ │ │ bl 7604 <__aeabi_dcmplt@plt> │ │ │ │ cmp r0, #0 │ │ │ │ movne r1, #1065353216 @ 0x3f800000 │ │ │ │ strne r1, [r9] │ │ │ │ - bne 2272c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x7cc> │ │ │ │ + bne 21be0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x7cc> │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ str r0, [r9] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r4 │ │ │ │ - ldr r2, [pc, #1724] @ 22df8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xe98> │ │ │ │ - ldr r3, [pc, #1772] @ 22e2c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xecc> │ │ │ │ + ldr r2, [pc, #1724] @ 222ac ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xe98> │ │ │ │ + ldr r3, [pc, #1772] @ 222e0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xecc> │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ add r9, r9, #4 │ │ │ │ cmp fp, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ - bne 226a4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x744> │ │ │ │ + bne 21b58 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x744> │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 21bdc ::_cleanup(void*)@@Base+0x28> │ │ │ │ + bl 21090 ::_cleanup(void*)@@Base+0x28> │ │ │ │ ldr r7, [sp, #12] │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [r7, #320] @ 0x140 │ │ │ │ add fp, r7, #328 @ 0x148 │ │ │ │ sub r7, r3, #4 │ │ │ │ add sl, r3, #124 @ 0x7c │ │ │ │ mov r5, r7 │ │ │ │ @@ -27715,42 +26976,42 @@ │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ cmp sl, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r8, r1 │ │ │ │ - bne 22780 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x820> │ │ │ │ + bne 21c34 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x820> │ │ │ │ ldr lr, [sp, #12] │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r1, [pc, #1492] @ 22eb8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf58> │ │ │ │ + ldr r1, [pc, #1492] @ 2236c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf58> │ │ │ │ add r5, lr, #456 @ 0x1c8 │ │ │ │ bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ mov r9, r1 │ │ │ │ sub r1, r5, fp │ │ │ │ mov r6, r0 │ │ │ │ sub r0, r1, #4 │ │ │ │ lsr r2, r0, #2 │ │ │ │ add r3, r2, #1 │ │ │ │ ands ip, r3, #7 │ │ │ │ - beq 229cc ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xa6c> │ │ │ │ + beq 21e80 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xa6c> │ │ │ │ cmp ip, #1 │ │ │ │ - beq 229c4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xa64> │ │ │ │ + beq 21e78 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xa64> │ │ │ │ cmp ip, #2 │ │ │ │ - beq 229a8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xa48> │ │ │ │ + beq 21e5c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xa48> │ │ │ │ cmp ip, #3 │ │ │ │ - beq 2298c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xa2c> │ │ │ │ + beq 21e40 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xa2c> │ │ │ │ cmp ip, #4 │ │ │ │ - beq 22970 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xa10> │ │ │ │ + beq 21e24 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xa10> │ │ │ │ cmp ip, #5 │ │ │ │ - beq 22954 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x9f4> │ │ │ │ + beq 21e08 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x9f4> │ │ │ │ cmp ip, #6 │ │ │ │ - bne 23f34 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1fd4> │ │ │ │ + bne 233e8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1fd4> │ │ │ │ ldr r0, [fp, #4]! │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ str r0, [fp] │ │ │ │ @@ -27779,15 +27040,15 @@ │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ str r0, [fp] │ │ │ │ ldr r0, [fp, #4]! │ │ │ │ - b 22a94 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xb34> │ │ │ │ + b 21f48 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xb34> │ │ │ │ ldr r0, [fp, #4] │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ str r0, [fp, #4] │ │ │ │ @@ -27837,40 +27098,40 @@ │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ cmp r5, fp │ │ │ │ str r0, [fp] │ │ │ │ - bne 229cc ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xa6c> │ │ │ │ + bne 21e80 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xa6c> │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #872] @ 22e30 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xed0> │ │ │ │ + ldr r3, [pc, #872] @ 222e4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xed0> │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ sub r8, sl, r7 │ │ │ │ sub r5, r8, #4 │ │ │ │ lsr r6, r5, #2 │ │ │ │ add r9, r6, #1 │ │ │ │ mov r4, r1 │ │ │ │ ands r1, r9, #7 │ │ │ │ mov fp, r0 │ │ │ │ - beq 22bac ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc4c> │ │ │ │ + beq 22060 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc4c> │ │ │ │ cmp r1, #1 │ │ │ │ - beq 22ba4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc44> │ │ │ │ + beq 22058 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc44> │ │ │ │ cmp r1, #2 │ │ │ │ - beq 22b88 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc28> │ │ │ │ + beq 2203c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc28> │ │ │ │ cmp r1, #3 │ │ │ │ - beq 22b6c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc0c> │ │ │ │ + beq 22020 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc0c> │ │ │ │ cmp r1, #4 │ │ │ │ - beq 22b50 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbf0> │ │ │ │ + beq 22004 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbf0> │ │ │ │ cmp r1, #5 │ │ │ │ - beq 22b34 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbd4> │ │ │ │ + beq 21fe8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbd4> │ │ │ │ cmp r1, #6 │ │ │ │ - bne 23f54 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1ff4> │ │ │ │ + bne 23408 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1ff4> │ │ │ │ ldr r0, [r7, #4]! │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, fp │ │ │ │ mov r3, r4 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ str r0, [r7] │ │ │ │ @@ -27899,15 +27160,15 @@ │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, fp │ │ │ │ mov r3, r4 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ str r0, [r7] │ │ │ │ ldr r0, [r7, #4]! │ │ │ │ - b 22c74 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xd14> │ │ │ │ + b 22128 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xd14> │ │ │ │ ldr r0, [r7, #4] │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, fp │ │ │ │ mov r3, r4 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ str r0, [r7, #4] │ │ │ │ @@ -27957,23 +27218,23 @@ │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, fp │ │ │ │ mov r3, r4 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ cmp sl, r7 │ │ │ │ str r0, [r7] │ │ │ │ - bne 22bac ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc4c> │ │ │ │ + bne 22060 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc4c> │ │ │ │ mov r0, #256 @ 0x100 │ │ │ │ bl 797c │ │ │ │ ldr r7, [sp, #12] │ │ │ │ mov r1, #1 │ │ │ │ mov sl, #7 │ │ │ │ - ldr r6, [pc, #388] @ 22e34 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xed4> │ │ │ │ - ldr r5, [pc, #324] @ 22df8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xe98> │ │ │ │ - ldr r4, [pc, #352] @ 22e18 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xeb8> │ │ │ │ + ldr r6, [pc, #388] @ 222e8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xed4> │ │ │ │ + ldr r5, [pc, #324] @ 222ac ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xe98> │ │ │ │ + ldr r4, [pc, #352] @ 222cc ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xeb8> │ │ │ │ mov r9, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r9, [r7, #600] @ 0x258 │ │ │ │ mov r0, #32 │ │ │ │ bl 78b0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #63 @ 0x3f │ │ │ │ @@ -27983,74 +27244,74 @@ │ │ │ │ str r1, [r7, #1124] @ 0x464 │ │ │ │ str sl, [r7, #592] @ 0x250 │ │ │ │ add fp, r9, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r0, [r7, #604] @ 0x25c │ │ │ │ add r0, r7, #868 @ 0x364 │ │ │ │ bl 7580 │ │ │ │ - ldr r7, [pc, #312] @ 22e38 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xed8> │ │ │ │ - ldr r2, [pc, #272] @ 22e14 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xeb4> │ │ │ │ - ldr r3, [pc, #276] @ 22e1c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xebc> │ │ │ │ + ldr r7, [pc, #312] @ 222ec ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xed8> │ │ │ │ + ldr r2, [pc, #272] @ 222c8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xeb4> │ │ │ │ + ldr r3, [pc, #276] @ 222d0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xebc> │ │ │ │ strd r6, [sp, #224] @ 0xe0 │ │ │ │ strd r2, [sp, #232] @ 0xe8 │ │ │ │ strd r2, [sp] │ │ │ │ - b 22d28 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xdc8> │ │ │ │ + b 221dc ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xdc8> │ │ │ │ add lr, sp, #256 @ 0x100 │ │ │ │ add r8, lr, r8, lsl #3 │ │ │ │ ldrd r2, [r8, #-32] @ 0xffffffe0 │ │ │ │ mov r8, sl │ │ │ │ strd r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - ldr r2, [pc, #260] @ 22e3c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xedc> │ │ │ │ - ldr r3, [pc, #260] @ 22e40 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xee0> │ │ │ │ + ldr r2, [pc, #260] @ 222f0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xedc> │ │ │ │ + ldr r3, [pc, #260] @ 222f4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xee0> │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ ldrd r2, [sp] │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ eor sl, r8, #1 │ │ │ │ add r2, sp, #256 @ 0x100 │ │ │ │ add ip, r2, sl, lsl #3 │ │ │ │ - ldr r3, [pc, #180] @ 22e0c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xeac> │ │ │ │ - ldr r2, [pc, #172] @ 22e08 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xea8> │ │ │ │ + ldr r3, [pc, #180] @ 222c0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xeac> │ │ │ │ + ldr r2, [pc, #172] @ 222bc ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xea8> │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r0, r5 │ │ │ │ bic r1, r4, #-2147483648 @ 0x80000000 │ │ │ │ strd r6, [ip, #-32] @ 0xffffffe0 │ │ │ │ bl 7604 <__aeabi_dcmplt@plt> │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, #1065353216 @ 0x3f800000 │ │ │ │ strne r0, [r9] │ │ │ │ - bne 22d9c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xe3c> │ │ │ │ + bne 22250 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xe3c> │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ str r0, [r9] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r4 │ │ │ │ - ldr r2, [pc, #76] @ 22df8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xe98> │ │ │ │ - ldr r3, [pc, #148] @ 22e44 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xee4> │ │ │ │ + ldr r2, [pc, #76] @ 222ac ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xe98> │ │ │ │ + ldr r3, [pc, #148] @ 222f8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xee4> │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ add r9, r9, #4 │ │ │ │ cmp fp, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ - bne 22d14 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xdb4> │ │ │ │ + bne 221c8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xdb4> │ │ │ │ ldr r6, [sp, #16] │ │ │ │ mov r8, #0 │ │ │ │ sub sl, r6, #4 │ │ │ │ add fp, r6, #252 @ 0xfc │ │ │ │ str fp, [sp, #16] │ │ │ │ - ldr r9, [pc, #104] @ 22e48 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xee8> │ │ │ │ + ldr r9, [pc, #104] @ 222fc ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xee8> │ │ │ │ str sl, [sp, #32] │ │ │ │ - b 22eec ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf8c> │ │ │ │ - andeq pc, r4, ip, lsl #20 │ │ │ │ + b 223a0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf8c> │ │ │ │ + andeq r0, r5, r8, asr r5 │ │ │ │ andeq r0, r0, ip, asr r3 │ │ │ │ svclt 0x00e6a09e │ │ │ │ strdgt r2, [r9], -fp @ │ │ │ │ ldrbtvs r3, [pc], -pc, asr #23 │ │ │ │ strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ svclt 0x00f00000 @ IMB │ │ │ │ ldrbtvs r3, [pc], -sp, asr #23 │ │ │ │ @@ -28077,177 +27338,177 @@ │ │ │ │ @ instruction: 0x46e0cff9 │ │ │ │ svccc 0x00b0e5bc │ │ │ │ andmi r0, lr, r0 │ │ │ │ stmdavc sp, {r2, r4, r7, r8, sl, ip, sp, pc}^ │ │ │ │ submi r6, ip, pc, lsl r8 │ │ │ │ ldc2 15, cr7, [fp, #-544]! @ 0xfffffde0 │ │ │ │ svccc 0x0070125e │ │ │ │ - bgt 235fcc │ │ │ │ + bgt 235480 │ │ │ │ svccc 0x0090df2b │ │ │ │ @ instruction: 0xf0e55ae3 │ │ │ │ svccc 0x009afce6 │ │ │ │ mrcne 7, 7, ip, cr13, cr6, {0} │ │ │ │ svccc 0x00951227 │ │ │ │ - bhi 14573e0 │ │ │ │ + bhi 1456894 │ │ │ │ svccc 0x0082c3f3 │ │ │ │ @ instruction: 0x4e13894a │ │ │ │ svccc 0x0059d0c1 │ │ │ │ - blcs fe4d860c │ │ │ │ + blcs fe4d7ac0 │ │ │ │ svccc 0x00627548 │ │ │ │ @ instruction: 0xff2d9d1c │ │ │ │ svccc 0x008b35a5 │ │ │ │ cmncc r5, #0, 28 │ │ │ │ svccc 0x00d98845 │ │ │ │ eormi r0, r0, r0 │ │ │ │ andeq r0, r0, r4, ror #11 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ ldr r0, [sl, #4]! │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ mov r1, r9 │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #-28] @ 22eb8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf58> │ │ │ │ + ldr r3, [pc, #-28] @ 2236c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf58> │ │ │ │ str r0, [sl] │ │ │ │ mov r0, r8 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ cmp sl, fp │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ - beq 230b4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1154> │ │ │ │ - ldr r2, [pc, #-168] @ 22e4c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xeec> │ │ │ │ - ldr r3, [pc, #-168] @ 22e50 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xef0> │ │ │ │ + beq 22568 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1154> │ │ │ │ + ldr r2, [pc, #-168] @ 22300 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xeec> │ │ │ │ + ldr r3, [pc, #-168] @ 22304 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xef0> │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #-96] @ 22eb8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf58> │ │ │ │ + ldr r3, [pc, #-96] @ 2236c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf58> │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r0 │ │ │ │ bl 7610 <__aeabi_dcmple@plt> │ │ │ │ cmp r0, #0 │ │ │ │ moveq r1, #1065353216 @ 0x3f800000 │ │ │ │ - beq 22ebc ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf5c> │ │ │ │ + beq 22370 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf5c> │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r1, [pc, #-136] @ 22eb8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf58> │ │ │ │ + ldr r1, [pc, #-136] @ 2236c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf58> │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ bl 7bc8 <__sqrt_finite@plt> │ │ │ │ - ldr r2, [pc, #-248] @ 22e54 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xef4> │ │ │ │ - ldr r3, [pc, #-248] @ 22e58 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xef8> │ │ │ │ + ldr r2, [pc, #-248] @ 22308 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xef4> │ │ │ │ + ldr r3, [pc, #-248] @ 2230c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xef8> │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #-264] @ 22e5c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xefc> │ │ │ │ + ldr r3, [pc, #-264] @ 22310 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xefc> │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ bl 7604 <__aeabi_dcmplt@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - bne 23fcc ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x206c> │ │ │ │ + bne 23480 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x206c> │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r0, [pc, #-292] @ 22e60 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf00> │ │ │ │ - ldr r1, [pc, #-292] @ 22e64 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf04> │ │ │ │ + ldr r0, [pc, #-292] @ 22314 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf00> │ │ │ │ + ldr r1, [pc, #-292] @ 22318 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf04> │ │ │ │ bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ bl 761c <__exp_finite@plt> │ │ │ │ strd r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ bl 7bc8 <__sqrt_finite@plt> │ │ │ │ - ldr r2, [pc, #-332] @ 22e68 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf08> │ │ │ │ - ldr r3, [pc, #-332] @ 22e6c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf0c> │ │ │ │ + ldr r2, [pc, #-332] @ 2231c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf08> │ │ │ │ + ldr r3, [pc, #-332] @ 22320 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf0c> │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #-352] @ 22e70 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf10> │ │ │ │ - ldr r3, [pc, #-352] @ 22e74 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf14> │ │ │ │ + ldr r2, [pc, #-352] @ 22324 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf10> │ │ │ │ + ldr r3, [pc, #-352] @ 22328 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf14> │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #-368] @ 22e78 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf18> │ │ │ │ - ldr r3, [pc, #-368] @ 22e7c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf1c> │ │ │ │ + ldr r2, [pc, #-368] @ 2232c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf18> │ │ │ │ + ldr r3, [pc, #-368] @ 22330 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf1c> │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #-384] @ 22e80 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf20> │ │ │ │ - ldr r3, [pc, #-384] @ 22e84 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf24> │ │ │ │ + ldr r2, [pc, #-384] @ 22334 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf20> │ │ │ │ + ldr r3, [pc, #-384] @ 22338 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf24> │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #-400] @ 22e88 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf28> │ │ │ │ - ldr r3, [pc, #-400] @ 22e8c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf2c> │ │ │ │ + ldr r2, [pc, #-400] @ 2233c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf28> │ │ │ │ + ldr r3, [pc, #-400] @ 22340 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf2c> │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #-416] @ 22e90 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf30> │ │ │ │ - ldr r3, [pc, #-416] @ 22e94 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf34> │ │ │ │ + ldr r2, [pc, #-416] @ 22344 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf30> │ │ │ │ + ldr r3, [pc, #-416] @ 22348 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf34> │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #-432] @ 22e98 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf38> │ │ │ │ - ldr r3, [pc, #-432] @ 22e9c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf3c> │ │ │ │ + ldr r2, [pc, #-432] @ 2234c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf38> │ │ │ │ + ldr r3, [pc, #-432] @ 22350 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf3c> │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #-448] @ 22ea0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf40> │ │ │ │ - ldr r3, [pc, #-448] @ 22ea4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf44> │ │ │ │ + ldr r2, [pc, #-448] @ 22354 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf40> │ │ │ │ + ldr r3, [pc, #-448] @ 22358 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf44> │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #-464] @ 22ea8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf48> │ │ │ │ - ldr r3, [pc, #-464] @ 22eac ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf4c> │ │ │ │ + ldr r2, [pc, #-464] @ 2235c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf48> │ │ │ │ + ldr r3, [pc, #-464] @ 22360 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf4c> │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldrd r0, [sp] │ │ │ │ bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ mov r1, r0 │ │ │ │ - b 22ebc ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf5c> │ │ │ │ + b 22370 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf5c> │ │ │ │ ldr sl, [sp, #32] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ sub r3, r1, sl │ │ │ │ sub ip, r3, #4 │ │ │ │ lsr r0, ip, #2 │ │ │ │ add lr, r0, #1 │ │ │ │ add r4, r2, #608 @ 0x260 │ │ │ │ ands fp, lr, #3 │ │ │ │ mov r6, r4 │ │ │ │ mov r5, sl │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ - beq 23158 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x11f8> │ │ │ │ + beq 2260c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x11f8> │ │ │ │ cmp fp, #1 │ │ │ │ - beq 23124 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x11c4> │ │ │ │ + beq 225d8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x11c4> │ │ │ │ cmp fp, #2 │ │ │ │ - bne 23ec4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1f64> │ │ │ │ + bne 23378 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1f64> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r0, [r6, #4]! │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ @@ -28262,15 +27523,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ ldr r7, [sp, #16] │ │ │ │ cmp r5, r7 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ - beq 2320c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x12ac> │ │ │ │ + beq 226c0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x12ac> │ │ │ │ mov fp, r4 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r0, [r6, #4] │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ @@ -28306,43 +27567,43 @@ │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r9 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ cmp r5, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ - bne 23160 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1200> │ │ │ │ + bne 22614 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1200> │ │ │ │ mov r4, fp │ │ │ │ ldr ip, [sp, #12] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r1, [pc, #-876] @ 22eb8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf58> │ │ │ │ + ldr r1, [pc, #-876] @ 2236c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf58> │ │ │ │ add r5, ip, #864 @ 0x360 │ │ │ │ bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ mov fp, r1 │ │ │ │ sub r1, r5, r4 │ │ │ │ sub r3, r1, #4 │ │ │ │ mov r6, r0 │ │ │ │ lsr r0, r3, #2 │ │ │ │ add r2, r0, #1 │ │ │ │ ands r8, r2, #7 │ │ │ │ - beq 2330c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x13ac> │ │ │ │ + beq 227c0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x13ac> │ │ │ │ cmp r8, #1 │ │ │ │ - beq 23304 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x13a4> │ │ │ │ + beq 227b8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x13a4> │ │ │ │ cmp r8, #2 │ │ │ │ - beq 232e8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1388> │ │ │ │ + beq 2279c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1388> │ │ │ │ cmp r8, #3 │ │ │ │ - beq 232cc ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x136c> │ │ │ │ + beq 22780 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x136c> │ │ │ │ cmp r8, #4 │ │ │ │ - beq 232b0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1350> │ │ │ │ + beq 22764 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1350> │ │ │ │ cmp r8, #5 │ │ │ │ - beq 23294 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1334> │ │ │ │ + beq 22748 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1334> │ │ │ │ cmp r8, #6 │ │ │ │ - bne 23f74 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x2014> │ │ │ │ + bne 23428 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x2014> │ │ │ │ ldr r0, [r4, #4]! │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, fp │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ str r0, [r4] │ │ │ │ @@ -28371,15 +27632,15 @@ │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, fp │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ str r0, [r4] │ │ │ │ ldr r0, [r4, #4]! │ │ │ │ - b 233d4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1474> │ │ │ │ + b 22888 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1474> │ │ │ │ ldr r0, [r4, #4] │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, fp │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ str r0, [r4, #4] │ │ │ │ @@ -28429,41 +27690,41 @@ │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, fp │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ cmp r5, r4 │ │ │ │ str r0, [r4] │ │ │ │ - bne 2330c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x13ac> │ │ │ │ + bne 227c0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x13ac> │ │ │ │ mov r0, r6 │ │ │ │ - ldr r3, [pc, #-1360] @ 22eb0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf50> │ │ │ │ + ldr r3, [pc, #-1360] @ 22364 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf50> │ │ │ │ mov r1, fp │ │ │ │ mov r2, #0 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ ldr r9, [sp, #16] │ │ │ │ sub ip, r9, sl │ │ │ │ sub r5, ip, #4 │ │ │ │ lsr r6, r5, #2 │ │ │ │ mov r7, r1 │ │ │ │ add r1, r6, #1 │ │ │ │ ands r3, r1, #7 │ │ │ │ mov r4, r0 │ │ │ │ - beq 23fc0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x2060> │ │ │ │ + beq 23474 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x2060> │ │ │ │ cmp r3, #1 │ │ │ │ - beq 234e8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1588> │ │ │ │ + beq 2299c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1588> │ │ │ │ cmp r3, #2 │ │ │ │ - beq 234cc ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x156c> │ │ │ │ + beq 22980 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x156c> │ │ │ │ cmp r3, #3 │ │ │ │ - beq 234b0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1550> │ │ │ │ + beq 22964 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1550> │ │ │ │ cmp r3, #4 │ │ │ │ - beq 23494 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1534> │ │ │ │ + beq 22948 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1534> │ │ │ │ cmp r3, #5 │ │ │ │ - beq 23478 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1518> │ │ │ │ + beq 2292c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1518> │ │ │ │ cmp r3, #6 │ │ │ │ - bne 23f94 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x2034> │ │ │ │ + bne 23448 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x2034> │ │ │ │ ldr r0, [sl, #4]! │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ str r0, [sl] │ │ │ │ @@ -28501,15 +27762,15 @@ │ │ │ │ mov r3, r7 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cmp r2, sl │ │ │ │ movne fp, r2 │ │ │ │ str r0, [sl] │ │ │ │ - beq 235fc ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x169c> │ │ │ │ + beq 22ab0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x169c> │ │ │ │ ldr r0, [sl, #4] │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ str r0, [sl, #4] │ │ │ │ @@ -28559,15 +27820,15 @@ │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ cmp fp, sl │ │ │ │ str r0, [sl] │ │ │ │ - bne 23514 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x15b4> │ │ │ │ + bne 229c8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x15b4> │ │ │ │ ldr sl, [sp, #12] │ │ │ │ mov r5, #0 │ │ │ │ add lr, sl, #1168 @ 0x490 │ │ │ │ mov r7, #1065353216 @ 0x3f800000 │ │ │ │ add r0, lr, #12 │ │ │ │ add r8, sl, #1136 @ 0x470 │ │ │ │ mov r9, #0 │ │ │ │ @@ -28576,15 +27837,15 @@ │ │ │ │ str r7, [sl, #1128] @ 0x468 │ │ │ │ str r7, [sl, #1172] @ 0x494 │ │ │ │ str r7, [sl, #1216] @ 0x4c0 │ │ │ │ str r7, [sl, #1228] @ 0x4cc │ │ │ │ str r7, [sl, #1240] @ 0x4d8 │ │ │ │ str r9, [sl, #1152] @ 0x480 │ │ │ │ str r9, [sl, #1196] @ 0x4ac │ │ │ │ - ldr fp, [pc, #-1936] @ 22eb4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf54> │ │ │ │ + ldr fp, [pc, #-1936] @ 22368 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf54> │ │ │ │ str r5, [sl, #1144] @ 0x478 │ │ │ │ str r5, [sl, #1140] @ 0x474 │ │ │ │ str r5, [sl, #1136] @ 0x470 │ │ │ │ str r5, [sl, #1132] @ 0x46c │ │ │ │ str r5, [sl, #1168] @ 0x490 │ │ │ │ str r5, [sl, #1164] @ 0x48c │ │ │ │ str r5, [sl, #1160] @ 0x488 │ │ │ │ @@ -28893,15 +28154,15 @@ │ │ │ │ str sl, [lr, #1380] @ 0x564 │ │ │ │ str ip, [sp, #200] @ 0xc8 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ ldrd sl, [sp, #16] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r7, r1 │ │ │ │ - ldr r1, [pc, #-3200] @ 22eb8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf58> │ │ │ │ + ldr r1, [pc, #-3200] @ 2236c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf58> │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #0 │ │ │ │ strd r6, [r4, #120] @ 0x78 │ │ │ │ strd r0, [r4, #128] @ 0x80 │ │ │ │ ldrd r0, [sp] │ │ │ │ strd r6, [sp, #24] │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ @@ -28994,15 +28255,15 @@ │ │ │ │ ldr r7, [sp, #196] @ 0xc4 │ │ │ │ ldr r8, [sp, #200] @ 0xc8 │ │ │ │ str ip, [sp, #4] │ │ │ │ strd r6, [r4, #208] @ 0xd0 │ │ │ │ strd sl, [r4, #200] @ 0xc8 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ - ldr fp, [pc, #968] @ 24094 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x2134> │ │ │ │ + ldr fp, [pc, #968] @ 23548 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x2134> │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ mov sl, #0 │ │ │ │ strd r0, [r4, #192] @ 0xc0 │ │ │ │ ldrd r0, [sp] │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r3, r8 │ │ │ │ @@ -29036,54 +28297,54 @@ │ │ │ │ str r9, [r8, #1824] @ 0x720 │ │ │ │ ldr r6, [r0, #24] │ │ │ │ ldr r7, [r0, #76] @ 0x4c │ │ │ │ cmn r6, #-536870910 @ 0xe0000002 │ │ │ │ str r5, [r8, #1828] @ 0x724 │ │ │ │ str r5, [r8, #1832] @ 0x728 │ │ │ │ str r7, [r8, #24] │ │ │ │ - bhi 24090 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x2130> │ │ │ │ + bhi 23544 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x2130> │ │ │ │ lsl r5, r6, #2 │ │ │ │ mov r0, r5 │ │ │ │ bl 75e0 │ │ │ │ cmp r6, #0 │ │ │ │ str r0, [r8, #20] │ │ │ │ - ble 23e5c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1efc> │ │ │ │ + ble 23310 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1efc> │ │ │ │ sub r1, r5, #4 │ │ │ │ lsr sl, r1, #2 │ │ │ │ add r2, sl, #1 │ │ │ │ ands lr, r2, #7 │ │ │ │ add r4, r0, r5 │ │ │ │ add r3, r7, #4 │ │ │ │ - beq 23e0c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1eac> │ │ │ │ + beq 232c0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1eac> │ │ │ │ cmp lr, #1 │ │ │ │ - beq 23dfc ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1e9c> │ │ │ │ + beq 232b0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1e9c> │ │ │ │ cmp lr, #2 │ │ │ │ - beq 23df4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1e94> │ │ │ │ + beq 232a8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1e94> │ │ │ │ cmp lr, #3 │ │ │ │ - beq 23dec ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1e8c> │ │ │ │ + beq 232a0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1e8c> │ │ │ │ cmp lr, #4 │ │ │ │ - beq 23de4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1e84> │ │ │ │ + beq 23298 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1e84> │ │ │ │ cmp lr, #5 │ │ │ │ - beq 23ddc ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1e7c> │ │ │ │ + beq 23290 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1e7c> │ │ │ │ cmp lr, #6 │ │ │ │ - bne 23fb4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x2054> │ │ │ │ + bne 23468 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x2054> │ │ │ │ str r3, [r0], #4 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [r0], #4 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [r0], #4 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [r0], #4 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [r0], #4 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [r0], #4 │ │ │ │ cmp r4, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ - beq 23e5c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1efc> │ │ │ │ + beq 23310 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1efc> │ │ │ │ mov r8, r0 │ │ │ │ add r9, r3, #12 │ │ │ │ add ip, r3, #24 │ │ │ │ add fp, r3, #36 @ 0x24 │ │ │ │ add r6, r3, #48 @ 0x30 │ │ │ │ add r7, r3, #60 @ 0x3c │ │ │ │ add r5, r3, #72 @ 0x48 │ │ │ │ @@ -29095,185 +28356,185 @@ │ │ │ │ str fp, [r0, #-20] @ 0xffffffec │ │ │ │ str r6, [r0, #-16] │ │ │ │ str r7, [r0, #-12] │ │ │ │ str r5, [r0, #-8] │ │ │ │ str r1, [r0, #-4] │ │ │ │ cmp r4, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ - bne 23e0c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1eac> │ │ │ │ + bne 232c0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1eac> │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ mov r0, sl │ │ │ │ bl 7430 <__aeabi_ui2f@plt> │ │ │ │ ldr r4, [sp, #12] │ │ │ │ str r0, [r4] │ │ │ │ mov r0, sl │ │ │ │ bl 79f4 <__aeabi_ui2d@plt> │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ - ldr r1, [pc, #528] @ 24098 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x2138> │ │ │ │ + ldr r1, [pc, #528] @ 2354c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x2138> │ │ │ │ mov r0, #0 │ │ │ │ bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ - ldr r2, [pc, #516] @ 2409c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x213c> │ │ │ │ + ldr r2, [pc, #516] @ 23550 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x213c> │ │ │ │ str r2, [r4, #16] │ │ │ │ str r0, [r4, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 7b8c │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ ldr r8, [sp, #252] @ 0xfc │ │ │ │ ldr r9, [r3] │ │ │ │ mov r0, r4 │ │ │ │ cmp r8, r9 │ │ │ │ - bne 23fc8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x2068> │ │ │ │ + bne 2347c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x2068> │ │ │ │ add sp, sp, #260 @ 0x104 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r0, [r6, #612]! @ 0x264 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ - b 230fc ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x119c> │ │ │ │ + b 225b0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x119c> │ │ │ │ ldr r0, [r7, #4]! │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ str r0, [r7] │ │ │ │ - b 224a4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x544> │ │ │ │ + b 21958 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x544> │ │ │ │ ldr r0, [fp, #4]! │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ str r0, [fp] │ │ │ │ - b 222c4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x364> │ │ │ │ + b 21778 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x364> │ │ │ │ ldr r0, [fp, #4]! │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ str r0, [fp] │ │ │ │ - b 22938 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x9d8> │ │ │ │ + b 21dec ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x9d8> │ │ │ │ ldr r0, [r7, #4]! │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, fp │ │ │ │ mov r3, r4 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ str r0, [r7] │ │ │ │ - b 22b18 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbb8> │ │ │ │ + b 21fcc ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbb8> │ │ │ │ ldr r0, [r4, #4]! │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, fp │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ str r0, [r4] │ │ │ │ - b 23278 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1318> │ │ │ │ + b 2272c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1318> │ │ │ │ ldr r0, [sl, #4]! │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ str r0, [sl] │ │ │ │ - b 2345c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x14fc> │ │ │ │ + b 22910 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x14fc> │ │ │ │ str r3, [r0], #4 │ │ │ │ add r3, r7, #16 │ │ │ │ - b 23dd4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1e74> │ │ │ │ + b 23288 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x1e74> │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b 23514 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x15b4> │ │ │ │ + b 229c8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x15b4> │ │ │ │ bl 7700 <__stack_chk_fail@plt> │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - ldr r2, [pc, #196] @ 240a0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x2140> │ │ │ │ - ldr r3, [pc, #196] @ 240a4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x2144> │ │ │ │ + ldr r2, [pc, #196] @ 23554 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x2140> │ │ │ │ + ldr r3, [pc, #196] @ 23558 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x2144> │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #180] @ 240a8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x2148> │ │ │ │ - ldr r3, [pc, #180] @ 240ac ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x214c> │ │ │ │ + ldr r2, [pc, #180] @ 2355c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x2148> │ │ │ │ + ldr r3, [pc, #180] @ 23560 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x214c> │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #168] @ 240b0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x2150> │ │ │ │ - ldr r3, [pc, #168] @ 240b4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x2154> │ │ │ │ + ldr r2, [pc, #168] @ 23564 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x2150> │ │ │ │ + ldr r3, [pc, #168] @ 23568 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x2154> │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #152] @ 240b8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x2158> │ │ │ │ - ldr r3, [pc, #152] @ 240bc ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x215c> │ │ │ │ + ldr r2, [pc, #152] @ 2356c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x2158> │ │ │ │ + ldr r3, [pc, #152] @ 23570 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x215c> │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #136] @ 240c0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x2160> │ │ │ │ - ldr r3, [pc, #136] @ 240c4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x2164> │ │ │ │ + ldr r2, [pc, #136] @ 23574 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x2160> │ │ │ │ + ldr r3, [pc, #136] @ 23578 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x2164> │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #120] @ 240c8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x2168> │ │ │ │ - ldr r3, [pc, #120] @ 240cc ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x216c> │ │ │ │ + ldr r2, [pc, #120] @ 2357c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x2168> │ │ │ │ + ldr r3, [pc, #120] @ 23580 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x216c> │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #104] @ 240d0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x2170> │ │ │ │ - ldr r3, [pc, #104] @ 240d4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x2174> │ │ │ │ + ldr r2, [pc, #104] @ 23584 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x2170> │ │ │ │ + ldr r3, [pc, #104] @ 23588 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x2174> │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #20] @ 24098 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x2138> │ │ │ │ + ldr r3, [pc, #20] @ 2354c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x2138> │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ mov r1, r0 │ │ │ │ - b 22ebc ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf5c> │ │ │ │ + b 22370 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xf5c> │ │ │ │ bl 78bc <__cxa_throw_bad_array_new_length@plt> │ │ │ │ svccc 0x00a00000 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ cdpne 5, 3, cr14, cr12, cr8, {0} │ │ │ │ tstne r1, r1, lsl r1 │ │ │ │ svccc 0x00d11111 │ │ │ │ - bpl ff176280 │ │ │ │ + bpl ff175734 │ │ │ │ svccc 0x0072c3d7 │ │ │ │ stmdahi r9, {r0, r2, r3, r4, r5, r6, r7, r8, sl, sp, lr, pc}^ │ │ │ │ svccc 0x00a278a8 │ │ │ │ strbtvc r3, [r7], #682 @ 0x2aa │ │ │ │ svccc 0x00d105b4 │ │ │ │ svccc 0x00c7962c │ │ │ │ svccc 0x00f34ed8 │ │ │ │ ldmlt r4, {r2, r5, r7, ip, sp} │ │ │ │ andmi fp, r8, r3, lsr r8 │ │ │ │ strt r8, [r4], -r7, lsr #25 │ │ │ │ strdmi r1, [ip], -lr │ │ │ │ │ │ │ │ -000240d8 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base>: │ │ │ │ +0002358c >(unsigned int, DSP::Oversampler<8, 64>&)@@Base>: │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub sp, sp, #356 @ 0x164 │ │ │ │ mov r3, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r0, [r0, #20] │ │ │ │ - ldr r4, [pc, #3432] @ 24e5c >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xd84> │ │ │ │ + ldr r4, [pc, #3432] @ 24310 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xd84> │ │ │ │ ldr r6, [r3, #24] │ │ │ │ ldr r5, [r0, #16] │ │ │ │ - ldr r7, [pc, #3424] @ 24e60 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xd88> │ │ │ │ + ldr r7, [pc, #3424] @ 24314 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xd88> │ │ │ │ add r4, pc, r4 │ │ │ │ str r0, [sp] │ │ │ │ str r6, [sp, #16] │ │ │ │ ldr r8, [r5] │ │ │ │ ldr r9, [r4, r7] │ │ │ │ ldr fp, [r6, #52] @ 0x34 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ @@ -29282,28 +28543,28 @@ │ │ │ │ ldr sl, [r9] │ │ │ │ str r9, [sp, #324] @ 0x144 │ │ │ │ str r2, [sp, #320] @ 0x140 │ │ │ │ str sl, [sp, #348] @ 0x15c │ │ │ │ bl 7904 <__aeabi_fcmpgt@plt> │ │ │ │ ldr r1, [r6, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 24158 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x80> │ │ │ │ + bne 2360c >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x80> │ │ │ │ mov fp, r1 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r8 │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ cmp r0, #0 │ │ │ │ moveq fp, r8 │ │ │ │ mov r0, fp │ │ │ │ bl 77c0 <__aeabi_f2iz@plt> │ │ │ │ ldr ip, [sp, #20] │ │ │ │ ldr r3, [ip, #1252] @ 0x4e4 │ │ │ │ cmp r3, r0 │ │ │ │ str r0, [sp, #264] @ 0x108 │ │ │ │ - bne 25e68 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x1d90> │ │ │ │ + bne 2531c >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x1d90> │ │ │ │ add r8, ip, #1264 @ 0x4f0 │ │ │ │ ldrd r4, [r8, #152] @ 0x98 │ │ │ │ ldrd r0, [r8, #136] @ 0x88 │ │ │ │ ldrd r6, [r8, #144] @ 0x90 │ │ │ │ ldrd sl, [r8, #160] @ 0xa0 │ │ │ │ strd r4, [sp, #120] @ 0x78 │ │ │ │ ldrd r4, [r8, #200] @ 0xc8 │ │ │ │ @@ -29383,15 +28644,15 @@ │ │ │ │ ldr r9, [fp, #64] @ 0x40 │ │ │ │ ldr r6, [sl] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ ldr r5, [fp, #68] @ 0x44 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 242ec >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x214> │ │ │ │ + bne 237a0 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x214> │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ mov r9, r6 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r9, r5 │ │ │ │ mov r0, r9 │ │ │ │ @@ -29403,15 +28664,15 @@ │ │ │ │ ldr r1, [r3, #24] │ │ │ │ ldr sl, [r1] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ ldr fp, [r7, #80] @ 0x50 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 2433c >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x264> │ │ │ │ + bne 237f0 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x264> │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ mov r9, sl │ │ │ │ cmp r0, #0 │ │ │ │ moveq r9, fp │ │ │ │ mov r0, r9 │ │ │ │ @@ -29424,36 +28685,36 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r9 │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ ldr fp, [r5, #92] @ 0x5c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 24390 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x2b8> │ │ │ │ + bne 23844 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x2b8> │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ mov r9, sl │ │ │ │ cmp r0, #0 │ │ │ │ moveq r9, fp │ │ │ │ mov r0, r9 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #2752] @ 24e64 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xd8c> │ │ │ │ + ldr r3, [pc, #2752] @ 24318 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xd8c> │ │ │ │ strd r0, [sp, #40] @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #2732] @ 24e68 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xd90> │ │ │ │ + ldr r3, [pc, #2732] @ 2431c >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xd90> │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ add r2, sp, #312 @ 0x138 │ │ │ │ - ldr r3, [pc, #2724] @ 24e6c >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xd94> │ │ │ │ + ldr r3, [pc, #2724] @ 24320 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xd94> │ │ │ │ strd r0, [r2] │ │ │ │ - ldr r2, [pc, #2720] @ 24e70 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xd98> │ │ │ │ + ldr r2, [pc, #2720] @ 24324 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xd98> │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 761c <__exp_finite@plt> │ │ │ │ ldrd r2, [sp, #120] @ 0x78 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldrd r0, [sp, #8] │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ @@ -29472,16 +28733,16 @@ │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r0 │ │ │ │ mov fp, r1 │ │ │ │ ldrd r0, [sp, #8] │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #2612] @ 24e70 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xd98> │ │ │ │ - ldr r3, [pc, #2612] @ 24e74 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xd9c> │ │ │ │ + ldr r2, [pc, #2612] @ 24324 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xd98> │ │ │ │ + ldr r3, [pc, #2612] @ 24328 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xd9c> │ │ │ │ mov r6, r0 │ │ │ │ add r0, sp, #312 @ 0x138 │ │ │ │ mov r7, r1 │ │ │ │ ldrd r0, [r0] │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 761c <__exp_finite@plt> │ │ │ │ ldrd r2, [sp, #96] @ 0x60 │ │ │ │ @@ -29570,15 +28831,15 @@ │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ strd sl, [sp, #96] @ 0x60 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #2228] @ 24e78 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xda0> │ │ │ │ + ldr r3, [pc, #2228] @ 2432c >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xda0> │ │ │ │ mov sl, r0 │ │ │ │ mov fp, r1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ @@ -29729,30 +28990,30 @@ │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r1, [pc, #1596] @ 24e7c >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xda4> │ │ │ │ + ldr r1, [pc, #1596] @ 24330 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xda4> │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r1, [pc, #1552] @ 24e64 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xd8c> │ │ │ │ + ldr r1, [pc, #1552] @ 24318 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xd8c> │ │ │ │ bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldrd r0, [sp, #56] @ 0x38 │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #1532] @ 24e78 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xda0> │ │ │ │ + ldr r3, [pc, #1532] @ 2432c >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xda0> │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldrd r0, [sp, #72] @ 0x48 │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ @@ -29767,29 +29028,29 @@ │ │ │ │ strd r0, [r5] │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #1440] @ 24e78 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xda0> │ │ │ │ + ldr r3, [pc, #1440] @ 2432c >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xda0> │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ strd r0, [r4, #-8] │ │ │ │ ldrd r0, [sp, #48] @ 0x30 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #1364] @ 24e64 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xd8c> │ │ │ │ + ldr r3, [pc, #1364] @ 24318 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xd8c> │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ ldrd r2, [sp, #88] @ 0x58 │ │ │ │ strd r6, [sp, #32] │ │ │ │ strd r0, [r4] │ │ │ │ mov r0, r6 │ │ │ │ @@ -29847,15 +29108,15 @@ │ │ │ │ ldr r9, [r3] │ │ │ │ ldr r6, [r2, #20] │ │ │ │ strd r0, [r4] │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r5 │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - bne 24a2c >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x954> │ │ │ │ + bne 23ee0 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x954> │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ mov r5, r9 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r5, r6 │ │ │ │ ldr lr, [sp] │ │ │ │ @@ -29864,15 +29125,15 @@ │ │ │ │ ldr r4, [sl, #40] @ 0x28 │ │ │ │ ldr fp, [r7] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ ldr r8, [sl, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 24a70 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x998> │ │ │ │ + bne 23f24 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x998> │ │ │ │ mov r0, fp │ │ │ │ mov r1, r8 │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ mov r4, fp │ │ │ │ cmp r0, #0 │ │ │ │ moveq r4, r8 │ │ │ │ ldr ip, [sp] │ │ │ │ @@ -29882,89 +29143,89 @@ │ │ │ │ ldr r3, [r0] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ ldr r6, [r9, #32] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 24abc >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x9e4> │ │ │ │ + bne 23f70 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x9e4> │ │ │ │ ldr r8, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ mov sl, r8 │ │ │ │ cmp r0, #0 │ │ │ │ moveq sl, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #1120] @ 24f30 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe58> │ │ │ │ + ldr r3, [pc, #1120] @ 243e4 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe58> │ │ │ │ strd r0, [sp, #8] │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r1, [pc, #892] @ 24e64 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xd8c> │ │ │ │ + ldr r1, [pc, #892] @ 24318 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xd8c> │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r0, sl │ │ │ │ strd r6, [sp, #24] │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ add r7, sp, #336 @ 0x150 │ │ │ │ mov r1, r0 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ - ldr r1, [pc, #864] @ 24e80 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xda8> │ │ │ │ + ldr r1, [pc, #864] @ 24334 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xda8> │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ - ldr r1, [pc, #860] @ 24e84 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xdac> │ │ │ │ + ldr r1, [pc, #860] @ 24338 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xdac> │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ mov r1, #1040187392 @ 0x3e000000 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r1, [r1] │ │ │ │ bl 7658 <__aeabi_fdiv@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #960] @ 24f08 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe30> │ │ │ │ - ldr r3, [pc, #828] @ 24e88 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xdb0> │ │ │ │ + ldr r2, [pc, #960] @ 243bc >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe30> │ │ │ │ + ldr r3, [pc, #828] @ 2433c >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xdb0> │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ add r3, sp, #328 @ 0x148 │ │ │ │ add r2, sp, #336 @ 0x150 │ │ │ │ bl 7910 │ │ │ │ add r2, sp, #328 @ 0x148 │ │ │ │ ldrd sl, [r2] │ │ │ │ ldrd r0, [r7] │ │ │ │ - ldr r2, [pc, #800] @ 24e8c >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xdb4> │ │ │ │ - ldr r3, [pc, #800] @ 24e90 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xdb8> │ │ │ │ + ldr r2, [pc, #800] @ 24340 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xdb4> │ │ │ │ + ldr r3, [pc, #800] @ 24344 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xdb8> │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r1, [pc, #728] @ 24e64 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xd8c> │ │ │ │ + ldr r1, [pc, #728] @ 24318 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xd8c> │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #716] @ 24e64 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xd8c> │ │ │ │ + ldr r3, [pc, #716] @ 24318 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xd8c> │ │ │ │ strd r6, [sp, #32] │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r1, [pc, #676] @ 24e64 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xd8c> │ │ │ │ + ldr r1, [pc, #676] @ 24318 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xd8c> │ │ │ │ bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #868] @ 24f30 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe58> │ │ │ │ + ldr r3, [pc, #868] @ 243e4 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe58> │ │ │ │ strd r8, [sp, #40] @ 0x28 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, r6 │ │ │ │ @@ -29989,42 +29250,42 @@ │ │ │ │ mov r0, r2 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #532] @ 24e64 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xd8c> │ │ │ │ + ldr r3, [pc, #532] @ 24318 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xd8c> │ │ │ │ str r0, [fp, #4] │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ mov r1, r5 │ │ │ │ str r0, [fp, #8] │ │ │ │ mov r0, r5 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #632] @ 24efc >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe24> │ │ │ │ - ldr r3, [pc, #524] @ 24e94 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xdbc> │ │ │ │ + ldr r2, [pc, #632] @ 243b0 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe24> │ │ │ │ + ldr r3, [pc, #524] @ 24348 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xdbc> │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r5, r0 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r1 │ │ │ │ mov fp, r1 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r1, [pc, #424] @ 24e64 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xd8c> │ │ │ │ + ldr r1, [pc, #424] @ 24318 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xd8c> │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ @@ -30037,44 +29298,44 @@ │ │ │ │ ldr r5, [r7, #100] @ 0x64 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ ldr ip, [r7, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 24d2c >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xc54> │ │ │ │ + bne 241e0 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xc54> │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ mov r1, ip │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ cmp r0, #0 │ │ │ │ ldreq r1, [sp, #40] @ 0x28 │ │ │ │ moveq r5, r1 │ │ │ │ - ldr r2, [pc, #424] @ 24edc >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe04> │ │ │ │ - ldr r3, [pc, #352] @ 24e98 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xdc0> │ │ │ │ + ldr r2, [pc, #424] @ 24390 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe04> │ │ │ │ + ldr r3, [pc, #352] @ 2434c >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xdc0> │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov r7, r1 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ - ldr r1, [pc, #304] @ 24e9c >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xdc4> │ │ │ │ + ldr r1, [pc, #304] @ 24350 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xdc4> │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ mov r1, r0 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #288] @ 24ea0 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xdc8> │ │ │ │ - ldr r3, [pc, #288] @ 24ea4 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xdcc> │ │ │ │ + ldr r2, [pc, #288] @ 24354 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xdc8> │ │ │ │ + ldr r3, [pc, #288] @ 24358 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xdcc> │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ ldr r5, [sp, #20] │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #1620] @ 0x654 │ │ │ │ mov r7, r1 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r0 │ │ │ │ @@ -30091,15 +29352,15 @@ │ │ │ │ ldr r5, [r6, #112] @ 0x70 │ │ │ │ mov r0, ip │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp, #24] │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ ldr r7, [r6, #116] @ 0x74 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 24e04 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xd2c> │ │ │ │ + bne 242b8 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xd2c> │ │ │ │ ldr r5, [sp, #24] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #24] │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ cmp r0, #0 │ │ │ │ ldreq r0, [sp, #24] │ │ │ │ @@ -30113,29 +29374,29 @@ │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ strd r6, [sp, #24] │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r1, [pc, #36] @ 24e64 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xd8c> │ │ │ │ + ldr r1, [pc, #36] @ 24318 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xd8c> │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ - ldr r2, [pc, #180] @ 24efc >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe24> │ │ │ │ - ldr r3, [pc, #92] @ 24ea8 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xdd0> │ │ │ │ + ldr r2, [pc, #180] @ 243b0 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe24> │ │ │ │ + ldr r3, [pc, #92] @ 2435c >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xdd0> │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov fp, r1 │ │ │ │ - b 24f48 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe70> │ │ │ │ - andeq sp, r4, r0, lsl #17 │ │ │ │ + b 243fc >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe70> │ │ │ │ + andeq lr, r4, ip, asr #7 │ │ │ │ andeq r0, r0, ip, asr r3 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andmi r0, ip, r0 │ │ │ │ @ instruction: 0x40026bb1 │ │ │ │ - bllt fed7a2d0 │ │ │ │ + bllt fed79784 │ │ │ │ @ instruction: 0x40126bb1 │ │ │ │ andmi r0, r8, r0 │ │ │ │ svclt 0x00f00000 @ IMB │ │ │ │ strbmi r2, [fp] │ │ │ │ mvnsmi r0, #0 │ │ │ │ @ instruction: 0x401921fb │ │ │ │ @ instruction: 0xb6db6db7 │ │ │ │ @@ -30150,15 +29411,15 @@ │ │ │ │ svccc 0x00e3d70a │ │ │ │ svccc 0x00e9eb85 │ │ │ │ cdpne 1, 11, cr5, cr8, cr12, {7} │ │ │ │ @ instruction: 0x47ae147b │ │ │ │ svccc 0x00b47ae1 │ │ │ │ adcmi r0, r0, r0 │ │ │ │ eormi r3, r8, r3, lsr r3 │ │ │ │ - bl fe16c9b4 │ │ │ │ + bl fe16be68 │ │ │ │ svccc 0x00aeb851 │ │ │ │ cmnls r4, #27136 @ 0x6a00 │ │ │ │ svccc 0x00b60418 │ │ │ │ teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ eormi r3, r7, r3, lsr r3 │ │ │ │ svcpl 0x0006f694 │ │ │ │ svccc 0x00654c98 │ │ │ │ @@ -30168,214 +29429,214 @@ │ │ │ │ bicmi r0, r4, #0 │ │ │ │ ldmibls r9, {r1, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ svccc 0x00b99999 │ │ │ │ svccc 0x00f80000 │ │ │ │ strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ @ instruction: 0xc01921fb │ │ │ │ andsmi r3, r5, sl, ror r1 │ │ │ │ - blne fe54c068 │ │ │ │ - muleq r3, ip, r0 │ │ │ │ + blne fe54b51c │ │ │ │ + andeq fp, r3, r4, asr #23 │ │ │ │ andsmi r5, r3, r1, lsr r0 │ │ │ │ ldmibvc r2!, {r0, r1, r2, r5, r6, r7, r8, fp, sp}^ │ │ │ │ mrccc 8, 7, APSR_nzcv, cr4, cr5, {5} │ │ │ │ ldceq 2, cr4, [r2], {35} @ 0x23 │ │ │ │ - blcc ff20c1b8 │ │ │ │ + blcc ff20b66c │ │ │ │ svccc 0x00e00000 │ │ │ │ stmibls r8!, {r0, r1, r2, r5, r7, r9, sl, fp, pc} │ │ │ │ - bcc ffcfae48 │ │ │ │ + bcc ffcfa2fc │ │ │ │ stmiahi r3!, {r0, r4, r5, r6, r7, fp, sp, lr}^ │ │ │ │ mcrcc 8, 7, pc, cr4, cr5, {5} @ │ │ │ │ andeq r0, r0, r4, ror #11 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ - ldr r2, [pc, #-192] @ 24eac >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xdd4> │ │ │ │ - ldr r3, [pc, #-192] @ 24eb0 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xdd8> │ │ │ │ + ldr r2, [pc, #-192] @ 24360 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xdd4> │ │ │ │ + ldr r3, [pc, #-192] @ 24364 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xdd8> │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #152] @ 0x98 │ │ │ │ mov r0, r6 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ - ldr r1, [pc, #-216] @ 24eb4 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xddc> │ │ │ │ + ldr r1, [pc, #-216] @ 24368 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xddc> │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ - ldr r0, [pc, #-220] @ 24eb8 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xde0> │ │ │ │ + ldr r0, [pc, #-220] @ 2436c >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xde0> │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ - ldr r2, [pc, #-224] @ 24ebc >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xde4> │ │ │ │ - ldr r3, [pc, #-224] @ 24ec0 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xde8> │ │ │ │ + ldr r2, [pc, #-224] @ 24370 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xde4> │ │ │ │ + ldr r3, [pc, #-224] @ 24374 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xde8> │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r5, r0 │ │ │ │ mov sl, r1 │ │ │ │ mov r0, r4 │ │ │ │ - ldr r1, [pc, #-276] @ 24ec4 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xdec> │ │ │ │ + ldr r1, [pc, #-276] @ 24378 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xdec> │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ - ldr r0, [pc, #-272] @ 24edc >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe04> │ │ │ │ - ldr r1, [pc, #-296] @ 24ec8 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xdf0> │ │ │ │ + ldr r0, [pc, #-272] @ 24390 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe04> │ │ │ │ + ldr r1, [pc, #-296] @ 2437c >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xdf0> │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, sl │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 761c <__exp_finite@plt> │ │ │ │ - ldr r2, [pc, #-324] @ 24ecc >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xdf4> │ │ │ │ - ldr r3, [pc, #-324] @ 24ed0 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xdf8> │ │ │ │ + ldr r2, [pc, #-324] @ 24380 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xdf4> │ │ │ │ + ldr r3, [pc, #-324] @ 24384 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xdf8> │ │ │ │ mov r4, r0 │ │ │ │ mov fp, r1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ - ldr r0, [pc, #-352] @ 24ed4 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xdfc> │ │ │ │ - ldr r1, [pc, #-352] @ 24ed8 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe00> │ │ │ │ + ldr r0, [pc, #-352] @ 24388 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xdfc> │ │ │ │ + ldr r1, [pc, #-352] @ 2438c >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe00> │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ - ldr r2, [pc, #-356] @ 24edc >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe04> │ │ │ │ - ldr r3, [pc, #-356] @ 24ee0 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe08> │ │ │ │ + ldr r2, [pc, #-356] @ 24390 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe04> │ │ │ │ + ldr r3, [pc, #-356] @ 24394 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe08> │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, fp │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ - ldr r2, [pc, #-396] @ 24ee4 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe0c> │ │ │ │ - ldr r3, [pc, #-396] @ 24ee8 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe10> │ │ │ │ + ldr r2, [pc, #-396] @ 24398 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe0c> │ │ │ │ + ldr r3, [pc, #-396] @ 2439c >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe10> │ │ │ │ mov sl, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #-336] @ 24f3c >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe64> │ │ │ │ - ldr r3, [pc, #-420] @ 24eec >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe14> │ │ │ │ + ldr r2, [pc, #-336] @ 243f0 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe64> │ │ │ │ + ldr r3, [pc, #-420] @ 243a0 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe14> │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r5 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ - ldr r0, [pc, #-460] @ 24ef0 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe18> │ │ │ │ - ldr r1, [pc, #-460] @ 24ef4 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe1c> │ │ │ │ + ldr r0, [pc, #-460] @ 243a4 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe18> │ │ │ │ + ldr r1, [pc, #-460] @ 243a8 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe1c> │ │ │ │ bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ ldr r8, [sp] │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ ldr r9, [r8, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr fp, [r9] │ │ │ │ ldr r8, [r3, #124] @ 0x7c │ │ │ │ mov r0, fp │ │ │ │ mov r1, r8 │ │ │ │ ldr r4, [r3, #128] @ 0x80 │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - bne 2510c >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x1034> │ │ │ │ + bne 245c0 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x1034> │ │ │ │ mov r0, fp │ │ │ │ mov r1, r4 │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ mov r8, fp │ │ │ │ cmp r0, #0 │ │ │ │ moveq r8, r4 │ │ │ │ mov r0, r8 │ │ │ │ - ldr r1, [pc, #-544] @ 24ef8 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe20> │ │ │ │ + ldr r1, [pc, #-544] @ 243ac >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe20> │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #-552] @ 24efc >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe24> │ │ │ │ - ldr r3, [pc, #-552] @ 24f00 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe28> │ │ │ │ + ldr r2, [pc, #-552] @ 243b0 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe24> │ │ │ │ + ldr r3, [pc, #-552] @ 243b4 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe28> │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ ldr fp, [sp, #20] │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [fp, #4] │ │ │ │ mov sl, r1 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #-588] @ 24f04 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe2c> │ │ │ │ + ldr r3, [pc, #-588] @ 243b8 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe2c> │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, sl │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #-620] @ 24f08 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe30> │ │ │ │ - ldr r3, [pc, #-620] @ 24f0c >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe34> │ │ │ │ + ldr r2, [pc, #-620] @ 243bc >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe30> │ │ │ │ + ldr r3, [pc, #-620] @ 243c0 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe34> │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 761c <__exp_finite@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ - ldr r3, [pc, #-632] @ 24f10 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe38> │ │ │ │ - ldr r2, [pc, #-632] @ 24f14 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe3c> │ │ │ │ + ldr r3, [pc, #-632] @ 243c4 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe38> │ │ │ │ + ldr r2, [pc, #-632] @ 243c8 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe3c> │ │ │ │ str r0, [fp, #1216] @ 0x4c0 │ │ │ │ ldrd r0, [sp, #8] │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 761c <__exp_finite@plt> │ │ │ │ ldr r2, [sp, #264] @ 0x108 │ │ │ │ mov r5, r1 │ │ │ │ - ldr r1, [pc, #-656] @ 24f18 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe40> │ │ │ │ + ldr r1, [pc, #-656] @ 243cc >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe40> │ │ │ │ mov r9, r0 │ │ │ │ add ip, pc, r1 │ │ │ │ ldr r0, [ip, r2, lsl #2] │ │ │ │ add r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r5 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ - ldr r3, [pc, #-692] @ 24f1c >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe44> │ │ │ │ - ldr r2, [pc, #-692] @ 24f20 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe48> │ │ │ │ + ldr r3, [pc, #-692] @ 243d0 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe44> │ │ │ │ + ldr r2, [pc, #-692] @ 243d4 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe48> │ │ │ │ str r0, [sp, #96] @ 0x60 │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 761c <__exp_finite@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ ldr r4, [sp] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r8, [r4, #44] @ 0x2c │ │ │ │ str r8, [sp, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r7, [r4, #48] @ 0x30 │ │ │ │ str r7, [sp, #128] @ 0x80 │ │ │ │ - beq 25c80 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x1ba8> │ │ │ │ + beq 25134 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x1ba8> │ │ │ │ ldr r6, [fp, #1608] @ 0x648 │ │ │ │ ldr sl, [sp, #320] @ 0x140 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 25cac >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x1bd4> │ │ │ │ + beq 25160 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x1bd4> │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ cmp r3, r6 │ │ │ │ movcs r3, r6 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ streq r3, [sp, #144] @ 0x90 │ │ │ │ - beq 25c48 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x1b70> │ │ │ │ + beq 250fc >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x1b70> │ │ │ │ ldr lr, [sp, #120] @ 0x78 │ │ │ │ ldr ip, [sp, #128] @ 0x80 │ │ │ │ sub r0, lr, #4 │ │ │ │ lsl r1, r3, #2 │ │ │ │ add r5, r0, r1 │ │ │ │ sub r8, ip, #4 │ │ │ │ add r7, fp, #1680 @ 0x690 │ │ │ │ @@ -30388,16 +29649,16 @@ │ │ │ │ str r7, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [fp, #1836] @ 0x72c │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r3, [pc, #-872] @ 24f24 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe4c> │ │ │ │ - ldr r2, [pc, #-852] @ 24f3c >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe64> │ │ │ │ + ldr r3, [pc, #-872] @ 243d8 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe4c> │ │ │ │ + ldr r2, [pc, #-852] @ 243f0 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe64> │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ ldr r1, [fp, #1172] @ 0x494 │ │ │ │ ldr r9, [fp, #1196] @ 0x4ac │ │ │ │ add r5, fp, r9, lsl #2 │ │ │ │ eor r4, r9, #1 │ │ │ │ mov r7, r0 │ │ │ │ @@ -30448,16 +29709,16 @@ │ │ │ │ ldr r1, [fp, #1652] @ 0x674 │ │ │ │ str r8, [fp, #1220] @ 0x4c4 │ │ │ │ mov r7, r0 │ │ │ │ str r0, [fp, #1224] @ 0x4c8 │ │ │ │ ldr r0, [fp, #1636] @ 0x664 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #-1108] @ 24f28 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe50> │ │ │ │ - ldr r3, [pc, #-1108] @ 24f2c >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe54> │ │ │ │ + ldr r2, [pc, #-1108] @ 243dc >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe50> │ │ │ │ + ldr r3, [pc, #-1108] @ 243e0 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe54> │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ ldr r1, [fp, #1656] @ 0x678 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ ldr r1, [fp, #1664] @ 0x680 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [fp, #1660] @ 0x67c │ │ │ │ @@ -30546,15 +29807,15 @@ │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ ldr r5, [sl, #4] │ │ │ │ ldr r8, [sl, #12] │ │ │ │ strd r0, [r9, #72] @ 0x48 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #-1492] @ 24f30 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe58> │ │ │ │ + ldr r3, [pc, #-1492] @ 243e4 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe58> │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ ldrd r0, [sp] │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r3, r1 │ │ │ │ @@ -30697,19 +29958,19 @@ │ │ │ │ sub r6, r1, r3 │ │ │ │ sub ip, r6, #4 │ │ │ │ lsr r2, ip, #2 │ │ │ │ add r3, r2, #1 │ │ │ │ ands ip, r3, #3 │ │ │ │ ldr r6, [sl, #16] │ │ │ │ str r0, [sp, #32] │ │ │ │ - beq 25c9c >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x1bc4> │ │ │ │ + beq 25150 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x1bc4> │ │ │ │ cmp ip, #1 │ │ │ │ - beq 257c4 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x16ec> │ │ │ │ + beq 24c78 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x16ec> │ │ │ │ cmp ip, #2 │ │ │ │ - beq 2579c >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x16c4> │ │ │ │ + beq 24c50 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x16c4> │ │ │ │ and lr, r6, r5 │ │ │ │ add r4, sl, lr, lsl #2 │ │ │ │ ldr r0, [r4, #276] @ 0x114 │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ sub r5, r5, #1 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ @@ -30739,15 +30000,15 @@ │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ cmp r4, r1 │ │ │ │ movne r9, r1 │ │ │ │ strne r7, [sp] │ │ │ │ str r0, [sp, #32] │ │ │ │ movne r8, r0 │ │ │ │ - beq 258b4 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x17dc> │ │ │ │ + beq 24d68 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x17dc> │ │ │ │ and r7, r6, r5 │ │ │ │ add lr, sl, r7, lsl #2 │ │ │ │ ldr r0, [lr, #276] @ 0x114 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ @@ -30781,15 +30042,15 @@ │ │ │ │ ldr r1, [r4, #16]! │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ cmp r4, r9 │ │ │ │ mov r8, r0 │ │ │ │ - bne 25804 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x172c> │ │ │ │ + bne 24cb8 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x172c> │ │ │ │ ldr r7, [sp] │ │ │ │ str r0, [sp, #32] │ │ │ │ add r9, r7, #1 │ │ │ │ and r6, r6, r9 │ │ │ │ mov r4, #1 │ │ │ │ str r4, [sp] │ │ │ │ str r6, [sl, #532] @ 0x214 │ │ │ │ @@ -30811,21 +30072,21 @@ │ │ │ │ sub r4, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ cmp r5, #63 @ 0x3f │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bhi 25a74 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x199c> │ │ │ │ + bhi 24f28 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x199c> │ │ │ │ cmp r1, #0 │ │ │ │ - beq 259bc >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x18e4> │ │ │ │ + beq 24e70 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x18e4> │ │ │ │ cmp r1, #1 │ │ │ │ - beq 2598c >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x18b4> │ │ │ │ + beq 24e40 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x18b4> │ │ │ │ cmp r1, #2 │ │ │ │ - beq 25964 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x188c> │ │ │ │ + beq 24e18 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x188c> │ │ │ │ and r0, r9, r4 │ │ │ │ ldr r1, [r7, r5, lsl #2] │ │ │ │ ldr r0, [r8, r0, lsl #2] │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ sub r4, r4, #1 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r1, r0 │ │ │ │ @@ -30849,15 +30110,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ sub r4, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ cmp r5, #63 @ 0x3f │ │ │ │ mov r6, r0 │ │ │ │ - bhi 25a74 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x199c> │ │ │ │ + bhi 24f28 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x199c> │ │ │ │ str fp, [sp, #8] │ │ │ │ str sl, [sp, #24] │ │ │ │ and fp, r9, r4 │ │ │ │ ldr r1, [r7, r5, lsl #2] │ │ │ │ ldr r0, [r8, fp, lsl #2] │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ mov r1, r0 │ │ │ │ @@ -30893,15 +30154,15 @@ │ │ │ │ ldr r0, [r8, sl, lsl #2] │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ cmp r5, #63 @ 0x3f │ │ │ │ mov r6, r0 │ │ │ │ - bls 259c4 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x18ec> │ │ │ │ + bls 24e78 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x18ec> │ │ │ │ ldr fp, [sp, #8] │ │ │ │ ldr sl, [sp, #24] │ │ │ │ bl 785c │ │ │ │ ldr r1, [fp, #1232] @ 0x4d0 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [fp, #1236] @ 0x4d4 │ │ │ │ bl 78d4 <__aeabi_fsub@plt> │ │ │ │ @@ -30962,15 +30223,15 @@ │ │ │ │ add r2, r3, #1 │ │ │ │ add r8, sl, r3, lsl #2 │ │ │ │ and r2, r2, r1 │ │ │ │ cmp ip, #8 │ │ │ │ str ip, [sp] │ │ │ │ str r0, [r8, #276] @ 0x114 │ │ │ │ str r2, [sl, #532] @ 0x214 │ │ │ │ - bne 258c8 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x17f0> │ │ │ │ + bne 24d7c >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x17f0> │ │ │ │ ldr r1, [fp, #16] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ ldr r1, [fp, #1244] @ 0x4dc │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [fp, #1248] @ 0x4e0 │ │ │ │ bl 78d4 <__aeabi_fsub@plt> │ │ │ │ @@ -31011,53 +30272,53 @@ │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [sp, #64] @ 0x40 │ │ │ │ cmp r1, r5 │ │ │ │ str r0, [r8, #4]! │ │ │ │ str r8, [sp, #64] @ 0x40 │ │ │ │ - bne 25274 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x119c> │ │ │ │ + bne 24728 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x119c> │ │ │ │ ldr r6, [fp, #1608] @ 0x648 │ │ │ │ ldr lr, [sp, #136] @ 0x88 │ │ │ │ ldr r4, [sp, #116] @ 0x74 │ │ │ │ ldr r0, [sp, #120] @ 0x78 │ │ │ │ ldr r7, [sp, #144] @ 0x90 │ │ │ │ ldr ip, [sp, #128] @ 0x80 │ │ │ │ sub r6, r6, lr │ │ │ │ subs r9, r4, lr │ │ │ │ add r3, r0, r7 │ │ │ │ add r2, ip, r7 │ │ │ │ str r9, [sp, #116] @ 0x74 │ │ │ │ str r6, [fp, #1608] @ 0x648 │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ str r2, [sp, #128] @ 0x80 │ │ │ │ - bne 25210 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x1138> │ │ │ │ + bne 246c4 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x1138> │ │ │ │ ldr sl, [sp, #324] @ 0x144 │ │ │ │ ldr fp, [sp, #348] @ 0x15c │ │ │ │ ldr r1, [sl] │ │ │ │ cmp fp, r1 │ │ │ │ - bne 26598 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x24c0> │ │ │ │ + bne 25a4c >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x24c0> │ │ │ │ add sp, sp, #356 @ 0x164 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ str r7, [sp] │ │ │ │ - b 25804 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x172c> │ │ │ │ + b 24cb8 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x172c> │ │ │ │ add lr, fp, #1680 @ 0x690 │ │ │ │ ldr r6, [fp, #1616] @ 0x650 │ │ │ │ ldrd r2, [lr, #136] @ 0x88 │ │ │ │ ldrd r0, [lr, #128] @ 0x80 │ │ │ │ str r6, [fp, #1608] @ 0x648 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bic r1, r1, #-2147483648 @ 0x80000000 │ │ │ │ bl 7bc8 <__sqrt_finite@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #-3496] @ 24f34 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe5c> │ │ │ │ - ldr r3, [pc, #-3496] @ 24f38 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe60> │ │ │ │ + ldr r2, [pc, #-3496] @ 243e8 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe5c> │ │ │ │ + ldr r3, [pc, #-3496] @ 243ec >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe60> │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ ldr r1, [fp, #1824] @ 0x720 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ ldr r1, [fp, #1832] @ 0x728 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [fp, #1828] @ 0x724 │ │ │ │ @@ -31068,58 +30329,58 @@ │ │ │ │ ldr r5, [fp, #1624] @ 0x658 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [fp, #1832] @ 0x728 │ │ │ │ str r0, [fp, #1836] @ 0x72c │ │ │ │ mov r4, r0 │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 25d80 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x1ca8> │ │ │ │ + beq 25234 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x1ca8> │ │ │ │ ldr r4, [fp, #1644] @ 0x66c │ │ │ │ ldr r5, [fp, #1636] @ 0x664 │ │ │ │ str r4, [fp, #1640] @ 0x668 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 25e18 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x1d40> │ │ │ │ + beq 252cc >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x1d40> │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 78d4 <__aeabi_fsub@plt> │ │ │ │ ldr r1, [fp, #1620] @ 0x654 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ ldr r9, [fp, #1628] @ 0x65c │ │ │ │ mov r1, r9 │ │ │ │ mov r4, r0 │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ cmp r0, #0 │ │ │ │ moveq r4, r9 │ │ │ │ add r2, r4, #-2147483648 @ 0x80000000 │ │ │ │ str r2, [fp, #1652] @ 0x674 │ │ │ │ - b 25218 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x1140> │ │ │ │ + b 246cc >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x1140> │ │ │ │ mov r1, #1065353216 @ 0x3f800000 │ │ │ │ mov r0, r5 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ mov r1, r4 │ │ │ │ bl 78d4 <__aeabi_fsub@plt> │ │ │ │ mov r1, r0 │ │ │ │ mov r8, r0 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ mov r1, r0 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ mov r1, r8 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #-3712] @ 24f3c >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe64> │ │ │ │ - ldr r3, [pc, #-3712] @ 24f40 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe68> │ │ │ │ + ldr r2, [pc, #-3712] @ 243f0 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe64> │ │ │ │ + ldr r3, [pc, #-3712] @ 243f4 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe68> │ │ │ │ mov r7, r0 │ │ │ │ mov r9, r1 │ │ │ │ bl 73f4 <__aeabi_dcmpge@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - ldreq r7, [pc, #-3736] @ 24f3c >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe64> │ │ │ │ - ldreq r9, [pc, #-3736] @ 24f40 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe68> │ │ │ │ + ldreq r7, [pc, #-3736] @ 243f0 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe64> │ │ │ │ + ldreq r9, [pc, #-3736] @ 243f4 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe68> │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r9 │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ mov r1, #1065353216 @ 0x3f800000 │ │ │ │ bl 78d4 <__aeabi_fsub@plt> │ │ │ │ ldr r1, [sp, #152] @ 0x98 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ @@ -31128,36 +30389,36 @@ │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ bl 7310 <__exp2_finite@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ mov r4, r0 │ │ │ │ - b 25d2c >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x1c54> │ │ │ │ + b 251e0 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x1c54> │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 7904 <__aeabi_fcmpgt@plt> │ │ │ │ cmp r0, #0 │ │ │ │ moveq ip, #0 │ │ │ │ streq ip, [fp, #1652] @ 0x674 │ │ │ │ - beq 25218 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x1140> │ │ │ │ + beq 246cc >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x1140> │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 78d4 <__aeabi_fsub@plt> │ │ │ │ ldr r1, [fp, #1620] @ 0x654 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ ldr r8, [fp, #1632] @ 0x660 │ │ │ │ mov r1, r8 │ │ │ │ mov r7, r0 │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ cmp r0, #0 │ │ │ │ moveq r7, r8 │ │ │ │ str r7, [fp, #1652] @ 0x674 │ │ │ │ - b 25218 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x1140> │ │ │ │ - ldr r1, [pc, #-3884] @ 24f44 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe6c> │ │ │ │ + b 246cc >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x1140> │ │ │ │ + ldr r1, [pc, #-3884] @ 243f8 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0xe6c> │ │ │ │ mov lr, ip │ │ │ │ str r0, [lr, #1252] @ 0x4e4 │ │ │ │ rsb fp, r0, r0, lsl #3 │ │ │ │ ldr r5, [r4, r1] │ │ │ │ lsl r3, fp, #3 │ │ │ │ add r6, r5, r3 │ │ │ │ ldrd r8, [r5, r3] │ │ │ │ @@ -31456,15 +30717,15 @@ │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ strd r2, [r8, #104] @ 0x68 │ │ │ │ mov r0, r6 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ mov r1, r7 │ │ │ │ str ip, [sp, #268] @ 0x10c │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r3, [pc, #608] @ 2659c >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x24c4> │ │ │ │ + ldr r3, [pc, #608] @ 25a50 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x24c4> │ │ │ │ mov r2, #0 │ │ │ │ strd r2, [r8, #128] @ 0x80 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ strd r0, [sp, #32] │ │ │ │ strd r0, [r8, #120] @ 0x78 │ │ │ │ mov r0, r4 │ │ │ │ @@ -31608,28 +30869,28 @@ │ │ │ │ strd sl, [r8, #216] @ 0xd8 │ │ │ │ strd r4, [sp, #232] @ 0xe8 │ │ │ │ strd r6, [sp, #224] @ 0xe0 │ │ │ │ strd r0, [r9, #56] @ 0x38 │ │ │ │ strd r0, [r9, #64] @ 0x40 │ │ │ │ strd r0, [r9, #72] @ 0x48 │ │ │ │ strd r0, [r9, #80] @ 0x50 │ │ │ │ - b 242a8 >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x1d0> │ │ │ │ + b 2375c >(unsigned int, DSP::Oversampler<8, 64>&)@@Base+0x1d0> │ │ │ │ bl 7700 <__stack_chk_fail@plt> │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ -000265a0 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base>: │ │ │ │ +00025a54 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base>: │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub sp, sp, #356 @ 0x164 │ │ │ │ mov r3, r0 │ │ │ │ str r0, [sp, #112] @ 0x70 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ - ldr r4, [pc, #3428] @ 27320 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xd80> │ │ │ │ + ldr r4, [pc, #3428] @ 267d4 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xd80> │ │ │ │ ldr r6, [r3, #24] │ │ │ │ ldr r5, [r0, #16] │ │ │ │ - ldr r7, [pc, #3420] @ 27324 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xd84> │ │ │ │ + ldr r7, [pc, #3420] @ 267d8 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xd84> │ │ │ │ add r4, pc, r4 │ │ │ │ str r0, [sp] │ │ │ │ str r6, [sp, #24] │ │ │ │ ldr r8, [r5] │ │ │ │ ldr r9, [r4, r7] │ │ │ │ ldr fp, [r6, #52] @ 0x34 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ @@ -31638,28 +30899,28 @@ │ │ │ │ ldr sl, [r9] │ │ │ │ str r9, [sp, #324] @ 0x144 │ │ │ │ str r2, [sp, #320] @ 0x140 │ │ │ │ str sl, [sp, #348] @ 0x15c │ │ │ │ bl 7904 <__aeabi_fcmpgt@plt> │ │ │ │ ldr r1, [r6, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 26620 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x80> │ │ │ │ + bne 25ad4 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x80> │ │ │ │ mov fp, r1 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r8 │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ cmp r0, #0 │ │ │ │ moveq fp, r8 │ │ │ │ mov r0, fp │ │ │ │ bl 77c0 <__aeabi_f2iz@plt> │ │ │ │ ldr ip, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [ip, #1252] @ 0x4e4 │ │ │ │ cmp r3, r0 │ │ │ │ str r0, [sp, #264] @ 0x108 │ │ │ │ - bne 2831c >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x1d7c> │ │ │ │ + bne 277d0 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x1d7c> │ │ │ │ add r8, ip, #1264 @ 0x4f0 │ │ │ │ ldrd r4, [r8, #152] @ 0x98 │ │ │ │ ldrd r0, [r8, #136] @ 0x88 │ │ │ │ ldrd r6, [r8, #144] @ 0x90 │ │ │ │ ldrd sl, [r8, #160] @ 0xa0 │ │ │ │ strd r4, [sp, #120] @ 0x78 │ │ │ │ ldrd r4, [r8, #200] @ 0xc8 │ │ │ │ @@ -31739,15 +31000,15 @@ │ │ │ │ ldr r9, [fp, #64] @ 0x40 │ │ │ │ ldr r6, [sl] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ ldr r5, [fp, #68] @ 0x44 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 267b4 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x214> │ │ │ │ + bne 25c68 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x214> │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ mov r9, r6 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r9, r5 │ │ │ │ mov r0, r9 │ │ │ │ @@ -31759,15 +31020,15 @@ │ │ │ │ ldr r1, [r3, #24] │ │ │ │ ldr sl, [r1] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ ldr fp, [r7, #80] @ 0x50 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 26804 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x264> │ │ │ │ + bne 25cb8 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x264> │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ mov r9, sl │ │ │ │ cmp r0, #0 │ │ │ │ moveq r9, fp │ │ │ │ mov r0, r9 │ │ │ │ @@ -31780,36 +31041,36 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r9 │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ ldr fp, [r5, #92] @ 0x5c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 26858 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x2b8> │ │ │ │ + bne 25d0c >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x2b8> │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ mov r9, sl │ │ │ │ cmp r0, #0 │ │ │ │ moveq r9, fp │ │ │ │ mov r0, r9 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #2748] @ 27328 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xd88> │ │ │ │ + ldr r3, [pc, #2748] @ 267dc >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xd88> │ │ │ │ strd r0, [sp, #40] @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #2728] @ 2732c >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xd8c> │ │ │ │ + ldr r3, [pc, #2728] @ 267e0 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xd8c> │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ add r2, sp, #312 @ 0x138 │ │ │ │ - ldr r3, [pc, #2720] @ 27330 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xd90> │ │ │ │ + ldr r3, [pc, #2720] @ 267e4 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xd90> │ │ │ │ strd r0, [r2] │ │ │ │ - ldr r2, [pc, #2716] @ 27334 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xd94> │ │ │ │ + ldr r2, [pc, #2716] @ 267e8 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xd94> │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 761c <__exp_finite@plt> │ │ │ │ ldrd r2, [sp, #120] @ 0x78 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldrd r0, [sp, #8] │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ @@ -31828,16 +31089,16 @@ │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r0 │ │ │ │ mov fp, r1 │ │ │ │ ldrd r0, [sp, #8] │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #2608] @ 27334 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xd94> │ │ │ │ - ldr r3, [pc, #2608] @ 27338 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xd98> │ │ │ │ + ldr r2, [pc, #2608] @ 267e8 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xd94> │ │ │ │ + ldr r3, [pc, #2608] @ 267ec >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xd98> │ │ │ │ mov r6, r0 │ │ │ │ add r0, sp, #312 @ 0x138 │ │ │ │ mov r7, r1 │ │ │ │ ldrd r0, [r0] │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 761c <__exp_finite@plt> │ │ │ │ ldrd r2, [sp, #96] @ 0x60 │ │ │ │ @@ -31926,15 +31187,15 @@ │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ strd sl, [sp, #96] @ 0x60 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #2224] @ 2733c >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xd9c> │ │ │ │ + ldr r3, [pc, #2224] @ 267f0 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xd9c> │ │ │ │ mov sl, r0 │ │ │ │ mov fp, r1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ @@ -32085,30 +31346,30 @@ │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r1, [pc, #1592] @ 27340 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xda0> │ │ │ │ + ldr r1, [pc, #1592] @ 267f4 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xda0> │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r1, [pc, #1548] @ 27328 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xd88> │ │ │ │ + ldr r1, [pc, #1548] @ 267dc >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xd88> │ │ │ │ bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldrd r0, [sp, #56] @ 0x38 │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #1528] @ 2733c >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xd9c> │ │ │ │ + ldr r3, [pc, #1528] @ 267f0 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xd9c> │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldrd r0, [sp, #72] @ 0x48 │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ @@ -32123,29 +31384,29 @@ │ │ │ │ strd r0, [r5] │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #1436] @ 2733c >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xd9c> │ │ │ │ + ldr r3, [pc, #1436] @ 267f0 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xd9c> │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ strd r0, [r4, #-8] │ │ │ │ ldrd r0, [sp, #48] @ 0x30 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #1360] @ 27328 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xd88> │ │ │ │ + ldr r3, [pc, #1360] @ 267dc >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xd88> │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ ldrd r2, [sp, #88] @ 0x58 │ │ │ │ strd r6, [sp, #32] │ │ │ │ strd r0, [r4] │ │ │ │ mov r0, r6 │ │ │ │ @@ -32203,15 +31464,15 @@ │ │ │ │ ldr r9, [r3] │ │ │ │ ldr r6, [r2, #20] │ │ │ │ strd r0, [r4] │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r8 │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - bne 26ef4 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x954> │ │ │ │ + bne 263a8 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x954> │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ mov r8, r9 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r8, r6 │ │ │ │ ldr lr, [sp] │ │ │ │ @@ -32220,15 +31481,15 @@ │ │ │ │ ldr r4, [sl, #40] @ 0x28 │ │ │ │ ldr fp, [r7] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ ldr r5, [sl, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 26f38 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x998> │ │ │ │ + bne 263ec >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x998> │ │ │ │ mov r0, fp │ │ │ │ mov r1, r5 │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ mov r4, fp │ │ │ │ cmp r0, #0 │ │ │ │ moveq r4, r5 │ │ │ │ ldr ip, [sp] │ │ │ │ @@ -32238,88 +31499,88 @@ │ │ │ │ ldr r3, [r0] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ ldr r6, [r9, #32] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 26f84 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x9e4> │ │ │ │ + bne 26438 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x9e4> │ │ │ │ ldr r5, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ mov sl, r5 │ │ │ │ cmp r0, #0 │ │ │ │ moveq sl, r6 │ │ │ │ mov r0, r8 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #1116] @ 273f4 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe54> │ │ │ │ + ldr r3, [pc, #1116] @ 268a8 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe54> │ │ │ │ strd r0, [sp, #8] │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r1, [pc, #888] @ 27328 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xd88> │ │ │ │ + ldr r1, [pc, #888] @ 267dc >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xd88> │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r0, sl │ │ │ │ strd r6, [sp, #32] │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ add r7, sp, #336 @ 0x150 │ │ │ │ mov r1, r0 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ - ldr r1, [pc, #860] @ 27344 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xda4> │ │ │ │ + ldr r1, [pc, #860] @ 267f8 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xda4> │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ - ldr r1, [pc, #856] @ 27348 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xda8> │ │ │ │ + ldr r1, [pc, #856] @ 267fc >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xda8> │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ mov r1, #1048576000 @ 0x3e800000 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ ldr r9, [sp, #112] @ 0x70 │ │ │ │ ldr r1, [r9] │ │ │ │ bl 7658 <__aeabi_fdiv@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #956] @ 273cc >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe2c> │ │ │ │ - ldr r3, [pc, #824] @ 2734c >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xdac> │ │ │ │ + ldr r2, [pc, #956] @ 26880 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe2c> │ │ │ │ + ldr r3, [pc, #824] @ 26800 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xdac> │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ add r3, sp, #328 @ 0x148 │ │ │ │ add r2, sp, #336 @ 0x150 │ │ │ │ bl 7910 │ │ │ │ add r1, sp, #328 @ 0x148 │ │ │ │ ldrd sl, [r1] │ │ │ │ - ldr r2, [pc, #800] @ 27350 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xdb0> │ │ │ │ + ldr r2, [pc, #800] @ 26804 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xdb0> │ │ │ │ ldrd r0, [r7] │ │ │ │ - ldr r3, [pc, #796] @ 27354 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xdb4> │ │ │ │ + ldr r3, [pc, #796] @ 26808 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xdb4> │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r1, [pc, #724] @ 27328 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xd88> │ │ │ │ + ldr r1, [pc, #724] @ 267dc >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xd88> │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #712] @ 27328 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xd88> │ │ │ │ + ldr r3, [pc, #712] @ 267dc >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xd88> │ │ │ │ strd r6, [sp, #40] @ 0x28 │ │ │ │ strd r0, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r1, [pc, #676] @ 27328 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xd88> │ │ │ │ + ldr r1, [pc, #676] @ 267dc >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xd88> │ │ │ │ bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #868] @ 273f4 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe54> │ │ │ │ + ldr r3, [pc, #868] @ 268a8 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe54> │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ @@ -32340,42 +31601,42 @@ │ │ │ │ mov r0, r2 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #548] @ 27328 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xd88> │ │ │ │ + ldr r3, [pc, #548] @ 267dc >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xd88> │ │ │ │ str r0, [fp, #4] │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ mov r1, r8 │ │ │ │ str r0, [fp, #8] │ │ │ │ mov r0, r8 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #648] @ 273c0 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe20> │ │ │ │ - ldr r3, [pc, #540] @ 27358 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xdb8> │ │ │ │ + ldr r2, [pc, #648] @ 26874 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe20> │ │ │ │ + ldr r3, [pc, #540] @ 2680c >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xdb8> │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r6, r0 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r7, r1 │ │ │ │ mov fp, r1 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r1, [pc, #440] @ 27328 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xd88> │ │ │ │ + ldr r1, [pc, #440] @ 267dc >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xd88> │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ @@ -32388,44 +31649,44 @@ │ │ │ │ ldr r5, [r6, #100] @ 0x64 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ ldr r7, [r6, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 271e0 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xc40> │ │ │ │ + bne 26694 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xc40> │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ cmp r0, #0 │ │ │ │ ldreq r0, [sp, #40] @ 0x28 │ │ │ │ moveq r5, r0 │ │ │ │ - ldr r2, [pc, #440] @ 273a0 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe00> │ │ │ │ - ldr r3, [pc, #368] @ 2735c >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xdbc> │ │ │ │ + ldr r2, [pc, #440] @ 26854 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe00> │ │ │ │ + ldr r3, [pc, #368] @ 26810 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xdbc> │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov r7, r1 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ - ldr r1, [pc, #320] @ 27360 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xdc0> │ │ │ │ + ldr r1, [pc, #320] @ 26814 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xdc0> │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ mov r1, r0 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #304] @ 27364 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xdc4> │ │ │ │ - ldr r3, [pc, #304] @ 27368 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xdc8> │ │ │ │ + ldr r2, [pc, #304] @ 26818 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xdc4> │ │ │ │ + ldr r3, [pc, #304] @ 2681c >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xdc8> │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ ldr r5, [sp, #112] @ 0x70 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #1620] @ 0x654 │ │ │ │ mov r7, r1 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r3, r1 │ │ │ │ @@ -32442,15 +31703,15 @@ │ │ │ │ ldr r5, [r6, #112] @ 0x70 │ │ │ │ mov r0, ip │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp, #32] │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ ldr r3, [r6, #116] @ 0x74 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 272b8 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xd18> │ │ │ │ + bne 2676c >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xd18> │ │ │ │ ldr r5, [sp, #32] │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #32] │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ cmp r0, #0 │ │ │ │ ldreq r0, [sp, #32] │ │ │ │ @@ -32464,33 +31725,33 @@ │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ strd r6, [sp, #16] │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r1, [pc, #52] @ 27328 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xd88> │ │ │ │ + ldr r1, [pc, #52] @ 267dc >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xd88> │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ - ldr r2, [pc, #196] @ 273c0 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe20> │ │ │ │ - ldr r3, [pc, #108] @ 2736c >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xdcc> │ │ │ │ + ldr r2, [pc, #196] @ 26874 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe20> │ │ │ │ + ldr r3, [pc, #108] @ 26820 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xdcc> │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov fp, r1 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, sl │ │ │ │ - b 2740c >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe6c> │ │ │ │ - @ instruction: 0x0004b3b8 │ │ │ │ + b 268c0 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe6c> │ │ │ │ + andeq fp, r4, r4, lsl #30 │ │ │ │ andeq r0, r0, ip, asr r3 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andmi r0, ip, r0 │ │ │ │ @ instruction: 0x40026bb1 │ │ │ │ - bllt fed7c794 │ │ │ │ + bllt fed7bc48 │ │ │ │ @ instruction: 0x40126bb1 │ │ │ │ andmi r0, r8, r0 │ │ │ │ svclt 0x00f00000 @ IMB │ │ │ │ strbmi r2, [fp] │ │ │ │ mvnsmi r0, #0 │ │ │ │ @ instruction: 0x401921fb │ │ │ │ @ instruction: 0xb6db6db7 │ │ │ │ @@ -32505,15 +31766,15 @@ │ │ │ │ svccc 0x00e3d70a │ │ │ │ svccc 0x00e9eb85 │ │ │ │ cdpne 1, 11, cr5, cr8, cr12, {7} │ │ │ │ @ instruction: 0x47ae147b │ │ │ │ svccc 0x00b47ae1 │ │ │ │ adcmi r0, r0, r0 │ │ │ │ eormi r3, r8, r3, lsr r3 │ │ │ │ - bl fe16ee78 │ │ │ │ + bl fe16e32c │ │ │ │ svccc 0x00aeb851 │ │ │ │ cmnls r4, #27136 @ 0x6a00 │ │ │ │ svccc 0x00b60418 │ │ │ │ teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ eormi r3, r7, r3, lsr r3 │ │ │ │ svcpl 0x0006f694 │ │ │ │ svccc 0x00654c98 │ │ │ │ @@ -32522,211 +31783,211 @@ │ │ │ │ svccc 0x0043a92a │ │ │ │ bicmi r0, r4, #0 │ │ │ │ ldmibls r9, {r1, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ svccc 0x00b99999 │ │ │ │ svccc 0x00f80000 │ │ │ │ strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ @ instruction: 0xc01921fb │ │ │ │ - blne fe54e528 │ │ │ │ + blne fe54d9dc │ │ │ │ andsmi r3, r5, sl, ror r1 │ │ │ │ - andeq r8, r3, r8, ror #23 │ │ │ │ + andeq r9, r3, r0, lsl r7 │ │ │ │ ldmibvc r2!, {r0, r1, r2, r5, r6, r7, r8, fp, sp}^ │ │ │ │ andsmi r5, r3, r1, lsr r0 │ │ │ │ mrccc 8, 7, APSR_nzcv, cr4, cr5, {5} │ │ │ │ ldceq 2, cr4, [r2], {35} @ 0x23 │ │ │ │ - blcc ff20e67c │ │ │ │ + blcc ff20db30 │ │ │ │ svccc 0x00e00000 │ │ │ │ stmibls r8!, {r0, r1, r2, r5, r7, r9, sl, fp, pc} │ │ │ │ - bcc ffcfd30c │ │ │ │ + bcc ffcfc7c0 │ │ │ │ stmiahi r3!, {r0, r4, r5, r6, r7, fp, sp, lr}^ │ │ │ │ mcrcc 8, 7, pc, cr4, cr5, {5} @ │ │ │ │ andeq r0, r0, r4, ror #11 │ │ │ │ mov r1, fp │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ - ldr r2, [pc, #-176] @ 27370 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xdd0> │ │ │ │ - ldr r3, [pc, #-176] @ 27374 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xdd4> │ │ │ │ + ldr r2, [pc, #-176] @ 26824 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xdd0> │ │ │ │ + ldr r3, [pc, #-176] @ 26828 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xdd4> │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #152] @ 0x98 │ │ │ │ mov r0, r6 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ - ldr r1, [pc, #-200] @ 27378 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xdd8> │ │ │ │ + ldr r1, [pc, #-200] @ 2682c >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xdd8> │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ - ldr r0, [pc, #-204] @ 2737c >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xddc> │ │ │ │ + ldr r0, [pc, #-204] @ 26830 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xddc> │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ - ldr r2, [pc, #-208] @ 27380 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xde0> │ │ │ │ - ldr r3, [pc, #-208] @ 27384 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xde4> │ │ │ │ + ldr r2, [pc, #-208] @ 26834 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xde0> │ │ │ │ + ldr r3, [pc, #-208] @ 26838 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xde4> │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r5, r0 │ │ │ │ mov sl, r1 │ │ │ │ mov r0, r4 │ │ │ │ - ldr r1, [pc, #-260] @ 27388 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xde8> │ │ │ │ + ldr r1, [pc, #-260] @ 2683c >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xde8> │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ - ldr r0, [pc, #-256] @ 273a0 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe00> │ │ │ │ - ldr r1, [pc, #-280] @ 2738c >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xdec> │ │ │ │ + ldr r0, [pc, #-256] @ 26854 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe00> │ │ │ │ + ldr r1, [pc, #-280] @ 26840 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xdec> │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, sl │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 761c <__exp_finite@plt> │ │ │ │ - ldr r2, [pc, #-308] @ 27390 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xdf0> │ │ │ │ - ldr r3, [pc, #-308] @ 27394 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xdf4> │ │ │ │ + ldr r2, [pc, #-308] @ 26844 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xdf0> │ │ │ │ + ldr r3, [pc, #-308] @ 26848 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xdf4> │ │ │ │ mov r4, r0 │ │ │ │ mov fp, r1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ - ldr r0, [pc, #-336] @ 27398 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xdf8> │ │ │ │ - ldr r1, [pc, #-336] @ 2739c >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xdfc> │ │ │ │ + ldr r0, [pc, #-336] @ 2684c >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xdf8> │ │ │ │ + ldr r1, [pc, #-336] @ 26850 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xdfc> │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ - ldr r2, [pc, #-340] @ 273a0 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe00> │ │ │ │ - ldr r3, [pc, #-340] @ 273a4 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe04> │ │ │ │ + ldr r2, [pc, #-340] @ 26854 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe00> │ │ │ │ + ldr r3, [pc, #-340] @ 26858 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe04> │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, fp │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ - ldr r2, [pc, #-380] @ 273a8 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe08> │ │ │ │ - ldr r3, [pc, #-380] @ 273ac >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe0c> │ │ │ │ + ldr r2, [pc, #-380] @ 2685c >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe08> │ │ │ │ + ldr r3, [pc, #-380] @ 26860 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe0c> │ │ │ │ mov sl, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #-320] @ 27400 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe60> │ │ │ │ - ldr r3, [pc, #-404] @ 273b0 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe10> │ │ │ │ + ldr r2, [pc, #-320] @ 268b4 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe60> │ │ │ │ + ldr r3, [pc, #-404] @ 26864 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe10> │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r5 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ - ldr r0, [pc, #-444] @ 273b4 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe14> │ │ │ │ - ldr r1, [pc, #-444] @ 273b8 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe18> │ │ │ │ + ldr r0, [pc, #-444] @ 26868 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe14> │ │ │ │ + ldr r1, [pc, #-444] @ 2686c >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe18> │ │ │ │ bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ ldr r8, [sp] │ │ │ │ str r0, [sp, #96] @ 0x60 │ │ │ │ ldr r9, [r8, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr fp, [r9] │ │ │ │ ldr r8, [r2, #124] @ 0x7c │ │ │ │ mov r0, fp │ │ │ │ mov r1, r8 │ │ │ │ ldr r4, [r2, #128] @ 0x80 │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - bne 275c0 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x1020> │ │ │ │ + bne 26a74 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x1020> │ │ │ │ mov r0, fp │ │ │ │ mov r1, r4 │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ mov r8, fp │ │ │ │ cmp r0, #0 │ │ │ │ moveq r8, r4 │ │ │ │ mov r0, r8 │ │ │ │ - ldr r1, [pc, #-528] @ 273bc >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe1c> │ │ │ │ + ldr r1, [pc, #-528] @ 26870 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe1c> │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #-536] @ 273c0 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe20> │ │ │ │ - ldr r3, [pc, #-536] @ 273c4 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe24> │ │ │ │ + ldr r2, [pc, #-536] @ 26874 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe20> │ │ │ │ + ldr r3, [pc, #-536] @ 26878 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe24> │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ ldr fp, [sp, #112] @ 0x70 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [fp, #4] │ │ │ │ mov sl, r1 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #-572] @ 273c8 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe28> │ │ │ │ + ldr r3, [pc, #-572] @ 2687c >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe28> │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, sl │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #-604] @ 273cc >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe2c> │ │ │ │ - ldr r3, [pc, #-604] @ 273d0 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe30> │ │ │ │ + ldr r2, [pc, #-604] @ 26880 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe2c> │ │ │ │ + ldr r3, [pc, #-604] @ 26884 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe30> │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 761c <__exp_finite@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ - ldr r2, [pc, #-616] @ 273d4 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe34> │ │ │ │ - ldr r3, [pc, #-616] @ 273d8 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe38> │ │ │ │ + ldr r2, [pc, #-616] @ 26888 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe34> │ │ │ │ + ldr r3, [pc, #-616] @ 2688c >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe38> │ │ │ │ str r0, [fp, #1216] @ 0x4c0 │ │ │ │ ldrd r0, [sp, #8] │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 761c <__exp_finite@plt> │ │ │ │ ldr r3, [sp, #264] @ 0x108 │ │ │ │ mov r5, r1 │ │ │ │ - ldr r1, [pc, #-640] @ 273dc >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe3c> │ │ │ │ + ldr r1, [pc, #-640] @ 26890 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe3c> │ │ │ │ mov r9, r0 │ │ │ │ add ip, pc, r1 │ │ │ │ ldr r0, [ip, r3, lsl #2] │ │ │ │ add r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r5 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ - ldr r2, [pc, #-676] @ 273e0 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe40> │ │ │ │ - ldr r3, [pc, #-676] @ 273e4 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe44> │ │ │ │ + ldr r2, [pc, #-676] @ 26894 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe40> │ │ │ │ + ldr r3, [pc, #-676] @ 26898 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe44> │ │ │ │ str r0, [sp, #104] @ 0x68 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 761c <__exp_finite@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ ldr r4, [sp] │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ ldr r8, [r4, #44] @ 0x2c │ │ │ │ str r8, [sp, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ str r0, [sp, #112] @ 0x70 │ │ │ │ ldr r7, [r4, #48] @ 0x30 │ │ │ │ str r7, [sp, #128] @ 0x80 │ │ │ │ - beq 28134 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x1b94> │ │ │ │ + beq 275e8 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x1b94> │ │ │ │ ldr r6, [fp, #1608] @ 0x648 │ │ │ │ ldr sl, [sp, #320] @ 0x140 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 28160 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x1bc0> │ │ │ │ + beq 27614 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x1bc0> │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ cmp r2, r6 │ │ │ │ movcs r2, r6 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ streq r2, [sp, #144] @ 0x90 │ │ │ │ - beq 280fc >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x1b5c> │ │ │ │ + beq 275b0 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x1b5c> │ │ │ │ ldr lr, [sp, #120] @ 0x78 │ │ │ │ ldr ip, [sp, #128] @ 0x80 │ │ │ │ sub r0, lr, #4 │ │ │ │ lsl r1, r2, #2 │ │ │ │ add r5, r0, r1 │ │ │ │ sub r8, ip, #4 │ │ │ │ add r7, fp, #1680 @ 0x690 │ │ │ │ @@ -32739,16 +32000,16 @@ │ │ │ │ str r7, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [fp, #1836] @ 0x72c │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #-832] @ 27400 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe60> │ │ │ │ - ldr r3, [pc, #-860] @ 273e8 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe48> │ │ │ │ + ldr r2, [pc, #-832] @ 268b4 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe60> │ │ │ │ + ldr r3, [pc, #-860] @ 2689c >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe48> │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ ldr r1, [fp, #1172] @ 0x494 │ │ │ │ ldr r9, [fp, #1196] @ 0x4ac │ │ │ │ add r5, fp, r9, lsl #2 │ │ │ │ eor r4, r9, #1 │ │ │ │ mov r7, r0 │ │ │ │ @@ -32799,16 +32060,16 @@ │ │ │ │ ldr r1, [fp, #1652] @ 0x674 │ │ │ │ str r8, [fp, #1220] @ 0x4c4 │ │ │ │ mov r7, r0 │ │ │ │ str r0, [fp, #1224] @ 0x4c8 │ │ │ │ ldr r0, [fp, #1636] @ 0x664 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #-1092] @ 273ec >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe4c> │ │ │ │ - ldr r3, [pc, #-1092] @ 273f0 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe50> │ │ │ │ + ldr r2, [pc, #-1092] @ 268a0 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe4c> │ │ │ │ + ldr r3, [pc, #-1092] @ 268a4 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe50> │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ ldr r1, [fp, #1656] @ 0x678 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ ldr r1, [fp, #1664] @ 0x680 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [fp, #1660] @ 0x67c │ │ │ │ @@ -32897,15 +32158,15 @@ │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ ldr r5, [sl, #4] │ │ │ │ ldr r8, [sl, #12] │ │ │ │ strd r0, [r9, #72] @ 0x48 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #-1476] @ 273f4 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe54> │ │ │ │ + ldr r3, [pc, #-1476] @ 268a8 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe54> │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ ldrd r0, [sp] │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r0 │ │ │ │ @@ -33048,19 +32309,19 @@ │ │ │ │ sub r1, r2, r6 │ │ │ │ sub ip, r1, #4 │ │ │ │ lsr r3, ip, #2 │ │ │ │ add r6, r3, #1 │ │ │ │ ands r1, r6, #3 │ │ │ │ ldr r6, [sl, #16] │ │ │ │ str r0, [sp, #8] │ │ │ │ - beq 28150 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x1bb0> │ │ │ │ + beq 27604 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x1bb0> │ │ │ │ cmp r1, #1 │ │ │ │ - beq 27c78 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x16d8> │ │ │ │ + beq 2712c >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x16d8> │ │ │ │ cmp r1, #2 │ │ │ │ - beq 27c50 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x16b0> │ │ │ │ + beq 27104 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x16b0> │ │ │ │ and lr, r6, r5 │ │ │ │ add r4, sl, lr, lsl #2 │ │ │ │ ldr r0, [r4, #148] @ 0x94 │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ sub r5, r5, #1 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ @@ -33090,15 +32351,15 @@ │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ cmp r4, r2 │ │ │ │ movne r9, r2 │ │ │ │ strne r7, [sp] │ │ │ │ str r0, [sp, #8] │ │ │ │ movne r8, r0 │ │ │ │ - beq 27d68 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x17c8> │ │ │ │ + beq 2721c >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x17c8> │ │ │ │ and r7, r6, r5 │ │ │ │ add lr, sl, r7, lsl #2 │ │ │ │ ldr r0, [lr, #148] @ 0x94 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ @@ -33132,15 +32393,15 @@ │ │ │ │ ldr r0, [r0, #148] @ 0x94 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ cmp r4, r9 │ │ │ │ mov r8, r0 │ │ │ │ - bne 27cb8 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x1718> │ │ │ │ + bne 2716c >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x1718> │ │ │ │ ldr r7, [sp] │ │ │ │ str r0, [sp, #8] │ │ │ │ add r9, r7, #1 │ │ │ │ and r6, r6, r9 │ │ │ │ mov r4, #1 │ │ │ │ str r4, [sp] │ │ │ │ str r6, [sl, #276] @ 0x114 │ │ │ │ @@ -33162,21 +32423,21 @@ │ │ │ │ sub r4, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ cmp r5, #31 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r6, r0 │ │ │ │ - bhi 27f28 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x1988> │ │ │ │ + bhi 273dc >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x1988> │ │ │ │ cmp r1, #0 │ │ │ │ - beq 27e70 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x18d0> │ │ │ │ + beq 27324 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x18d0> │ │ │ │ cmp r1, #1 │ │ │ │ - beq 27e40 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x18a0> │ │ │ │ + beq 272f4 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x18a0> │ │ │ │ cmp r1, #2 │ │ │ │ - beq 27e18 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x1878> │ │ │ │ + beq 272cc >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x1878> │ │ │ │ and r0, r9, r4 │ │ │ │ ldr r1, [r7, r5, lsl #2] │ │ │ │ ldr r0, [r8, r0, lsl #2] │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ sub r4, r4, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r1, r0 │ │ │ │ @@ -33200,15 +32461,15 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ sub r4, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ cmp r5, #31 │ │ │ │ mov r6, r0 │ │ │ │ - bhi 27f28 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x1988> │ │ │ │ + bhi 273dc >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x1988> │ │ │ │ str fp, [sp, #16] │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ and fp, r9, r4 │ │ │ │ ldr r1, [r7, r5, lsl #2] │ │ │ │ ldr r0, [r8, fp, lsl #2] │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ mov r1, r0 │ │ │ │ @@ -33244,15 +32505,15 @@ │ │ │ │ ldr r0, [r8, ip, lsl #2] │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ cmp r5, #31 │ │ │ │ mov r6, r0 │ │ │ │ - bls 27e78 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x18d8> │ │ │ │ + bls 2732c >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x18d8> │ │ │ │ ldr fp, [sp, #16] │ │ │ │ ldr sl, [sp, #40] @ 0x28 │ │ │ │ bl 785c │ │ │ │ ldr r1, [fp, #1232] @ 0x4d0 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [fp, #1236] @ 0x4d4 │ │ │ │ bl 78d4 <__aeabi_fsub@plt> │ │ │ │ @@ -33313,15 +32574,15 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ add r7, sl, r3, lsl #2 │ │ │ │ and r8, r8, r1 │ │ │ │ cmp ip, #4 │ │ │ │ str ip, [sp] │ │ │ │ str r0, [r7, #148] @ 0x94 │ │ │ │ str r8, [sl, #276] @ 0x114 │ │ │ │ - bne 27d7c >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x17dc> │ │ │ │ + bne 27230 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x17dc> │ │ │ │ ldr r1, [fp, #16] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ ldr r1, [fp, #1244] @ 0x4dc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [fp, #1248] @ 0x4e0 │ │ │ │ bl 78d4 <__aeabi_fsub@plt> │ │ │ │ @@ -33362,53 +32623,53 @@ │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ ldr r5, [sp, #32] │ │ │ │ ldr r8, [sp, #64] @ 0x40 │ │ │ │ cmp r1, r5 │ │ │ │ str r0, [r8, #4]! │ │ │ │ str r8, [sp, #64] @ 0x40 │ │ │ │ - bne 27728 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x1188> │ │ │ │ + bne 26bdc >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x1188> │ │ │ │ ldr r6, [fp, #1608] @ 0x648 │ │ │ │ ldr lr, [sp, #136] @ 0x88 │ │ │ │ ldr r4, [sp, #116] @ 0x74 │ │ │ │ ldr r0, [sp, #120] @ 0x78 │ │ │ │ ldr r7, [sp, #144] @ 0x90 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ sub r6, r6, lr │ │ │ │ subs r9, r4, lr │ │ │ │ add r3, r0, r7 │ │ │ │ add ip, r2, r7 │ │ │ │ str r9, [sp, #116] @ 0x74 │ │ │ │ str r6, [fp, #1608] @ 0x648 │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ str ip, [sp, #128] @ 0x80 │ │ │ │ - bne 276c4 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x1124> │ │ │ │ + bne 26b78 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x1124> │ │ │ │ ldr sl, [sp, #324] @ 0x144 │ │ │ │ ldr fp, [sp, #348] @ 0x15c │ │ │ │ ldr r1, [sl] │ │ │ │ cmp fp, r1 │ │ │ │ - bne 28a4c >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x24ac> │ │ │ │ + bne 27f00 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x24ac> │ │ │ │ add sp, sp, #356 @ 0x164 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r2 │ │ │ │ str r7, [sp] │ │ │ │ - b 27cb8 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x1718> │ │ │ │ + b 2716c >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x1718> │ │ │ │ add lr, fp, #1680 @ 0x690 │ │ │ │ ldr r6, [fp, #1616] @ 0x650 │ │ │ │ ldrd r2, [lr, #136] @ 0x88 │ │ │ │ ldrd r0, [lr, #128] @ 0x80 │ │ │ │ str r6, [fp, #1608] @ 0x648 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bic r1, r1, #-2147483648 @ 0x80000000 │ │ │ │ bl 7bc8 <__sqrt_finite@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #-3480] @ 273f8 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe58> │ │ │ │ - ldr r3, [pc, #-3480] @ 273fc >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe5c> │ │ │ │ + ldr r2, [pc, #-3480] @ 268ac >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe58> │ │ │ │ + ldr r3, [pc, #-3480] @ 268b0 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe5c> │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ ldr r1, [fp, #1824] @ 0x720 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ ldr r1, [fp, #1832] @ 0x728 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [fp, #1828] @ 0x724 │ │ │ │ @@ -33419,58 +32680,58 @@ │ │ │ │ ldr r5, [fp, #1624] @ 0x658 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [fp, #1832] @ 0x728 │ │ │ │ str r0, [fp, #1836] @ 0x72c │ │ │ │ mov r4, r0 │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 28234 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x1c94> │ │ │ │ + beq 276e8 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x1c94> │ │ │ │ ldr r4, [fp, #1644] @ 0x66c │ │ │ │ ldr r5, [fp, #1636] @ 0x664 │ │ │ │ str r4, [fp, #1640] @ 0x668 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 282cc >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x1d2c> │ │ │ │ + beq 27780 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x1d2c> │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 78d4 <__aeabi_fsub@plt> │ │ │ │ ldr r1, [fp, #1620] @ 0x654 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ ldr r9, [fp, #1628] @ 0x65c │ │ │ │ mov r1, r9 │ │ │ │ mov r4, r0 │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ cmp r0, #0 │ │ │ │ moveq r4, r9 │ │ │ │ add r3, r4, #-2147483648 @ 0x80000000 │ │ │ │ str r3, [fp, #1652] @ 0x674 │ │ │ │ - b 276cc >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x112c> │ │ │ │ + b 26b80 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x112c> │ │ │ │ mov r1, #1065353216 @ 0x3f800000 │ │ │ │ mov r0, r5 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ mov r1, r4 │ │ │ │ bl 78d4 <__aeabi_fsub@plt> │ │ │ │ mov r1, r0 │ │ │ │ mov r8, r0 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ mov r1, r0 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ mov r1, r8 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #-3696] @ 27400 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe60> │ │ │ │ - ldr r3, [pc, #-3696] @ 27404 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe64> │ │ │ │ + ldr r2, [pc, #-3696] @ 268b4 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe60> │ │ │ │ + ldr r3, [pc, #-3696] @ 268b8 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe64> │ │ │ │ mov r7, r0 │ │ │ │ mov r9, r1 │ │ │ │ bl 73f4 <__aeabi_dcmpge@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - ldreq r7, [pc, #-3720] @ 27400 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe60> │ │ │ │ - ldreq r9, [pc, #-3720] @ 27404 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe64> │ │ │ │ + ldreq r7, [pc, #-3720] @ 268b4 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe60> │ │ │ │ + ldreq r9, [pc, #-3720] @ 268b8 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe64> │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r9 │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ mov r1, #1065353216 @ 0x3f800000 │ │ │ │ bl 78d4 <__aeabi_fsub@plt> │ │ │ │ ldr r1, [sp, #152] @ 0x98 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ @@ -33479,36 +32740,36 @@ │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ bl 7310 <__exp2_finite@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ mov r4, r0 │ │ │ │ - b 281e0 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x1c40> │ │ │ │ + b 27694 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x1c40> │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 7904 <__aeabi_fcmpgt@plt> │ │ │ │ cmp r0, #0 │ │ │ │ moveq ip, #0 │ │ │ │ streq ip, [fp, #1652] @ 0x674 │ │ │ │ - beq 276cc >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x112c> │ │ │ │ + beq 26b80 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x112c> │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 78d4 <__aeabi_fsub@plt> │ │ │ │ ldr r1, [fp, #1620] @ 0x654 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ ldr r8, [fp, #1632] @ 0x660 │ │ │ │ mov r1, r8 │ │ │ │ mov r7, r0 │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ cmp r0, #0 │ │ │ │ moveq r7, r8 │ │ │ │ str r7, [fp, #1652] @ 0x674 │ │ │ │ - b 276cc >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x112c> │ │ │ │ - ldr r1, [pc, #-3868] @ 27408 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe68> │ │ │ │ + b 26b80 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x112c> │ │ │ │ + ldr r1, [pc, #-3868] @ 268bc >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0xe68> │ │ │ │ mov lr, ip │ │ │ │ str r0, [lr, #1252] @ 0x4e4 │ │ │ │ rsb fp, r0, r0, lsl #3 │ │ │ │ ldr r5, [r4, r1] │ │ │ │ lsl r3, fp, #3 │ │ │ │ add r6, r5, r3 │ │ │ │ ldrd r8, [r5, r3] │ │ │ │ @@ -33807,15 +33068,15 @@ │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ strd r2, [r8, #104] @ 0x68 │ │ │ │ mov r0, r6 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ mov r1, r7 │ │ │ │ str ip, [sp, #268] @ 0x10c │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r3, [pc, #608] @ 28a50 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x24b0> │ │ │ │ + ldr r3, [pc, #608] @ 27f04 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x24b0> │ │ │ │ mov r2, #0 │ │ │ │ strd r2, [r8, #128] @ 0x80 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ strd r0, [sp, #32] │ │ │ │ strd r0, [r8, #120] @ 0x78 │ │ │ │ mov r0, r4 │ │ │ │ @@ -33959,25 +33220,25 @@ │ │ │ │ strd sl, [r8, #216] @ 0xd8 │ │ │ │ strd r4, [sp, #232] @ 0xe8 │ │ │ │ strd r6, [sp, #224] @ 0xe0 │ │ │ │ strd r0, [r9, #56] @ 0x38 │ │ │ │ strd r0, [r9, #64] @ 0x40 │ │ │ │ strd r0, [r9, #72] @ 0x48 │ │ │ │ strd r0, [r9, #80] @ 0x50 │ │ │ │ - b 26770 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x1d0> │ │ │ │ + b 25c24 >(unsigned int, DSP::Oversampler<4, 32>&)@@Base+0x1d0> │ │ │ │ bl 7700 <__stack_chk_fail@plt> │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ -00028a54 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base>: │ │ │ │ +00027f08 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base>: │ │ │ │ ldr r3, [r0, #20] │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - ldr r9, [pc, #3376] @ 29794 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd40> │ │ │ │ + ldr r9, [pc, #3376] @ 28c48 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd40> │ │ │ │ ldr r4, [r0, #24] │ │ │ │ mov sl, r0 │ │ │ │ - ldr r6, [pc, #3368] @ 29798 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd44> │ │ │ │ + ldr r6, [pc, #3368] @ 28c4c >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd44> │ │ │ │ ldr r0, [r3, #16] │ │ │ │ sub sp, sp, #348 @ 0x15c │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r8, [r0] │ │ │ │ ldr r7, [r9, r6] │ │ │ │ @@ -33988,27 +33249,27 @@ │ │ │ │ ldr fp, [r7] │ │ │ │ str r7, [sp, #316] @ 0x13c │ │ │ │ str r2, [sp, #312] @ 0x138 │ │ │ │ str fp, [sp, #340] @ 0x154 │ │ │ │ bl 7904 <__aeabi_fcmpgt@plt> │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 28ad0 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x7c> │ │ │ │ + bne 27f84 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x7c> │ │ │ │ mov r5, r1 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r8 │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ cmp r0, #0 │ │ │ │ moveq r5, r8 │ │ │ │ mov r0, r5 │ │ │ │ bl 77c0 <__aeabi_f2iz@plt> │ │ │ │ ldr ip, [sl, #1252] @ 0x4e4 │ │ │ │ cmp ip, r0 │ │ │ │ str r0, [sp, #148] @ 0x94 │ │ │ │ - bne 2a8a8 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x1e54> │ │ │ │ + bne 29d5c >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x1e54> │ │ │ │ add r8, sl, #1264 @ 0x4f0 │ │ │ │ ldrd r4, [r8, #136] @ 0x88 │ │ │ │ ldrd r0, [r8, #144] @ 0x90 │ │ │ │ ldrd r2, [r8, #160] @ 0xa0 │ │ │ │ ldrd r6, [r8, #152] @ 0x98 │ │ │ │ strd r4, [sp, #56] @ 0x38 │ │ │ │ strd r0, [sp, #72] @ 0x48 │ │ │ │ @@ -34087,15 +33348,15 @@ │ │ │ │ ldr r9, [r7, #64] @ 0x40 │ │ │ │ ldr r6, [ip] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ ldr r3, [r7, #68] @ 0x44 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 28c64 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x210> │ │ │ │ + bne 28118 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x210> │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ mov r9, r6 │ │ │ │ cmp r0, #0 │ │ │ │ ldreq r1, [sp] │ │ │ │ @@ -34109,15 +33370,15 @@ │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r0, #24] │ │ │ │ ldr r7, [r2] │ │ │ │ mov r0, r7 │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ ldr ip, [r4, #80] @ 0x50 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 28cbc >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x268> │ │ │ │ + bne 28170 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x268> │ │ │ │ mov r0, r7 │ │ │ │ mov r1, ip │ │ │ │ str ip, [sp] │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ mov r9, r7 │ │ │ │ cmp r0, #0 │ │ │ │ ldreq r5, [sp] │ │ │ │ @@ -34132,36 +33393,36 @@ │ │ │ │ mov r6, r0 │ │ │ │ ldr r9, [r1] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ ldr r2, [r4, #92] @ 0x5c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 28d18 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x2c4> │ │ │ │ + bne 281cc >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x2c4> │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp] │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ mov r5, r9 │ │ │ │ cmp r0, #0 │ │ │ │ ldreq r0, [sp] │ │ │ │ moveq r5, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #2672] @ 2979c >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd48> │ │ │ │ + ldr r3, [pc, #2672] @ 28c50 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd48> │ │ │ │ strd r0, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #2652] @ 297a0 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd4c> │ │ │ │ + ldr r3, [pc, #2652] @ 28c54 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd4c> │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #2648] @ 297a4 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd50> │ │ │ │ - ldr r3, [pc, #2648] @ 297a8 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd54> │ │ │ │ + ldr r2, [pc, #2648] @ 28c58 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd50> │ │ │ │ + ldr r3, [pc, #2648] @ 28c5c >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd54> │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 761c <__exp_finite@plt> │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ strd r0, [sp] │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ @@ -34178,16 +33439,16 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r9 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ ldrd r2, [sp] │ │ │ │ strd r0, [sp, #56] @ 0x38 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #2544] @ 297a4 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd50> │ │ │ │ - ldr r3, [pc, #2548] @ 297ac >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd58> │ │ │ │ + ldr r2, [pc, #2544] @ 28c58 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd50> │ │ │ │ + ldr r3, [pc, #2548] @ 28c60 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd58> │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 761c <__exp_finite@plt> │ │ │ │ ldrd r2, [sp, #200] @ 0xc8 │ │ │ │ @@ -34272,15 +33533,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #2180] @ 297b0 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd5c> │ │ │ │ + ldr r3, [pc, #2180] @ 28c64 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd5c> │ │ │ │ strd r0, [sp, #32] │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ @@ -34421,32 +33682,32 @@ │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r1, [pc, #1588] @ 297b4 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd60> │ │ │ │ + ldr r1, [pc, #1588] @ 28c68 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd60> │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r1, [pc, #1544] @ 2979c >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd48> │ │ │ │ + ldr r1, [pc, #1544] @ 28c50 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd48> │ │ │ │ bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ ldrd r6, [sp, #88] @ 0x58 │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strd r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #1516] @ 297b0 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd5c> │ │ │ │ + ldr r3, [pc, #1516] @ 28c64 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd5c> │ │ │ │ strd r0, [sp, #72] @ 0x48 │ │ │ │ ldrd r0, [sp, #48] @ 0x30 │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldrd r0, [sp, #72] @ 0x48 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ @@ -34459,30 +33720,30 @@ │ │ │ │ strd r0, [ip] │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #1432] @ 297b0 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd5c> │ │ │ │ + ldr r3, [pc, #1432] @ 28c64 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd5c> │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ ldrd r2, [sp] │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ strd r0, [r4, #-8] │ │ │ │ ldrd r0, [sp, #56] @ 0x38 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #1352] @ 2979c >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd48> │ │ │ │ + ldr r3, [pc, #1352] @ 28c50 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd48> │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ ldrd r6, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ strd r0, [r4] │ │ │ │ @@ -34542,15 +33803,15 @@ │ │ │ │ ldr r9, [r3] │ │ │ │ ldr r7, [r2, #20] │ │ │ │ strd r0, [fp] │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r8 │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - bne 29378 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x924> │ │ │ │ + bne 2882c >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x924> │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r7 │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ mov r8, r9 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r8, r7 │ │ │ │ ldr lr, [sp, #8] │ │ │ │ @@ -34559,15 +33820,15 @@ │ │ │ │ ldr fp, [r5, #40] @ 0x28 │ │ │ │ ldr r4, [r6] │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ ldr r9, [r5, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 293bc >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x968> │ │ │ │ + bne 28870 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x968> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r9 │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ mov fp, r4 │ │ │ │ cmp r0, #0 │ │ │ │ moveq fp, r9 │ │ │ │ ldr ip, [sp, #8] │ │ │ │ @@ -34577,91 +33838,91 @@ │ │ │ │ ldr r3, [r0] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp] │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ ldr r6, [r7, #32] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 29408 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x9b4> │ │ │ │ + bne 288bc >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x9b4> │ │ │ │ ldr r5, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ mov r4, r5 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r4, r6 │ │ │ │ mov r0, r8 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #1100] @ 29868 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xe14> │ │ │ │ + ldr r3, [pc, #1100] @ 28d1c >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xe14> │ │ │ │ add r9, sp, #328 @ 0x148 │ │ │ │ strd r0, [sp] │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r1, [pc, #868] @ 2979c >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd48> │ │ │ │ + ldr r1, [pc, #868] @ 28c50 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd48> │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r0, r4 │ │ │ │ strd r6, [sp, #16] │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ mov r1, r0 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ - ldr r1, [pc, #844] @ 297b8 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd64> │ │ │ │ + ldr r1, [pc, #844] @ 28c6c >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd64> │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ - ldr r1, [pc, #840] @ 297bc >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd68> │ │ │ │ + ldr r1, [pc, #840] @ 28c70 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd68> │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ mov r1, #1056964608 @ 0x3f000000 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ ldr r1, [sl] │ │ │ │ bl 7658 <__aeabi_fdiv@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #944] @ 29840 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xdec> │ │ │ │ - ldr r3, [pc, #812] @ 297c0 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd6c> │ │ │ │ + ldr r2, [pc, #944] @ 28cf4 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xdec> │ │ │ │ + ldr r3, [pc, #812] @ 28c74 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd6c> │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ add r3, sp, #320 @ 0x140 │ │ │ │ add r2, sp, #328 @ 0x148 │ │ │ │ bl 7910 │ │ │ │ add r1, sp, #320 @ 0x140 │ │ │ │ ldrd r2, [r1] │ │ │ │ ldrd r0, [r9] │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r3 │ │ │ │ - ldr r2, [pc, #776] @ 297c4 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd70> │ │ │ │ - ldr r3, [pc, #776] @ 297c8 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd74> │ │ │ │ + ldr r2, [pc, #776] @ 28c78 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd70> │ │ │ │ + ldr r3, [pc, #776] @ 28c7c >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd74> │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r4, [sp, #24] │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r1, [pc, #700] @ 2979c >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd48> │ │ │ │ + ldr r1, [pc, #700] @ 28c50 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd48> │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #688] @ 2979c >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd48> │ │ │ │ + ldr r3, [pc, #688] @ 28c50 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd48> │ │ │ │ strd r6, [sp, #32] │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r1, [pc, #648] @ 2979c >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd48> │ │ │ │ + ldr r1, [pc, #648] @ 28c50 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd48> │ │ │ │ bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #840] @ 29868 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xe14> │ │ │ │ + ldr r3, [pc, #840] @ 28d1c >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xe14> │ │ │ │ strd r4, [sp, #40] @ 0x28 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, r6 │ │ │ │ @@ -34683,41 +33944,41 @@ │ │ │ │ mov r0, r2 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #516] @ 2979c >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd48> │ │ │ │ + ldr r3, [pc, #516] @ 28c50 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd48> │ │ │ │ str r0, [r4, #4] │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ mov r1, r8 │ │ │ │ str r0, [r4, #8] │ │ │ │ mov r0, r8 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #616] @ 29834 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xde0> │ │ │ │ - ldr r3, [pc, #508] @ 297cc >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd78> │ │ │ │ + ldr r2, [pc, #616] @ 28ce8 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xde0> │ │ │ │ + ldr r3, [pc, #508] @ 28c80 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd78> │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r0, fp │ │ │ │ strd r4, [sp, #24] │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r1, [pc, #412] @ 2979c >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd48> │ │ │ │ + ldr r1, [pc, #412] @ 28c50 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd48> │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ @@ -34730,45 +33991,45 @@ │ │ │ │ ldr r4, [r6, #100] @ 0x64 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ ldr r7, [r6, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 29674 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xc20> │ │ │ │ + bne 28b28 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xc20> │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ mov r4, r5 │ │ │ │ cmp r0, #0 │ │ │ │ ldreq r0, [sp, #40] @ 0x28 │ │ │ │ moveq r4, r0 │ │ │ │ - ldr r2, [pc, #408] @ 29814 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xdc0> │ │ │ │ - ldr r3, [pc, #336] @ 297d0 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd7c> │ │ │ │ + ldr r2, [pc, #408] @ 28cc8 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xdc0> │ │ │ │ + ldr r3, [pc, #336] @ 28c84 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd7c> │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r7, r1 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ - ldr r1, [pc, #288] @ 297d4 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd80> │ │ │ │ + ldr r1, [pc, #288] @ 28c88 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd80> │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ mov r1, r0 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #272] @ 297d8 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd84> │ │ │ │ - ldr r3, [pc, #272] @ 297dc >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd88> │ │ │ │ + ldr r2, [pc, #272] @ 28c8c >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd84> │ │ │ │ + ldr r3, [pc, #272] @ 28c90 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd88> │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sl, #1620] @ 0x654 │ │ │ │ mov r5, r1 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ @@ -34784,15 +34045,15 @@ │ │ │ │ ldr r4, [r6, #112] @ 0x70 │ │ │ │ mov r0, ip │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp, #16] │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ ldr r3, [r6, #116] @ 0x74 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 2974c >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xcf8> │ │ │ │ + bne 28c00 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xcf8> │ │ │ │ ldr r5, [sp, #16] │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ mov r4, r5 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -34806,25 +34067,25 @@ │ │ │ │ mov r3, r1 │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ strd r6, [sp, #16] │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r1, [pc, #24] @ 2979c >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd48> │ │ │ │ + ldr r1, [pc, #24] @ 28c50 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd48> │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ - ldr r2, [pc, #168] @ 29834 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xde0> │ │ │ │ - ldr r3, [pc, #80] @ 297e0 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd8c> │ │ │ │ + ldr r2, [pc, #168] @ 28ce8 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xde0> │ │ │ │ + ldr r3, [pc, #80] @ 28c94 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd8c> │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - b 2987c >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xe28> │ │ │ │ - andeq r8, r4, r8, lsl #30 │ │ │ │ + b 28d30 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xe28> │ │ │ │ + andeq r9, r4, r4, asr sl │ │ │ │ andeq r0, r0, ip, asr r3 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andmi r0, ip, r0 │ │ │ │ - bllt fed7ec04 │ │ │ │ + bllt fed7e0b8 │ │ │ │ @ instruction: 0x40026bb1 │ │ │ │ @ instruction: 0x40126bb1 │ │ │ │ andmi r0, r8, r0 │ │ │ │ svclt 0x00f00000 @ IMB │ │ │ │ strbmi r2, [fp] │ │ │ │ mvnsmi r0, #0 │ │ │ │ @ instruction: 0x401921fb │ │ │ │ @@ -34840,15 +34101,15 @@ │ │ │ │ svccc 0x00e3d70a │ │ │ │ svccc 0x00e9eb85 │ │ │ │ cdpne 1, 11, cr5, cr8, cr12, {7} │ │ │ │ @ instruction: 0x47ae147b │ │ │ │ svccc 0x00b47ae1 │ │ │ │ adcmi r0, r0, r0 │ │ │ │ eormi r3, r8, r3, lsr r3 │ │ │ │ - bl fe1712ec │ │ │ │ + bl fe1707a0 │ │ │ │ svccc 0x00aeb851 │ │ │ │ cmnls r4, #27136 @ 0x6a00 │ │ │ │ svccc 0x00b60418 │ │ │ │ teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ eormi r3, r7, r3, lsr r3 │ │ │ │ svcpl 0x0006f694 │ │ │ │ svccc 0x00654c98 │ │ │ │ @@ -34857,214 +34118,214 @@ │ │ │ │ svccc 0x0043a92a │ │ │ │ bicmi r0, r4, #0 │ │ │ │ ldmibls r9, {r1, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ svccc 0x00b99999 │ │ │ │ svccc 0x00f80000 │ │ │ │ strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ @ instruction: 0xc01921fb │ │ │ │ - blne fe55099c │ │ │ │ + blne fe54fe50 │ │ │ │ andsmi r3, r5, sl, ror r1 │ │ │ │ - andeq r6, r3, r8, ror #14 │ │ │ │ + muleq r3, r0, r2 │ │ │ │ ldmibvc r2!, {r0, r1, r2, r5, r6, r7, r8, fp, sp}^ │ │ │ │ andsmi r5, r3, r1, lsr r0 │ │ │ │ mrccc 8, 7, APSR_nzcv, cr4, cr5, {5} │ │ │ │ ldceq 2, cr4, [r2], {35} @ 0x23 │ │ │ │ - blcc ff210af0 │ │ │ │ + blcc ff20ffa4 │ │ │ │ svccc 0x00e00000 │ │ │ │ stmibls r8!, {r0, r1, r2, r5, r7, r9, sl, fp, pc} │ │ │ │ - bcc ffcff780 │ │ │ │ + bcc ffcfec34 │ │ │ │ stmiahi r3!, {r0, r4, r5, r6, r7, fp, sp, lr}^ │ │ │ │ mcrcc 8, 7, pc, cr4, cr5, {5} @ │ │ │ │ strd r0, [sp, #24] │ │ │ │ mov r0, r4 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ - ldr r2, [pc, #-192] @ 297e4 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd90> │ │ │ │ - ldr r3, [pc, #-192] @ 297e8 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd94> │ │ │ │ + ldr r2, [pc, #-192] @ 28c98 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd90> │ │ │ │ + ldr r3, [pc, #-192] @ 28c9c >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd94> │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #140] @ 0x8c │ │ │ │ mov r0, r6 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ ldrd r2, [sp] │ │ │ │ - ldr r1, [pc, #-216] @ 297ec >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd98> │ │ │ │ + ldr r1, [pc, #-216] @ 28ca0 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd98> │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ - ldr r0, [pc, #-220] @ 297f0 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd9c> │ │ │ │ + ldr r0, [pc, #-220] @ 28ca4 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xd9c> │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ - ldr r2, [pc, #-224] @ 297f4 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xda0> │ │ │ │ - ldr r3, [pc, #-224] @ 297f8 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xda4> │ │ │ │ + ldr r2, [pc, #-224] @ 28ca8 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xda0> │ │ │ │ + ldr r3, [pc, #-224] @ 28cac >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xda4> │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r0, fp │ │ │ │ - ldr r1, [pc, #-276] @ 297fc >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xda8> │ │ │ │ + ldr r1, [pc, #-276] @ 28cb0 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xda8> │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ - ldr r0, [pc, #-272] @ 29814 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xdc0> │ │ │ │ - ldr r1, [pc, #-296] @ 29800 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xdac> │ │ │ │ + ldr r0, [pc, #-272] @ 28cc8 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xdc0> │ │ │ │ + ldr r1, [pc, #-296] @ 28cb4 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xdac> │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 761c <__exp_finite@plt> │ │ │ │ - ldr r2, [pc, #-324] @ 29804 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xdb0> │ │ │ │ - ldr r3, [pc, #-324] @ 29808 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xdb4> │ │ │ │ + ldr r2, [pc, #-324] @ 28cb8 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xdb0> │ │ │ │ + ldr r3, [pc, #-324] @ 28cbc >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xdb4> │ │ │ │ mov fp, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ - ldr r0, [pc, #-352] @ 2980c >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xdb8> │ │ │ │ - ldr r1, [pc, #-352] @ 29810 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xdbc> │ │ │ │ + ldr r0, [pc, #-352] @ 28cc0 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xdb8> │ │ │ │ + ldr r1, [pc, #-352] @ 28cc4 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xdbc> │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ - ldr r2, [pc, #-356] @ 29814 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xdc0> │ │ │ │ - ldr r3, [pc, #-356] @ 29818 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xdc4> │ │ │ │ + ldr r2, [pc, #-356] @ 28cc8 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xdc0> │ │ │ │ + ldr r3, [pc, #-356] @ 28ccc >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xdc4> │ │ │ │ mov r6, r0 │ │ │ │ mov r4, r1 │ │ │ │ mov r0, fp │ │ │ │ mov r1, r7 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r4 │ │ │ │ bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ - ldr r2, [pc, #-396] @ 2981c >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xdc8> │ │ │ │ - ldr r3, [pc, #-396] @ 29820 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xdcc> │ │ │ │ + ldr r2, [pc, #-396] @ 28cd0 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xdc8> │ │ │ │ + ldr r3, [pc, #-396] @ 28cd4 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xdcc> │ │ │ │ mov fp, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r2, [pc, #-336] @ 29874 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xe20> │ │ │ │ - ldr r3, [pc, #-420] @ 29824 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xdd0> │ │ │ │ + ldr r2, [pc, #-336] @ 28d28 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xe20> │ │ │ │ + ldr r3, [pc, #-420] @ 28cd8 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xdd0> │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, fp │ │ │ │ mov r1, r5 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ - ldr r0, [pc, #-460] @ 29828 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xdd4> │ │ │ │ - ldr r1, [pc, #-460] @ 2982c >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xdd8> │ │ │ │ + ldr r0, [pc, #-460] @ 28cdc >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xdd4> │ │ │ │ + ldr r1, [pc, #-460] @ 28ce0 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xdd8> │ │ │ │ bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ ldr r8, [sp, #8] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r9, [r8, #40] @ 0x28 │ │ │ │ ldr r8, [r2, #124] @ 0x7c │ │ │ │ ldr r6, [r9] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ ldr r7, [r2, #128] @ 0x80 │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - bne 29a44 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xff0> │ │ │ │ + bne 28ef8 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xff0> │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ mov r8, r6 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r8, r7 │ │ │ │ mov r0, r8 │ │ │ │ - ldr r1, [pc, #-544] @ 29830 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xddc> │ │ │ │ + ldr r1, [pc, #-544] @ 28ce4 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xddc> │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #-552] @ 29834 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xde0> │ │ │ │ - ldr r3, [pc, #-552] @ 29838 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xde4> │ │ │ │ + ldr r2, [pc, #-552] @ 28ce8 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xde0> │ │ │ │ + ldr r3, [pc, #-552] @ 28cec >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xde4> │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sl, #4] │ │ │ │ mov fp, r1 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #-584] @ 2983c >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xde8> │ │ │ │ + ldr r3, [pc, #-584] @ 28cf0 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xde8> │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, fp │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #-616] @ 29840 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xdec> │ │ │ │ - ldr r3, [pc, #-616] @ 29844 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xdf0> │ │ │ │ + ldr r2, [pc, #-616] @ 28cf4 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xdec> │ │ │ │ + ldr r3, [pc, #-616] @ 28cf8 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xdf0> │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 761c <__exp_finite@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ - ldr r2, [pc, #-628] @ 29848 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xdf4> │ │ │ │ - ldr r3, [pc, #-628] @ 2984c >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xdf8> │ │ │ │ + ldr r2, [pc, #-628] @ 28cfc >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xdf4> │ │ │ │ + ldr r3, [pc, #-628] @ 28d00 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xdf8> │ │ │ │ str r0, [sl, #1216] @ 0x4c0 │ │ │ │ ldrd r0, [sp] │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 761c <__exp_finite@plt> │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ mov r9, r1 │ │ │ │ - ldr r1, [pc, #-652] @ 29850 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xdfc> │ │ │ │ + ldr r1, [pc, #-652] @ 28d04 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xdfc> │ │ │ │ mov r5, r0 │ │ │ │ add ip, pc, r1 │ │ │ │ ldr r0, [ip, r3, lsl #2] │ │ │ │ add r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r9 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ - ldr r2, [pc, #-688] @ 29854 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xe00> │ │ │ │ - ldr r3, [pc, #-688] @ 29858 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xe04> │ │ │ │ + ldr r2, [pc, #-688] @ 28d08 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xe00> │ │ │ │ + ldr r3, [pc, #-688] @ 28d0c >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xe04> │ │ │ │ str r0, [sp, #96] @ 0x60 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bl 761c <__exp_finite@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ ldr r6, [sp, #8] │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r7, [r6, #44] @ 0x2c │ │ │ │ ldr r8, [r6, #48] @ 0x30 │ │ │ │ cmp r2, #0 │ │ │ │ str r7, [sp, #104] @ 0x68 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #112] @ 0x70 │ │ │ │ - beq 2a6c8 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x1c74> │ │ │ │ + beq 29b7c >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x1c74> │ │ │ │ ldr r6, [sl, #1608] @ 0x648 │ │ │ │ ldr r7, [sp, #312] @ 0x138 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 2a6ec >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x1c98> │ │ │ │ + beq 29ba0 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x1c98> │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ cmp r2, r6 │ │ │ │ movcs r2, r6 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [sp, #120] @ 0x78 │ │ │ │ streq r2, [sp, #128] @ 0x80 │ │ │ │ - beq 2a690 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x1c3c> │ │ │ │ + beq 29b44 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x1c3c> │ │ │ │ ldr lr, [sp, #104] @ 0x68 │ │ │ │ ldr ip, [sp, #112] @ 0x70 │ │ │ │ sub r0, lr, #4 │ │ │ │ lsl r1, r2, #2 │ │ │ │ add r5, r0, r1 │ │ │ │ sub r9, ip, #4 │ │ │ │ add r8, sl, #1680 @ 0x690 │ │ │ │ @@ -35077,16 +34338,16 @@ │ │ │ │ str r8, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #24] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r1, [sl, #1836] @ 0x72c │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #-844] @ 29874 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xe20> │ │ │ │ - ldr r3, [pc, #-872] @ 2985c >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xe08> │ │ │ │ + ldr r2, [pc, #-844] @ 28d28 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xe20> │ │ │ │ + ldr r3, [pc, #-872] @ 28d10 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xe08> │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ ldr r1, [sl, #1172] @ 0x494 │ │ │ │ ldr fp, [sl, #1196] @ 0x4ac │ │ │ │ add r5, sl, fp, lsl #2 │ │ │ │ eor r4, fp, #1 │ │ │ │ mov r8, r0 │ │ │ │ @@ -35137,16 +34398,16 @@ │ │ │ │ ldr r1, [sl, #1652] @ 0x674 │ │ │ │ str r9, [sl, #1220] @ 0x4c4 │ │ │ │ mov r8, r0 │ │ │ │ str r0, [sl, #1224] @ 0x4c8 │ │ │ │ ldr r0, [sl, #1636] @ 0x664 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #-1104] @ 29860 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xe0c> │ │ │ │ - ldr r3, [pc, #-1104] @ 29864 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xe10> │ │ │ │ + ldr r2, [pc, #-1104] @ 28d14 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xe0c> │ │ │ │ + ldr r3, [pc, #-1104] @ 28d18 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xe10> │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ ldr r1, [sl, #1656] @ 0x678 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ ldr r1, [sl, #1664] @ 0x680 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [sl, #1660] @ 0x67c │ │ │ │ @@ -35226,15 +34487,15 @@ │ │ │ │ bl 7748 <__aeabi_dsub@plt> │ │ │ │ ldr r5, [r7, #4] │ │ │ │ ldr r6, [r7, #12] │ │ │ │ strd r0, [fp, #72] @ 0x48 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #-1452] @ 29868 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xe14> │ │ │ │ + ldr r3, [pc, #-1452] @ 28d1c >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xe14> │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ mov fp, r0 │ │ │ │ mov r9, r1 │ │ │ │ ldrd r0, [sp] │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r3, r1 │ │ │ │ @@ -35442,19 +34703,19 @@ │ │ │ │ ldr r8, [r7, #16] │ │ │ │ sub ip, r1, r5 │ │ │ │ sub r3, ip, #4 │ │ │ │ mov r9, r0 │ │ │ │ lsr r0, r3, #2 │ │ │ │ add r2, r0, #1 │ │ │ │ ands r1, r2, #3 │ │ │ │ - beq 2a6e4 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x1c90> │ │ │ │ + beq 29b98 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x1c90> │ │ │ │ cmp r1, #1 │ │ │ │ - beq 2a1d8 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x1784> │ │ │ │ + beq 2968c >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x1784> │ │ │ │ cmp r1, #2 │ │ │ │ - beq 2a1b0 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x175c> │ │ │ │ + beq 29664 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x175c> │ │ │ │ and lr, r8, r6 │ │ │ │ mov r4, r5 │ │ │ │ add r5, r7, lr, lsl #2 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r5, #148] @ 0x94 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ sub r6, r6, #1 │ │ │ │ @@ -35482,15 +34743,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ ldr r5, [sp, #16] │ │ │ │ cmp r4, r5 │ │ │ │ movne fp, r5 │ │ │ │ mov r9, r0 │ │ │ │ - beq 2a2b8 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x1864> │ │ │ │ + beq 2976c >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x1864> │ │ │ │ and lr, r8, r6 │ │ │ │ add ip, r7, lr, lsl #2 │ │ │ │ ldr r0, [ip, #148] @ 0x94 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ sub r5, r6, #1 │ │ │ │ mov r1, r0 │ │ │ │ @@ -35524,15 +34785,15 @@ │ │ │ │ ldr r0, [r3, #148] @ 0x94 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ cmp r4, fp │ │ │ │ mov r9, r0 │ │ │ │ - bne 2a210 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x17bc> │ │ │ │ + bne 296c4 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x17bc> │ │ │ │ ldr r4, [r7, #4] │ │ │ │ ldr fp, [sp] │ │ │ │ ldr r6, [r7] │ │ │ │ add lr, fp, #1 │ │ │ │ ldr r5, [r7, #12] │ │ │ │ ldr fp, [r7, #8] │ │ │ │ sub r0, r4, #1 │ │ │ │ @@ -35769,51 +35030,51 @@ │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldr r5, [sp, #12] │ │ │ │ ldr r6, [sp, #32] │ │ │ │ cmp r1, r5 │ │ │ │ str r0, [r6, #4]! │ │ │ │ str r6, [sp, #32] │ │ │ │ - bne 29ba8 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x1154> │ │ │ │ + bne 2905c >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x1154> │ │ │ │ ldr r6, [sl, #1608] @ 0x648 │ │ │ │ ldr r4, [sp, #120] @ 0x78 │ │ │ │ ldr fp, [sp, #136] @ 0x88 │ │ │ │ ldr r8, [sp, #104] @ 0x68 │ │ │ │ ldr r9, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ sub r6, r6, r4 │ │ │ │ subs r0, fp, r4 │ │ │ │ add ip, r8, r9 │ │ │ │ add r3, r2, r9 │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ str r6, [sl, #1608] @ 0x648 │ │ │ │ str ip, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ - bne 29b44 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x10f0> │ │ │ │ + bne 28ff8 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x10f0> │ │ │ │ ldr r7, [sp, #316] @ 0x13c │ │ │ │ ldr sl, [sp, #340] @ 0x154 │ │ │ │ ldr r1, [r7] │ │ │ │ cmp sl, r1 │ │ │ │ - bne 2afc4 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x2570> │ │ │ │ + bne 2a478 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x2570> │ │ │ │ add sp, sp, #348 @ 0x15c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b 2a210 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x17bc> │ │ │ │ + b 296c4 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x17bc> │ │ │ │ add lr, sl, #1680 @ 0x690 │ │ │ │ ldr r6, [sl, #1616] @ 0x650 │ │ │ │ ldrd r2, [lr, #136] @ 0x88 │ │ │ │ ldrd r0, [lr, #128] @ 0x80 │ │ │ │ str r6, [sl, #1608] @ 0x648 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ bic r1, r1, #-2147483648 @ 0x80000000 │ │ │ │ bl 7bc8 <__sqrt_finite@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #-3760] @ 2986c >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xe18> │ │ │ │ - ldr r3, [pc, #-3760] @ 29870 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xe1c> │ │ │ │ + ldr r2, [pc, #-3760] @ 28d20 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xe18> │ │ │ │ + ldr r3, [pc, #-3760] @ 28d24 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xe1c> │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ ldr r1, [sl, #1824] @ 0x720 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ ldr r1, [sl, #1832] @ 0x728 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sl, #1828] @ 0x724 │ │ │ │ @@ -35824,58 +35085,58 @@ │ │ │ │ ldr r5, [sl, #1624] @ 0x658 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sl, #1832] @ 0x728 │ │ │ │ str r0, [sl, #1836] @ 0x72c │ │ │ │ mov fp, r0 │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 2a7c0 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x1d6c> │ │ │ │ + beq 29c74 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x1d6c> │ │ │ │ ldr fp, [sl, #1644] @ 0x66c │ │ │ │ ldr r5, [sl, #1636] @ 0x664 │ │ │ │ str fp, [sl, #1640] @ 0x668 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 2a858 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x1e04> │ │ │ │ + beq 29d0c >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x1e04> │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ bl 78d4 <__aeabi_fsub@plt> │ │ │ │ ldr r1, [sl, #1620] @ 0x654 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ ldr fp, [sl, #1628] @ 0x65c │ │ │ │ mov r1, fp │ │ │ │ mov r4, r0 │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ cmp r0, #0 │ │ │ │ moveq r4, fp │ │ │ │ add r3, r4, #-2147483648 @ 0x80000000 │ │ │ │ str r3, [sl, #1652] @ 0x674 │ │ │ │ - b 29b4c >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x10f8> │ │ │ │ + b 29000 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x10f8> │ │ │ │ mov r1, #1065353216 @ 0x3f800000 │ │ │ │ mov r0, r5 │ │ │ │ bl 7b50 <__aeabi_fadd@plt> │ │ │ │ mov r1, fp │ │ │ │ bl 78d4 <__aeabi_fsub@plt> │ │ │ │ mov r1, r0 │ │ │ │ mov r9, r0 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ mov r1, r0 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ mov r1, r9 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ - ldr r2, [pc, #-3976] @ 29874 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xe20> │ │ │ │ - ldr r3, [pc, #-3976] @ 29878 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xe24> │ │ │ │ + ldr r2, [pc, #-3976] @ 28d28 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xe20> │ │ │ │ + ldr r3, [pc, #-3976] @ 28d2c >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0xe24> │ │ │ │ mov r8, r0 │ │ │ │ mov r4, r1 │ │ │ │ bl 73f4 <__aeabi_dcmpge@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - ldreq r8, [pc, #1972] @ 2afc8 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x2574> │ │ │ │ - ldreq r4, [pc, #1972] @ 2afcc >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x2578> │ │ │ │ + ldreq r8, [pc, #1972] @ 2a47c >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x2574> │ │ │ │ + ldreq r4, [pc, #1972] @ 2a480 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x2578> │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r4 │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ mov r1, #1065353216 @ 0x3f800000 │ │ │ │ bl 78d4 <__aeabi_fsub@plt> │ │ │ │ ldr r1, [sp, #140] @ 0x8c │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ @@ -35884,36 +35145,36 @@ │ │ │ │ bl 752c <__aeabi_f2d@plt> │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ bl 776c <__aeabi_dadd@plt> │ │ │ │ bl 7310 <__exp2_finite@plt> │ │ │ │ bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ mov fp, r0 │ │ │ │ - b 2a76c >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x1d18> │ │ │ │ + b 29c20 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x1d18> │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ bl 7904 <__aeabi_fcmpgt@plt> │ │ │ │ cmp r0, #0 │ │ │ │ moveq ip, #0 │ │ │ │ streq ip, [sl, #1652] @ 0x674 │ │ │ │ - beq 29b4c >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x10f8> │ │ │ │ + beq 29000 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x10f8> │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ bl 78d4 <__aeabi_fsub@plt> │ │ │ │ ldr r1, [sl, #1620] @ 0x654 │ │ │ │ bl 7718 <__aeabi_fmul@plt> │ │ │ │ ldr r9, [sl, #1632] @ 0x660 │ │ │ │ mov r1, r9 │ │ │ │ mov r8, r0 │ │ │ │ bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ cmp r0, #0 │ │ │ │ moveq r8, r9 │ │ │ │ str r8, [sl, #1652] @ 0x674 │ │ │ │ - b 29b4c >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x10f8> │ │ │ │ - ldr fp, [pc, #1824] @ 2afd0 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x257c> │ │ │ │ + b 29000 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x10f8> │ │ │ │ + ldr fp, [pc, #1824] @ 2a484 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x257c> │ │ │ │ str r0, [sl, #1252] @ 0x4e4 │ │ │ │ ldr lr, [r9, fp] │ │ │ │ rsb r5, r0, r0, lsl #3 │ │ │ │ lsl r3, r5, #3 │ │ │ │ add ip, lr, r3 │ │ │ │ ldrd r8, [ip, #32] │ │ │ │ ldrd r0, [lr, r3] │ │ │ │ @@ -36210,15 +35471,15 @@ │ │ │ │ mov r1, lr │ │ │ │ add r3, sp, #288 @ 0x120 │ │ │ │ ldrd r2, [r3] │ │ │ │ strd r0, [r8, #112] @ 0x70 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ bl 740c <__aeabi_dmul@plt> │ │ │ │ - ldr r3, [pc, #608] @ 2afd4 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x2580> │ │ │ │ + ldr r3, [pc, #608] @ 2a488 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x2580> │ │ │ │ mov r2, #0 │ │ │ │ strd r2, [r8, #128] @ 0x80 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ strd r6, [r8, #120] @ 0x78 │ │ │ │ @@ -36359,40 +35620,779 @@ │ │ │ │ mov r1, #0 │ │ │ │ strd r2, [r8, #224] @ 0xe0 │ │ │ │ strd r4, [r8, #216] @ 0xd8 │ │ │ │ strd r0, [r9, #56] @ 0x38 │ │ │ │ strd r0, [r9, #64] @ 0x40 │ │ │ │ strd r0, [r9, #72] @ 0x48 │ │ │ │ strd r0, [r9, #80] @ 0x50 │ │ │ │ - b 28c18 >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x1c4> │ │ │ │ + b 280cc >(unsigned int, DSP::Oversampler<2, 32>&)@@Base+0x1c4> │ │ │ │ bl 7700 <__stack_chk_fail@plt> │ │ │ │ stmiahi r3!, {r0, r4, r5, r6, r7, fp, sp, lr}^ │ │ │ │ mcrcc 8, 7, pc, cr4, cr5, {5} @ │ │ │ │ andeq r0, r0, r4, ror #11 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ -0002afd8 ::_run(void*, unsigned long)@@Base>: │ │ │ │ +0002a48c ::_run(void*, unsigned long)@@Base>: │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ subs r5, r1, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 2b010 ::_run(void*, unsigned long)@@Base+0x38> │ │ │ │ + bne 2a4c4 ::_run(void*, unsigned long)@@Base+0x38> │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 7a18 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ add r2, r1, #-2147483648 @ 0x80000000 │ │ │ │ str r2, [r4, #16] │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 77e4 │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r4, #12] │ │ │ │ - b 2aff4 ::_run(void*, unsigned long)@@Base+0x1c> │ │ │ │ + b 2a4a8 ::_run(void*, unsigned long)@@Base+0x1c> │ │ │ │ + │ │ │ │ +0002a4d4 : │ │ │ │ + push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + ldr r7, [r0, #20] │ │ │ │ + ldr r6, [r0, #24] │ │ │ │ + ldr r3, [r7, #4] │ │ │ │ + ldr r5, [r6, #16] │ │ │ │ + ldr r8, [r3] │ │ │ │ + mov r4, r0 │ │ │ │ + mov r1, r5 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ + ldr r9, [r6, #20] │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 2a520 │ │ │ │ + mov r0, r8 │ │ │ │ + mov r1, r9 │ │ │ │ + bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ + mov r5, r8 │ │ │ │ + cmp r0, #0 │ │ │ │ + moveq r5, r9 │ │ │ │ + ldr r0, [r7] │ │ │ │ + ldr r8, [r6, #4] │ │ │ │ + str r5, [r4, #32] │ │ │ │ + ldr r7, [r0] │ │ │ │ + mov r1, r8 │ │ │ │ + mov r0, r7 │ │ │ │ + bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ + ldr r6, [r6, #8] │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 2a560 │ │ │ │ + mov r0, r7 │ │ │ │ + mov r1, r6 │ │ │ │ + bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ + mov r8, r7 │ │ │ │ + cmp r0, #0 │ │ │ │ + moveq r8, r6 │ │ │ │ + str r8, [r4, #28] │ │ │ │ + mov r0, r8 │ │ │ │ + bl 752c <__aeabi_f2d@plt> │ │ │ │ + ldr r2, [pc, #148] @ 2a608 │ │ │ │ + ldr r3, [pc, #148] @ 2a60c │ │ │ │ + bl 740c <__aeabi_dmul@plt> │ │ │ │ + mov r9, r0 │ │ │ │ + ldr r0, [r4] │ │ │ │ + mov r7, r1 │ │ │ │ + bl 752c <__aeabi_f2d@plt> │ │ │ │ + mov r2, r0 │ │ │ │ + mov r3, r1 │ │ │ │ + mov r0, r9 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ + mov r6, r0 │ │ │ │ + mov r5, r1 │ │ │ │ + mov r0, r6 │ │ │ │ + mov r1, r5 │ │ │ │ + bl 7520 │ │ │ │ + mov r8, r6 │ │ │ │ + mov r9, r5 │ │ │ │ + mov r2, r0 │ │ │ │ + mov r3, r1 │ │ │ │ + bl 776c <__aeabi_dadd@plt> │ │ │ │ + add ip, r5, #-2147483648 @ 0x80000000 │ │ │ │ + strd r0, [r4, #64] @ 0x40 │ │ │ │ + mov r1, ip │ │ │ │ + mov r0, r6 │ │ │ │ + bl 7b2c │ │ │ │ + mov r3, r5 │ │ │ │ + mov r2, r6 │ │ │ │ + strd r0, [r4, #48] @ 0x30 │ │ │ │ + mov r0, r6 │ │ │ │ + mov r1, r5 │ │ │ │ + bl 776c <__aeabi_dadd@plt> │ │ │ │ + add r1, r1, #-2147483648 @ 0x80000000 │ │ │ │ + bl 7b2c │ │ │ │ + mov r3, #0 │ │ │ │ + str r3, [r4, #40] @ 0x28 │ │ │ │ + strd r0, [r4, #56] @ 0x38 │ │ │ │ + pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ + @ instruction: 0x401921fb │ │ │ │ + │ │ │ │ +0002a610 : │ │ │ │ + push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + ldr sl, [r0, #20] │ │ │ │ + ldr r2, [pc, #1564] @ 2ac3c │ │ │ │ + ldr r3, [sl, #4] │ │ │ │ + sub sp, sp, #132 @ 0x84 │ │ │ │ + ldr r5, [r0, #24] │ │ │ │ + ldr r9, [pc, #1552] @ 2ac40 │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r3 │ │ │ │ + add r3, pc, r2 │ │ │ │ + str r5, [sp, #76] @ 0x4c │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + ldr ip, [r3, r9] │ │ │ │ + ldr r6, [r0] │ │ │ │ + ldr lr, [ip] │ │ │ │ + mov fp, r1 │ │ │ │ + mov r0, r6 │ │ │ │ + mov r1, r7 │ │ │ │ + str ip, [sp, #80] @ 0x50 │ │ │ │ + str lr, [sp, #124] @ 0x7c │ │ │ │ + bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ + ldr r1, [sl, #8] │ │ │ │ + ldr r5, [r5, #20] │ │ │ │ + str r1, [sp, #20] │ │ │ │ + str r5, [sp, #8] │ │ │ │ + cmp r0, #0 │ │ │ │ + movne r8, r7 │ │ │ │ + bne 2a69c │ │ │ │ + mov r1, r5 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ + mov r8, r6 │ │ │ │ + cmp r0, #0 │ │ │ │ + moveq r8, r5 │ │ │ │ + ldr r5, [r4, #32] │ │ │ │ + mov r1, r8 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 7784 <__aeabi_fcmpeq@plt> │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 2a8d8 │ │ │ │ + mov r0, fp │ │ │ │ + bl 79f4 <__aeabi_ui2d@plt> │ │ │ │ + mov r2, r0 │ │ │ │ + mov r3, r1 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r1, [pc, #1396] @ 2ac44 │ │ │ │ + bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ + strd r0, [sp] │ │ │ │ + mov r0, r8 │ │ │ │ + bl 752c <__aeabi_f2d@plt> │ │ │ │ + mov r8, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + mov r9, r1 │ │ │ │ + bl 752c <__aeabi_f2d@plt> │ │ │ │ + mov r2, r0 │ │ │ │ + mov r3, r1 │ │ │ │ + mov r0, r8 │ │ │ │ + mov r1, r9 │ │ │ │ + bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ + ldrd r2, [sp] │ │ │ │ + bl 7358 <__pow_finite@plt> │ │ │ │ + strd r0, [sp] │ │ │ │ + ldr r3, [sl] │ │ │ │ + ldr sl, [sp, #76] @ 0x4c │ │ │ │ + ldr r9, [r3] │ │ │ │ + ldr r8, [sl, #4] │ │ │ │ + mov r0, r9 │ │ │ │ + mov r1, r8 │ │ │ │ + bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ + ldr sl, [sl, #8] │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 2a74c │ │ │ │ + mov r0, r9 │ │ │ │ + mov r1, sl │ │ │ │ + bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ + mov r8, r9 │ │ │ │ + cmp r0, #0 │ │ │ │ + moveq r8, sl │ │ │ │ + mov r1, r8 │ │ │ │ + ldr r0, [r4, #28] │ │ │ │ + bl 7784 <__aeabi_fcmpeq@plt> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 2a93c │ │ │ │ + cmp fp, #0 │ │ │ │ + beq 2a888 │ │ │ │ + ldr sl, [sp, #20] │ │ │ │ + ldr r9, [r4, #40] @ 0x28 │ │ │ │ + add r7, sl, fp, lsl #2 │ │ │ │ + sub fp, r7, #4 │ │ │ │ + sub r1, fp, sl │ │ │ │ + ldrd r2, [r4, #64] @ 0x40 │ │ │ │ + add lr, r4, r9, lsl #3 │ │ │ │ + tst r1, #4 │ │ │ │ + ldrd r6, [lr, #48] @ 0x30 │ │ │ │ + strd r2, [sp, #8] │ │ │ │ + sub r8, sl, #4 │ │ │ │ + beq 2a8e8 │ │ │ │ + mov r2, r6 │ │ │ │ + mov r3, r7 │ │ │ │ + ldrd r0, [sp, #8] │ │ │ │ + bl 740c <__aeabi_dmul@plt> │ │ │ │ + eor r3, r9, #1 │ │ │ │ + add sl, r4, r3, lsl #3 │ │ │ │ + ldrd r2, [sl, #48] @ 0x30 │ │ │ │ + bl 7748 <__aeabi_dsub@plt> │ │ │ │ + mov r6, r0 │ │ │ │ + mov r7, r1 │ │ │ │ + strd r6, [sl, #48] @ 0x30 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 752c <__aeabi_f2d@plt> │ │ │ │ + mov r2, r6 │ │ │ │ + mov r3, r7 │ │ │ │ + bl 740c <__aeabi_dmul@plt> │ │ │ │ + bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ + add sl, r8, #4 │ │ │ │ + add r5, r4, r9, lsl #3 │ │ │ │ + str r0, [r8, #4] │ │ │ │ + ldr r0, [r4, #32] │ │ │ │ + bl 752c <__aeabi_f2d@plt> │ │ │ │ + ldrd r2, [sp] │ │ │ │ + bl 740c <__aeabi_dmul@plt> │ │ │ │ + bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ + mov r2, r6 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r8, r0 │ │ │ │ + str r0, [r4, #32] │ │ │ │ + ldrd r0, [sp, #8] │ │ │ │ + bl 740c <__aeabi_dmul@plt> │ │ │ │ + ldrd r2, [r5, #48] @ 0x30 │ │ │ │ + bl 7748 <__aeabi_dsub@plt> │ │ │ │ + mov r6, r0 │ │ │ │ + mov r7, r1 │ │ │ │ + mov r0, r8 │ │ │ │ + strd r6, [r5, #48] @ 0x30 │ │ │ │ + bl 752c <__aeabi_f2d@plt> │ │ │ │ + mov r2, r6 │ │ │ │ + mov r3, r7 │ │ │ │ + bl 740c <__aeabi_dmul@plt> │ │ │ │ + bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ + add r8, sl, #4 │ │ │ │ + str r0, [sl, #4] │ │ │ │ + ldr r0, [r4, #32] │ │ │ │ + bl 752c <__aeabi_f2d@plt> │ │ │ │ + ldrd r2, [sp] │ │ │ │ + bl 740c <__aeabi_dmul@plt> │ │ │ │ + bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ + cmp fp, r8 │ │ │ │ + mov r5, r0 │ │ │ │ + str r0, [r4, #32] │ │ │ │ + bne 2a798 │ │ │ │ + ldr ip, [sp, #76] @ 0x4c │ │ │ │ + ldr r0, [sp, #84] @ 0x54 │ │ │ │ + ldr r7, [ip, #16] │ │ │ │ + ldr r6, [r0] │ │ │ │ + ldr r2, [ip, #20] │ │ │ │ + str r9, [r4, #40] @ 0x28 │ │ │ │ + str r2, [sp, #8] │ │ │ │ + mov r1, r7 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 7874 <__aeabi_fcmplt@plt> │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 2a8b8 │ │ │ │ + mov r7, r6 │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + bl 73c4 <__aeabi_fcmple@plt> │ │ │ │ + cmp r0, #0 │ │ │ │ + moveq r7, r6 │ │ │ │ + ldr r1, [sp, #80] @ 0x50 │ │ │ │ + ldr fp, [sp, #124] @ 0x7c │ │ │ │ + ldr lr, [r1] │ │ │ │ + str r7, [r4, #32] │ │ │ │ + cmp fp, lr │ │ │ │ + bne 2ac38 │ │ │ │ + add sp, sp, #132 @ 0x84 │ │ │ │ + pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r3, [pc, #868] @ 2ac44 │ │ │ │ + mov r2, #0 │ │ │ │ + strd r2, [sp] │ │ │ │ + b 2a70c │ │ │ │ + eor r9, r9, #1 │ │ │ │ + add r8, r4, r9, lsl #3 │ │ │ │ + mov r0, r2 │ │ │ │ + mov r1, r3 │ │ │ │ + mov r2, r6 │ │ │ │ + mov r3, r7 │ │ │ │ + bl 740c <__aeabi_dmul@plt> │ │ │ │ + ldrd r2, [r8, #48] @ 0x30 │ │ │ │ + bl 7748 <__aeabi_dsub@plt> │ │ │ │ + mov r6, r0 │ │ │ │ + mov r7, r1 │ │ │ │ + strd r6, [r8, #48] @ 0x30 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 752c <__aeabi_f2d@plt> │ │ │ │ + mov r2, r6 │ │ │ │ + mov r3, r7 │ │ │ │ + bl 740c <__aeabi_dmul@plt> │ │ │ │ + bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ + ldr r8, [sp, #20] │ │ │ │ + str r0, [r8] │ │ │ │ + b 2a848 │ │ │ │ + mov r0, fp │ │ │ │ + bl 79f4 <__aeabi_ui2d@plt> │ │ │ │ + add r6, r4, #40 @ 0x28 │ │ │ │ + mov r2, r0 │ │ │ │ + mov r3, r1 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r1, [pc, #744] @ 2ac44 │ │ │ │ + bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ + bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ + add ip, sp, #88 @ 0x58 │ │ │ │ + str r0, [sp, #60] @ 0x3c │ │ │ │ + ldm r6!, {r0, r1, r2, r3} │ │ │ │ + stmia ip!, {r0, r1, r2, r3} │ │ │ │ + ldm r6, {r0, r1, r2, r3} │ │ │ │ + str r8, [r4, #28] │ │ │ │ + stm ip, {r0, r1, r2, r3} │ │ │ │ + mov r0, r8 │ │ │ │ + bl 752c <__aeabi_f2d@plt> │ │ │ │ + ldr r6, [r4, #40] @ 0x28 │ │ │ │ + add sl, r6, #1 │ │ │ │ + eor r6, r6, #1 │ │ │ │ + strd r0, [sp, #32] │ │ │ │ + ldr r0, [r4] │ │ │ │ + bl 752c <__aeabi_f2d@plt> │ │ │ │ + ldrd r2, [r4, #64] @ 0x40 │ │ │ │ + str r6, [sp, #56] @ 0x38 │ │ │ │ + strd r2, [sp, #48] @ 0x30 │ │ │ │ + strd r0, [sp, #40] @ 0x28 │ │ │ │ + add r0, r4, sl, lsl #3 │ │ │ │ + ldrd r8, [r0, #40] @ 0x28 │ │ │ │ + mov r0, r8 │ │ │ │ + mov r1, r9 │ │ │ │ + bl 75c8 <__asin_finite@plt> │ │ │ │ + mov r2, r8 │ │ │ │ + mov r3, r9 │ │ │ │ + strd r0, [sp, #24] │ │ │ │ + ldrd r0, [sp, #48] @ 0x30 │ │ │ │ + bl 740c <__aeabi_dmul@plt> │ │ │ │ + add r3, r4, r6, lsl #3 │ │ │ │ + ldrd r2, [r3, #48] @ 0x30 │ │ │ │ + bl 7748 <__aeabi_dsub@plt> │ │ │ │ + mov r2, r0 │ │ │ │ + mov r3, r1 │ │ │ │ + mov r0, r8 │ │ │ │ + mov r1, r9 │ │ │ │ + bl 7a9c <__aeabi_dcmpgt@plt> │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 2ac20 │ │ │ │ + ldrd r0, [sp, #32] │ │ │ │ + ldr r2, [pc, #576] @ 2ac48 │ │ │ │ + ldr r3, [pc, #576] @ 2ac4c │ │ │ │ + bl 740c <__aeabi_dmul@plt> │ │ │ │ + ldrd r2, [sp, #40] @ 0x28 │ │ │ │ + bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ + mov r8, r0 │ │ │ │ + mov r9, r1 │ │ │ │ + bl 7520 │ │ │ │ + mov r2, r0 │ │ │ │ + mov r3, r1 │ │ │ │ + bl 776c <__aeabi_dadd@plt> │ │ │ │ + mov r2, r0 │ │ │ │ + mov r3, r1 │ │ │ │ + strd r2, [sp, #64] @ 0x40 │ │ │ │ + strd r2, [r4, #64] @ 0x40 │ │ │ │ + ldrd r0, [sp, #24] │ │ │ │ + mov r2, r8 │ │ │ │ + mov r3, r9 │ │ │ │ + bl 7748 <__aeabi_dsub@plt> │ │ │ │ + bl 7b2c │ │ │ │ + mov r2, r0 │ │ │ │ + mov r3, r1 │ │ │ │ + strd r2, [sp, #32] │ │ │ │ + strd r2, [r4, #48] @ 0x30 │ │ │ │ + mov r0, r8 │ │ │ │ + mov r2, r8 │ │ │ │ + mov r3, r9 │ │ │ │ + mov r1, r9 │ │ │ │ + bl 776c <__aeabi_dadd@plt> │ │ │ │ + mov r2, r0 │ │ │ │ + mov r3, r1 │ │ │ │ + ldrd r0, [sp, #24] │ │ │ │ + bl 7748 <__aeabi_dsub@plt> │ │ │ │ + bl 7b2c │ │ │ │ + mov ip, #0 │ │ │ │ + cmp fp, #0 │ │ │ │ + str ip, [r4, #40] @ 0x28 │ │ │ │ + mov r2, r0 │ │ │ │ + mov r3, r1 │ │ │ │ + strd r2, [sp, #40] @ 0x28 │ │ │ │ + strd r2, [r4, #56] @ 0x38 │ │ │ │ + beq 2ac14 │ │ │ │ + ldr r1, [sp, #20] │ │ │ │ + add r7, sp, #128 @ 0x80 │ │ │ │ + add lr, r7, sl, lsl #3 │ │ │ │ + add fp, r1, fp, lsl #2 │ │ │ │ + ldrd r2, [lr, #-40] @ 0xffffffd8 │ │ │ │ + mov r0, #1065353216 @ 0x3f800000 │ │ │ │ + sub r6, fp, #4 │ │ │ │ + strd r2, [sp, #8] │ │ │ │ + mov sl, #0 │ │ │ │ + str r6, [sp, #72] @ 0x48 │ │ │ │ + sub r9, r1, #4 │ │ │ │ + str ip, [sp, #24] │ │ │ │ + str r0, [sp, #20] │ │ │ │ + b 2ab00 │ │ │ │ + ldr lr, [sp, #24] │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + add r0, r4, lr, lsl #3 │ │ │ │ + eor ip, r3, #1 │ │ │ │ + ldrd r2, [r0, #48] @ 0x30 │ │ │ │ + str ip, [sp, #56] @ 0x38 │ │ │ │ + str fp, [sp, #24] │ │ │ │ + strd r2, [sp, #40] @ 0x28 │ │ │ │ + ldrd r2, [sp, #8] │ │ │ │ + ldrd r0, [sp, #48] @ 0x30 │ │ │ │ + bl 740c <__aeabi_dmul@plt> │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + add ip, sp, #128 @ 0x80 │ │ │ │ + add r8, r3, #1 │ │ │ │ + add fp, ip, r8, lsl #3 │ │ │ │ + ldrd r2, [fp, #-40] @ 0xffffffd8 │ │ │ │ + bl 7748 <__aeabi_dsub@plt> │ │ │ │ + ldrd r2, [sp, #32] │ │ │ │ + mov r6, r0 │ │ │ │ + mov r7, r1 │ │ │ │ + strd r6, [fp, #-40] @ 0xffffffd8 │ │ │ │ + ldrd r0, [sp, #64] @ 0x40 │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + bl 740c <__aeabi_dmul@plt> │ │ │ │ + ldrd r2, [sp, #40] @ 0x28 │ │ │ │ + bl 7748 <__aeabi_dsub@plt> │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + eor fp, r7, #1 │ │ │ │ + add r2, r4, fp, lsl #3 │ │ │ │ + mov r6, r0 │ │ │ │ + mov r7, r1 │ │ │ │ + strd r0, [r2, #48] @ 0x30 │ │ │ │ + ldr r0, [sp, #20] │ │ │ │ + strd r6, [sp, #32] │ │ │ │ + bl 752c <__aeabi_f2d@plt> │ │ │ │ + ldrd r2, [sp, #8] │ │ │ │ + bl 740c <__aeabi_dmul@plt> │ │ │ │ + strd r0, [sp, #40] @ 0x28 │ │ │ │ + mov r0, sl │ │ │ │ + bl 752c <__aeabi_f2d@plt> │ │ │ │ + mov r2, r6 │ │ │ │ + mov r3, r7 │ │ │ │ + bl 740c <__aeabi_dmul@plt> │ │ │ │ + mov r2, r0 │ │ │ │ + mov r3, r1 │ │ │ │ + ldrd r0, [sp, #40] @ 0x28 │ │ │ │ + bl 776c <__aeabi_dadd@plt> │ │ │ │ + bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ + ldr r6, [sp, #60] @ 0x3c │ │ │ │ + mov r1, r6 │ │ │ │ + mov r8, r0 │ │ │ │ + ldr r0, [sp, #20] │ │ │ │ + bl 78d4 <__aeabi_fsub@plt> │ │ │ │ + mov r1, r6 │ │ │ │ + str r0, [sp, #20] │ │ │ │ + mov r0, sl │ │ │ │ + bl 7b50 <__aeabi_fadd@plt> │ │ │ │ + mov r1, r5 │ │ │ │ + mov sl, r0 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 7718 <__aeabi_fmul@plt> │ │ │ │ + str r0, [r9, #4]! │ │ │ │ + ldr r0, [r4, #32] │ │ │ │ + bl 752c <__aeabi_f2d@plt> │ │ │ │ + ldrd r2, [sp] │ │ │ │ + bl 740c <__aeabi_dmul@plt> │ │ │ │ + bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ + ldr r1, [sp, #72] @ 0x48 │ │ │ │ + cmp r1, r9 │ │ │ │ + mov r5, r0 │ │ │ │ + str r0, [r4, #32] │ │ │ │ + bne 2aae0 │ │ │ │ + ldr r9, [sp, #76] @ 0x4c │ │ │ │ + ldr r8, [r9, #20] │ │ │ │ + ldr r7, [r9, #16] │ │ │ │ + str r8, [sp, #8] │ │ │ │ + str fp, [r4, #40] @ 0x28 │ │ │ │ + ldr fp, [sp, #84] @ 0x54 │ │ │ │ + ldr r6, [fp] │ │ │ │ + b 2a888 │ │ │ │ + ldrd r2, [sp, #24] │ │ │ │ + ldr r0, [pc, #28] @ 2ac48 │ │ │ │ + ldr r1, [pc, #32] @ 2ac50 │ │ │ │ + bl 7748 <__aeabi_dsub@plt> │ │ │ │ + strd r0, [sp, #24] │ │ │ │ + b 2a9fc │ │ │ │ + bl 7700 <__stack_chk_fail@plt> │ │ │ │ + andeq r7, r4, r4, asr #6 │ │ │ │ + andeq r0, r0, ip, asr r3 │ │ │ │ + svccc 0x00f00000 @ IMB │ │ │ │ + strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ + @ instruction: 0x401921fb │ │ │ │ + strdmi r2, [r9], -fp │ │ │ │ + │ │ │ │ +0002ac54 ::setup()@@Base>: │ │ │ │ + ldr r2, [pc, #400] @ 2adec ::setup()@@Base+0x198> │ │ │ │ + push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + ldr r1, [pc, #396] @ 2adf0 ::setup()@@Base+0x19c> │ │ │ │ + mov r4, r0 │ │ │ │ + ldr ip, [pc, #392] @ 2adf4 ::setup()@@Base+0x1a0> │ │ │ │ + ldr r0, [pc, #392] @ 2adf8 ::setup()@@Base+0x1a4> │ │ │ │ + ldr r5, [pc, #392] @ 2adfc ::setup()@@Base+0x1a8> │ │ │ │ + ldr r3, [pc, #392] @ 2ae00 ::setup()@@Base+0x1ac> │ │ │ │ + add r6, pc, r2 │ │ │ │ + add r7, pc, r0 │ │ │ │ + str r6, [r4, #4] │ │ │ │ + add r5, pc, r5 │ │ │ │ + add r8, pc, r1 │ │ │ │ + add lr, pc, ip │ │ │ │ + mov r2, #4 │ │ │ │ + mov r6, #3 │ │ │ │ + str r7, [r4, #12] │ │ │ │ + str r8, [r4, #16] │ │ │ │ + str lr, [r4, #20] │ │ │ │ + str r2, [r4, #8] │ │ │ │ + str r6, [r4, #24] │ │ │ │ + ldr r6, [r5, r3] │ │ │ │ + str r6, [r4, #40] @ 0x28 │ │ │ │ + mov r0, #12 │ │ │ │ + bl 75e0 │ │ │ │ + ldr r3, [r4, #24] │ │ │ │ + cmn r3, #-536870910 @ 0xe0000002 │ │ │ │ + mov r7, r0 │ │ │ │ + str r0, [r4, #32] │ │ │ │ + bhi 2ade8 ::setup()@@Base+0x194> │ │ │ │ + lsl r0, r3, #2 │ │ │ │ + bl 75e0 │ │ │ │ + ldr r1, [pc, #296] @ 2ae04 ::setup()@@Base+0x1b0> │ │ │ │ + mov r8, r0 │ │ │ │ + ldr r0, [r4, #24] │ │ │ │ + str r8, [r4, #28] │ │ │ │ + cmp r0, r1 │ │ │ │ + bhi 2ade8 ::setup()@@Base+0x194> │ │ │ │ + add ip, r0, r0, lsl #1 │ │ │ │ + lsl r0, ip, #2 │ │ │ │ + bl 75e0 │ │ │ │ + ldr lr, [r4, #24] │ │ │ │ + cmp lr, #0 │ │ │ │ + mov r3, r0 │ │ │ │ + str r0, [r4, #76] @ 0x4c │ │ │ │ + str r0, [r4, #36] @ 0x24 │ │ │ │ + ble 2ada8 ::setup()@@Base+0x154> │ │ │ │ + add r2, r6, #8 │ │ │ │ + ldm r2, {r0, r1, r2} │ │ │ │ + ldr ip, [r6, #4] │ │ │ │ + stm r3, {r0, r1, r2} │ │ │ │ + tst ip, #1 │ │ │ │ + orrne r0, r0, #3 │ │ │ │ + ldr r1, [r6] │ │ │ │ + strne r0, [r3] │ │ │ │ + cmp lr, #1 │ │ │ │ + str ip, [r8] │ │ │ │ + str r1, [r7] │ │ │ │ + beq 2ada8 ::setup()@@Base+0x154> │ │ │ │ + add r9, r6, #32 │ │ │ │ + ldm r9, {r0, r1, r2} │ │ │ │ + ldr r9, [r6, #28] │ │ │ │ + add ip, r3, #12 │ │ │ │ + tst r9, #1 │ │ │ │ + stm ip, {r0, r1, r2} │ │ │ │ + ldr r2, [r6, #24] │ │ │ │ + str r2, [r7, #4] │ │ │ │ + movne r2, r0 │ │ │ │ + orrne r2, r2, #3 │ │ │ │ + strne r2, [r3, #12] │ │ │ │ + cmp lr, #2 │ │ │ │ + str r9, [r8, #4] │ │ │ │ + beq 2ada8 ::setup()@@Base+0x154> │ │ │ │ + add lr, r6, #56 @ 0x38 │ │ │ │ + ldm lr, {r0, r1, r2} │ │ │ │ + ldr lr, [r6, #52] @ 0x34 │ │ │ │ + add ip, r3, #24 │ │ │ │ + tst lr, #1 │ │ │ │ + stm ip, {r0, r1, r2} │ │ │ │ + movne r2, r0 │ │ │ │ + ldr r6, [r6, #48] @ 0x30 │ │ │ │ + orrne r2, r2, #3 │ │ │ │ + str lr, [r8, #8] │ │ │ │ + str r6, [r7, #8] │ │ │ │ + strne r2, [r3, #24] │ │ │ │ + ldr r0, [pc, #88] @ 2ae08 ::setup()@@Base+0x1b4> │ │ │ │ + ldr r3, [pc, #88] @ 2ae0c ::setup()@@Base+0x1b8> │ │ │ │ + ldr r2, [r5, r0] │ │ │ │ + ldr r1, [pc, #84] @ 2ae10 ::setup()@@Base+0x1bc> │ │ │ │ + str r2, [r4, #44] @ 0x2c │ │ │ │ + ldr ip, [pc, #80] @ 2ae14 ::setup()@@Base+0x1c0> │ │ │ │ + ldr r0, [r5, r3] │ │ │ │ + str r0, [r4, #48] @ 0x30 │ │ │ │ + ldr r3, [pc, #72] @ 2ae18 ::setup()@@Base+0x1c4> │ │ │ │ + ldr r2, [r5, r1] │ │ │ │ + str r2, [r4, #52] @ 0x34 │ │ │ │ + ldr r1, [r5, ip] │ │ │ │ + str r1, [r4, #56] @ 0x38 │ │ │ │ + ldr ip, [r5, r3] │ │ │ │ + str ip, [r4, #72] @ 0x48 │ │ │ │ + pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + bl 78bc <__cxa_throw_bad_array_new_length@plt> │ │ │ │ + muleq r3, ip, r6 │ │ │ │ + andeq r4, r3, r8, ror #28 │ │ │ │ + andeq r4, r3, r0, lsl #29 │ │ │ │ + muleq r3, ip, r6 │ │ │ │ + strdeq r6, [r4], -ip │ │ │ │ + andeq r0, r0, r0, lsr r3 │ │ │ │ + beq fead58b4 │ │ │ │ + andeq r0, r0, r4, lsl r5 │ │ │ │ + andeq r0, r0, r0, lsr #7 │ │ │ │ + andeq r0, r0, r8, asr r6 │ │ │ │ + @ instruction: 0x000005b8 │ │ │ │ + andeq r0, r0, r8, ror r4 │ │ │ │ + │ │ │ │ +0002ae1c ::_connect_port(void*, unsigned long, float*)@@Base>: │ │ │ │ + ldr r3, [r0, #20] │ │ │ │ + str r2, [r3, r1, lsl #2] │ │ │ │ + bx lr │ │ │ │ + │ │ │ │ +0002ae28 ::_activate(void*)@@Base>: │ │ │ │ + mov r3, #1 │ │ │ │ + str r3, [r0, #12] │ │ │ │ + bx lr │ │ │ │ + │ │ │ │ +0002ae34 ::_cleanup(void*)@@Base>: │ │ │ │ + push {r4, lr} │ │ │ │ + mov r4, r0 │ │ │ │ + ldr r0, [r0, #20] │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 2ae4c ::_cleanup(void*)@@Base+0x18> │ │ │ │ + bl 7808 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #28 │ │ │ │ + pop {r4, lr} │ │ │ │ + b 75a4 │ │ │ │ + │ │ │ │ +0002ae5c ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base>: │ │ │ │ + push {r4, r5, r6, r7, r8, lr} │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, #72 @ 0x48 │ │ │ │ + mov r5, r1 │ │ │ │ + bl 7328 │ │ │ │ + mov r2, #72 @ 0x48 │ │ │ │ + mov r1, #0 │ │ │ │ + mov r4, r0 │ │ │ │ + bl 7580 │ │ │ │ + ldr r6, [r7, #24] │ │ │ │ + ldr r8, [r7, #76] @ 0x4c │ │ │ │ + cmn r6, #-536870910 @ 0xe0000002 │ │ │ │ + str r8, [r4, #24] │ │ │ │ + bhi 2afcc ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x170> │ │ │ │ + lsl r7, r6, #2 │ │ │ │ + mov r0, r7 │ │ │ │ + bl 75e0 │ │ │ │ + cmp r6, #0 │ │ │ │ + str r0, [r4, #20] │ │ │ │ + ble 2af80 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x124> │ │ │ │ + sub r2, r7, #4 │ │ │ │ + lsr r1, r2, #2 │ │ │ │ + add r3, r1, #1 │ │ │ │ + ands ip, r3, #7 │ │ │ │ + add r7, r0, r7 │ │ │ │ + add lr, r8, #4 │ │ │ │ + beq 2af30 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xd4> │ │ │ │ + cmp ip, #1 │ │ │ │ + beq 2af20 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xc4> │ │ │ │ + cmp ip, #2 │ │ │ │ + beq 2af18 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xbc> │ │ │ │ + cmp ip, #3 │ │ │ │ + beq 2af10 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xb4> │ │ │ │ + cmp ip, #4 │ │ │ │ + beq 2af08 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xac> │ │ │ │ + cmp ip, #5 │ │ │ │ + beq 2af00 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xa4> │ │ │ │ + cmp ip, #6 │ │ │ │ + bne 2afc0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x164> │ │ │ │ + str lr, [r0], #4 │ │ │ │ + add lr, lr, #12 │ │ │ │ + str lr, [r0], #4 │ │ │ │ + add lr, lr, #12 │ │ │ │ + str lr, [r0], #4 │ │ │ │ + add lr, lr, #12 │ │ │ │ + str lr, [r0], #4 │ │ │ │ + add lr, lr, #12 │ │ │ │ + str lr, [r0], #4 │ │ │ │ + add lr, lr, #12 │ │ │ │ + str lr, [r0], #4 │ │ │ │ + cmp r0, r7 │ │ │ │ + add lr, lr, #12 │ │ │ │ + beq 2af80 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x124> │ │ │ │ + mov r2, r0 │ │ │ │ + add r1, lr, #12 │ │ │ │ + str lr, [r2], #4 │ │ │ │ + add r3, lr, #24 │ │ │ │ + str r1, [r0, #4] │ │ │ │ + add r1, lr, #36 @ 0x24 │ │ │ │ + str r3, [r2, #4] │ │ │ │ + add ip, lr, #60 @ 0x3c │ │ │ │ + str r1, [r0, #12] │ │ │ │ + add r2, lr, #48 @ 0x30 │ │ │ │ + add r3, lr, #72 @ 0x48 │ │ │ │ + add r1, lr, #84 @ 0x54 │ │ │ │ + str r2, [r0, #16] │ │ │ │ + str ip, [r0, #20] │ │ │ │ + str r3, [r0, #24] │ │ │ │ + str r1, [r0, #28] │ │ │ │ + add r0, r0, #32 │ │ │ │ + cmp r0, r7 │ │ │ │ + add lr, lr, #96 @ 0x60 │ │ │ │ + bne 2af30 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0xd4> │ │ │ │ + mov r0, r5 │ │ │ │ + bl 7430 <__aeabi_ui2f@plt> │ │ │ │ + str r0, [r4] │ │ │ │ + mov r0, r5 │ │ │ │ + bl 79f4 <__aeabi_ui2d@plt> │ │ │ │ + mov r2, r0 │ │ │ │ + mov r3, r1 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r1, [pc, #40] @ 2afd0 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x174> │ │ │ │ + bl 74c0 <__aeabi_ddiv@plt> │ │ │ │ + bl 7ac0 <__aeabi_d2f@plt> │ │ │ │ + ldr r2, [pc, #32] @ 2afd4 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x178> │ │ │ │ + str r2, [r4, #16] │ │ │ │ + str r0, [r4, #4] │ │ │ │ + mov r0, r4 │ │ │ │ + pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + str lr, [r0], #4 │ │ │ │ + add lr, r8, #16 │ │ │ │ + b 2aef8 ::_instantiate(_LADSPA_Descriptor const*, unsigned long)@@Base+0x9c> │ │ │ │ + bl 78bc <__cxa_throw_bad_array_new_length@plt> │ │ │ │ + svccc 0x00f00000 @ IMB │ │ │ │ + cdpne 5, 3, cr14, cr12, cr8, {0} │ │ │ │ + │ │ │ │ +0002afd8 ::_run(void*, unsigned long)@@Base>: │ │ │ │ + push {r4, r5, r6, lr} │ │ │ │ + subs r5, r1, #0 │ │ │ │ + popeq {r4, r5, r6, pc} │ │ │ │ + ldr r3, [r0, #12] │ │ │ │ + mov r4, r0 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 2b010 ::_run(void*, unsigned long)@@Base+0x38> │ │ │ │ + mov r1, r5 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 77a8 │ │ │ │ + ldr r1, [r4, #16] │ │ │ │ + add r2, r1, #-2147483648 @ 0x80000000 │ │ │ │ + str r2, [r4, #16] │ │ │ │ + pop {r4, r5, r6, pc} │ │ │ │ + bl 79c4 │ │ │ │ + mov r0, #0 │ │ │ │ + str r0, [r4, #12] │ │ │ │ + b 2aff4 ::_run(void*, unsigned long)@@Base+0x1c> │ │ │ │ │ │ │ │ 0002b020 : │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r5, [r0, #20] │ │ │ │ ldr r4, [r0, #24] │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r6, [r4, #4] │ │ │ ├── readelf --wide --decompress --hex-dump=.rodata {} │ │ │ │ @@ -77,68 +77,68 @@ │ │ │ │ 0x0005ff70 74657200 6d6f6465 00000000 7b303a27 ter.mode....{0:' │ │ │ │ 0x0005ff80 6c6f7720 70617373 272c313a 2762616e low pass',1:'ban │ │ │ │ 0x0005ff90 64207061 7373272c 7d000000 66696c74 d pass',}...filt │ │ │ │ 0x0005ffa0 65720000 7b303a27 62726561 74687927 er..{0:'breathy' │ │ │ │ 0x0005ffb0 2c313a27 66617427 7d000000 66202848 ,1:'fat'}...f (H │ │ │ │ 0x0005ffc0 7a290000 51000000 64657074 68000000 z)..Q...depth... │ │ │ │ 0x0005ffd0 6c666f2f 656e7600 73686170 65000000 lfo/env.shape... │ │ │ │ - 0x0005ffe0 53696e00 432a2053 696e202d 2053696e Sin.C* Sin - Sin │ │ │ │ - 0x0005fff0 65207761 76652067 656e6572 61746f72 e wave generator │ │ │ │ - 0x00060000 00000000 ee7c7f3f c3f5983f 0e2d923f .....|.?...?.-.? │ │ │ │ - 0x00060010 ee7c7f3f a8c68bbf a8c68bbf 1d5ae4be .|.?.........Z.. │ │ │ │ - 0x00060020 c3f528be 0e2d32bf 0000a03f c3f5983f ..(..-2....?...? │ │ │ │ - 0x00060030 0000803f 00000000 00000000 0000803f ...?...........? │ │ │ │ - 0x00060040 9a99993e 0ad7233c 53617475 72617465 ...>..# │ │ │ │ - 0x00060270 416d7056 54530000 432a2041 6d705654 AmpVTS..C* AmpVT │ │ │ │ - 0x00060280 53202d20 49646561 6c697365 64206775 S - Idealised gu │ │ │ │ - 0x00060290 69746172 20616d70 6c696669 63617469 itar amplificati │ │ │ │ - 0x000602a0 6f6e0000 54696d20 476f6574 7a65203c on..Tim Goetze < │ │ │ │ - 0x000602b0 74696d40 71756974 74652e64 653e2c20 tim@quitte.de>, │ │ │ │ - 0x000602c0 44617669 64205965 68203c64 74796568 David Yeh ....over.... │ │ │ │ - 0x000602f0 7b303a27 3278272c 313a2734 78272c32 {0:'2x',1:'4x',2 │ │ │ │ - 0x00060300 3a273878 277d0000 62726967 68740000 :'8x'}..bright.. │ │ │ │ - 0x00060310 706f7765 72000000 746f6e65 73746163 power...tonestac │ │ │ │ - 0x00060320 6b000000 61747461 636b0000 73717561 k...attack..squa │ │ │ │ - 0x00060330 73680000 6c6f7763 75740000 50686173 sh..lowcut..Phas │ │ │ │ + 0x0005ffe0 ee7c7f3f c3f5983f 0e2d923f ee7c7f3f .|.?...?.-.?.|.? │ │ │ │ + 0x0005fff0 a8c68bbf a8c68bbf 1d5ae4be c3f528be .........Z....(. │ │ │ │ + 0x00060000 0e2d32bf 0000a03f c3f5983f 0000803f .-2....?...?...? │ │ │ │ + 0x00060010 00000000 00000000 0000803f 9a99993e ...........?...> │ │ │ │ + 0x00060020 0ad7233c 53617475 72617465 00000000 ..#AmpV │ │ │ │ + 0x00060250 54530000 432a2041 6d705654 53202d20 TS..C* AmpVTS - │ │ │ │ + 0x00060260 49646561 6c697365 64206775 69746172 Idealised guitar │ │ │ │ + 0x00060270 20616d70 6c696669 63617469 6f6e0000 amplification.. │ │ │ │ + 0x00060280 54696d20 476f6574 7a65203c 74696d40 Tim Goetze , Davi │ │ │ │ + 0x000602a0 64205965 68203c64 74796568 40636372 d Yeh │ │ │ │ + 0x000602c0 00000000 6f766572 00000000 7b303a27 ....over....{0:' │ │ │ │ + 0x000602d0 3278272c 313a2734 78272c32 3a273878 2x',1:'4x',2:'8x │ │ │ │ + 0x000602e0 277d0000 62726967 68740000 706f7765 '}..bright..powe │ │ │ │ + 0x000602f0 72000000 746f6e65 73746163 6b000000 r...tonestack... │ │ │ │ + 0x00060300 61747461 636b0000 73717561 73680000 attack..squash.. │ │ │ │ + 0x00060310 6c6f7763 75740000 53696e00 432a2053 lowcut..Sin.C* S │ │ │ │ + 0x00060320 696e202d 2053696e 65207761 76652067 in - Sine wave g │ │ │ │ + 0x00060330 656e6572 61746f72 00000000 50686173 enerator....Phas │ │ │ │ 0x00060340 65724949 00000000 432a2050 68617365 erII....C* Phase │ │ │ │ 0x00060350 72494920 2d204d6f 6e6f2070 68617365 rII - Mono phase │ │ │ │ 0x00060360 72000000 6c666f00 7b303a27 73696e65 r...lfo.{0:'sine │ │ │ │ 0x00060370 272c313a 27667261 6374616c 277d0000 ',1:'fractal'}.. │ │ │ │ 0x00060380 73707265 61640000 7265736f 6e616e63 spread..resonanc │ │ │ │ 0x00060390 65000000 43616269 6e657449 56000000 e...CabinetIV... │ │ │ │ 0x000603a0 432a2043 6162696e 65744956 202d2049 C* CabinetIV - I │ │ │ ├── readelf --wide --decompress --hex-dump=.ARM.exidx {} │ │ │ │ @@ -19,30 +19,30 @@ │ │ │ │ 0x00060ec0 6417fb7f b0b0aa80 a417fb7f 01000000 d............... │ │ │ │ 0x00060ed0 c81afb7f b0af1680 c025fb7f b0b0ae80 .........%...... │ │ │ │ 0x00060ee0 2828fb7f 01000000 6028fb7f b0b0ae80 ((......`(...... │ │ │ │ 0x00060ef0 8c2afb7f b0b0aa80 cc2afb7f 01000000 .*.......*...... │ │ │ │ 0x00060f00 842ffb7f b0af2a80 883dfb7f b0b0ae80 ./....*..=...... │ │ │ │ 0x00060f10 d040fb7f 01000000 0841fb7f b0df8480 .@.......A...... │ │ │ │ 0x00060f20 3843fb7f b0b0aa80 7843fb7f 01000000 8C......xC...... │ │ │ │ - 0x00060f30 f04afb7f b0b0ae80 b04cfb7f 01000000 .J.......L...... │ │ │ │ - 0x00060f40 e84cfb7f b0b0ac80 5c4efb7f b0b0aa80 .L......\N...... │ │ │ │ - 0x00060f50 9c4efb7f 01000000 0051fb7f b0af1080 .N.......Q...... │ │ │ │ - 0x00060f60 d098fb7f b0b0ae80 009bfb7f 01000000 ................ │ │ │ │ - 0x00060f70 309ffb7f b0b0ae80 40a2fb7f 01000000 0.......@....... │ │ │ │ - 0x00060f80 40a7fb7f b0b0ae80 c0aafb7f b0af2e80 @............... │ │ │ │ - 0x00060f90 3cc0fb7f 01000000 0cd7fb7f b0af1280 <............... │ │ │ │ - 0x00060fa0 9ce3fb7f b0b0aa80 dce3fb7f b0b0ac80 ................ │ │ │ │ - 0x00060fb0 5ce8fb7f 01000000 64edfb7f b0b0aa80 \.......d....... │ │ │ │ - 0x00060fc0 ecedfb7f 01000000 58effb7f b0b0ae80 ........X....... │ │ │ │ - 0x00060fd0 30f2fb7f 01000000 e4f2fb7f b0b0ac80 0............... │ │ │ │ - 0x00060fe0 f0f4fb7f 01000000 8c02fc7f b0b0aa80 ................ │ │ │ │ - 0x00060ff0 cc02fc7f 01000000 ec06fc7f b0b0ae80 ................ │ │ │ │ - 0x00061000 ec0afc7f b0b0ac80 940bfc7f 01000000 ................ │ │ │ │ - 0x00061010 500ffc7f af3f0080 c030fc7f af3f1880 P....?...0...?.. │ │ │ │ - 0x00061020 347afc7f af3f1680 b09ffc7f b0b0aa80 4z...?.......... │ │ │ │ + 0x00060f30 dc45fb7f b0af1080 ac8dfb7f b0b0ae80 .E.............. │ │ │ │ + 0x00060f40 dc8ffb7f 01000000 0c94fb7f b0b0ae80 ................ │ │ │ │ + 0x00060f50 1c97fb7f 01000000 1c9cfb7f b0b0ae80 ................ │ │ │ │ + 0x00060f60 9c9ffb7f b0af2e80 18b5fb7f 01000000 ................ │ │ │ │ + 0x00060f70 e8cbfb7f b0af1280 78d8fb7f b0b0aa80 ........x....... │ │ │ │ + 0x00060f80 b8d8fb7f b0b0ac80 38ddfb7f 01000000 ........8....... │ │ │ │ + 0x00060f90 40e2fb7f b0b0aa80 c8e2fb7f 01000000 @............... │ │ │ │ + 0x00060fa0 34e4fb7f b0b0ae80 0ce7fb7f 01000000 4............... │ │ │ │ + 0x00060fb0 c0e7fb7f b0b0ac80 cce9fb7f 01000000 ................ │ │ │ │ + 0x00060fc0 68f7fb7f b0b0aa80 a8f7fb7f 01000000 h............... │ │ │ │ + 0x00060fd0 c8fbfb7f b0b0ae80 c8fffb7f b0b0ac80 ................ │ │ │ │ + 0x00060fe0 7000fc7f 01000000 2c04fc7f af3f0080 p.......,....?.. │ │ │ │ + 0x00060ff0 9c25fc7f af3f1880 106ffc7f af3f1680 .%...?...o...?.. │ │ │ │ + 0x00061000 8c94fc7f b0b0aa80 cc94fc7f 01000000 ................ │ │ │ │ + 0x00061010 449cfc7f b0b0ae80 049efc7f 01000000 D............... │ │ │ │ + 0x00061020 3c9efc7f b0b0ac80 b09ffc7f b0b0aa80 <............... │ │ │ │ 0x00061030 f09ffc7f 01000000 c8acfc7f b0b0ae80 ................ │ │ │ │ 0x00061040 68affc7f 01000000 a0affc7f af08b180 h............... │ │ │ │ 0x00061050 94b2fc7f b0b0ac80 14b3fc7f 01000000 ................ │ │ │ │ 0x00061060 f4d5fc7f b0b0ac80 58d6fc7f b0b0ae80 ........X....... │ │ │ │ 0x00061070 4cd8fc7f e4fbff7f 8c0cfd7f 01000000 L............... │ │ │ │ 0x00061080 c40cfd7f b0af1280 f823fd7f d8fbff7f .........#...... │ │ │ │ 0x00061090 aca1fd7f dcfbff7f 301ffe7f b0b0aa80 ........0....... │ │ │ ├── readelf --wide --decompress --hex-dump=.data {} │ │ │ │ @@ -155,95 +155,95 @@ │ │ │ │ 0x00072980 7cff0500 9cff0500 15000000 60020000 |...........`... │ │ │ │ 0x00072990 00000000 0000803f a4ff0500 bcff0500 .......?........ │ │ │ │ 0x000729a0 15000000 10010000 0000a041 00806d45 ...........A..mE │ │ │ │ 0x000729b0 00000000 c4ff0500 05000000 80000000 ................ │ │ │ │ 0x000729c0 00000000 0000803f 00000000 c8ff0500 .......?........ │ │ │ │ 0x000729d0 15000000 40020000 00000000 0000803f ....@..........? │ │ │ │ 0x000729e0 00000000 d0ff0500 05000000 80000000 ................ │ │ │ │ - 0x000729f0 00000000 0000803f 00000000 4c000600 .......?....L... │ │ │ │ + 0x000729f0 00000000 0000803f 00000000 28000600 .......?....(... │ │ │ │ 0x00072a00 15000000 80000000 00000000 0000803f ...............? │ │ │ │ 0x00072a10 00000000 d8ff0500 05000000 40020000 ............@... │ │ │ │ 0x00072a20 00000000 0000803f 00000000 0cfd0500 .......?........ │ │ │ │ 0x00072a30 09000000 00000000 00000000 00000000 ................ │ │ │ │ 0x00072a40 00000000 20fb0500 0a000000 00000000 .... ........... │ │ │ │ - 0x00072a50 00000000 00000000 00000000 bcff0500 ................ │ │ │ │ - 0x00072a60 05000000 d0020000 17b7d138 00409c46 ...........8.@.F │ │ │ │ - 0x00072a70 00000000 18fb0500 05000000 c0000000 ................ │ │ │ │ - 0x00072a80 bd378635 0000803f 00000000 20fb0500 .7.5...?.... ... │ │ │ │ - 0x00072a90 0a000000 00000000 00000000 00000000 ................ │ │ │ │ - 0x00072aa0 00000000 68010600 05000000 90000000 ....h........... │ │ │ │ - 0x00072ab0 00004842 00004844 00000000 74010600 ..HB..HD....t... │ │ │ │ - 0x00072ac0 05000000 c0000000 00000000 0000803f ...............? │ │ │ │ - 0x00072ad0 00000000 80010600 05000000 80000000 ................ │ │ │ │ - 0x00072ae0 00000000 0000803f 00000000 88010600 .......?........ │ │ │ │ + 0x00072a50 00000000 00000000 00000000 44010600 ............D... │ │ │ │ + 0x00072a60 05000000 90000000 00004842 00004844 ..........HB..HD │ │ │ │ + 0x00072a70 00000000 50010600 05000000 c0000000 ....P........... │ │ │ │ + 0x00072a80 00000000 0000803f 00000000 5c010600 .......?....\... │ │ │ │ + 0x00072a90 05000000 80000000 00000000 0000803f ...............? │ │ │ │ + 0x00072aa0 00000000 64010600 05000000 00020000 ....d........... │ │ │ │ + 0x00072ab0 000070c2 00007042 00000000 70010600 ..p...pB....p... │ │ │ │ + 0x00072ac0 15000000 90000000 0000c843 00409c45 ...........C.@.E │ │ │ │ + 0x00072ad0 00000000 7c010600 05000000 80000000 ....|........... │ │ │ │ + 0x00072ae0 00000000 0000803f 00000000 84010600 .......?........ │ │ │ │ 0x00072af0 05000000 00020000 000070c2 00007042 ..........p...pB │ │ │ │ - 0x00072b00 00000000 94010600 15000000 90000000 ................ │ │ │ │ - 0x00072b10 0000c843 00409c45 00000000 a0010600 ...C.@.E........ │ │ │ │ - 0x00072b20 05000000 80000000 00000000 0000803f ...............? │ │ │ │ - 0x00072b30 00000000 a8010600 05000000 00020000 ................ │ │ │ │ - 0x00072b40 000070c2 00007042 00000000 b4010600 ..p...pB........ │ │ │ │ - 0x00072b50 09000000 00000000 00000000 00000000 ................ │ │ │ │ - 0x00072b60 00000000 bc010600 09000000 00000000 ................ │ │ │ │ - 0x00072b70 00000000 00000000 00000000 c4010600 ................ │ │ │ │ - 0x00072b80 0a000000 00000000 00000000 00000000 ................ │ │ │ │ - 0x00072b90 00000000 cc010600 0a000000 00000000 ................ │ │ │ │ - 0x00072ba0 00000000 00000000 00000000 68010600 ............h... │ │ │ │ - 0x00072bb0 05000000 90000000 00004842 00004844 ..........HB..HD │ │ │ │ - 0x00072bc0 00000000 74010600 05000000 c0000000 ....t........... │ │ │ │ - 0x00072bd0 00000000 0000803f 00000000 80010600 .......?........ │ │ │ │ + 0x00072b00 00000000 90010600 09000000 00000000 ................ │ │ │ │ + 0x00072b10 00000000 00000000 00000000 98010600 ................ │ │ │ │ + 0x00072b20 09000000 00000000 00000000 00000000 ................ │ │ │ │ + 0x00072b30 00000000 a0010600 0a000000 00000000 ................ │ │ │ │ + 0x00072b40 00000000 00000000 00000000 a8010600 ................ │ │ │ │ + 0x00072b50 0a000000 00000000 00000000 00000000 ................ │ │ │ │ + 0x00072b60 00000000 44010600 05000000 90000000 ....D........... │ │ │ │ + 0x00072b70 00004842 00004844 00000000 50010600 ..HB..HD....P... │ │ │ │ + 0x00072b80 05000000 c0000000 00000000 0000803f ...............? │ │ │ │ + 0x00072b90 00000000 5c010600 05000000 80000000 ....\........... │ │ │ │ + 0x00072ba0 00000000 0000803f 00000000 64010600 .......?....d... │ │ │ │ + 0x00072bb0 05000000 00020000 000070c2 00007042 ..........p...pB │ │ │ │ + 0x00072bc0 00000000 70010600 15000000 90000000 ....p........... │ │ │ │ + 0x00072bd0 0000c843 00409c45 00000000 7c010600 ...C.@.E....|... │ │ │ │ 0x00072be0 05000000 80000000 00000000 0000803f ...............? │ │ │ │ - 0x00072bf0 00000000 88010600 05000000 00020000 ................ │ │ │ │ - 0x00072c00 000070c2 00007042 00000000 94010600 ..p...pB........ │ │ │ │ - 0x00072c10 15000000 90000000 0000c843 00409c45 ...........C.@.E │ │ │ │ - 0x00072c20 00000000 a0010600 05000000 80000000 ................ │ │ │ │ - 0x00072c30 00000000 0000803f 00000000 a8010600 .......?........ │ │ │ │ - 0x00072c40 05000000 00020000 000070c2 00007042 ..........p...pB │ │ │ │ - 0x00072c50 00000000 0cfd0500 09000000 00000000 ................ │ │ │ │ - 0x00072c60 00000000 00000000 00000000 20fb0500 ............ ... │ │ │ │ - 0x00072c70 0a000000 00000000 00000000 00000000 ................ │ │ │ │ - 0x00072c80 00000000 74ff0500 05000000 60020000 ....t.......`... │ │ │ │ - 0x00072c90 00000000 00003041 00000000 d4010600 ......0A........ │ │ │ │ - 0x00072ca0 15000000 00020000 0000c0c1 00009042 ...............B │ │ │ │ - 0x00072cb0 00000000 e0010600 05000000 00020000 ................ │ │ │ │ - 0x00072cc0 00000000 0000803f 00000000 0cfd0500 .......?........ │ │ │ │ - 0x00072cd0 09000000 00000000 00000000 00000000 ................ │ │ │ │ - 0x00072ce0 00000000 20fb0500 0a000000 00000000 .... ........... │ │ │ │ - 0x00072cf0 00000000 00000000 00000000 4c000600 ............L... │ │ │ │ - 0x00072d00 05000000 80000000 00000000 0000803f ...............? │ │ │ │ - 0x00072d10 00000000 74ff0500 05000000 20020000 ....t....... ... │ │ │ │ - 0x00072d20 00000000 0000803f 24020600 40020600 .......?$...@... │ │ │ │ - 0x00072d30 15000000 40020000 00000000 0000803f ....@..........? │ │ │ │ - 0x00072d40 00000000 44020600 05000000 00020000 ....D........... │ │ │ │ - 0x00072d50 00000000 0000803f 00000000 44fd0500 .......?....D... │ │ │ │ - 0x00072d60 05000000 c0000000 00000000 0000803f ...............? │ │ │ │ - 0x00072d70 00000000 48020600 15000000 c0000000 ....H........... │ │ │ │ - 0x00072d80 00000000 0000803f 00000000 18fb0500 .......?........ │ │ │ │ - 0x00072d90 05000000 c0000000 bd378635 0000803f .........7.5...? │ │ │ │ - 0x00072da0 00000000 20fb0500 0a000000 00000000 .... ........... │ │ │ │ - 0x00072db0 00000000 00000000 00000000 e8020600 ................ │ │ │ │ - 0x00072dc0 05000000 60020000 00000000 00000040 ....`..........@ │ │ │ │ - 0x00072dd0 f0020600 e8fc0500 15000000 80000000 ................ │ │ │ │ - 0x00072de0 00000000 0000803f 00000000 08030600 .......?........ │ │ │ │ - 0x00072df0 05000000 00010000 00000000 0000803f ...............? │ │ │ │ - 0x00072e00 00000000 10030600 05000000 c0000000 ................ │ │ │ │ - 0x00072e10 00000000 0000803f 00000000 18030600 .......?........ │ │ │ │ - 0x00072e20 15000000 20020000 00000000 00000041 .... ..........A │ │ │ │ - 0x00072e30 00000000 24fe0500 15000000 80000000 ....$........... │ │ │ │ - 0x00072e40 00000000 0000803f 00000000 2cfe0500 .......?....,... │ │ │ │ + 0x00072bf0 00000000 84010600 05000000 00020000 ................ │ │ │ │ + 0x00072c00 000070c2 00007042 00000000 0cfd0500 ..p...pB........ │ │ │ │ + 0x00072c10 09000000 00000000 00000000 00000000 ................ │ │ │ │ + 0x00072c20 00000000 20fb0500 0a000000 00000000 .... ........... │ │ │ │ + 0x00072c30 00000000 00000000 00000000 74ff0500 ............t... │ │ │ │ + 0x00072c40 05000000 60020000 00000000 00003041 ....`.........0A │ │ │ │ + 0x00072c50 00000000 b0010600 15000000 00020000 ................ │ │ │ │ + 0x00072c60 0000c0c1 00009042 00000000 bc010600 .......B........ │ │ │ │ + 0x00072c70 05000000 00020000 00000000 0000803f ...............? │ │ │ │ + 0x00072c80 00000000 0cfd0500 09000000 00000000 ................ │ │ │ │ + 0x00072c90 00000000 00000000 00000000 20fb0500 ............ ... │ │ │ │ + 0x00072ca0 0a000000 00000000 00000000 00000000 ................ │ │ │ │ + 0x00072cb0 00000000 28000600 05000000 80000000 ....(........... │ │ │ │ + 0x00072cc0 00000000 0000803f 00000000 74ff0500 .......?....t... │ │ │ │ + 0x00072cd0 05000000 20020000 00000000 0000803f .... ..........? │ │ │ │ + 0x00072ce0 00020600 1c020600 15000000 40020000 ............@... │ │ │ │ + 0x00072cf0 00000000 0000803f 00000000 20020600 .......?.... ... │ │ │ │ + 0x00072d00 05000000 00020000 00000000 0000803f ...............? │ │ │ │ + 0x00072d10 00000000 44fd0500 05000000 c0000000 ....D........... │ │ │ │ + 0x00072d20 00000000 0000803f 00000000 24020600 .......?....$... │ │ │ │ + 0x00072d30 15000000 c0000000 00000000 0000803f ...............? │ │ │ │ + 0x00072d40 00000000 18fb0500 05000000 c0000000 ................ │ │ │ │ + 0x00072d50 bd378635 0000803f 00000000 20fb0500 .7.5...?.... ... │ │ │ │ + 0x00072d60 0a000000 00000000 00000000 00000000 ................ │ │ │ │ + 0x00072d70 00000000 c4020600 05000000 60020000 ............`... │ │ │ │ + 0x00072d80 00000000 00000040 cc020600 e8fc0500 .......@........ │ │ │ │ + 0x00072d90 15000000 80000000 00000000 0000803f ...............? │ │ │ │ + 0x00072da0 00000000 e4020600 05000000 00010000 ................ │ │ │ │ + 0x00072db0 00000000 0000803f 00000000 ec020600 .......?........ │ │ │ │ + 0x00072dc0 05000000 c0000000 00000000 0000803f ...............? │ │ │ │ + 0x00072dd0 00000000 f4020600 15000000 20020000 ............ ... │ │ │ │ + 0x00072de0 00000000 00000041 00000000 24fe0500 .......A....$... │ │ │ │ + 0x00072df0 15000000 80000000 00000000 0000803f ...............? │ │ │ │ + 0x00072e00 00000000 2cfe0500 05000000 00010000 ....,........... │ │ │ │ + 0x00072e10 00000000 0000803f 00000000 30fe0500 .......?....0... │ │ │ │ + 0x00072e20 05000000 40020000 00000000 0000803f ....@..........? │ │ │ │ + 0x00072e30 00000000 00030600 15000000 80000000 ................ │ │ │ │ + 0x00072e40 00000000 0000803f 00000000 08030600 .......?........ │ │ │ │ 0x00072e50 05000000 00010000 00000000 0000803f ...............? │ │ │ │ - 0x00072e60 00000000 30fe0500 05000000 40020000 ....0.......@... │ │ │ │ - 0x00072e70 00000000 0000803f 00000000 24030600 .......?....$... │ │ │ │ - 0x00072e80 15000000 80000000 00000000 0000803f ...............? │ │ │ │ - 0x00072e90 00000000 2c030600 05000000 00010000 ....,........... │ │ │ │ - 0x00072ea0 00000000 0000803f 00000000 34030600 .......?....4... │ │ │ │ - 0x00072eb0 15000000 00010000 00000000 0000803f ...............? │ │ │ │ - 0x00072ec0 00000000 0cfd0500 09000000 00000000 ................ │ │ │ │ - 0x00072ed0 00000000 00000000 00000000 20fb0500 ............ ... │ │ │ │ + 0x00072e60 00000000 10030600 15000000 00010000 ................ │ │ │ │ + 0x00072e70 00000000 0000803f 00000000 0cfd0500 .......?........ │ │ │ │ + 0x00072e80 09000000 00000000 00000000 00000000 ................ │ │ │ │ + 0x00072e90 00000000 20fb0500 0a000000 00000000 .... ........... │ │ │ │ + 0x00072ea0 00000000 00000000 00000000 bcff0500 ................ │ │ │ │ + 0x00072eb0 05000000 d0020000 17b7d138 00409c46 ...........8.@.F │ │ │ │ + 0x00072ec0 00000000 18fb0500 05000000 c0000000 ................ │ │ │ │ + 0x00072ed0 bd378635 0000803f 00000000 20fb0500 .7.5...?.... ... │ │ │ │ 0x00072ee0 0a000000 00000000 00000000 00000000 ................ │ │ │ │ - 0x00072ef0 00000000 4c000600 05000000 80000000 ....L........... │ │ │ │ + 0x00072ef0 00000000 28000600 05000000 80000000 ....(........... │ │ │ │ 0x00072f00 00000000 0000803f 00000000 64030600 .......?....d... │ │ │ │ 0x00072f10 05000000 20020000 00000000 0000803f .... ..........? │ │ │ │ 0x00072f20 68030600 c8ff0500 15000000 00010000 h............... │ │ │ │ 0x00072f30 00000000 0000803f 00000000 80030600 .......?........ │ │ │ │ 0x00072f40 05000000 00010000 00000000 0000803f ...............? │ │ │ │ 0x00072f50 00000000 88030600 05000000 80000000 ................ │ │ │ │ 0x00072f60 00000000 0000803f 00000000 0cfd0500 .......?........ │ │ │ │ @@ -2653,15 +2653,15 @@ │ │ │ │ 0x0007c5a0 2d776a3b 567b7dbd 99b305bd e4e6a2bd -wj;V{}......... │ │ │ │ 0x0007c5b0 904743bd c05e9dbd ba70fbbc e6ae28bd .GC..^...p....(. │ │ │ │ 0x0007c5c0 919092ba bdaa95bc 055f843c 6800163c ........._.